Изобретение относитс к цифровой вычислительной технике и может найт применение дл аппаратной реализации вычислени частного от.произведени на сумму двух аргументов. Известен цифровой функциональный преобразователь, содержащий счетчик -(регистр), сумматор, схемы сравнени , блок управлени , дешифратор, узел объединени , схемы И и ИЛИ, триггеры. Выход счетчика подключен ко входу сумматора, выходы блока управлени соединены суправл ющим входом сумматора и входом счетчика 1 . Недостатком известного устройств вл етс то, что оно не предназначено дл вычислени функции частног от произведени на сум.му двух аргументов .. Наиболее близким техническим ре шением к предлагаемому вл етс циф ровой функциональный преобразователь , содержащий четыре сумматоравычислител , два регистра, блок анализа и блок управлени , причем выход блока анализа соединен с первыми управл ющими входами первого , второго и третьего сумматоров-вычитателей и с входом блока управлени , первые входы первого и третьего сумматоров-вычитателей подключены к выходам соответственно первого и второго регистров, управл ющие входы которых соединены с первым выходом блока управлени , первый и второй входы блока анализа соединены с выходами соответственно первого и третьего сумматоров-вычитателей 2. Преобразователь содержит, кроме того, четыре регистра. Недостатком преобразовател вл етс невозможность вычислени частного. цель изобретени расширение функциональных возможностей за счет реализации функций делени . Поставленна цель достигаетс тем, что выход блока, анализа соединен с первым управл ющим входом четвертого сумматора-вычитател , второй выход блока управлени соединен со вторыми управл ющими входами сумматоров-вычитателей , выходы первого и второго регистров соединены соответственно с первыми входами второго и четвертого сумматоров-вычитателей, причем вторые входы первого, второг6 , третьего и четвертого сумм1торов-вычитателей попарно соедин гны между собой и вл ютс входами преобразовател , выходы второг третьего и четвертого сукп аторЬв-в читателей вл ютс выходами npi;o6p зовател . На чертеже представлена cxeffia устройства. Устройство содержит сумматоры-вы читатели 1, 2, 3 и 4, регистры 5 и б, блок 7 анализа, блок 8 управл Работа, предложенного ЦФПоснова на на разностно-итерационном алгоритме .. 2ху о- iM- j j .4./ vy I. j -1 j..- r4J- -2 Vn С -,дп(у.-Л.ЛД ° - J ® М J 1-4 ПРИ у.-X.. 0 , 2j-q,j,2 vy;uj,,-u.c..v.7 Реккурентные соотношени предложенного алгоритма обладают групповыми свойствами и вычисл ютс одновременно в одном цикле, состо щем из числа итераций, равного или мень Ъте п, где п - число разр дов одного из аргументов. Вычислени в предложенном ДФП осуществл ютс следующим образом. Первое соотношение алгоритма реализуетс в cyivnviaTope-вычислителе 1, второе - в сумматоре-вычислителе 3 третье - в сумматоре-вычислителе 2 и четвертое - в сумматоре-вычислителе 4. Логическое условие находитс в блоке 7 анализа. Перед началом работы сумматорывычитатели 1 - 4 и регистры 5-6 устаНавливаютс в нулевые состо ни Затем в регистр 5 и сумг аторы-вычитатели 1 и 2 заноситс аргумент х , а в регистр б и сумматоры-вычитатели 3-4 заноситс аргумент У Включаетс генератор тактовыэс импульсов в блоке 8 управлени , с выходов которого тактовые импульсы подаютс на регистры 5 - б и сумматоры-вычислители 1-4. Начина со второй итерации с первого входа блока 8 управлени в зависимости от сигнала с блока 7 анализа предварительно -подаетс импульс сдвига, который сдвигает содержание регистров 5 - б на один разр д вправо от зап той (в сторону младших разр дов и устанавливает их старший разр д в нулевое состо ние. В зависимости от соотношени содержаний сумматоров-вычитателей 1 и 3, т.е. от значени очередной оператора qj в сумматорах-вычитател х 1-4 выполн ютс операции сложени или вычитани . При qj 1 сумМатЬры-вач:ит тели 2 и 3 выполн ют вычитани . При режим их- работа мен етс на обратный. В любой итерации в -каждом сумматоре-вычитателе 1 - 4 производитс .алгебраическое сложение предыдущего содержани со сдвинутым вправо Haj разр до в значением одного или второго аргумента. На самом деле предыдущее значение, содержащеес в регистрах.5 или б, сдвигаетс на один разр д вправо. Разрешение на очередной сдвиг выдает блок 7 анализа, в котором кроме очередной цифры qj определ етс и момент ее измененл . Если очередна цифра qj равна предыдущей, то сдвиг не производитс . При перемене знака qj производитс сдвиг содержаний в регистрах 5 и 6 на один разр д. В случае, когда содержани сумматоров-вычитателей 1 и 3 равны, процесс вычислени окончен и блок 7 анализа выдает в блок 8 управлени сигнал останова. Так как сигналы перехода к Следующему сдвигу и останова формируютс в разные мОменты времени, их можно передавать по одному проводу. По сигналу останова блок 8 перестает выдавать тактовые импульсы дл следующей итерации. Дл подавл ющего большинства значений аргументов процесс вычислени функций оканчиваетс на итерации, номер которой меньше п. в таблице приведен пример вычислени указанных функций дл аргументов X 0,5 и У 0,5, Из таблицы видно, что дл этого случа необходимо только три итераций. Минимальное врем вычислени указанных функций равно в тактах Т 2 р, + 2 дл случа использовани параллельных сумматоров-вычитателей. r l35il ri5 I 01,0 0,0 -1 0,0 1,0 1 0,75 0,25 -1 0,25 0,75 10,5 0,5 -f 1 0,5 0,5 Точность вычислени определ етс длиной разр дной сетки регистров сдвига и сумматоров-вычитателей. После окончани процесса вычислени в .сумматорах-вычитател х 1 и 3 содержитс значение функций 2 ХУ/{X + У), в сумматоре-вычитателе 2 содержитс значение функций 2 х(X + У), а в сумматоре-вычитателе 4 содержитс значение функций 2 yV(X + У) . Сравнительные испытани показали, то предложенный ЦФП позвол ет вычисл ть три указанных функции одновременно в одном итерационном цикле, лительность которого значительно еньше времени вычислени даже одной из указанных функций -традиционными