SU877531A1 - Устройство дл вычислени функции Z= @ х @ +у @ - Google Patents

Устройство дл вычислени функции Z= @ х @ +у @ Download PDF

Info

Publication number
SU877531A1
SU877531A1 SU2876317A SU2876317A SU877531A1 SU 877531 A1 SU877531 A1 SU 877531A1 SU 2876317 A SU2876317 A SU 2876317A SU 2876317 A SU2876317 A SU 2876317A SU 877531 A1 SU877531 A1 SU 877531A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
modulo
output
adder
bit
Prior art date
Application number
SU2876317A
Other languages
English (en)
Inventor
Александр Ионович Стасюк
Original Assignee
Киевский Ордена Трудового Красного Знамени Институт Инженеров Гражданской Авиации
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Трудового Красного Знамени Институт Инженеров Гражданской Авиации filed Critical Киевский Ордена Трудового Красного Знамени Институт Инженеров Гражданской Авиации
Priority to SU2876317A priority Critical patent/SU877531A1/ru
Application granted granted Critical
Publication of SU877531A1 publication Critical patent/SU877531A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

54) УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ФУНКЦИИ

Claims (2)

  1. Изобретение относитс  к вычислительной технике и может быть применено в цифровых вычислительных машинах , специализированных вычислительных устройствах и вычислительных средах, построенных на больших интегральных схемах. Известно устройство дл  вычислени  зависимости Z , содержащее блок суммировани , счетчик, элементы И, ИЛИ, коммутаторы, причем втора , треть  и четверта  группы входов блока суммировани  соединены соответственно с выходами первого, второго и третьего коммутаторов, ко входам которых подключены соответственно выходы регистров первого и второго операндов и регистра результата Недостатком устройства  вл етс  невысокое быстродействие из-за того вычислительный процесс организован в виде последовательности циклов Наиболее близким по технической сушности к предлагаемому  вл етс  устройство, содержащее первый счетчик , три элемента И, четыре элемента Запрет, второй счетчик и коммутатор , причем выход первого элемента И соединен с первым входом первого элемента ИЛИ, BTODoro элемента И, третьего и четвертого элементов Запрет, второй вход элемента ИЛИ соединен с выходом коммутатора и первым входом первого счетчика f2j. Недостатком известного устройст ва  вл етс .невысокое быстродействие, определ емое тем, что исходные величины х и у лредставл ютс  в виде серии импульсов, обработка которых реализуетс  последовательно. Цель изобретени  - увеличение быстродействи  устройства. Поставленна  цель достигаетс  тем, что в устройство, содержащее элемент И и элемент ИЛИ, первый вход которого соединен с выходом элемента И, до3 полнительно введены четыре группы по п-1 сумматоров по модулю два (п-разр дность представлени  аргумента х), п одноразр дных сумматоров и (п-1) элементов И с инверсным входом, причем первые входы одноразр дных сумма торов соединены с входами разр дов аргумента х устройства, выходы одноразр дных сумматоров  вл ютс  выхода . устройства, вход i-ro сумматора по модулю два первой группы (,2,,..„ п-1) соединен с входом (i+2)-ro разр да аргумента У- устройства, выход -го сумматора по модулю два первой . группы соединен с пр мым входом i i yjinuj ,lfifl n. V- jityii-juiij I i J элемента И с инверсным входом, инвер ный вход которого соединен с выходом uiwllEi OVf TT 1Л гр тч л т- 1 f г f тзгус и f ) -го сумматора по модулю два второй группы, первый вход которого соединен с выходом г-го сумматора по модулю два третьей труппы и первым входом I-го сумматора по модулю два четвертой группы, выход которого соединен со вторым входом )-го одноразр дного сумматора, второй и тре тий входы i-го. сумматора по модулю два четвертой группы соединены соответственно с выходом i-ro элемента И с инверсным входом и выходом i-ro сумматора по модулю диа первой групп ( , 2, . .п-1), второй вход JTO сум матора по модулю два второй группы подключен к входу (j-4-3)ro разр да аргумента устройства (J 1,2,. . .п-1) второй вход ic-ro сумматора по модулю два третьей группы соединен с выходом (k-l)-ro сумматора по модулю два первой группы, второй вход k-ro сумматора по модулю два первой групп соединен с выходом (k-l)-ro сумматора по модулю два четвертой группы, выход переноса k-ro одноразр дного сумматора соединен с третьим входом (k-l)-ro одноразр дного сумматора (,3,...,п-1), второй вход элемента ИЛИ соединен с входом первого раз р да аргумента у устройства, вход второго разр да которого соединен с первым входом элемента И и первым входом первого сумматора по модулю два третьей группы, второй вход кото рого соединен с выходом элемента ИЛИ и вторым входом п-го одноразр дного сумматора, третий вход которого соединен с выходом переноса первого одноразр дного сумматора, второй вход элемента И соединен с входом третьего разр да аргумента у устройства . t На чертеже представлена блок-схе-ма устройства дл  случа  . Устройство содержит четыре группы по п-1 сумматоров 1-4 по модулю два, л-1 элемент И 5 с инверсным входом, п-} одноразр дный сумматор 6, элемент И 7, элемент ИЛИ 8, одноразр дный сумматор 9, входы-10 и II аргументов, выходы 12. Сумматоры по модулю два первой, второй, третьей и четвертой групп, одноразр д1-ш1й озонатор и элемент И с инверсным входом, имеющие одинаковый индекс J, образуют -й вычитатеиь - сумматор ( i l ,2, , . п-1), В основу работы устройства положео UUnUJOy iJclUUltll У С 1 pUMV I Ни НиЛиЖ но выражение Z « Х1--v при . -и у х., Работу предлагаемого устройства пойсиим на примере вычислени  зависимости вида Z.,:i;e ЗВ 1 , Устройство работает следующим образом . При подаче на вход 10, т.е. на разр ды 10,|, 2 ..., .иу, 10,., соответственно значений разр дов аргумента X, а на вход 11 , т.е. на разр ды 11 , 11 ,..., 11 , соответственно значений разр дов аргумента у после окончани  переходного процесса в схеме на выходе элемента ИЛИ 8 и на выходе четвертого элемента 4 сложени  по модулю два каждого вьгчитател  - сумматора образуютс  значени  величины В, а на выходе одноразр дного сумматора 6 каждого вычитани  - сумматора по выражению образзтот- с  соответственно значени  разр дов искдмой величины Z. Благодар  введению новых элементов и св зей между ними существенно увеличиваетс  быстродействие, которое равно времени переходного процесса в схеме , т.е. решение получаетс  за промежуток времени, равный задержке сигнала между входом и выходом устройства. По сути предлагаемое устройство  вл етс  комбинационным и может работать в асинхронном режиме. Этот факт способствует применению предлагаемого устройства в вычислительных системах или структурах, реализующих вычислительный процесс в реальном масштабе времени. Формула изобретени  Устройство дл  вычислени  функции Z , содержащее элемент И и элемент ИЛИ, первый вход которого соединен с выходом элемента И, от-.
    личающеес  тем, что, с целью повьш1ени  быстродействи , в него введены четыре группы по п-1 сумматоров по модулю два (п - разр дност представлени  аргумента х), п.одноразр дных сумматоров и п-1 элементов И с инверсным входом, причем первые входы одноразр дных сумматоров соединены с входами разр дов аргумента х устройства, выходы одноразр дных сум маторов  вл ютс  выходами устройства вход i-го сумматора по модулю два первой группы (,2,...,п-1) соединен с входом (ti-2)-ro разр да аргумента устройства, выход 1-го сумматора по модулю два первой группы соединен с пр мым входом 1-го злемента И с инверсным входом, инверсный вход которого соединен с выходом I-ro сумматора по модулю два второй группы, первый вход которого соедине с выходом i-ro сумматора по 1одулю два третьей группы и первым входом 1-го сумматора по модулю два четвертой группы,-выход которого соединен со вторым входом .1-го одноразр дного сумматора, второй и третий входы -f-ro сумматора по модулю два четвертой Г15уппы соединень) соответственно выходом t-ro элемента И с инверсным входом и Выходом 4 то сумматора по модулю два первой группы (,2,..., п-1)-., второй вход j-ro сумматора по модулю два второй группы подключен к входу (j43)-ro разр да аргумента устройства (,2,,..,п-1), второй вход fc-ro сумматора по моду лю два третьей группы соединен с рыходом (k-l)-ro сумматора по модулю два первой группы, второй вход i(-fo сумматора по модулю два первой группы соединен с выходом ( сумматора по модулю два четвертой группы, выход переноса 1(-го одноразр дного
    сумматора соединён с третьим входом . k-l)-ro одноразр дного сумматора (,3,.. ,11-1), второй вход элемента ИЛИ соединен с вхоцом первого разр  да аргумента устройства, вход второго разр да которого соединен с первым входом элемента И и первым входом первого сумматора по модулю два третьей группы, второй вход которого соединен с выходом элемента ИЛИ и вторым входом Vf-ro одноразр дного сумматора, третий вход которого соединен с выходом переноса первого одноразр дного сумматора, второй вход элемента И соединен с входом третьего разр да аргумента J устройства.
    Источники информации, прин тые во внимание при экспертизе
    1,Авторское свидетельство СССР № 646330; кл. G 06 F 7/38, 1979.
  2. 2.Авторское свидетельство СССР № 642704, кл. G 06 F 7/38, 1979 (прототип).
    /f
    к/
SU2876317A 1980-01-30 1980-01-30 Устройство дл вычислени функции Z= @ х @ +у @ SU877531A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2876317A SU877531A1 (ru) 1980-01-30 1980-01-30 Устройство дл вычислени функции Z= @ х @ +у @

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2876317A SU877531A1 (ru) 1980-01-30 1980-01-30 Устройство дл вычислени функции Z= @ х @ +у @

Publications (1)

Publication Number Publication Date
SU877531A1 true SU877531A1 (ru) 1981-10-30

Family

ID=48230513

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2876317A SU877531A1 (ru) 1980-01-30 1980-01-30 Устройство дл вычислени функции Z= @ х @ +у @

Country Status (1)

Country Link
SU (1) SU877531A1 (ru)

Similar Documents

Publication Publication Date Title
US4135249A (en) Signed double precision multiplication logic
SU877531A1 (ru) Устройство дл вычислени функции Z= @ х @ +у @
RU2786204C1 (ru) Цифровое сглаживающее устройство
SU997034A1 (ru) Устройство дл вычислени квадратного корн из суммы квадратов двух чисел
SU911519A1 (ru) Устройство дл вычислени элементарных функций
SU1751751A1 (ru) Устройство дл вычислени квадратного корн из суммы квадратов
SU911521A1 (ru) Устройство дл получени квадратичной зависимости
SU960807A2 (ru) Функциональный преобразователь
SU1179322A1 (ru) Устройство дл умножени двух чисел
SU1262477A1 (ru) Устройство дл вычислени обратной величины
SU1171784A1 (ru) Умножитель
SU842785A1 (ru) Преобразователь последовательногодВОичНОгО КВАзиКАНОНичЕСКОгО МОдифи-циРОВАННОгО КОдА B пАРАллЕльНыйКАНОНичЕСКий КОд
SU924704A1 (ru) Устройство дл возведени в куб
SU881737A1 (ru) Устройство дл вычислени функции у @ =а @ у @ -1+в @
SU934480A1 (ru) Устройство дл вычислени значени полинома
SU1129610A1 (ru) Устройство дл извлечени квадратного корн из суммы квадратов двух чисел
SU807320A1 (ru) Веро тностный коррелометр
SU824198A1 (ru) Устройство дл сложени в избыточнойСиСТЕМЕ СчиСлЕНи
SU1151956A1 (ru) Устройство дл возведени в квадрат
SU1115051A1 (ru) Устройство дл вычислени квадрата числа
SU938280A1 (ru) Устройство дл сравнени чисел
SU531153A1 (ru) Устройство дл возведени в куб
SU888110A1 (ru) Последовательное множительное устройство
SU813420A1 (ru) Устройство дл умножени двоичныхчиСЕл B дОпОлНиТЕльНыХ КОдАХ
SU1125619A1 (ru) Устройство дл определени ранга числа