SU485448A1 - Устройство дл сложени чисел - Google Patents

Устройство дл сложени чисел

Info

Publication number
SU485448A1
SU485448A1 SU1877559A SU1877559A SU485448A1 SU 485448 A1 SU485448 A1 SU 485448A1 SU 1877559 A SU1877559 A SU 1877559A SU 1877559 A SU1877559 A SU 1877559A SU 485448 A1 SU485448 A1 SU 485448A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
inputs
matrix
outputs
output
Prior art date
Application number
SU1877559A
Other languages
English (en)
Inventor
Валерий Иванович Жабин
Виктор Иванович Корнейчук
Владимир Петрович Тарасенко
Original Assignee
Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции filed Critical Киевский Ордена Ленина Политехнический Институт Им.50-Летия Великой Октябрьской Социалистической Революции
Priority to SU1877559A priority Critical patent/SU485448A1/ru
Application granted granted Critical
Publication of SU485448A1 publication Critical patent/SU485448A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

1
Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано в качестве сумматора последовательного действи  в вычислительных устройствах, работающих в системе остаточных классов (СОК).
Известны устройства д;ш сложени , содержащие блок управлени , матрицы на элементах И, сдвигающий регистр, элементы И, ИЛИ .
Однако с помощью известных устройств невозможно выполн ть операцию суммировани  чисел по различным основани м, что требуетс , например, при вычислени х в системе остаточных классов.
Цель изобретени  - расщирение класса рещаемых задач.
Это достигаетс  тем, что в предложенном устройстве матрицы вьшолнены треугольными , причем входы элементов И первой матрицы каждой/ -ой строки соединены с шиной I -го разр да одного из слагаемых, а другие входы элементов И каждого j -го столбца подключены
J -го разр да второго слагаемок шине
го,выходы диагональных элементов И чере элементы ИЛИ со единены с одними из входов элементов Иf одни из входов элементов Ji второй матрицы каждой t -ой строки соеди11(;лы с соотве1чзтвую1ци ли выходами сдвигающе1Х) pi гистра, информационные входы которого ci единены с шинами иервого слагаемoix), Другие входы элементш И каждого / -i-o
U
столбца этой матрицы соединены с щиними J -го разр да второго слагаемого, а выходы диагональных элементов И через элементы ИЛИ соединены с дру1-ими входами соответствующих элементов И , выходы которых через другие элементы И, други;; входы которых соединены с выходами бл1)ка управлени , подключены к выходным шинам устройства.
На чертеже изображена функциональна  схема устройства.
Устройство содержит треугольные матрицы 1, 2, выполненные на элементах И 3, элементы ИЛИ 4, сдвигающий регистр Г), элементы ИЛИ 6, элементы И 7 и Qiiuh управлени  8.
Устройство построено на треугольных матрицах 1 и -2, причемi -ые стобцы ( О, 1, 2, ,.., Pfi-i) треугольной матрицы 1 и J -ые столбцы (i 1, 2, ,, р 1) треугольной матрицы 2 подключены к i, -ым входным шинам первого слагаемого, где Р - модуль наибольшег :простого числа, по основанию которого мож но вьшолн ть суммирование чисел с помощ предлагаемого, устройства. К j-ым входным шинам второго слагаемого подключен j-ые строки ( j О, 1, 2, ..., ) треугольной матрицы 1 J -ыми входами ( 1, 2, ..., Pft -1) подключен сдвигающий регистр 5, а J -ые выходаые шины регистра 5 соединены с J -ыми строками ( j 1, 2, ..., Р -1) треугольной матрицы 2, Треугольные матрицы 1 и 2 составлены из элементов И 3, Выходы элементов И 3, которые расположены на диагонал х матриц, объединены с помощью элементов ИЛИ 4, выходы которых  вл ютс  выходами дл  матриц 1 и-2. Элементы ИЛИ 6 первыми входами подключены к выходным шинам матрицы 1 а вторыми входами - к выходным шинам матрицы 2, причем кажда  S -а  выход на  шина (, 1, 2, .... Р -2) матри цы 1 и кажда  S -а  выходна  шина (S -О, 1, 2, ..., Pfi -2) матрицы 2 подключены к элементам ИЛИ 6 попар но. Первые входы элементов И 7, выходы которых подведены к S -ым шинам результата ( , 3, ..., Р, -1), соединены с выходами элементов ИЛИ 6, подключенными к S -ым выходным шинам матриц 1 и 2, О-а  и 1-а  шины результата соединены с выходами элементов ИЛИ 6, которые подключены к О-ым и 1-ым выходным шинам матриц 1 и 2, а ()-ад выходна  шина матрицы1 . подведена к первому входу элемента И 7, который подключен к (Р„ -1)-ой выходной шине результата. Блок управлени  8 первой группой выходов- подключен ко вторым входами элементов И 7, а второй группой выходов соединен с управл ющими входами сдвигающего регистра 5, который имеет Ц управл ющих входов. Где П число оснований Р (к 1, 2, .;., Н ), по которым выполн етс  суммирование. Устройство работает следующим образом Перед сложением чисел по модулю Р ( , 2, ..., И) производитс  настройка устройства на основание Р . Дл  этого в к-ый триггер настройки, вход щий в состав блока управлени  8, задисываетс  единиц 1. С выхода блока управлени  8 единичный сигнал поступает на k-ый управл ющий вход сдвигающего регистра 5 и на элементы И 7, подключенные к выходным шинам с индексами, меньшими основани  Р , При наличии единицы на к-ом управдающем входе сдвигающего регистра 5 последний подключает входные шины второго слагаемого ко входам матрицы 2 со СДВИГОМ на Р., - Р- строк. В этом состо llfк НИИ устройство готово дл  сложени  чисел по основанию Р. . Дл  сложени  чисел по К модулю р подаютс  сигналы на I -ую К входную шину первого слагаемого и на / -ую входную шину второго слагаемого, индексы которых численно равны значени м слагаемых. В зависимости от конкретных значений операндов срабатывает элемент И 3, установленный на перенесении вы--лбранного столбца и выбранной строки в треугольной матрице 1 или 2. С выхода элеманта И 3 сигнал посту- пает через элементы ИЛИ 6 и элементы И 7 на S -ую выходную шину результата . По вление сигнала на выход11ой шине результата с индексом S свидетельствует о том, что сумма двух чисел по модулю Р числе1шо равна S . Суммирование двух чисел по различным основани м (на числовом примере) происходит следующим образом. При х 3, а у 2 определ ютс  суммы (3 + 2)ШОО 7 и (3 + 2)mod 5, В первом- случае срабатывает только один элемент И на соответствующей диагонали матрицы,, и сигнал по вл етс  на п той шине результата, что соответствует (3 + 2) fnod 7 5. Во .втором случае срабатывают элементы ГИ в матрицах 1 и 2. В матрице 1 сигнал по вл етс  на п той выходной шине, а в матрице 2 - на пулевой выходной шине. Так как при сложении по mod 5 блок управлени  8 открывает только элементы И 7, которые подключены к выходным шинам 6 номерами О, 1, 2, 3, 4, сигнал по вл етс  только на одной шине результата с номером О, что соответствует (3+2)r40d . Предмет изобретени  Устройство д;ю сложени  чисел, содержащее блок управлени , матрицы на элементах И, сдвигающий регистр, элементы И, ИЛИ, отли чающеес  тем, что. с целью расширени  класса решаемых задач ; в нем матрицы выцолнены треугольными, причем входы элементов И первой матрицы каждойi МЭЙ строки соединены с шиной -го разр да одного из слагаемых , а /фугие входы элементов И каждого J -го столбца подключены к шире j-ro разр да второго слагаемого, выходы диагональных элементов И через элемент ИЛИ соединены с одними из входов элементов И, одни из входов элементов Hf второй матрицы каждой i -ой строки со единены с соответствующими выходами cflBHrajoujero регистра, информационные входы которого соединены с шинами первого слагаемого, /фугие входы элементов И каждого 1 -го столбца этой матрицы соединены с шинами - I -го разр да второго слагаемого, а выходы диагональных элементов И через элементы ИЛИ соединены с другими входами соответствующих элементов И, выходы которых через рругив элементы И, щ)угие входы которых соединены с выходами блока управлени , подключены к выходным шинам устройства .
SU1877559A 1973-01-12 1973-01-12 Устройство дл сложени чисел SU485448A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1877559A SU485448A1 (ru) 1973-01-12 1973-01-12 Устройство дл сложени чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1877559A SU485448A1 (ru) 1973-01-12 1973-01-12 Устройство дл сложени чисел

Publications (1)

Publication Number Publication Date
SU485448A1 true SU485448A1 (ru) 1975-09-25

Family

ID=20540858

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1877559A SU485448A1 (ru) 1973-01-12 1973-01-12 Устройство дл сложени чисел

Country Status (1)

Country Link
SU (1) SU485448A1 (ru)

Similar Documents

Publication Publication Date Title
US3795880A (en) Partial product array multiplier
SU485448A1 (ru) Устройство дл сложени чисел
EP0109137A2 (en) Partial product accumulation in high performance multipliers
US3469085A (en) Register controlling system
SU922731A1 (ru) Устройство дл умножени в системе остаточных классов
SU392497A1 (ru) УСТРОЙСТВО дл УМНОЖЕНИЯ т-РАЗРЯДНЫХ ДЕСЯТИЧНЫХ ЧИСЕЛ НА ОДНОРАЗРЯДНОЕ ДЕСЯТИЧНОЕ
SU1233165A1 (ru) Вычислительное устройство дл операций над матрицами
SU1254471A1 (ru) Матричное устройство дл умножени чисел по модулю 2 @ -1
SU734683A1 (ru) Устройство дл умножени п-разр дных чисел
SU940167A1 (ru) Устройство дл решени систем линейных алгебраических уравнений
SU805304A1 (ru) Устройство дл вычислени сумм произведений
SU593211A1 (ru) Цифровое вычислительное устройство
RU2022339C1 (ru) Множительное устройство
SU999044A1 (ru) Матричное устройство дл умножени
SU1444760A1 (ru) Устройство дл возведени в квадрат последовательного р да чисел
SU596952A1 (ru) Устройство дл решени систем дифференциальных уравнений
SU1223224A1 (ru) Устройство дл делени @ -разр дных чисел
SU511590A1 (ru) Устройство дл делени чисел
SU792251A1 (ru) Устройство дл параллельного сдвига двоичных чисел
SU849206A2 (ru) Арифметическое устройство
SU798863A1 (ru) Цифровое устройство дл реше-Ни СиСТЕМ АлгЕбРАичЕСКиХ уРАВ-НЕНий
SU1262482A1 (ru) Последовательное устройство дл умножени
SU1024910A1 (ru) Матричное вычислительное устройство
SU920708A1 (ru) Накапливающий сумматор
SU478304A1 (ru) Матричный сумматор