SU1444760A1 - Устройство дл возведени в квадрат последовательного р да чисел - Google Patents

Устройство дл возведени в квадрат последовательного р да чисел Download PDF

Info

Publication number
SU1444760A1
SU1444760A1 SU874198795A SU4198795A SU1444760A1 SU 1444760 A1 SU1444760 A1 SU 1444760A1 SU 874198795 A SU874198795 A SU 874198795A SU 4198795 A SU4198795 A SU 4198795A SU 1444760 A1 SU1444760 A1 SU 1444760A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
adder
group
output
outputs
Prior art date
Application number
SU874198795A
Other languages
English (en)
Inventor
Виталий Дмитриевич Гридчин
Игорь Николаевич Квилинский
Виктор Владимирович Соломонов
Original Assignee
Институт Кибернетики Им .В.М.Глушкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Кибернетики Им .В.М.Глушкова filed Critical Институт Кибернетики Им .В.М.Глушкова
Priority to SU874198795A priority Critical patent/SU1444760A1/ru
Application granted granted Critical
Publication of SU1444760A1 publication Critical patent/SU1444760A1/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/544Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices for evaluating functions by calculation
    • G06F7/552Powers or roots, e.g. Pythagorean sums

Abstract

Изобретение относитс  к вычислительной технике. Цель изобретени  - расширение класса решаемых задач за счет возможности умножени  константы, на последовательный р д чисел при одновременном повьппении быстродействи  и упрощении. Устройство содержит сумматор 1, регистр 2, группу елемен- тов И 4, элемент ИЛИ 3, причем входы элемента ИЛИ подключены к входам устройства , а выход - к вторым входам группы элементов И, выходы сумматора подключены к входам регистра, выходы регистра подключены к первым входам группы элементов И, выходы группы элементов И подключены к одному из входов сумматора, а также к выходам устройства, второй вход сумматора подключен К входу устройства. 1 ил. i СЛ

Description

4 Фь
4
о
Изобретение относитс  к вычислительной технике и может быть использовано в специализированньк устройствах автоматического управлени , в . системах обработки информации и автоматизации научных исследований, а также при проектировании интегральных схем повышенной степени сложности . .
Цель изобретени  - расширение класса решаемых задач за счет возможности умножени  последовательного р да чисел на константу при одновременном повышении быстродействи  и уп рощении устройства.
На чертеже изображены структурна  схема предлагаемого устройства.
Устройство содержит сумматор 1, регистр 2,. элемент ИЛИ 3, группу из N элементов И 4.
Устройство работает следук цим образом .
В режиме возведени  в квадрат устройство работает следующим образом.
Код числа из внешнего устройства подаетс  на первую группу входов сумматора , причем нулевой разр д числа подаетс  на вход первого разр да сум матора, первый разр д - на вход вто- рого разр да сумматора и т.д., к-й разр д числа - на вход к+1-го разр да сумматора. На вход нулевого разр да сумматора посто нно подаетс  логическа  единица. Така  организаци св зей позвол ет создать на первом входе сумматора код, соответствующий 2N+1. Код числа из внешнего устройства подаетс  также на вход элемента ИЛИ 3. При подаче из внешнего устройства первого числа числовой последовательности , равного О, на выходе элемента ИЛИ 3 устанавливаетс  значение логического нул , которое устанавливает выходы группы элемен- тов И 4 (вне зависимости от состо ни  выходов регистра 2) в состо ние логического нул . Так на выходе устройства формируетс  квадрат первого числа последовательности, равный . При этом на первый вход сумматора поступает операнд, равный 0x2+1 на второй вход поступает операнд, равный значению на выходе устройства , т.е. О, а на выходе сумматора устанавливаетс  значение, равное сумме операндов, т.е. 1. С приходом строба числа, по фронту.которого происходит смена числа во внешнем устройстве , 1 с выхода сумматора записываетс  в регистр 2. Одновременно со сменой во внешнем устройстве числа О на 1 на выходе элемента ИЛИ 3 устанавливаетс  состо ние логической единицы, в результате чего данные с выхода регистра 2 через группу элементов И 4 поступают на выход устройства и на вторую группу входов сумматора 1. Так формируетс  значение кТвадрата числа 1 . Теперь на входы сумматора поступают операнды 1x2+1 и 1, сумма которых равна 4, т.е. квад- рату следующего числа. Таким образом на первый вход сумматора подаетс  в качестве операнда значение 2N+1, а на второй вход сумматора - операнд, равный значению N на выходе устройства , где N - текущее значение числа числовой последовательности. Тогда, с приходом строба числа и одновременно с по влением следующего числа N+1 последовательности на выходе устройства по вл етс  и значение квадрата этого числа.
В режиме умножени  последовательного р да чисел на константу устройство работает следующим образом.
Константа подаетс  на первую группу входов сумматора 1, причем соответствующие разр ды константы подаютс  на соответствующие разр ды сумматора , а последовательный р д чисел подаетс  на вход элемента ИЛИ 3. При подаче из внешнего устройства первого числа числовой последовательности , равного О, на выходе элемента ИЛИ 3 устанавливаетс  значениелогичес кого нул ,которое устанавливает выходы группы элементов И 4 в состо ние логического нул  (вне зависимости от состо ни  выходов регистра 2). Та на выходе устройства формируетс  произведение первого числа последовательности на константу, т.е. . При этом на первую группу входов сумматора 1 поступает операнд,равньм К, на второй вход поступает операнд, равный, значению на выходе устройства , т.е. О, и на выходе сумматора 1 устанавливаетс  значение, равное сумме операндов, т.е. . С приходом строба числа, по фронту которого происходит смена числа во внешнем устройстве , результат сложени  двух операндов с выхода сумматора записываетс  в регистр 2. Одновременно со сменой во внешнем устройстве числа О на
1 на выходе элемента ИЛИ 3 устанавливаетс  состо ние логической единицы, в результате чего данные с выхода регистра 2 через группу элементов И 4 поступают на выход устройства и на второй вход сумматора 1, Так формируетс  значение произведени  числа 1 на константу . Затем на входы сумматора 1 поступают первый операнд К и второй операнд К, сумма которых равна , т.е. произведению следующего числа на константу. Таким образом , на первый вход сумматора 1 подаетс  в качестве операнда значение константы К, а на второй вход сумматора 1 подаетс  операнд, равный значению KxN.Ha выходе устройства. Тог- приходом строба числа и одновременно с по влением следующего числа N+1 последовательности на выходе устройства устанавливаетс  значение произведени  этого числа на константу К, равное (N+1)xK K+KxN.

Claims (1)

  1. Формула изобретени  Устройство дл  возведени  в квадрат последовательного р да чисел, содержащее последовательно соединенные сумматор и регистр, отличающеес  тем, что, с целью расширени  класса решаемых задач за счет возможности умножени  последовательного р да чисел на константу при одновременном повышении быстродействи  и упрощении, оно содержит элемент ИЛИ и группу из N элементов И (где N - разр дность сумматора), причем входы элемента ИЛИ подключены к первой группе информационных входов устройства , а его выход - к первым входам элементов И группы, вторые входы элементов И которой соединены с выходами регистра, а выходы элементов И группы подключены к выходам устройст- ства и первой группе входов сумматора , втора  группа входов которого соединена с второй группой информационных входов устройства.
SU874198795A 1987-02-24 1987-02-24 Устройство дл возведени в квадрат последовательного р да чисел SU1444760A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874198795A SU1444760A1 (ru) 1987-02-24 1987-02-24 Устройство дл возведени в квадрат последовательного р да чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874198795A SU1444760A1 (ru) 1987-02-24 1987-02-24 Устройство дл возведени в квадрат последовательного р да чисел

Publications (1)

Publication Number Publication Date
SU1444760A1 true SU1444760A1 (ru) 1988-12-15

Family

ID=21287230

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874198795A SU1444760A1 (ru) 1987-02-24 1987-02-24 Устройство дл возведени в квадрат последовательного р да чисел

Country Status (1)

Country Link
SU (1) SU1444760A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3822707A1 (en) * 2019-11-13 2021-05-19 Dualitas Ltd. A display device and system

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 836634, кп. G 06 F 7/552, 1979. Авторское свидетельство СССР № 881740, кл. G 06 F 7/552, 1980. *

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3822707A1 (en) * 2019-11-13 2021-05-19 Dualitas Ltd. A display device and system
GB2588912A (en) * 2019-11-13 2021-05-19 Dualitas Ltd A display device and system
GB2588912B (en) * 2019-11-13 2021-12-08 Dualitas Ltd A display device and system

Similar Documents

Publication Publication Date Title
US4228498A (en) Multibus processor for increasing execution speed using a pipeline effect
US4110832A (en) Carry save adder
SU1444760A1 (ru) Устройство дл возведени в квадрат последовательного р да чисел
GB1378143A (en) Data processors
US2998192A (en) Computer register
GB1378144A (en) Data processing arrangements
SU1599853A1 (ru) Арифметико-логическое устройство
SU1273918A1 (ru) Устройство дл сложени - вычитани
SU1647558A1 (ru) Матричный вычислитель
RU2006915C1 (ru) Устройство для сложения
SU1413624A1 (ru) Арифметическое устройство с переменной длиной операндов
KR970005175A (ko) 파이프라인 구조에 근거한 곱셈/나눗셈 공유 처리기 구조
SU976442A1 (ru) Устройство дл распределени заданий процессорам
SU826340A1 (ru) УСТРОЙСТВО ДЛЯ СОРТИРОВКИ МК-РАЗРЯДЙоПшс!
SU454548A1 (ru) Узел дл сортировки информации
SU1168928A1 (ru) Устройство дл умножени числа на посто нный коэффициент
SU960799A1 (ru) Устройство дл сравнени чисел
SU1092494A2 (ru) Устройство дл сортировки чисел
SU1716536A1 (ru) Устройство дл умножени матриц
SU1262519A1 (ru) Устройство дл логической обработки информации
SU896623A1 (ru) Устройство управлени конвейерным вычислительным устройством
SU690477A1 (ru) Цифровое устройство ограничени числа по модулю
SU1300495A1 (ru) Устройство дл решени дифференциальных уравнений
SU1076909A1 (ru) Устройство дл исследовани путей в графе
SU1103236A1 (ru) Устройство дл загрузки данных