SU1273918A1 - Устройство дл сложени - вычитани - Google Patents

Устройство дл сложени - вычитани Download PDF

Info

Publication number
SU1273918A1
SU1273918A1 SU853916986A SU3916986A SU1273918A1 SU 1273918 A1 SU1273918 A1 SU 1273918A1 SU 853916986 A SU853916986 A SU 853916986A SU 3916986 A SU3916986 A SU 3916986A SU 1273918 A1 SU1273918 A1 SU 1273918A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
elements
inversion unit
output
inputs
Prior art date
Application number
SU853916986A
Other languages
English (en)
Inventor
Виктор Евдокимович Золотовский
Роальд Валентинович Коробков
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU853916986A priority Critical patent/SU1273918A1/ru
Application granted granted Critical
Publication of SU1273918A1 publication Critical patent/SU1273918A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение может использоватьс  в области автоматики и вычислительной техники дл  выполнени  операций в двоичной и двоично-дес тичной системах счислени . Цель изобретени  - упрощение устройства. В устройство дл  сложени -вычитани , содержащее в каждой тетраде лок инверсии, четырехразр дный комбинационный сумматор, три элемента ИЛИ, один элемент И, введены три элемента НЕ, три элемента ИЛИ, восемь элементов И. 2 ил.

Description

Изобретение может быть использовано в вычислительной технике при построении цифровых вычислительнык машин, реализующих операции в двоичной и в дес тичной арифметике.
Цель изобретени  - упрощение устройства .
На фиг. 1 17редставлена функциональна  схема одного дес тичного разр да устройства дл  сложени  - вычитани ; на фиг. 2 - функциональна  схема блока инверсии.
Устройство дл  сложени  - вычитани  (фиг. 1) содержит группы входов первого и второго слагаемого 1 и 2, четырехразр дный, комбинационный сумматор 3, блок 4 инверсии, вход 5 управлени  сложением-вычитанием, вход 6 управлени  выполнением операций в двоичной или двоично-дес тичной системах счислени , шесть элементов ИЛИ 7-12, дев ть элементов И 13- 21, три элемента НЕ 22, 23 и 24, выход 25 переноса из предыдущего разр да, вход 26 переноса из предыдущего разр да, выход 27 результата.
Блок инверсии (фиг. 2) содержит п ть элементов НЕ 28-32, вход 33 инверсии сигнала управлени  выполнением операций в двоичной и двоично-дес тичной системах счислени , двенадцать элементов И 34-45, четыре элемента .ИЛИ 46-49, выходы 50 блока инверсии.
Блок инверсии управл етс  входами 5 (сигнал Си) и 6 (сигнал Ск).
Закон управлени  блоком инверсии следующий:
и или и , число с входов 3 проходит на вход сумматора 2, не мен  сь;
-если и , на вход сумматора 2 поступает двоична  инверси  числа
-если и , на вход сумматора 3 поступает дес тична  инверси  числа.
К выходам сумматора 2 подключены элементы ИЛИ 7 и 8 и элемент И 20, предназначенные дл  формировани  переноса в старший разр д. Соединенны с выходами сумматора 3 элементы И 13-19, элементы ИЛИ 10, 11 и 12 и элемент НЕ 23 осуществл ют дес тичну коррекцию суммы S, если операци  выполн етс  в дес тичном коде и сумма . Управление коррекцией осуществл етс  с помощью элементов НЕ 22 и 24, элемента И 21 и элемента ИЛИ .9. На выходе 25 устройства формируетс 
перенос в старший разр д. С входа 26 в сумматор поступает перенос из младшего разр да. На выходах 27 фррмируетс  значение суммы.
Работу блока инверсии удобно записать системой булевых уравнений:
1 х1ЛСиУх1лСи:
2 х2лСкУх,ЛСкСиУх2лСи;
3 хЗлх2ЛСиУхЗЛх2ЛСкУхЗлСиУ
хЗЛСиЛСк;
4 х4ЛхЗЛх2лСиУх4ЛСиУх4лСиЛСк1
X и Устройство работает следующим образом .
Пусть необходимо выполнить операцию сложени  в дес тичном коде. На вход 5 подаетс  сигнал О (), на вход 6 сигнал 1 (), на входы 1, 2 - коды слагаемых. Слагаемое X проходит через блок 4 инверсии, не мен  сь , и складываетс  в сумматоре. В элементах ИЛИ 7 и 8, элементе И 20 формируетс  дес тичный перенос в старш .ий разр д (он же и признак коррекции ) , так как элемент И 20. открыт сигналом Ск 1 . Если Р.т 0 (), сумма S4, S3, S2, S1 проходит на выходы 27, не мен  сь (через элементы И 15, 14 и 17), если . 1 (), сумма увеличиваетс  на 0110 в блоке коррекции и также поступает на выходы 27.
Дл  выполнени  операции вычитани  в дес тичном коде необходимо иметь , , на вход 1 подать уменьшаемое и на вход 2 - вычитаемое. В этом случае на входы сумматора 3 поступит код уменьшаемого и дес тична  инверси  кода вычитаемого. Работа остальных блоков не изменитс ..
Дл  выполнени  операции сложени  в двоичном коде необходимо иметь , . Слагаемое X пройдет на входы сумматора 3 с входа 2, не мен  сь. Так как , элемент И,20 закроетс  и на вход 25 будет поступать только перенос из сумматора 3 (т.е. перенос станет двоичным). Элемент И 22 будет генерировать О, элемент ИЛИ 9 - единицу , следовательно, блок коррекции окажетс  заблокированным и сумма S будет проходить на выходы 27, не мен  сь.

Claims (2)

  1. Дл  реализации операции вычитани  в двоичном коде необходимо иметь , 55 . В этом случае на входы сумматора 3 поступит двоична  инверси  кода с входов
  2. 2. Работа остальных блоков Tie изменитс . Формула изобретени  Устройство дл  сложени  - вычитани , содержащее в каждой тетраде бло 1нверсии, четырехразр дный комбинационный сумматор, первьш, второй, третий элементы ИЛИ, первый элемент И, причем перва  группа информационных входов четырехразр дного комбинационного сумматора соединена соответственно с группой входов первого слагаемого устройства, вход переноса четырехразр дного комбинационного сум матора соединен с входом переноса из младшего устройства, выход переноса четырехразр дного комбинационного сумматора соединен с первы входом первого элемента ИЛИ, второй вход которого соединен с выходом пер вого элемента И, первый вход которог соединен с четвертым разр дом выхода суммы четырехразр дного комбинационного сумматора, второй и третий разр ды выхода суммы которого соединены соответственно с первым и вторым входами второго элемента ИЛИ, выход которого соединен с вторым входом первого элемента И, входы разр дов второго операнда устройства соединены соответственно с первым, вторым, третьим , четвертым информационными входами блока инверсии, отличающеес  тем, что, с целью упрощени устройства, в каждую тетраду введены первьш, второй, третий элементы НЕ, четвертый, п тый, шестой элементы ИЛИ, второй, третий, четвертый, п тый , шестой, седьмой, восьмой, дев тый элементы И, причем второй разр д выхода суммы четырехразр дного комби национного сумматора соединен с первыми входами второго, третьего, четвертого элементов И и входом первого элемента НЕ,выход которого соединен с первыми входами п того и шестого элементов И, выход первого элемента ИЛИ соединен с выходом переноса в следующий разр д устройства, с первым входом седьмого элементй И и вхо дом второго элемента НЕ, выход которого соединен с первым входом третье го элемента ИЛИ, выход которого соединен с первыми входами восьмого и дев того элементов И и с вторым входом второго элемента И, выход переноса четырехразр дного комбинационкого сумматора соединен с вторыми входами четвертого и шестого элементов И, первый разр д выхода суммы четырехразр дного комбинационного сумма тора соединен,с выходом первого разр да результата устройства, третий разр д выхода суммы четырехразр дного комбинационного сумматора соединен с вторыми входами третьего и дев того элементов И, четверть разр д выхода суммы четырехразр дного комбинационного сумматора соединен с вторым входом восьмого элемента И, выход седьмого элемента И соединен с третьими входами четвертого и шестого элементов И и вторым входом п того элемента И, выходы п того и второго элементов И соединены соответственно с первым и вторым входами четвертого элемента ИЛИ, выход которого соединен с выходом второго разр да результата устройства , выходы шестого, третьего, дев того элементов И соединены соответственно с первым, вторым, третьим входами п того элемента ИЛИ, выход которого соединен с выходом третьего разр да результата устройства, выходы восьмого и четвертого элементов И соединены соответственно с первым и вторым входами шестого элемента ИЛИ, выход которого соединен с выходом четвертого разр да результата устройства , первьй вход задани  режима блока инверсии соединен с входом управлени  сложением - вычитанием устройства , вход управлени  выполнением операций в двоичной или двоично-дес тичной системах счислени  устройства соединен с третьим входом первого элемента И, с вторым входом седьмого элемента И, с вторым входом задани  режима блока инверсии и с входом третьего элемента НЕ, выход которого соединен с третьим входом задани  режима блока инверсии и с вторым входом третьего элемента ИЛИ, причем блок инверсии содержит первый, второй , третий, четвертый, п тьм элементы НЕ, первый, второй, третий, четвертый , п тый, шестой, седьмой, восьмой , дев тый, дес тый, одиннадцатьш, двенадцатый элементы И, первый, второй , третий, четвертьм элементы ИЛИ, причем первый информационньп вход блока инверсии соединен с входом первого элемента НЕ блока инверсии и с первым входом первого элемента И блока инверсии, выход которого соединен с первым входом первого элемента ИЛИ блока инверсии, второй вход которого соединен с выходом второго элемента И блока инверсии, первый вход кото5 .1 рого соединен с выходом первого элемента НЕ блокд инверсии, второй информационный вход блока инверсии сое динен с входом второго элемента НЕ блока инверсии, первыми входами третьего , четвертого и п того элементов И &лока инверсии, выход второго элемента НЕ блока инверсии соединен с первыми входами шестого, седьмого и восьмого элементов И блока инверсии, третий информационный вход блока инверсии соединен с входом третьего элемента НЕ блока инверсии, с первым входом седьмого элемента И блока инверсии , вторыми входами седьмого и восьмого элементов И блока инверсии, выход третьего элемента НЕ блока инверсии соединен с первым входом дес  того элемента И блока инверсии и вто рым входом п того элемента И блока инверсии, четвертый информационный вход блока инверсии соединен с входо четвертого элемента НЕ блока инверси и первым входом одиннадцатого элемен та И блока инверсии, второй вход которого соединен с вторыми входами дев того , первого и третьего элементов И блока инверсии и выходом п того элемента НЕ блока инверсии, вход которого соединен с перйым входом задани  режима блока инверсии, с вторыми входами второго, шестого, дес того элементов И блока инверсии, третьими входаьш п того .и восьмого 18 элементов И блока инверсии и первым входом двенадцатого элемента И блока инверсии, второй вход которого соединен с выходом четвертого эЛемента НЕ блока инверсии и четвертым входом восьмого элемента И блока инверсии, третий вход задани  режима блока инверсии соединен с вторым входом четвертого элемента И блока инверсии и третьим входом седьмого элемента И блока инверсии, третий вход задани  режима соединен с третьими входами шестого, дес того, двенадцатого элементов И блока инверсии, выходы четвертого , шестого, третьего элементов И блока инверсии соединены соответственно с первым, вторым, третьим входами второго элемента ИЛИ блока инверсии , выходы п того, седьмого, дев того , дес того элементов И блока инверсии соединены соответственно с первым, вторым, третьим, четвертым входами третьего элемента ИЛИ блока инверсии, выходы восьмого, одиннадцатого , двенадцатого элементов И блока инверсии соединены соответственно с первым, вторым, третьим входами четвертого элемента ИЛИ блока инверсии, выходы первого, второго, третьего, четвертого элементов ИЛИ блока инверсий соединены соответственно с информационными входами второй группы четырехразр дного комбинационного сумматора.
SU853916986A 1985-06-25 1985-06-25 Устройство дл сложени - вычитани SU1273918A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853916986A SU1273918A1 (ru) 1985-06-25 1985-06-25 Устройство дл сложени - вычитани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853916986A SU1273918A1 (ru) 1985-06-25 1985-06-25 Устройство дл сложени - вычитани

Publications (1)

Publication Number Publication Date
SU1273918A1 true SU1273918A1 (ru) 1986-11-30

Family

ID=21184879

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853916986A SU1273918A1 (ru) 1985-06-25 1985-06-25 Устройство дл сложени - вычитани

Country Status (1)

Country Link
SU (1) SU1273918A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1001087, кл. G 06 F 7/50, 1980. Авторское свидетельство СССР № 813415, кл. G 06 F 7/50, 1978. *

Similar Documents

Publication Publication Date Title
GB890323A (en) Improvements in or relating to electronic data processing apparatus
US3816734A (en) Apparatus and method for 2{40 s complement subtraction
GB2173328A (en) Cmos subtractor
SU1273918A1 (ru) Устройство дл сложени - вычитани
JPH034936B2 (ru)
US3462589A (en) Parallel digital arithmetic unit utilizing a signed-digit format
US4718033A (en) Intermediate decimal correction for sequential addition
SU1262478A1 (ru) Устройство дл вычитани дес тичных чисел
SU1444760A1 (ru) Устройство дл возведени в квадрат последовательного р да чисел
SU1667054A1 (ru) Сумматор-умножитель по модулю три
SU690477A1 (ru) Цифровое устройство ограничени числа по модулю
SU1270757A1 (ru) Устройство дл суммировани двоичных чисел
SU1160396A1 (ru) Вычислительное устройство с переменной длиной операндов
SU1223224A1 (ru) Устройство дл делени @ -разр дных чисел
GB1475471A (en) Floating point apparatus and techniques
SU842796A1 (ru) Устройство дл вычислени дробнойРАциОНАльНОй фуНКции
RU2040115C1 (ru) Преобразователь четырехразрядного двоичного кода в двоично-десятичный код
SU943709A1 (ru) Арифметико-логическое устройство
SU1363186A1 (ru) Арифметическое устройство
SU771667A1 (ru) Устройство дл округлени числа
SU1208550A1 (ru) Двоично-дес тичный сумматор
SU734683A1 (ru) Устройство дл умножени п-разр дных чисел
SU1363188A1 (ru) Параллельный сумматор
SU794634A1 (ru) Устройство дл умножени последова-ТЕльНОгО КОдА HA дРОбНый КОэффициЕНТ
SU1686438A1 (ru) Цифровой функциональный преобразователь