SU1103236A1 - Устройство дл загрузки данных - Google Patents

Устройство дл загрузки данных Download PDF

Info

Publication number
SU1103236A1
SU1103236A1 SU833555330A SU3555330A SU1103236A1 SU 1103236 A1 SU1103236 A1 SU 1103236A1 SU 833555330 A SU833555330 A SU 833555330A SU 3555330 A SU3555330 A SU 3555330A SU 1103236 A1 SU1103236 A1 SU 1103236A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
inputs
outputs
registers
blocks
Prior art date
Application number
SU833555330A
Other languages
English (en)
Inventor
Юрий Нахимович Долгин
Сергей Геннадьевич Михайлов
Original Assignee
Серпуховское Высшее Военное Командно-Инженерное Училище Им.Ленинского Комсомола
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Серпуховское Высшее Военное Командно-Инженерное Училище Им.Ленинского Комсомола filed Critical Серпуховское Высшее Военное Командно-Инженерное Училище Им.Ленинского Комсомола
Priority to SU833555330A priority Critical patent/SU1103236A1/ru
Application granted granted Critical
Publication of SU1103236A1 publication Critical patent/SU1103236A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ЗАГРУЗКИ ДАННЫХ, содержащее группу входных регистров, причем входы входных регистров группы соединены с соответствующими входами группы входов устройства, отличаю щеес   тем, что, с целью расширени  функциональных возможностей путем сортировки обрабатываемых данных по признаку требуемого пор дка их следовани , в устройство введены .. регистр сдвига, группа регистров номера операнда, группа схем сравнени , две группы блоков элементов И, группа выходных регистров, причем , . I scru.esiAs I вход регистра сдвига соединен с тактовым входом устройства, выходы регистра сдвига соединены с первыми входами соответствующих блоков элементов И первой группы и с входами соответствующих регистров номера операвдов группы, выходы которых соединены с первыми входами всех схем сравнени  группы, вторые входы которых соединены с первыми выходами соответствующих входных регистров группы, вторые входы которых соединены с первыми входами соответствующих блоков элементов И второй группы, вторые входы которьк соединены с вы§ ходами соответствующих схем сравнени  группы, выходы блоков элементов (Л И второй группы объединены и соединены с вторьачи входами всех блоков ,элементов И первой группы, выходы которых соединены с входами соответствующих выходных регистров группы, выходы которых соединены с соответствующими выходами группы выходов устройства.

Description

1 Изобретение относитс  к вычислительной технике и может быть использовано в вычислительных системах дл  св зи процессоров с внешними или за поминающими устройствами. Известно коммутирующее устройств дл  вычислительной системы, содержа щее св занные с вычислительными машинами матричный коммутатор, матриц управлени  коммутацией, блок управлени , дешифратор и позвол ющее путем коммутации производить сортиров ку данных 1J . Недостатками этого устройства  вл ютс  большой объем оборудовани  и сравнительно низка  производительность . Наиболее близким к изобретению по технической сущности и достигаемой цели  вл етс  устройство дл  распределени  заданий процессорам, содержащее регистр готовности процессоров , две группы из п блоков элементов И, две группы из п элемен тов ИЛИ и кодовый селектор 2. Однако известное устройство пред назначено только дл  работы с микро файлами, содержащими не более двух данных, что существенно снижает его быстродействие, особенно когда боль шой массив данных загружаетс  дл  обработки в один процессор. Кроме того, попарна  сортировка данных исключает возможность исполь зовани  устройства дл  более полног упор дочени  данных. Целью изобретени   вл етс  расши рение функциональных возможностей путем сортировки обрабатываемых дан ных по признаку требуемого пор дка их следовани . Поставленна  цепь достигаетс  тем, что в устройство дл  загрузки данных, содержащее группу входных регистров, причем входы входных регистров соединены с соответствующ ми входами группы входов устройств введены регистр сдвига, группа регистров номера операнда, группа схе сравнени , две группы блоков элементов И, группа выходных регистров причем вход регистра сдвига соединен с тактовым входом устройства, выходы регистра сдвига соединены с первыми входами соответствующих блоков элементов И первой группы и входами соответствующих регистров номера операндов, выходы которых соединены с первыми входами всех 2362 схем сравнени , вторые входы которых соединены с пepвы rи выходами соответствующих входных регистров группы , вторые входы которых соединены с первыми входами соответствующих блоков элементов И второй группы, вторые входы которых соединены с выходами соответствующих схем сравне- . ни  группы, выходы блока элементов И второй группы объединены и соединены с вторыми входами всех блоков элементов И первой группы, выходы которых соединены с входами соответствующих выходных регистров группы, выходы которых соединены с соответствующими выходами группы выходов устройства. На чертеже показана структурна  схема устройства дл  загрузки данных. Устройство содержит регистр 1 сдвига, группу регистров 2 номера операнда , группу входных регистров 3, группу схем сравнени  4, группу блоков 5 элементов И, группу блоков 6 элементов И, группу выходных регистров 7,.тактовый вход 8 устройства , группу входов 9 устройства, группу выходов 10 устройства. Принцип работы устройства основан на последовательной выборке операн дов, наход щихс  в регистрах 3 в соответствии с их пор дковым номером , и заключаетс  в том, что производитс  поочередное сравнение пор дковых номеров, записанных в регистрах признаковыми част ми всех операндов,.и выбранные операнды последовательно записываютс  в регист ры 7. Устройство работает следующим образом. Через входы 9 на регистры 3 подаютс  операнды с признаковыми част ми, представл ющими собой пор дковые номера операндов. В регистрах 2 последовательно записаны номера операндов На тактовый вход 8 устройства подаетс  последовательность тактовых импульсов, которые поступают на вход егистра 1 сдвига и осуществл ют запись 1 в первый разр д регистра 1 сдвига и поразр дный последовательный сдвиг ее до последнего разр да. аким образом, при сдвиге 1 на оответствующем выходе регистра сдвиоступает на вход считывани  соотетствующего регистра 3, и информа

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ЗАГРУЗКИ ДАННЫХ, содержащее группу входных регистров, причем входы входных регистров группы соединены с соответствующими входами группы входов устройства, отличаю щ е е с я тем, что, с целью расширения функциональных возможностей путем сортировки обрабатываемых данных по признаку требуемого порядка их следования, в устройство введены регистр сдвига, группа регистров номера операнда, группа схем сравнения, две группы блоков элементов И, группа выходных регистров, причем вход регистра сдвига соединен с тактовым входом устройства, выходы регистра сдвига соединены с первыми входами соответствующих блоков элементов И первой группы и с входами соответствующих регистров номера операндов группы, выходы которых соединены с первыми входами всех схем сравнения группы, вторые входы которых соединены с первыми выходами соответствующих входных регистров группы, вторые входы которых соединены с первыми входами соответствующих блоков элементов И второй группы, вторые входы которых соединены с выходами соответствующих схем срав- § нения группы, выходы блоков элементов И второй группы объединены и соединены с вторьми входами всех блоков .элементов И первой группы, выходы которых соединены с входами соответствующих выходных регистров группы, выходы которых соединены с соответствующими выходами группы выходов устройства.
    1103236.
    >
SU833555330A 1983-02-16 1983-02-16 Устройство дл загрузки данных SU1103236A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833555330A SU1103236A1 (ru) 1983-02-16 1983-02-16 Устройство дл загрузки данных

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833555330A SU1103236A1 (ru) 1983-02-16 1983-02-16 Устройство дл загрузки данных

Publications (1)

Publication Number Publication Date
SU1103236A1 true SU1103236A1 (ru) 1984-07-15

Family

ID=21050648

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833555330A SU1103236A1 (ru) 1983-02-16 1983-02-16 Устройство дл загрузки данных

Country Status (1)

Country Link
SU (1) SU1103236A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 629538, кл. G 06 F 9/00, 1977. 2. Авторское свидетельство СССР по за вке № 3283537/18-24, кл. G 06 F 9/00, 1981 (прототип). *

Similar Documents

Publication Publication Date Title
EP0102242B1 (en) Data processing apparatus
US4181934A (en) Microprocessor architecture with integrated interrupts and cycle steals prioritized channel
US5226171A (en) Parallel vector processing system for individual and broadcast distribution of operands and control information
US5081573A (en) Parallel processing system
EP0380098A3 (en) Signal processor
US4339793A (en) Function integrated, shared ALU processor apparatus and method
KR890002756A (ko) 데이타 처리가속기
EP0263500B1 (en) Vector data processing system comprising an I/O control for each vector data processor and another I/O control for at least one other vector data processor
US4454590A (en) Programmable signal processing device
US5019969A (en) Computer system for directly transferring vactor elements from register to register using a single instruction
EP0136597A2 (en) Vector processor
US3997771A (en) Apparatus and method for performing an arithmetic operation and multibit shift
GB1536933A (en) Array processors
SU1103236A1 (ru) Устройство дл загрузки данных
EP0012242B1 (en) Digital data processor for word and character oriented processing
JPS56123069A (en) Data processing device
RU1797108C (ru) Арифметическое устройство с микропрограммным управлением
US4805133A (en) Processor memory element and a new computer architecture
SU1176322A1 (ru) Вычислительное устройство
ES8401272A1 (es) "un registro de procesamiento para sistemas de procesamiento de una senal digital".
SU1007099A1 (ru) Устройство дл сортировки чисел
SU1167658A1 (ru) Устройство дл сдвига информации
SU1111165A1 (ru) Устройство дл распределени заданий процессорам
SU1444760A1 (ru) Устройство дл возведени в квадрат последовательного р да чисел
RU1807499C (ru) Устройство дл умножени матриц