KR970004744A - 모니터의 자기진단회로 및 그 방법 - Google Patents

모니터의 자기진단회로 및 그 방법 Download PDF

Info

Publication number
KR970004744A
KR970004744A KR1019950015719A KR19950015719A KR970004744A KR 970004744 A KR970004744 A KR 970004744A KR 1019950015719 A KR1019950015719 A KR 1019950015719A KR 19950015719 A KR19950015719 A KR 19950015719A KR 970004744 A KR970004744 A KR 970004744A
Authority
KR
South Korea
Prior art keywords
circuit
signal
pll circuit
output
data
Prior art date
Application number
KR1019950015719A
Other languages
English (en)
Other versions
KR0151353B1 (ko
Inventor
김용희
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950015719A priority Critical patent/KR0151353B1/ko
Priority to JP17553496A priority patent/JP3749763B2/ja
Priority to US08/668,121 priority patent/US5963249A/en
Priority to CNB961066911A priority patent/CN1150776C/zh
Priority to CNA031010741A priority patent/CN1516480A/zh
Publication of KR970004744A publication Critical patent/KR970004744A/ko
Application granted granted Critical
Publication of KR0151353B1 publication Critical patent/KR0151353B1/ko
Priority to JP2005235349A priority patent/JP2005328580A/ja

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/04Diagnosis, testing or measuring for television systems or their details for receivers
    • H04N17/045Self-contained testing apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

이 발명은 검사회로가 모니터에 내장되어 각 부분별로 검사를 용이하게 실시할 수 있는 모니터의 자기진단회로 및 그 방법에 관한 것이다.
이 발명은 모니터에 내장된 마이크로프로세서를 통하여 모니터 내부의 하드웨어 동작상태를 각 부분별로 검사하여, 이 검사된 데이터를 컴퓨터나 외부기기에 전송함으로써, 그 불량부위를 쉽게 인지하고, 또 모니터의 동작을 중앙제어하는 마이크로프로세서에 내장된 메모리소자, 즉 롬(ROM), 램(RAM) 및 이이피롬(EEPROM)의 이상유무를 검사하여, 이 검사된 데이터도 컴퓨터나 외부기기로 전송함으로써, 그 불량부위를 쉽게 인지할 수 있도록 구성한다.
따라서, 이 발명은 모니터를 구성하는 CRT와 그 구동회로의 동작테스트를 모니터 자체에 구성된 회로를 통하여 간단하게 실시할 수 있고, 또 검사에 따른 이상유무에 대한 데이터를 외부의 컴퓨터나 별도의 기기를 통해 확인할 수 있어, 그 이상부위를 정확하게 파악할 수 있을 뿐 아니라 상기 검사결과를 장시간 보존할 수도 있는 효과가 있다.

Description

모니터의 자기진단회로 및 그 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 자기진단기능이 내장된 모니터 회로의 블럭도.

Claims (18)

  1. 커넥터를 통해 입력되는 R, G, B 비디오신호와 CRT로 인가되는 비디오신호를 비교하여 위상차를 검출하고,이 검출된 신호를 출력하는 비디오프리앰프 및 PLL회로와, 상기 비디오프리앰프 및 PLL회로의 출력단에 연결된 비디오메인앰프회로의 출력신호를 정형화하여 상기 비디오프리앰프 및 PLL회로의 입력단으로 피드백하여 주는 제 1 신호정형부; 커넥터를 통해 입력되는 수평동기신호와 CRT로 인가되는 수평동기신호를 비교하여 위상차를 검출하고, 이 검출된 신호를 출력하는 수평발진 및 PLL회로; 상기 수평발진 및 PLL회로의 출력단에 연결된 수평출력회로의 출력신호를 정형화하여 상기 수평발진 및 PLL회로로 피드백 입력하여 주는 제 2 신호정형부; 커넥터를 통해 입력되는 수직동기신호와 CRT로 인가되는 수직동기신호를 비교하여 위상차를 검출하고, 이 검출된 신호를 출력하는 수직발진 및 PLL회로; 상기 수직발진 및 PLL회로의 출력단에 수직출력회로의 출력신호를 정형화하여 상기 수직발진 및 PLL회로로 피드백 입력하여주는 제 3신호정형부; 모니터의 각부회로에 구동전원을 공급하는 SMPS에서 출력되는 각 전압을 정형하여 주는 제 4 신호정형부; 및상기 커넥터를 통해 입력되는 수평·수직동기신호를 입력받고, 상기 비디오프리앰프 및 PLL회로, 수평발진 및 PLL회로,수직발진 및 PLL회로와 상기 회로의 출력이득에 대한 정보를 수수하고, 상기 회로로부터 입력되는 위상차신호를 입력받고, 상기 제 4 신호정형부를 통해 입력되는 SMPS의 출력전압을 입력받아 각 회로의 이상여부를 판별하고 이 판별된 데이터를 상기 커넥터를 통해 외부로 전송하여 주는 마이크로프로세서로 구성된 것을 특징으로 하는 모니터의 자기진단회로.
  2. 제1항에 있어서, 상기 비디오프리앰프 및 PLL회로는 적어도 3개 이상의 위상비교기를 포함하여 된 것을 특징으로 하는 모니터의 자기진단회로.
  3. 제1항에 있어서, 상기 수평발진 및 PLL회로는 적어도 하나이상의 위상비교기를 포함하여 된 것을 특징으로하는 모니터의 자기진단회로.
  4. 제1항에 있어서, 상기 수직발진 및 PLL회로는 적어도 하나이상의 위상비교기를 포함하여 된 것을 특징으로하는 모니터의 자기진단회로.
  5. 제1항에 있어서, 상기 마이크로프로세서는 ROM, RAM, EEPROM 등의 메모리소자와 A/D컨버터를 포함하여 된것을 특징으로 하는 모니터 자기진단회로.
  6. 제5항에 있어서, 상기 A/D컨버터는 입출력장치로 구성할 수 있는 것을 특징으로 하는 모니터 자기진단회로.
  7. 제1항에 있어서, 상기 마이크로프로세서는 A/D컨버터 또는 입출력장치를 통해 비디오프리앰프 및 PLL회로,수평발진 및 PLL회로, 수직발진 및 PLL회로에서 출력되는 위상차신호와 제 4 신호정형부에서 출력되는 전압신호와 연결되도록 한 것을 특징으로 하는 모니터 자기진단회로.
  8. 제1항에 있어서, 상기 비디오프리앰프 및 PLL회로, 수평발진 및 PLL회로, 수직발진 및 PLL회로는 적어도하나 이상의 D/A컨버터를 내장하여 출력이득등을 마이크로프로세서로 전송하도록 구성한 것을 특징으로 하는 모니터 자기진단회로.
  9. 제1항에 있어서, 상기 마이크로프로세서는 상기 비디오프리앰프 및 PLL회로, 수평발진 및 PLL회로, 수직발진 및 PLL회로와 데이터를 전송하기 위해 개시상태, 종속번지, 리이드/라이트 비트, 제 1응답신호, 제 1 데이터, 제 2 응답신호, 제 2 데이터, 데이터, 정지상태로 구성된 포맷을 가지는 것을 특징으로 하는 모니터 자기진단회로.
  10. 컴퓨터의 출력케이블과 연결되는 커넥터를 통해 R.G.B 비디오신호출력이 비디오프리앰프 및 PLL회로와 비디오메인앰프회로를 통해 음극선관에 인가되도록 연결되고, 상기 커넥터를 통해 입력되는 수평동기신호 및 수직동기신호가 각각 수평발진 및 PLL회로와 수평출력회로를 통해서, 수직발진 및 PLL회로와 수직출력회로를 통해서 상기 음극선관에연결되고, 모니터에 입력되는 전원이 스위칭모드전원장치를 통해 소정의 전압을 생성하여 모니터 회로의 각부에 공급하여주도록 구성된 모니터 회로에 있어서, 상기 비디오메인앰프회로의 출력신호를 정형화하여 상기 비디오프리앰프 및 PLL회로의 입력단으로 피드백하여 상기 커넥터를 통해 입력되는 비디오신호와 비교되도록 하여주는 제 1 신호정형부; 상기 수평출력회로의 출력신호를 정형화하여 수평발진 및 PLL회로의 입력단으로 피드백하여 상기 커넥터를 통해 입력되는 수평동기신호와 비교되도록 하여 주는 제 2 신호정형부; 상기 수직출력회로의 출력신호를 정형화하여 수직발진 및 PLL회로의 입력단으로 피드백하여 상기 커넥터를 통해 입력되는 수직동기신호와 비교되도록 하여 주는 제 3 신호정형부; 상기 SMPS에서 출력되는 각각의 전압을 정형하여 주는 제 4 신호정형부; 및 상기 비디오프리앰프 및 PLL회로, 수평발진 및 PLL회로,수직발진 및 PLL회로로 출력이득에 대한 정보를 요구하여 상기 요구에 대한 출력이득정보를 입력받고, 상기 비디오프리앰프 및 PLL회로, 수평발진 및 PLL회로, 수직발진 및 PLL회로로부터 출력되는 위상비교신호를 입력받아 상기 회로에 대한양·부를 판별하고, 상기 제 4 신호정형부를 통해서 입력되는 전원신호를 검출 및 판별하여, 이의 결과를 상기 커넥터를통해 외부기기로 전송하는 마이크로프로세서를 더 포함하여 된 것을 특징으로 하는 모니터의 자기진단회로.
  11. 제10항에 있어서, 상기 마이크로프로세서는 ROM, RAM, EEPROM등의 메모리 소자의 A/D컨버터를 포함하여된 것을 특징으로 하는 모니터의 자기진단회로.
  12. 제11항에 있어서, 상기 A/D컨버터는 입출력장치로 구성할 수 있는 것을 특징으로 하는 모니터의 자기진단회로.
  13. 제10항에 있어서, 상기 마이크로프로세서는 A/D컨버터 또는 입·출력장치를 통해 비디오프리앰프 및 PLL회로, 수평발진 및 PLL회로, 수직발진 및 PLL회로에서 출력되는 위상차신호와 제 4 신호정형부에서 출력되는 전압신호와연결되도록 한 것을 특징으로 하는 모니터의 자기진단회로.
  14. 제10항에 있어서, 상기 마이크로프로세서는 상기 비디오프리앰프 및 PLL회로, 수평발진 및 PLL회로, 수직발진 및 PLL회로와 데이터를 전송하기 위해 개시상태, 종속번지, 리이드/라이트 비트, 제 1 응답신호, 제 1 데이터, 제 2응답신호, 제 2 데이터, 데이터, 정지상태로 구성된 포맷을 가지는 것을 특징으로 하는 모니터의 자기진단회로.
  15. 모니터의 동작을 중앙제어하는 마이크로프로세서에 내장된 ROM의 이상유무를 검사하는 제어방법에 있어서, 상기 ROM 영역의 모든 번지에 기입된 데이터의 합계가 특정의 값이 되도록 프로그램하는 제 1 과정; 상기 ROM의 제 1번지부터 번지수를 인크리먼크하여 상기 번지가 최종번지가 될 때까지 상기 번지에 기입된 데이터를 누산하여 합계를산출하는 제 2 과정; 및 상기 산출된 데이터의 합계가 초기 설정한 특정의 값인가를 판정하여 그 결과를 외부로 전송하는제 3 과정으로 구성된 것을 특징으로 하는 모니터의 자기진단방법.
  16. 제15항에 있어서, 상기 제 3 과정은 상기 산출된 데이터의 합계가 특정의 값인가를 판단하는 단계; 상기단계에서 합계가 특정의 값으로 판정되면 ROM의 영역은 양호한 것으로 판단하여 그에 따른 데이터를 커넥터를 통해 외부로 전송하는 단계; 및 상기 체크합계가 특정의 값이 아닌경우에는 ROM의 영역은 불량한 것으로 판단하여 그에 따른 데이터를 커넥터를 통해 외부로 전송하는 단계를 구비하여 된 것을 특징으로 하는 모니터의 자기진단방법.
  17. 제15항 내지 제16항에 있어서, 상기 데이터 특정의 값은 "0" 또는 "1"임을 특징으로 하는 모니터의 자기진단방법.
  18. 모니터의 동작을 중앙제어하는 마이크로프로세서에 내장된 RAM 또는 EEPROM의 이상유무를 검사하는 제어방법에 있어서, 사용가능한 RAM(EEPROM)의 번지에 임의의 데이터를 기입하고, 기입된 데이터를 독출하여 상기 양자의 데이터를 서로 비교하는 제 1 과정; 상기 양자의 데이터가 같으면 상기 RAM 또는 EEPROM의 번지가 마지막번지가 될때까지 인크리먼트하며 제 1 과정을 다시 수행하는 제 2 과정; 상기 제 2 과정을 완료시까지 상기 비교되는 양자의 데이터 값이 같으면 RAM 또는 EEPROM의 영역에는 이상이 없는 것으로 판별하여 RAM 또는 EEPROM 영역 양호에 따른 소정의 판별신호를 외부로 출력하는 제 3 과정; 및 상기 제 1,2 과정에에서 상기 비교되는 양자의 데이터가 다르게 되는 경우에는 RAM 또는EEPROM 영역에는 이상이 있는 것으로 판별하여 RAM 또는 EEPROM 영역 불량에 따른 소정의 판별데이터를 외부로 출력하는제 4 과정을 구비한 것을 특징으로 하는 모니터의 자기진단방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950015719A 1995-06-14 1995-06-14 모니터의 자기진단회로 및 그 방법 KR0151353B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1019950015719A KR0151353B1 (ko) 1995-06-14 1995-06-14 모니터의 자기진단회로 및 그 방법
JP17553496A JP3749763B2 (ja) 1995-06-14 1996-06-14 モニタの自己診断回路及びその方法
US08/668,121 US5963249A (en) 1995-06-14 1996-06-14 Self-diagnostic circuit for a video display and method of implementing the same
CNB961066911A CN1150776C (zh) 1995-06-14 1996-06-14 用于视频显示器的自诊断电路
CNA031010741A CN1516480A (zh) 1995-06-14 1996-06-14 用于视频显示器的自诊断方法
JP2005235349A JP2005328580A (ja) 1995-06-14 2005-08-15 モニタの自己診断方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950015719A KR0151353B1 (ko) 1995-06-14 1995-06-14 모니터의 자기진단회로 및 그 방법

Publications (2)

Publication Number Publication Date
KR970004744A true KR970004744A (ko) 1997-01-29
KR0151353B1 KR0151353B1 (ko) 1998-10-15

Family

ID=19417094

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950015719A KR0151353B1 (ko) 1995-06-14 1995-06-14 모니터의 자기진단회로 및 그 방법

Country Status (4)

Country Link
US (1) US5963249A (ko)
JP (2) JP3749763B2 (ko)
KR (1) KR0151353B1 (ko)
CN (2) CN1150776C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100320461B1 (ko) * 1999-08-13 2002-01-12 구자홍 모니터의 동기신호 처리장치 및 방법

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100233646B1 (ko) * 1997-05-31 1999-12-01 윤종용 보조 입출력 단자를 갖는 모니터의 오에스디 표시 방법
JP3566546B2 (ja) * 1998-04-01 2004-09-15 Kddi株式会社 画像の品質異常検出方法および装置
JP2002243785A (ja) * 2001-02-21 2002-08-28 Moric Co Ltd 信号検査装置
KR100766970B1 (ko) * 2001-05-11 2007-10-15 삼성전자주식회사 디스플레이장치의 초기설정시스템 및 그 제어방법
CA2460485A1 (en) * 2001-09-14 2003-03-27 American Panel Corporation Visual display testing, optimization and harmonization method and system
JP4295110B2 (ja) * 2001-11-09 2009-07-15 パナソニック株式会社 ディスプレイ装置、受信装置、及び、試験装置
KR100923201B1 (ko) * 2002-12-30 2009-10-22 엘지전자 주식회사 모니터 자기 진단 장치와 자기 진단 방법
JP2004219585A (ja) * 2003-01-10 2004-08-05 Sharp Corp 表示装置、検査装置、記録媒体
KR100514749B1 (ko) * 2003-05-21 2005-09-14 삼성전자주식회사 디스플레이 기기의 자동 캘리브레이션 장치 및 방법
FR2857206B1 (fr) * 2003-07-03 2005-10-28 Logiways France Procede et systeme de test de l'aptitude d'un appareil a produire sans defaut un signal video et/ou audio, et support d'enregistrement contenant des instructions pour la mise en oeuvre du procede
KR20060017238A (ko) * 2004-08-20 2006-02-23 삼성전자주식회사 표시 장치 및 이의 제조 방법
JP4814546B2 (ja) * 2005-05-19 2011-11-16 パナソニック株式会社 異常検出装置および映像システム
US20070162932A1 (en) * 2005-12-28 2007-07-12 Mickle Jacklyn A Methods, systems and computer program products for providing internet protocol television troubleshooting
US20070162929A1 (en) * 2005-12-28 2007-07-12 Mickle Jacklyn A Methods, systems and computer program products for providing internet protocol television contextual support
US7823183B2 (en) 2005-12-28 2010-10-26 At&T Intellectual Property I, L.P. Methods, systems and computer program products for providing internet protocol television communication services
US8254277B2 (en) 2005-12-28 2012-08-28 At&T Intellectual Property I, L.P. Methods, systems and computer program products for providing internet protocol television diagnostics
US7873981B2 (en) * 2005-12-28 2011-01-18 At&T Intellectual Property I, L.P. Methods, systems and computer program products for providing internet protocol television set up
KR20070094320A (ko) * 2006-03-17 2007-09-20 엘지전자 주식회사 방송 수신 장치, 어플리케이션 송수신 방법, 수신 상태정보 전송 방법 및 수신 상태 정보의 데이터 구조
KR20070115327A (ko) * 2006-06-01 2007-12-06 엘지전자 주식회사 방송 수신기, 진단 정보 데이터 구조 및 진단 정보 표출방법
CN104159103B (zh) * 2014-08-12 2017-01-18 三星半导体(中国)研究开发有限公司 提供采样数据的装置和方法及显示诊断界面的装置和方法
JP6254517B2 (ja) * 2014-12-22 2017-12-27 富士通フロンテック株式会社 媒体取扱装置
JP2017181574A (ja) * 2016-03-28 2017-10-05 株式会社ジャパンディスプレイ 表示装置
CN109218632B (zh) * 2018-08-09 2020-11-10 深圳金准智能有限公司 便于检修的混合倍线切换器

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4459551A (en) * 1981-09-28 1984-07-10 Rca Corporation Television receiver and test set voltage analyzer
FR2523789B1 (fr) * 1982-03-19 1985-01-04 Thomson Csf Dispositif de generation de signaux de test d'equipements electroniques
US4894718A (en) * 1989-03-29 1990-01-16 Acer Incorporated Method and system for testing video
US5077600A (en) * 1989-10-03 1991-12-31 Sony Corporation Self-inspecting convergence measuring apparatus
US5055928A (en) * 1990-04-10 1991-10-08 Sony Corporation Of America Digital video frame recorder with video display test pattern signal generator
JPH05130648A (ja) * 1991-11-07 1993-05-25 Mitsubishi Electric Corp テストパターン信号発生装置
GB2267009B (en) * 1992-05-06 1995-10-25 Sony Broadcast & Communication Testing video equipment
US5442391A (en) * 1994-06-01 1995-08-15 Eerise Corporation Method and a system for testing a cathode ray tube or like products
JPH08214339A (ja) * 1994-11-11 1996-08-20 Daewoo Electron Co Ltd テレビ受信機の自己診断方法
US5526043A (en) * 1994-11-23 1996-06-11 Lite-On Technology Corporation Automatic video display testing and adjusting system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100320461B1 (ko) * 1999-08-13 2002-01-12 구자홍 모니터의 동기신호 처리장치 및 방법

Also Published As

Publication number Publication date
JP2005328580A (ja) 2005-11-24
KR0151353B1 (ko) 1998-10-15
JPH10308954A (ja) 1998-11-17
CN1139360A (zh) 1997-01-01
CN1150776C (zh) 2004-05-19
JP3749763B2 (ja) 2006-03-01
US5963249A (en) 1999-10-05
CN1516480A (zh) 2004-07-28

Similar Documents

Publication Publication Date Title
KR970004744A (ko) 모니터의 자기진단회로 및 그 방법
US4514845A (en) Method and apparatus for bus fault location
CN110675794B (zh) 电源管理芯片及其驱动方法、驱动系统
JP4042467B2 (ja) 信号処理装置
KR20200010847A (ko) 차량용 카메라의 영상출력 모니터링 시스템 및 방법
US8131508B2 (en) Sensor apparatus
US6019502A (en) Test circuits and methods for built-in testing integrated devices
US7233151B2 (en) Apparatus and method for diagnosing failure of fuel level sensors
JPH10136493A (ja) スピーカラインの検査装置
JP2018185612A (ja) 通信回路、通信システム及び通信回路の自己診断方法
JPS6016996Y2 (ja) 入出力インタフエイス装置のアドレス選択装置
CN113655433B (zh) 一种三相电能表校准设备及系统、校准方法及存储介质
JP3702605B2 (ja) トリガ機能を持つ伝送システム及びその入出力信号の時間間隔測定方法
US6253341B1 (en) IC test system
JP2000156098A (ja) メモリセルフテスト装置及びこのメモリセルフテスト装置を内蔵した半導体集積回路
JPH04339399A (ja) メモリテスタの救済アドレス解析回路
JPS63108600A (ja) 半導体装置
CN116453572A (zh) 存储器的测试方法及测试装置
JPS6051136B2 (ja) デ−タ誤り検出方式
JP2006227674A (ja) 信号検出装置
JP2005078603A (ja) データ処理装置の試験方法
JP2002100195A (ja) 電子機器用設定装置、電子機器及び電子機器の設定方法
JPH0349391B2 (ko)
JPH0498555A (ja) バス・インターフェース検査を行う電子機器
JPS5877674A (ja) 試験パタ−ン発生装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070530

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee