KR940022272A - 화일기억장치 및 그것을 사용한 정보처리장치 - Google Patents

화일기억장치 및 그것을 사용한 정보처리장치 Download PDF

Info

Publication number
KR940022272A
KR940022272A KR1019940004411A KR19940004411A KR940022272A KR 940022272 A KR940022272 A KR 940022272A KR 1019940004411 A KR1019940004411 A KR 1019940004411A KR 19940004411 A KR19940004411 A KR 19940004411A KR 940022272 A KR940022272 A KR 940022272A
Authority
KR
South Korea
Prior art keywords
data
file
memory
storage
dividing
Prior art date
Application number
KR1019940004411A
Other languages
English (en)
Other versions
KR960016397B1 (ko
Inventor
구니히로 가따야마
겐이찌 가끼
쥰 기따하라
쯔네히로 도비따
가즈노리 후루사와
Original Assignee
가나이 쯔또무
가부시끼가이샤 히다찌세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쯔또무, 가부시끼가이샤 히다찌세이사꾸쇼 filed Critical 가나이 쯔또무
Publication of KR940022272A publication Critical patent/KR940022272A/ko
Application granted granted Critical
Publication of KR960016397B1 publication Critical patent/KR960016397B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • G06F3/0613Improving I/O performance in relation to throughput
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0638Organizing or formatting or addressing of data
    • G06F3/064Management of blocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0658Controller construction arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7208Multiple device management, e.g. distributing data over multiple flash devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0662Virtualisation aspects
    • G06F3/0664Virtualisation aspects at device level, e.g. emulation of a storage device or system

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Read Only Memory (AREA)
  • Memory System (AREA)

Abstract

고속의 화일액세스에 적합한 화일기억장치 및 그것을 사용한 정보처리장치로서, 최소 소거단위가 커져서 소거대상 용량이 지나치게 커지는 것에 의해 소거대상 이외의 데이타까지 소거되어버리는 것을 방지하기 위해, 1개 이상의 최소 기억단위로 이루어지는 화일데이타를 임의의 최소 기억단위의 조합으로 이루어지는 조합요소로 분할하는 화일분할수단, 데이타버스상의 데이타를 데이타 액세스폭을 단위로 해서 임의로 조합하고, 데이타 엑세스폭을 단위로 한 동일한 단위수의 기억소자군의 임의의 조합에 대응시키는 데이타분배수단, 조합요소의 각각을 화일기억장치에 저장할 때 기억소자군의 임의의 조합중의 어느것인가 1조에 대응하도록 데이타분배수단을 제어하는 제어수단을 구비한다.
이러한 장치를 사용하는 것에 의해, 화일기억장치의 주변회로의 삭감을 도모할 수 있어 소형화의 고속화를 실현할 수 있다.

Description

화일기억장치 및 그것을 사용한 정보처리장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명을 실현하는 정보처리장치의 시스템구성을 도시한 블럭도,
제2도는 화일기억장치의 실시예의 구성을 도시한 블럭도,
제3도는 실시예의 동작을 설명하기 위한 주요부분의 블럭도.

Claims (18)

  1. 최소 소거단위가 화일기억장치의 데이타버스폭보다 크고, 데이타액세스폭이 화일기억장치의 데이타버스폭보다 작은 기억소자군을 병렬로 사용한 화일기억장치로서, 1개 이상의 최소 기억단위로 이루어지는 화일데이타를 임의의 최소 기억단위의 조합으로 이루어지는 조합요소로 분할하는 화일분할수단, 데이타버스상의 데이타를 데이타액세스폭을 단위로 해서 임의로 조합하고, 데이타액세스폭을 단위로 한 같은 단위수의 기억소자군의 임의의 조합에 대응시키는 데이타분배수단, 상기 조합요소의 각각을 화일기억장치에 저장할 때 기억소자군의 상기 임의의 조합중의 어느것인가 1조에 대응시키도록 데이타분배수단을 제어하는 제어수단을 구비한 화일기억장치.
  2. 최소 소거단위가 화일기억장치의 데이타버스폭보다 크고, 데이타액세스폭이 화일기억장치의 데이타버스폭보다 작은 기억소자군을 병렬로 사용해서 데이타버스를 거쳐서 화일데이타를 저장하는 화일저장방법으로서, 1개 이상의 최소 기억단위로 이루어지는 화일데이타를 임의의 최소 기억단위의 조합으로 이루어지는 조합요소로 분할하는 스탭, 상기 조합요소의 각각을 화일기억장치에 저장할 때, 데이타버스상의 데이타를 데이타액세스폭을 단위로 해서 임의로 조합하고, 데이타액세스폭을 단위로 한 같은 단위수의 기억소자군의 임의의 조합에 대응시키는 스텝 및 상기 조합요소의 각각을 기억소자군의 상기 임의의 조합중의 어느것인가 1조에 대응시키는 스텝을 갖는 화일저장방법.
  3. 최소 소거단위가 화일기억장치의 데이타버스폭보다 크고, 데이타액세스폭이 화일기억장치의 데이타버스폭보다 작은 기억소자군을 병렬로 사용해서 데이타버스를 거쳐서 화일데이타를 리드 라이트하는 화일기억장치로서, 1개 이상의 최소 기억단위로 이루어지는 화일데이타를 임의의 최소 기억단위의 조합으로 이루어지는 조합요소로 분할하는 화일분할수단, 데이타버스상의 데이타를 데이타액세스폭을 단위로 하는 데이타의 임의로 조합으로 분할하는 데이티분할수단, 기억소자군을 데이타분할수단의 분할수에 맞춰 분할하는 기억소자 분할수단, 분할된 화일데이타의 각 조합요소를 화일기억장치에 저장할 때, 데이타분할수단이 분할한 분할데이타의 각각을 기억소자 분할수단이 분할된 기억소자중 어느것인가 1조에 대응시키고, 상기 조합요소의 각각의 내용을 기억소자군의 임의의 조합중의 어느것인가 1조에 저장하도록 제어하는 제어수단을 구비한 화일기억장치.
  4. 제3항에 있어서, 기억소자중의 어느것인가를 특정하는 기억소자군 정보와 각 기억소자군내의 특정한 최소 소거단위를 지정하는 어드레스정보로 이루어지는 물리 어드에스를 화일을 특정하는 화일특정정보와 화일내의 최소 기억단위를 특정하는 최소 기억단위 특정정보로 이루어지는 화일저장정보 및 동일 화일내의 다른 최소 기억단위의 물리어드레스인 연쇄정보에 대응시킨 화일제어정보를 기억소자군 또는 다른 기억장치내에 기억하는 화일기억장치.
  5. 제3항에 있어서, 화일분할수단의 분할내용, 데이타분할수단의 분할내용, 기억소자군의 분할내용 및 제어수단의 제어내용을 화일마다의 화일제어정보로 해서 기억소자군내 또는 다른 기억장치수단내에 기억하는 화일기억장치.
  6. 최소 소거단위가 화일기억장치의 데이타버스폭보다 크고, 데이타액세스폭이 화일기억장치의 데이타버스폭보다 작은 기억소자군을 병렬로 사용해서 데이타버스를 거쳐서 화일데이타를 리드 라이트하는 화일기억장치로서, 1개 이상의 최소 기억단위로 이루어지는 화일데이타를 임의의 최소 기억단위의 조합으로 이루어지는 조합요소로 분할하는 화일분할수단, 데이타버스상의 데이타를 데이타액세스폭을 단위로 하는 데이타의 임의로 조합으로 분할하는 데이티분할수단, 기억소자군을 데이타분할수단의 분할수에 맞춰 분할하는 기억소자 분할수단, 분할된 화일데이타의 각 조합요소를 화일기억장치에 저장할 때, 데이타분할수단이 분할한 분할데이타의 각각을 기억소자 분할수단이 분할한 기억소자중 어느것인가 1조에 대응시키고, 상기 조합요소의 각각의 내용을 기억소자군의 임의의 조합중의 어느것인가 1조에 저장하도록 제어하는 제어수단, 화일분할수단의 분할내용, 데이타 분할수단의 분할내용, 기억소자 분할수단의 분할내용 및 제어수단의 제어내용을 화일마다의 화일제어정보로 해서 기억소자군내 또는 다른 기억장치수단내에 기억하는 기억제어수단 및 기억된 화일저장정보에 따라서 화일정보를 리드하는 리드수단을 구비한 화일기억장치.
  7. 최소 소거단위가 X비트보다 크고, 데이타 액세스폭이 Y비트(Y=X/P : P는 2이상의 정수)인 기억소자군을 병렬로 사용해서X비트의 데이타버스를 거쳐서 화일데이타를 리드 라이트하는 화일기억장치로서, 1개 이상의 최소 기억단위로 이루어지는 화일을 1에 P까지의 임의의 최소 기억단위의 조합으로 분할하는 화일분할수단, 화일분할수단에 의해 분할된 화일의 각 조합요소를 화일기억장치에 저장할 때, 데이타버스상의 X비트의 데이타를 Y비트를 단위로 하는 Q개(Q=X/Y,Q=1일 때는 분할하지 않는다)로 분할하는 데이타분할수단, 기억소자군을 Q개로 분할하는 기억소자 분할수단, Q개로 분할된 분할데이타의 각각을 기억소자 분할수단이 분할한 어느것인가 1조에 대응시키고, 최소 기억단위의 임의의 조합요소으 내용이 같은 기억소자군에 대응되도록 제어해서 기억소자에 저장하는 제어수단, 화일분할수단의 분할내용, 데이타 분할수단의 분할내용, 기억소자군의 분할내용 및 제어수단의 제어내용을 화일마다 기억하는 기억수단 및 기억수단에 저장된 저장정보에 따라서 화일정보를 리드하는 리드수단을 구비한 화일기억장치.
  8. 화일의 데이타를 X비트의 데이타버스를 거쳐서 저장하고, 최소 소거단위가 X비트보다 크고 데이타 액세스폭이 Y비트(Y=X/P:P는 2이상의 정수)인 플래쉬메모리 소자를 사용하고, 각각 동시에 액세스가능한 P조의 플래쉬메모리 소자군으로 구성한 플래쉬메모리장치, X비트의 데이타버스상의 데이타를 적어도 P 분할하는 분할수단, 적어도 상기 분할에 의해 얻어진 P개의 Y비트 데이타를 플래쉬메모리 소자군의 1조에 대응시키는 제1의 기능과 P개의 Y비트 데이타를 각각 플래쉬메모리 소자군의 별개의 조에 대응시키는 제2의 기능을 갖는 데이타분배수단, 액세스대상 화일의 화일관리의 기억용량 단위의 수에 따라서 제1 및 제2의 기능을 전환하도록 데이타분배수단을 제어하는 제어수단을 구비한 플래쉬메모리 화일기억장치.
  9. 제8항에 있어서, 상기 제어수단은 상기 플래쉬메모리 소자의 최소 소거단위의 메모리영역내에 다른 화일의 데이타가 혼재하지 않도록 상기 데이타분배수단을 제어하는 플래쉬메모리 화일기억장치.
  10. 제8항에 있어서, 상기 제어수단은 상기 화일의 연속하는 P개의 기억용량 단위의 데이타에 대해서 상기 제2의 기능을 선택하고, 1개의 기억용량 단위의 데이타에 대해서 상기 제1의 기능을 선택하도록 상기 데이타분배수단을 제어하는 플래쉬메모리 화일기억장치.
  11. 제8항에 있어서, 상기 기억용량 단위와 상기 플래쉬메모리 소자의 최소 소거단위가 같은 플래쉬메모리 화일기억장치.
  12. 프로그램 및 데이타를 처리하는 중앙연산처리수단, 상기 중앙연산처리수단을 구동하는 클럭발진수단, 플래쉬메모리를 기억매체로 한 화일기억수단, 상기 화일기억수단의 플래쉬메모리의 액세스를 제어하는 화일 기억제어수단, 상기 클럭발진수단이 발생하는 클럭신호와 동일한 신호 또는 동기하는 신호를 상기 화일기억 제어수단에 입력하고, 상기 중앙연산처리수단과 상기 화일기억제어수단이 동기동작을 실행하여 화일데이타를 수수하는 플래쉬메모리 화일기억장치를 탑재하는 정보처리장치.
  13. 제12항에 있어서, 상기 화일기억제어수단은 상기 중앙연산처리수단과 상기 화일기억수단의 1회의 데이타액세스폭이 다른 경우, 화일데이타의 처리중인 처리종료인지를 나타내는 상태제어신호를 출력하는 수단을 구비하고, 상기 중앙연산처리수단은 상기 상태제시신호를 받고, 이것이 처리중인 것을 나타내고 있으면, 처리종료까지의 기간, 처리의 진행을 정지하는 수단을 갖고, 상기 화일기억제어수단은 상기 화일기억수단이 취급하는 데이타비트수를 상기 중앙연산처리장치의 처리데이타 비트폭에 맞추는 데이타 비트폭 제어수단을 갖고, 상기 데이타 비트폭 제어수단은 데이타 비트폭을 일치시키기 위해 필요로 하는 기간, 상기 상태 제시신호에 의해 처리중인 것을 상기 중앙연산처리수단에 표시해서 대기시키고, 쌍방의 처리데이타폭을 일치시켜 데이타의 수수를 실행하는 정보처리장치.
  14. 제13항에 있어서, 상기 화일기억제어수단은 상기 중앙연산처리수단의 데이타 액세스폭과 같은 비트수의 데이타를 생성하기 위해 필요한 수의 플래쉬메모리군에 의해 상기 화일기억수단을 구성하고, 각각의 메모리군에 연속적인 순설르 규정하는 수단, 여러개의 기억용량 단위수에 이르는 화일에 대해서는 이 규정된 메모리군의 순서에 따라서 저장하는 수단 및 일단 저장된 화일을 갱신하는 것에 의해 기억용량 단위수가 증가하는 경우에는 상기 증가분에 대해서 전회에 저장했을 때 화일의 최후의 데이타가 저장되어 있던 메모리군의 다음 순서에 규정되어 있는 메모리군에서 증가기억용량 단위분의 기억영역을 확보하는 수단을 구비한 정보처리장치.
  15. 중앙처리장치, 기억매체로서 여러개의 플래쉬메모리 소자를 사용한 화일기억장치를 구비한 정보처리 장치로서, 상기 화일기억장치의 상기 플래쉬메모리의 데이타의 최소 소거단위를 화일관리의 기억용량 단위와 같게 하고, 또한 상기 중앙처리장치가 화일액세스를 요구할 때의 기억용량 단위수가 여러개인 경우는 상기 여러개의 플래쉬메모리 소자를 동시에 액세스하고, 기억용량 단위수가 1인 경우에는 상기 여러개의 플래쉬메모리 소자의 1개를 액세스하는 정보처리장치.
  16. 플래쉬메모리를 기억매체로 하고, 기억하는 어느 1개의 화일의 기억용량이 여러개의 기억용량 단위에 이르는 경우에는 각 기억용량 단위마다 다음에 이어지는 기억용량 단위가 저장되어 있는 물리적인 위치의 정보를 기억하는 연쇄정보 기억수단을 구비한 플래쉬메모리 화일기억장치.
  17. 1개의 패키지에 여러개의 메모리칩이 조립되어 있고, 상기 패키지가 전체 메모리칩의 데이타 입출력수의 총계에 상당하는 수의 입출력 데이타단자, 상기 데이타 제어수단에 대한 메모리 사용자로부터의 지시를 위한 제어신호단자, 상기 제어신호단자의 지시에 의해 상기 여러개의 임의의 메모리칩의 입출력 데이타를 전환하고, 상기 입출력 데이타단자의 임의의 단자에 접속하는 데이타 제어수단을 구비한 메모리 소자.
  18. 1개의 패키지에 여러개의 메모리칩이 조립되어 있고, 상기 패키지가 전체 메모리칩의 데이타 입출력수의 총계에 상당하는 수의 입출력 데이타단자, 상기 데이타 제어수단에 대한 메모리 사용자로부터의 지시를 위한 제어커맨드 설정수단, 상기 제어커맨드 설정수단의 지시에 의해 상기 여러개의 임의의 메모리칩의 입출력 데이타를 전환하고, 상기 입출력 데이타단자의 임의의 단자에 접속하는 데이타 제어수단을 구비한 메모리 소자.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940004411A 1993-03-11 1994-03-08 화일기억장치 및 그것을 사용한 정보처리장치 KR960016397B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP5051041A JPH06266596A (ja) 1993-03-11 1993-03-11 フラッシュメモリファイル記憶装置および情報処理装置
JP93-051041 1993-03-11

Publications (2)

Publication Number Publication Date
KR940022272A true KR940022272A (ko) 1994-10-20
KR960016397B1 KR960016397B1 (ko) 1996-12-11

Family

ID=12875722

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940004411A KR960016397B1 (ko) 1993-03-11 1994-03-08 화일기억장치 및 그것을 사용한 정보처리장치

Country Status (3)

Country Link
US (4) US6272610B1 (ko)
JP (1) JPH06266596A (ko)
KR (1) KR960016397B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100445915B1 (ko) * 2002-01-22 2004-08-25 한국전자통신연구원 메모리 시스템의 제어 장치

Families Citing this family (74)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6757800B1 (en) * 1995-07-31 2004-06-29 Lexar Media, Inc. Increasing the memory performance of flash memory devices by writing sectors simultaneously to multiple flash memory devices
US6081878A (en) * 1997-03-31 2000-06-27 Lexar Media, Inc. Increasing the memory performance of flash memory devices by writing sectors simultaneously to multiple flash memory devices
US5845313A (en) 1995-07-31 1998-12-01 Lexar Direct logical block addressing flash memory mass storage architecture
US8171203B2 (en) 1995-07-31 2012-05-01 Micron Technology, Inc. Faster write operations to nonvolatile memory using FSInfo sector manipulation
US6978342B1 (en) 1995-07-31 2005-12-20 Lexar Media, Inc. Moving sectors within a block of information in a flash memory mass storage architecture
US6728851B1 (en) 1995-07-31 2004-04-27 Lexar Media, Inc. Increasing the memory performance of flash memory devices by writing sectors simultaneously to multiple flash memory devices
GB9606928D0 (en) * 1996-04-02 1996-06-05 Memory Corp Plc Memory devices
US6523105B1 (en) * 1997-04-16 2003-02-18 Sony Corporation Recording medium control device and method
JP3718578B2 (ja) * 1997-06-25 2005-11-24 ソニー株式会社 メモリ管理方法及びメモリ管理装置
KR100544175B1 (ko) * 1999-05-08 2006-01-23 삼성전자주식회사 링킹 타입 정보를 저장하는 기록 매체와 결함 영역 처리 방법
US6708257B2 (en) * 1999-07-12 2004-03-16 Koninklijke Philips Electronics N.V. Buffering system bus for external-memory access
US7671295B2 (en) 2000-01-10 2010-03-02 Electro Scientific Industries, Inc. Processing a memory link with a set of at least two laser pulses
JP5076133B2 (ja) * 2000-06-27 2012-11-21 インベンサス、コーポレーション フラッシュを備えた集積回路
US7167944B1 (en) 2000-07-21 2007-01-23 Lexar Media, Inc. Block management for mass storage
JP4609680B2 (ja) * 2000-08-09 2011-01-12 ソニー株式会社 データ蓄積装置
JP4722305B2 (ja) * 2001-02-27 2011-07-13 富士通セミコンダクター株式会社 メモリシステム
TW539946B (en) * 2001-08-07 2003-07-01 Solid State System Company Ltd Window-based flash memory storage system, and the management method and the access method thereof
GB0123421D0 (en) 2001-09-28 2001-11-21 Memquest Ltd Power management system
GB0123410D0 (en) 2001-09-28 2001-11-21 Memquest Ltd Memory system for data storage and retrieval
GB0123415D0 (en) 2001-09-28 2001-11-21 Memquest Ltd Method of writing data to non-volatile memory
GB0123416D0 (en) 2001-09-28 2001-11-21 Memquest Ltd Non-volatile memory control
US20040049627A1 (en) * 2001-11-09 2004-03-11 Flex-P Industries Method and system for controlling compact flash memory
US7194563B2 (en) * 2001-12-05 2007-03-20 Scientific-Atlanta, Inc. Disk driver cluster management of time shift buffer with file allocation table structure
US7962011B2 (en) 2001-12-06 2011-06-14 Plourde Jr Harold J Controlling substantially constant buffer capacity for personal video recording with consistent user interface of available disk space
US7454603B2 (en) * 2002-02-11 2008-11-18 Intel Corporation Method and system for linking firmware modules in a pre-memory execution environment
US7231643B1 (en) 2002-02-22 2007-06-12 Lexar Media, Inc. Image rescue system including direct communication between an application program and a device driver
US20030204675A1 (en) * 2002-04-29 2003-10-30 Dover Lance W. Method and system to retrieve information from a storage device
US8181205B2 (en) 2002-09-24 2012-05-15 Russ Samuel H PVR channel and PVR IPG information
US7515598B2 (en) * 2002-10-29 2009-04-07 Intel Corporation Configurable transmit and receive system interfaces for a network device
US20060209196A1 (en) * 2003-03-12 2006-09-21 Takeshi Ohtsuka Camera recorder and data recording medium
CN100356344C (zh) * 2003-04-25 2007-12-19 松下电器产业株式会社 数据记录装置
US6906961B2 (en) 2003-06-24 2005-06-14 Micron Technology, Inc. Erase block data splitting
KR100560761B1 (ko) * 2003-07-08 2006-03-13 삼성전자주식회사 인터페이스 변환 시스템 및 그 방법
EP1688866A4 (en) * 2003-11-28 2009-03-25 Panasonic Corp RECORDING APPARATUS
US20050144363A1 (en) * 2003-12-30 2005-06-30 Sinclair Alan W. Data boundary management
US7383375B2 (en) * 2003-12-30 2008-06-03 Sandisk Corporation Data run programming
US7139864B2 (en) * 2003-12-30 2006-11-21 Sandisk Corporation Non-volatile memory and method with block management system
US7631138B2 (en) 2003-12-30 2009-12-08 Sandisk Corporation Adaptive mode switching of flash memory address mapping based on host usage characteristics
US8504798B2 (en) * 2003-12-30 2013-08-06 Sandisk Technologies Inc. Management of non-volatile memory systems having large erase blocks
US7433993B2 (en) * 2003-12-30 2008-10-07 San Disk Corportion Adaptive metablocks
JP3892851B2 (ja) * 2004-02-04 2007-03-14 株式会社東芝 メモリカード及び半導体装置
US7725628B1 (en) 2004-04-20 2010-05-25 Lexar Media, Inc. Direct secondary device interface by a host
US7370166B1 (en) 2004-04-30 2008-05-06 Lexar Media, Inc. Secure portable storage device
US7464306B1 (en) 2004-08-27 2008-12-09 Lexar Media, Inc. Status of overall health of nonvolatile memory
US7594063B1 (en) 2004-08-27 2009-09-22 Lexar Media, Inc. Storage capacity status
US20060136668A1 (en) * 2004-12-17 2006-06-22 Rudelic John C Allocating code objects between faster and slower memories
US9104315B2 (en) * 2005-02-04 2015-08-11 Sandisk Technologies Inc. Systems and methods for a mass data storage system having a file-based interface to a host and a non-file-based interface to secondary storage
US7516252B2 (en) * 2005-06-08 2009-04-07 Intel Corporation Port binding scheme to create virtual host bus adapter in a virtualized multi-operating system platform environment
JP4969811B2 (ja) * 2005-07-22 2012-07-04 株式会社東芝 情報処理システム及びメモリ制御装置
CN101263465B (zh) * 2005-09-14 2011-11-09 皇家飞利浦电子股份有限公司 用于总线仲裁的方法和系统
US7631162B2 (en) 2005-10-27 2009-12-08 Sandisck Corporation Non-volatile memory with adaptive handling of data writes
US7509471B2 (en) * 2005-10-27 2009-03-24 Sandisk Corporation Methods for adaptively handling data writes in non-volatile memories
WO2007112555A1 (en) * 2006-03-31 2007-10-11 Mosaid Technologies Incorporated Flash memory system control scheme
US7769942B2 (en) * 2006-07-27 2010-08-03 Rambus, Inc. Cross-threaded memory system
KR100921748B1 (ko) * 2007-06-04 2009-10-15 삼성전자주식회사 Ecc 회로를 포함하는 메모리 시스템 및 그 구동 방법
US20090113116A1 (en) * 2007-10-30 2009-04-30 Thompson E Earle Digital content kiosk and methods for use therewith
JP2009211192A (ja) * 2008-02-29 2009-09-17 Toshiba Corp メモリシステム
ITMI20082331A1 (it) * 2008-12-29 2010-06-30 Giovanni Lucchetta Disco a stato solido, particolarmente per la memorizzazione di dati digitali.
US8495471B2 (en) * 2009-11-30 2013-07-23 International Business Machines Corporation Solid-state storage system with parallel access of multiple flash/PCM devices
US8533407B2 (en) * 2010-12-01 2013-09-10 International Business Machines Corporation Capacity management in deduplication storage systems
CN102306124A (zh) * 2011-08-01 2012-01-04 深圳市文鼎创数据科技有限公司 Nand Flash芯片硬件驱动层的实现方法
JP5914148B2 (ja) * 2012-05-07 2016-05-11 株式会社バッファローメモリ Ssd(ソリッドステートドライブ)装置
KR102024850B1 (ko) * 2012-08-08 2019-11-05 삼성전자주식회사 3차원 불휘발성 메모리 장치를 포함하는 메모리 시스템 및 그것의 프로그램 방법
CN102981965A (zh) * 2012-11-07 2013-03-20 江苏乐买到网络科技有限公司 一种nand flash文件系统
WO2015047284A1 (en) * 2013-09-27 2015-04-02 Empire Technology Development Llc Flexible storage block for a solid state drive (ssd)-based file system
JP6467636B2 (ja) * 2014-08-28 2019-02-13 パナソニックIpマネジメント株式会社 メモリカード
US10114562B2 (en) 2014-09-16 2018-10-30 Sandisk Technologies Llc Adaptive block allocation in nonvolatile memory
CN104717557B (zh) * 2014-11-25 2018-09-14 四川长虹电器股份有限公司 一种基于机顶盒读取Flash数据的方法
CN104615546B (zh) * 2015-02-13 2018-04-27 小米科技有限责任公司 文件数据管理方法及装置
TWI562154B (en) * 2015-02-17 2016-12-11 Silicon Motion Inc Methods for reading data from a storage unit of a flash memory and apparatuses using the same
US9817593B1 (en) 2016-07-11 2017-11-14 Sandisk Technologies Llc Block management in non-volatile memory system with non-blocking control sync system
KR102299880B1 (ko) * 2017-04-04 2021-09-09 에스케이하이닉스 주식회사 데이터 변환 장치 및 방법
US11521690B2 (en) 2018-03-16 2022-12-06 Micron Technology, Inc. NAND data placement schema
CN113196258A (zh) * 2018-12-19 2021-07-30 索尼集团公司 信息处理装置、信息处理方法和信息处理程序

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3753235A (en) * 1971-08-18 1973-08-14 Ibm Monolithic memory module redundancy scheme using prewired substrates
US4051354A (en) * 1975-07-03 1977-09-27 Texas Instruments Incorporated Fault-tolerant cell addressable array
US4162536A (en) * 1976-01-02 1979-07-24 Gould Inc., Modicon Div. Digital input/output system and method
US4648064A (en) * 1976-01-02 1987-03-03 Morley Richard E Parallel process controller
JPS5488242A (en) 1977-12-21 1979-07-13 Kyowa Hakko Kogyo Co Ltd Novel derivative of fortimicin b and its preparation
US4310248A (en) 1980-04-24 1982-01-12 Meredith Nolan J Color control system
US4483001A (en) * 1982-06-16 1984-11-13 International Business Machines Corporation Online realignment of memory faults
JPS6161A (ja) 1984-06-08 1986-01-06 Ube Ind Ltd 4,4′−アゾビス(4−シアノ吉草酸)の製造法
JPS61245255A (ja) 1985-04-23 1986-10-31 Hitachi Ltd 不揮発性メモリ装置
JPS62217496A (ja) 1986-03-18 1987-09-24 Fujitsu Ltd Eeprom書き込み方式
JPS63244393A (ja) * 1987-03-30 1988-10-11 Nec Corp 並列入出力回路を有する記憶装置
JPS63296063A (ja) 1987-05-28 1988-12-02 Canon Inc 画像形成装置
US4961094A (en) 1987-06-03 1990-10-02 Sanyo Electric Co., Ltd. Electrostatic recording apparatus and method for producing color images
US5066979A (en) 1989-01-13 1991-11-19 Canon Kabushiki Kaisha Color image forming apparatus wherein plural colors can be formed through one printing cycle
DE69033262T2 (de) 1989-04-13 2000-02-24 Sandisk Corp., Santa Clara EEPROM-Karte mit Austauch von fehlerhaften Speicherzellen und Zwischenspeicher
JP2808664B2 (ja) 1989-05-12 1998-10-08 ソニー株式会社 差動アンプ
EP0407697A1 (en) * 1989-07-10 1991-01-16 Seiko Epson Corporation Memory apparatus
US5030996A (en) 1989-08-31 1991-07-09 Canon Kabushiki Kaisha Image forming apparatus with AC bias voltages for preventing developer mixture
US5167024A (en) * 1989-09-08 1992-11-24 Apple Computer, Inc. Power management for a laptop computer with slow and sleep modes
JPH087475B2 (ja) 1990-01-29 1996-01-29 富士ゼロックス株式会社 カラー画像形成装置及びその使用方法
JPH0457295A (ja) 1990-06-22 1992-02-25 Nec Corp 電気的書込消去可能メモリ回路
JPH0484216A (ja) 1990-07-26 1992-03-17 Toshiba Corp 半導体ディスク装置のデータ消去方法
GB2251324B (en) * 1990-12-31 1995-05-10 Intel Corp File structure for a non-volatile semiconductor memory
JP2979352B2 (ja) 1991-05-30 1999-11-15 コニカ株式会社 画像形成方法
US5263003A (en) * 1991-11-12 1993-11-16 Allen-Bradley Company, Inc. Flash memory circuit and method of operation
US5365325A (en) 1992-08-10 1994-11-15 Hitachi, Ltd. Method of multi-color recording using electro-photography process and apparatus therefor wherein mixed colors generation is prevented
US5487133A (en) * 1993-07-01 1996-01-23 Intel Corporation Distance calculating neural network classifier chip and system
US5828862A (en) * 1994-05-04 1998-10-27 International Business Machines Corporation Game programming flash memory cartridge system including a programmer and a reprogrammable cartridge
US5613061A (en) * 1994-09-12 1997-03-18 Verilink Corporation Network controller with reconfigurable program logic circuits capable of performing both channel service and testing functions
CN1175312A (zh) * 1995-01-31 1998-03-04 株式会社日立制作所 电子信息分发终端设备
US5812755A (en) * 1995-09-01 1998-09-22 Adaptec, Incorporated Logical and physical zones for management of defects in a headerless disk drive architecture
US5687114A (en) * 1995-10-06 1997-11-11 Agate Semiconductor, Inc. Integrated circuit for storage and retrieval of multiple digital bits per nonvolatile memory cell

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100445915B1 (ko) * 2002-01-22 2004-08-25 한국전자통신연구원 메모리 시스템의 제어 장치

Also Published As

Publication number Publication date
JPH06266596A (ja) 1994-09-22
US6952752B2 (en) 2005-10-04
US20010007119A1 (en) 2001-07-05
US6662264B2 (en) 2003-12-09
US20040078512A1 (en) 2004-04-22
US20030018847A1 (en) 2003-01-23
KR960016397B1 (ko) 1996-12-11
US6272610B1 (en) 2001-08-07
US6351787B2 (en) 2002-02-26

Similar Documents

Publication Publication Date Title
KR940022272A (ko) 화일기억장치 및 그것을 사용한 정보처리장치
US5568423A (en) Flash memory wear leveling system providing immediate direct access to microprocessor
US4375678A (en) Redundant memory arrangement providing simultaneous access
KR870008252A (ko) 이중 바이트 순위 컴퓨터 아키텍처
KR960035337A (ko) 플래시메모리카드
EP0931290A1 (en) Address mapping for system memory
KR930014577A (ko) 반도체 기억장치
US3337854A (en) Multi-processor using the principle of time-sharing
KR930002930A (ko) 고속 병렬 마이크로코드 프로그램 제어기
SE514348C2 (sv) Minnesstruktur anpassad för lagring och hämtning av vektorer
US4393443A (en) Memory mapping system
KR950015100A (ko) 반도체 집적회로장치
US5019969A (en) Computer system for directly transferring vactor elements from register to register using a single instruction
KR970706541A (ko) 확장된 하버드구조 메모리시스템 (an extended harvard architecture memory system)
JPS5987567A (ja) 可変長デ−タ記憶制御方式
KR100199477B1 (ko) 절약된 메모리를 갖는 전자제어 시스템 및 메모리 절약 방법
KR950010847B1 (ko) 다수개의 제어레지스터 리드/라이트 회로
KR100654477B1 (ko) 프로세서 동작 방법
KR900005315A (ko) 데이타 처리시스템의 개발방법 및 데이타 처리용 반도체 집적회로
JP2531822B2 (ja) 命令先行読出し装置
JP2659979B2 (ja) コンピュータシステム
JPS61120260A (ja) 順次デ−タ記憶回路のアクセス装置
SU1339653A1 (ru) Запоминающее устройство
SU1683020A1 (ru) Устройство дл сопр жени процессора с пам тью
JPH02190968A (ja) ベクトル処理装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111118

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20121121

Year of fee payment: 17

EXPY Expiration of term