KR900005315A - 데이타 처리시스템의 개발방법 및 데이타 처리용 반도체 집적회로 - Google Patents

데이타 처리시스템의 개발방법 및 데이타 처리용 반도체 집적회로 Download PDF

Info

Publication number
KR900005315A
KR900005315A KR1019890012405A KR890012405A KR900005315A KR 900005315 A KR900005315 A KR 900005315A KR 1019890012405 A KR1019890012405 A KR 1019890012405A KR 890012405 A KR890012405 A KR 890012405A KR 900005315 A KR900005315 A KR 900005315A
Authority
KR
South Korea
Prior art keywords
data processing
nonvolatile memory
block
logic
integrated circuit
Prior art date
Application number
KR1019890012405A
Other languages
English (en)
Other versions
KR0136379B1 (ko
Inventor
야스시 아까오
시로 바바
데루미 사와세
요시무네 하기와라
Original Assignee
미다 가쓰시게
가부시끼가이샤 히다찌 세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP63235920A external-priority patent/JPH0283678A/ja
Priority claimed from JP63235919A external-priority patent/JPH0283676A/ja
Application filed by 미다 가쓰시게, 가부시끼가이샤 히다찌 세이사꾸쇼 filed Critical 미다 가쓰시게
Publication of KR900005315A publication Critical patent/KR900005315A/ko
Application granted granted Critical
Publication of KR0136379B1 publication Critical patent/KR0136379B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/24Loading of the microprogram
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7807System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
    • G06F15/7814Specially adapted for real time processing, e.g. comprising hardware timers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Read Only Memory (AREA)
  • Microcomputers (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

내용 없음

Description

데이타 처리시스템의 개발방법 및 데이타 처리용 반도체 집적회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 관한 데이타 처리용 반도체 집적회로의 1실시예의 블럭도.
제3도는 본 발명에 관한 데이타 처리시스템의 개발방법의 순서를 도시한 1실시예의 흐름도.
제5도는 단일칩 마이크로 컴퓨터의 1실시예의 블럭도.

Claims (13)

  1. 전기적으로 라이트가 가능한 불휘발성 기억소자에 대한 라이트 상태에 따라서 필요한 논리기능을 실현할 수 있는 논리기능 블럭과 상기 논리기능 블럭을 이용해서 논리동작을 실행시키는 논리동작 제어블럭을 1개의 반도체 기판에 구비한 데이타 처리용 반도체 집적회로와 상기 데이타 처리용 반도체 집적회로의 제어를 받는 하나 또는 여러개의 피제어회로 블럭에 의해 데이타 처리시스템을 개발하는 방법에 있어서, 상기 데이타 처리시스템을 개발하기 위한 일련의 처리스텝에 상기 시스템에 요구되는 기능에 따라서 상기 논리기능 블럭에 포함되는 불휘발성 기억소자에 필요한 데이타를 라이트하는 스텝을 포함하는 데이타 처리시스템의 개발방법.
  2. 특허청구의 범위 제1항에 있어서, 또 데이타 처리시스템의 기능변경에 따라서 상기 논리기능블럭의 기억데이타를 소거하는 스텝을 포함하는 데이타 처리 시스템의 개발방법.
  3. 특허청구의 범위 제1항에 있어서, 또 데이타 처리시스템의 기능변경에 따라서 상기 변경된 기능을 반영하는 데이타를 상기 논리기능 블럭에 포함되는 불휘발성 기억소자에 포함된 새로운 데이타 처리용 반도체 집적회로로 교환하는 스텝을 포함하는 데이타 처리시스템의 개발방법.
  4. 특허청구의 범위 제1항에 있어서, 또 전기적으로 라이트가 가능한 불휘발성 기억소자를 포함하는 메모리 블럭을 포함하고, 상기 데이타 처리시스템을 개발하기 위한 일련의 처리스텝에 상기 시스템에 요구되는 기능에 따라서 상기 논리동작 제어블럭을 위한 동작프로그램을 상기 불휘발성 메모리블럭에 라이트하는 스텝을 포함하는 데이타 처리시스템의 개발방법.
  5. 특허청구 범위 제4항에 있어서, 또 데이타 처리시스템의 기능변경에 따라서 상기 논리기능 블럭및 불휘방성 메모리 블럭의 기억정보를 소거하는 스텝을 포함하는 데이타 처리시스템의 개발방법.
  6. 특허청구 범위 제4항에 있어서, 또 데이타 처리시스템의 기능변경에 따라서 상기 변경된 기능을 반영하는 정보가 상기 논리기능 블럭 및 불휘발성 메모리 블럭에 라이트된 새로운 데이타 처리용 반도체 집적회로로 교환하는 스텝을 포함하는 데이타 처리시스템의 개발방법.
  7. 전기적으로 라이트가 가능한 불휘발성 기억소자에 대한 라이트 상태에 따라서 논리기능을 실현할 수 있는 논리기능 블럭과 상기 논리기능 블럭을 이용해서 논리동작을 실행시키는 논리동작 제어블럭을 1개의 반도체 기판에 포함하고, 상기 논리기능 블럭의 불휘발성 기억소자에 전기적으로 라이트 가능한 불휘발성 반도체 기억장치를 위한 라이트 장치를 사용해서 라이트 가능하게 하는 동작의 규격을 구비하는 데이타 처리용 반도체 집적회로.
  8. 전기적으로 라이트가 가능한 불휘발성 기억소자에 대한 라이트 상태에 따라서 필요한 논리기능을 실현할 수 있는 논리기능 블럭, 상기 논리기능 블럭을 이용해서 논리동작을 실행시키는 논리동작 제어블럭, 전기적으로 라이트가 가능한 불휘발성 반도체 기억장치를 위해 라이트 장치에 의한 상기 논리기능 블럭의 불휘발성 기억소자로의 라이트 동작을 지정하는 모드단자, 상기 모드단자에서 라이트 동작이 지정되는 것에의해 소정의 외부단자를 논리기능 블럭에 대한 액세스 단자로서 할당해서 제어하는 제어수단을 포함하는 데이타 처리용 반도체 집적회로.
  9. 특허청구의 범위 제8항에 있어서, 또 상기 논리동작 제어블럭의 동작 프로그램을 전기적으로 라이트가 가능한 불휘발성 기억소자에 저장할 수 있는 불휘발성 메모리 블럭, 상기 라이트 장치에 의한 불휘발성 메모리 블럭으로의 라이트 동작을 지정하는 모드단자, 상기 모드단자에서 라이트 동작이 지정되는 것에 의해 소정의 외부단자를 불휘발성 메모리 블럭에 대한 액세스 단자로서 할당하여 제어하는 제어수단을 포함하는 데이타 처리용 반도체 직접회로.
  10. 특허청구의 범위 제9항에 있어서, 불휘발성 메모리 블럭을 위한 모드단자는 상기 라이트 장치의 액세스 출력단자, 제어신호 출력단자 및 데이타 입출력 단자와 어탭터를 거쳐서 인터페이스 되어 단자인 데이타 처리용 반도체에 집적회로.
  11. 특허청구의 범위 제10항에 있어서, 상기 액세스 단자는 상기 라이트 장치의 액세스 출력단자, 제어신호 출력단자 및 데이타 입출력 단자와 어댑터를 거쳐서 인터페이스 되는 단자인 데이타 처리용 반도체 집적회로.
  12. 특허청구의 범위 10항에 있어서, 상기 논리기능 블럭 및 불휘발성 메모리 블럭은 내부어드레스 버스 및 내부데이타 버스를 공유하는 데이타 처리용 반도체 집접회로.
  13. 특허청구의 범위 제10항에 있어서, 상기 논리기능 블럭 및 불휘발성 메모리 블럭은 동일한 어드레스 공간에서 각각 다른 어드레스가 할당되어 있는 데이타 처리용 반도체 집적회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890012405A 1988-09-20 1989-08-30 데이타 처리시스템의 개발방법 및 데이타 처리용 반도체 집적회로 KR0136379B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP63235920A JPH0283678A (ja) 1988-09-20 1988-09-20 データ処理システムの開発方法
JP63235919A JPH0283676A (ja) 1988-09-20 1988-09-20 データ処理用半導体集積回路
JP63-235920 1988-09-20
JP63-235919 1988-09-20

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1019940021370A Division KR0136355B1 (ko) 1988-09-20 1994-08-29 데이타처리시스템의 개발방법 및 데이타처리용 반도체집적회로

Publications (2)

Publication Number Publication Date
KR900005315A true KR900005315A (ko) 1990-04-14
KR0136379B1 KR0136379B1 (ko) 1998-06-15

Family

ID=26532394

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1019890012405A KR0136379B1 (ko) 1988-09-20 1989-08-30 데이타 처리시스템의 개발방법 및 데이타 처리용 반도체 집적회로
KR1019940021370A KR0136355B1 (ko) 1988-09-20 1994-08-29 데이타처리시스템의 개발방법 및 데이타처리용 반도체집적회로

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1019940021370A KR0136355B1 (ko) 1988-09-20 1994-08-29 데이타처리시스템의 개발방법 및 데이타처리용 반도체집적회로

Country Status (4)

Country Link
EP (1) EP0364743B1 (ko)
KR (2) KR0136379B1 (ko)
DE (1) DE68928074T2 (ko)
HK (1) HK1003581A1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5307464A (en) * 1989-12-07 1994-04-26 Hitachi, Ltd. Microprocessor and method for setting up its peripheral functions
JPH04195481A (ja) * 1990-11-28 1992-07-15 Hitachi Ltd シングルチツプマイクロコンピュータ及び多機能メモリ
US5826093A (en) * 1994-12-22 1998-10-20 Adaptec, Inc. Dual function disk drive integrated circuit for master mode and slave mode operations
FR2733612B1 (fr) * 1995-04-28 1997-06-13 Sgs Thomson Microelectronics Dispositif de mise en service d'un circuit integre

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01162971A (ja) * 1987-09-09 1989-06-27 Hitachi Ltd シングルチップマイクロコンピュータ

Also Published As

Publication number Publication date
KR0136379B1 (ko) 1998-06-15
HK1003581A1 (en) 1998-10-30
KR0136355B1 (ko) 1998-06-15
DE68928074D1 (de) 1997-07-03
EP0364743A1 (en) 1990-04-25
DE68928074T2 (de) 1997-11-20
EP0364743B1 (en) 1997-05-28
KR940027663A (ko) 1994-12-10

Similar Documents

Publication Publication Date Title
US5966727A (en) Combination flash memory and dram memory board interleave-bypass memory access method, and memory access device incorporating both the same
US7057911B2 (en) Memory structure, a system, and an electronic device, as well as a method in connection with a memory circuit
KR940022568A (ko) 불휘발성 메모리 장치
KR970059929A (ko) 데이터보호회로
JPH0411957B2 (ko)
KR940001166A (ko) 반도체 기억장치
US7245527B2 (en) Nonvolatile memory system using magneto-resistive random access memory (MRAM)
KR960009220A (ko) 불휘발성 메모리 및 그것을 이용한 메모리카드와 정보처리장치 및 불휘발성 메모리의 소프트웨어 라이트 프로텍트 제어방법
KR950012719A (ko) 반도체 집적회로장치
US20050132128A1 (en) Flash memory device and flash memory system including buffer memory
KR890005622A (ko) 단일칩 마이크로 컴퓨터
US8914602B2 (en) Display controller having an embedded non-volatile memory divided into a program code block and a data block and method for updating parameters of the same
KR100252253B1 (ko) 전기 소거식 프로그램어블 롬
KR900005315A (ko) 데이타 처리시스템의 개발방법 및 데이타 처리용 반도체 집적회로
US6925542B2 (en) Memory management in a data processing system
JPH06162786A (ja) フラッシュメモリを用いた情報処理装置
JP2000276461A (ja) マイクロコンピュータ
KR920010468A (ko) 싱글칩.마이크로컴퓨우터 및 그것을 내장한 전자기기
KR20000020105A (ko) 플래시 메모리를 구비한 전자 장치
JP2581057B2 (ja) 評価用マイクロコンピユ−タ
JPH0573441A (ja) パーソナルコンピユータ
KR940006040A (ko) 배선 전환회로를 구비한 반도체 장치
JPH05120891A (ja) 半導体記憶装置
KR930008613A (ko) 중신(重信)직렬 메모리를 액세스하는 방법 및 장치
JPH07287605A (ja) エンジン制御装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee