KR940027663A - 데이타처리시스템의 개발방법 및 데이타처리용 반도체집적회로 - Google Patents

데이타처리시스템의 개발방법 및 데이타처리용 반도체집적회로 Download PDF

Info

Publication number
KR940027663A
KR940027663A KR1019940021370A KR19940021370A KR940027663A KR 940027663 A KR940027663 A KR 940027663A KR 1019940021370 A KR1019940021370 A KR 1019940021370A KR 19940021370 A KR19940021370 A KR 19940021370A KR 940027663 A KR940027663 A KR 940027663A
Authority
KR
South Korea
Prior art keywords
nonvolatile memory
bus
circuit
address
logic
Prior art date
Application number
KR1019940021370A
Other languages
English (en)
Other versions
KR0136355B1 (ko
Inventor
야스시 아까오
시로 바바
데루미 사와세
요시무네 하기와라
Original Assignee
미다 가쓰시게
가부시끼가이샤 히다찌세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP63235920A external-priority patent/JPH0283678A/ja
Priority claimed from JP63235919A external-priority patent/JPH0283676A/ja
Application filed by 미다 가쓰시게, 가부시끼가이샤 히다찌세이사꾸쇼 filed Critical 미다 가쓰시게
Publication of KR940027663A publication Critical patent/KR940027663A/ko
Application granted granted Critical
Publication of KR0136355B1 publication Critical patent/KR0136355B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/24Loading of the microprogram
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • G06F15/7807System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
    • G06F15/7814Specially adapted for real time processing, e.g. comprising hardware timers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Microcomputers (AREA)
  • Read Only Memory (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

마이크로컴퓨터시스템 등의 데이타처리시스템이나 데이타처리용 반도체집적회로 자체의 사양, 더 나아가서는 기능의 설정변경에 유연하게 대처하기 위한 기술에 관한 것으로써, 데이타처리시스템에 대한 동작사양이나 기능의 설정 및 변경에 대해서 유연하고, 간단하며, 용이하게 대응할 수 있게 하기 위해, 데이타버스, 어드레스버스, 데이타버스 및 어드레스버스에 연결된 중앙처리장치, 데이타버스 및 어드레스버스에 연결되고, 불휘발성 기억소자를 포함하며, 불휘발성 기억소자로의 정보의 전기적인 라이트에 의해서 논리기능이 가변으로 되도록 구성된 논리회로 및 데이타버스 및 상기 어드레스버스에 연결된 포트를 포함한다.
이러한 것에 의해, 데이타처리시스템에 대한 동작사양이나 기능의 설정 및 변경에 대해서 유연하고, 간단하며, 용이하게 대응할 수 있게 된다.

Description

데이타처리시스템의 개발방법 및 데이타처리용 반도체집적회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명에 관한 데이타처리용 반도체집적회로의 1 실시예의 블럭도이다.

Claims (17)

  1. 데이타버스, 어드레스버스, 상기 데이타버스 및 상기 어드레스버스에 연결된 중앙처리장치, 상기 데이타버스 및 상기 어드레스버스에 연결되고, 불휘발성 기억소자를 포함하며, 상기 불휘발성 기억소자로의 정보의 전기적인 라이트에 의해서 논리기능이 가변으로 되도록 구성된 논리회로 및 상기 데이타버스 및 상기 어드레스버스에 연결된 포트를 포함하며, 상기 불휘발성 기억소자에 대한 라이트동작은 상기 어드레스버스의 비트폭에 의해서 정의되는 어드레스공간내의 상기 불휘발성 기억소자에 할당된 어드레스에 대응하는 어드레스신호를 외부장치에서 상기 포트를 거쳐서 상기 어드레스버스에 대해서 공급하는 것에 의해 실행되고, 상기 불휘발성 기억소자에 라이트된 정보는 상기 중앙처리장치에 의해서 액세스되지 않는 싱글칩 마이크로컴퓨터.
  2. 제 1 항에 있어서, 상기 데이타버스 및 상기 어드레스버스에 연결되고, 상기 싱글칩 마이크로컴퓨터를 동작시키기 위한 프로그램을 저장하는 리드온리메모리를 또 포함하는 싱글칩 마이크로컴퓨터.
  3. 제 2 항에 있어서, 상기 데이타버스 및 상기 어드레스버스에 연결되고, 데이타를 저장하는 랜덤액세스메모리를 또 포함하는 싱글칩 마이크로컴퓨터.
  4. 제 1 항에 있어서, 상기 논리회로는 상기 불휘발성 기억소자를 포함하고, 또한 명령을 저장하는 불휘발성 메모리, 상기 불휘발성 메모리에서 리드된 명령에 응답해서 제어신호를 발생하는 제어회로 및 상기 제어신호에 의해서 동작이 제어되는 회로를 포함하는 싱글칩 마이크로컴퓨터.
  5. 제 4 항에 있어서, 상기 논리회로는 상기 불휘발성 메모리에 연결되고, 상기 불휘발성 메모리에 공급 되어야할 다음의 어드레스데이타를 저장하는 저장수단 및 상기 저장수단에 연결된 프로그램시퀸스 발생회로를 또 포함하는 싱글칩 마이크로컴퓨터.
  6. 제 1 항에 있어서, 상기 논리회로는 논리곱실행부 및 논리합실행부를 포함하고, 상기 싱글칩 마이크로컴퓨터는 상기 데이타버스에 연결된 I/O포트수단 및 상기 논리회로의 상기 논리곱실행부의 입력과 상기 어드레스버스 및 상기 데이타버스사이에 연결된 입력선택수단을 또 포함하는 싱글칩 마이크로컴퓨터.
  7. 제 6 항에 있어서, 상기 논리회로의 상기 논리합실행부의 출력과 상기 데이타버스 및 상기 I/O포트수단사이에 연결된 출력선택수단을 또 포함하는 싱글칩 마이크로컴퓨터.
  8. 제 1 항에 있어서, 서브프로세서를 또 포함하고, 상기 서브프로세서는 명령을 저장하는 불휘발성 메모리, 상기 불휘발성 메모리에서 리드된 명령에 응답해서 제어신호를 발생하는 제어회로 및 상기 제어신호에 의해서 동작을 제어하는 회로를 포함하는 싱글칩 마이크로컴퓨터.
  9. 데이타버스와 어드레스버스를 갖고, 또한 상기 어드레스버스의 비트폭에 의해서 정의되는 어드레스공간을 갖는 프로세서와 함께 사용되는 프로그래머블장치로써, 상기 데이타버스에 연결할 수 있는 제1버스, 상기 어드레스버스에 연결할 수 있는 제2버스 및 여러개의 불휘발성 기억소자를 포함하고, 상기 불휘발성 기억소자로의 정보의 전기적인 라이트에 의해서 논리기능이 가변으로 되도록 구성된 논리회로를 포함하고, 상기 불휘발성 기억소자에 대한 라이트동작은 상기 불휘발성 기억소자에 할당된 어드레스에 대응하는 어드레스신호를 외부장치에서 상기 제2버스에 공급하는 것에 의해서 실행되고, 상기 불휘발성 기억소자에 라이트된 정보는 상기 프로세서에 의해서 액세스되지 않은 프로그래머블장치.
  10. 제 9 항에 있어서, 상기 놀리회로는 상기 불휘발성 기억소자를 포함하고, 또한 명령을 저장하는 불휘발성 메모리, 상기 불휘발성 메모리에서 리드된 명령에 응답해서 제어신호를 발생하는 제어회로 및 상기 제어신호에 의해서 동작이 제어되는 회로를 포함하는 프로그래머블장치.
  11. 제 10 항에 있어서, 상기 논리회로는 상기 불휘발성 메모리에 연결되고, 상기 불휘발성 메모리에 공급되어야할 다음의 어드레스데이타를 저장하는 저장수단 및 상기 저장수단에 연결된 프로그램시퀸스 발생회로를 또 포함하는 프로그래머블장치.
  12. 제 11 항에 있어서, 상기 프로그래머블장치와 상기 프로세서는 1개의 칩상에 형성되는 프로그래머블장치.
  13. 데이타버스, 어드레스버스, 상기 데이타버스와 상기 어드레스버스에 연결된 프로세서 및 상기 데이타버스에 연결할 수 있는 제1버스. 상기 어드레스버스에 연결할 수 있는 제2버스 및 여러개의 불휘발성 기억소자를 포함하고, 상기 불휘발성 기억소자로의 정보의 전기적인 라이트에 의해서 논리기능이 가변으로 되도록 구성된 논리회로를 포함하고, 상기 불휘발성 기억소자에 대한 라이트동작은 상기 불휘발성 기억소자에 할당된 어드레스에 대응한 어드레스신호를 외부장치에서 상기 제2버스에 공급하는 것에 의해서 실행되고, 상기 불휘발성 기억소자에 라이트된 정보는 상기 프로세서에 의해서 액세스되지 않은 데이타처리시스템.
  14. 제 13 항에 있어서, 상기 논리회로는 상기 불휘발성 기억소자를 포함하고, 또한 명령을 저장하는 불휘발성 메모리, 상기 불휘발성 메모리에서 리드된 명령에 응답해서 제어신호를 발생하는 제어회로 및 상기 제어신호에 의해서 동작이 제어되는 회로를 포함하는 데이타처리시스템.
  15. 제 14 항에 있어서, 상기 논리회로는 상기 불휘발성 메모리에 연결되고, 상기 불휘발성 메모리에 공급 되어야할 다음의 어드레스데이타를 저장하는 저장수단 및 상기 저장수단에 연결된 프로그램시퀸스 발생회로를 또 포함하는 데이타처리시스템.
  16. 제 15 항에 있어서, 상기 프로그래머블장치와 상기 프로세서는 1개의 칩상에 형성되는 데이타처리시스템.
  17. 논리동작을 제어하는 논리동작 제어블럭을 칩내에 내장하는 반도체집적회로장치로써, 상기 논리동작 제어블럭에 의해서 제어되는 논리기능블럭을 또 포함하고, 상기 논리기능블럭은 전기적으로 라이트가능한 불휘발성 기억소자를 포함하는 논리회로를 포함하고, 상기 논리기능블럭의 논리기능은 상기 불휘발성 기억소자에 라이트된 정보에 의해서 프로그램가능하게 가변으로 되도록 구성되고, 상기 논리동작 제어블럭은 상기 불휘발성 기억소자에 라이트된 정보를 액세스하지 않는 반도체집적회로장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임.
KR1019940021370A 1988-09-20 1994-08-29 데이타처리시스템의 개발방법 및 데이타처리용 반도체집적회로 KR0136355B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP63235920A JPH0283678A (ja) 1988-09-20 1988-09-20 データ処理システムの開発方法
JP88-235919 1988-09-20
JP63235919A JPH0283676A (ja) 1988-09-20 1988-09-20 データ処理用半導体集積回路
JP88-235920 1988-09-20

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1019890012405A Division KR0136379B1 (ko) 1988-09-20 1989-08-30 데이타 처리시스템의 개발방법 및 데이타 처리용 반도체 집적회로

Publications (2)

Publication Number Publication Date
KR940027663A true KR940027663A (ko) 1994-12-10
KR0136355B1 KR0136355B1 (ko) 1998-06-15

Family

ID=26532394

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1019890012405A KR0136379B1 (ko) 1988-09-20 1989-08-30 데이타 처리시스템의 개발방법 및 데이타 처리용 반도체 집적회로
KR1019940021370A KR0136355B1 (ko) 1988-09-20 1994-08-29 데이타처리시스템의 개발방법 및 데이타처리용 반도체집적회로

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1019890012405A KR0136379B1 (ko) 1988-09-20 1989-08-30 데이타 처리시스템의 개발방법 및 데이타 처리용 반도체 집적회로

Country Status (4)

Country Link
EP (1) EP0364743B1 (ko)
KR (2) KR0136379B1 (ko)
DE (1) DE68928074T2 (ko)
HK (1) HK1003581A1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5307464A (en) * 1989-12-07 1994-04-26 Hitachi, Ltd. Microprocessor and method for setting up its peripheral functions
JPH04195481A (ja) * 1990-11-28 1992-07-15 Hitachi Ltd シングルチツプマイクロコンピュータ及び多機能メモリ
US5826093A (en) * 1994-12-22 1998-10-20 Adaptec, Inc. Dual function disk drive integrated circuit for master mode and slave mode operations
FR2733612B1 (fr) 1995-04-28 1997-06-13 Sgs Thomson Microelectronics Dispositif de mise en service d'un circuit integre

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01162971A (ja) * 1987-09-09 1989-06-27 Hitachi Ltd シングルチップマイクロコンピュータ

Also Published As

Publication number Publication date
EP0364743A1 (en) 1990-04-25
KR0136355B1 (ko) 1998-06-15
DE68928074T2 (de) 1997-11-20
KR900005315A (ko) 1990-04-14
EP0364743B1 (en) 1997-05-28
HK1003581A1 (en) 1998-10-30
KR0136379B1 (ko) 1998-06-15
DE68928074D1 (de) 1997-07-03

Similar Documents

Publication Publication Date Title
KR970059929A (ko) 데이터보호회로
KR950012719A (ko) 반도체 집적회로장치
KR870003507A (ko) 집적회로 메모리 시스템
KR890005622A (ko) 단일칩 마이크로 컴퓨터
US5339402A (en) System for connecting an IC memory card to a central processing unit of a computer
US4617650A (en) Memory module for a programmable electronic device
JP2003044303A (ja) コンピュータ装置
KR940027663A (ko) 데이타처리시스템의 개발방법 및 데이타처리용 반도체집적회로
KR880014761A (ko) 직접 메모리 억세스용 데이타 전송 제어장치
KR970066884A (ko) 제어장치의 작동방법
JPH0682324B2 (ja) 半導体集積回路装置
KR920010469A (ko) 싱글칩 마이크로컴퓨터 및 다기능메모리
KR900003742A (ko) 마이크로제어기를 이용한 다목적 제어시스템
KR920010468A (ko) 싱글칩.마이크로컴퓨우터 및 그것을 내장한 전자기기
KR0141079B1 (ko) 메모리 맵방식 입출력영역의 자동인식 장치
JPS608557B2 (ja) プログラマブル・リードオンリー・メモリを有する計算機
US5889706A (en) Apparatus for and method of terminal setting of integrated circuit
JPH0563551A (ja) プログラマブル論理回路装置
KR900010783A (ko) 반도체 집적회로
KR970007644A (ko) 16비트 데이타 버스를 가진 디램 데이타 억세스 제어방법 및 그 회로
JPS6012660B2 (ja) メモリ装置
JP2643803B2 (ja) マイクロコンピュータ
JPS62224854A (ja) マイクロ・コンピユ−タ
JPS6218946B2 (ko)
JPH0610821B2 (ja) マイクロコンピユ−タ

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee