KR970007644A - 16비트 데이타 버스를 가진 디램 데이타 억세스 제어방법 및 그 회로 - Google Patents

16비트 데이타 버스를 가진 디램 데이타 억세스 제어방법 및 그 회로 Download PDF

Info

Publication number
KR970007644A
KR970007644A KR1019950020118A KR19950020118A KR970007644A KR 970007644 A KR970007644 A KR 970007644A KR 1019950020118 A KR1019950020118 A KR 1019950020118A KR 19950020118 A KR19950020118 A KR 19950020118A KR 970007644 A KR970007644 A KR 970007644A
Authority
KR
South Korea
Prior art keywords
strobe signal
signal
address strobe
dram
data
Prior art date
Application number
KR1019950020118A
Other languages
English (en)
Other versions
KR0176634B1 (ko
Inventor
박계호
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950020118A priority Critical patent/KR0176634B1/ko
Publication of KR970007644A publication Critical patent/KR970007644A/ko
Application granted granted Critical
Publication of KR0176634B1 publication Critical patent/KR0176634B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4096Input/output [I/O] data management or control circuits, e.g. reading or writing circuits, I/O drivers or bit-line switches 
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1048Data bus control circuits, e.g. precharging, presetting, equalising
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/18Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Databases & Information Systems (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야
디램 억세스 메모리 제어회로 및 그 방법
2. 발명이 해결하려고 하는 기술적 과제
16비트 데이타 버스를 가진 디램의 데이타 억세스 제어회로 및 그 방법을 제공함에 있다.
3. 발명의 해결방법의 요지
프로그램의 실행에 의해 소정의 주기로 디램 억세스신호를 출력하는 디램 주제어수단과 상기 디램 주제어수단으로부터 출력되는 억세스 신호의 입력에 대응하여 응답하는 로우어 어드레스 스트로브신호와, 상기 디램 주제어부로부터 로우어 어드레스 스트로브신호와 칼럼 어드레스 스트로브신호와 상위 데이타 스트로브 신호와 하위 데이타 스트로브 신호와 리세스 신호와 클럭을 입력하여 상위 칼럼 어드레스 스트로브신호와 하위 칼럼 어드레스 스트로브신호 및 억세스 제어신호를 출력하는 디램 부제어수단으로 구성된다.
4. 발명의 중요한 용도
16비트 데이타 버스를 가진 디램의 데이타 억세스에 이용된다.

Description

16비트 데이타 버스를 가진 디램 데이타 억세스 제어방법 및 그 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 16비트 데이타 버스를 가진 디램 데이타 억세스 제어회로의 시스템 구성도, 제5도는 제4도에 도시된 16비트 디램 부제어부의 상세 회로도.

Claims (3)

16비트 데이타 버스를 가진 디램 데이타 억세스 제어회로에 있어서, 프로그램의 실행에 의해 소정의 주기로 디램 억세스신호를 출력하는 디램주제어수단과; 상기 디램 주제어수단으로부터 출력되는 억세스 신호의 입력에 대응하여 응답하는 로우어 어드레스 스트로브신호와, 상기 디램 주제어부로부터 로우어 어드레스 스트로브신호와 칼럼 어드레스 스트로브신호와 상위 데이타 스트로브 신호와 하위 데이타 스트로브 신호와 리세트 신호와 클럭을 입력하여 상위 칼럼 어드레스 스트로브신호와 하우 칼럼 어드레스 스트로브신호 및 억세스 제어 신호를 출력하는 출력하는 디램 부제어수단으로 구성됨을 특징으로 하는 디램 억세스 제어회로.
제1항에 있어서, 상기 디램 부제어수단이, 상기 디램 주제어부 데이타 오퍼레이션에 대응하여 로우어 어드레스 스트로브신호와 칼럼 어드레스 스트로브신호와 클럭을 입력하여 데이타 애퀴날리쥐신호를 발생하는 데이타 애퀴날리쥐신호 발생수단과; 상기 로우어 어드레스 스트로브신호와 상기 칼럼 어드레스 스트로브신호와 상기 상위 데이타 스트로브신호와 상기 하위 데이타 스트로브신호와 상기 리드/라이트신호를 입력하여 데이타 라이트신호를 발생하는 데이타 라이트신호 발생수단과; 상기 칼럼 어드레스 스트로브신호와 상기 로우어 어드레스 스트로브신호와 상기 상위 데이타 스트로브신호를 입력하여 상위 칼럼 어드레스 스트로브신호를 발생하는 상위 칼럼 어드레스 스트로브신호 발생수단과; 상기 칼럼 어드레스 스트로브신호와 상기 로우어 어드레스 스트로브신호와 상기 상위 데이타 스트로브신호와 상기 하위 데이타 스트로브신호를 입력하여 하위 칼럼 어드레스 스트로브신호를 발생하는 하위 칼럼 어드레스 스트로브신호 발생수단으로 구성됨을 특징으로 하는 디램 데이타 억세스 제어방법.
16비트 데이타 버스를 가진 디램 데이타 억세스 제어방법에 있어서, 디램 주제어수단이 프로그램의 실행에 의해 소정의 주기로 출력하는 디램 억세스신호에 대응하여 응답하는 로우어 어드레스 스트로브신호와, 상기 디램 주제어수단으로부터 로우어 어드레스 스트로브신호와 칼럼 어드레스 스트로브신호와 상위 데이타 스트로브 신호와 하위 데이타 스트로브 신호와 리세트 신호와 클럭을 입력하여 상위 칼럼 어드레스 스트로브신호와 하위 칼럼 어드레스 스트로브신호 및 억세스 제어신호를 출력하는 방법으로 구성됨을 특징으로 하는 디램 데이타 억세스 제어방법.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950020118A 1995-07-08 1995-07-08 16비트 데이타 버스를 가진 디램 데이타 억세스 제어회로 KR0176634B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950020118A KR0176634B1 (ko) 1995-07-08 1995-07-08 16비트 데이타 버스를 가진 디램 데이타 억세스 제어회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950020118A KR0176634B1 (ko) 1995-07-08 1995-07-08 16비트 데이타 버스를 가진 디램 데이타 억세스 제어회로

Publications (2)

Publication Number Publication Date
KR970007644A true KR970007644A (ko) 1997-02-21
KR0176634B1 KR0176634B1 (ko) 1999-05-15

Family

ID=19420166

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950020118A KR0176634B1 (ko) 1995-07-08 1995-07-08 16비트 데이타 버스를 가진 디램 데이타 억세스 제어회로

Country Status (1)

Country Link
KR (1) KR0176634B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102045704B1 (ko) 2019-05-03 2019-11-18 송홍준 차량설치용 미세먼지흡착장치
US11035269B2 (en) 2018-04-11 2021-06-15 Chun Ok NAM Air cleaner for vehicle

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11035269B2 (en) 2018-04-11 2021-06-15 Chun Ok NAM Air cleaner for vehicle
KR102045704B1 (ko) 2019-05-03 2019-11-18 송홍준 차량설치용 미세먼지흡착장치

Also Published As

Publication number Publication date
KR0176634B1 (ko) 1999-05-15

Similar Documents

Publication Publication Date Title
KR930010985A (ko) 저전력 데이타 리텐션 기능을 가지는 반도체 메모리장치
KR890017604A (ko) 마이크로 컴퓨터 시스템
KR970012719A (ko) 동기형 dram
KR910001771A (ko) 반도체 메모리 장치
KR900005290A (ko) 시스템버스의 동작속도를 변경하는 컴퓨터 시스템
KR880011676A (ko) 캐쉬 메모리를 사용한 블록 액세스 방식
KR880014761A (ko) 직접 메모리 억세스용 데이타 전송 제어장치
KR970007644A (ko) 16비트 데이타 버스를 가진 디램 데이타 억세스 제어방법 및 그 회로
KR880011664A (ko) 마이크로컴퓨터 시스템
KR880006607A (ko) 캐쉬 디렉토리 및 캐쉬 메모리를 가진 마이크로 프로세서 시스템
KR970076252A (ko) 마이크로컴퓨터
KR890015130A (ko) 마이크로 프로세서
KR960018958A (ko) 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치
KR940027663A (ko) 데이타처리시스템의 개발방법 및 데이타처리용 반도체집적회로
KR100293358B1 (ko) 고속 d-램 엑세스 방법
KR930001064A (ko) 주 기억 장치의 자체 시험 시간 단축 방법
KR960001999A (ko) 메모리 뱅크 선택회로
KR930018374A (ko) 어드레스공간 변경방법 및 장치
KR950003893Y1 (ko) 메모리확장을 위한 다이내믹 램 컨트롤러
KR940001160A (ko) 메모리 번지 데이타를 선행 선택하는 신호처리 구조
KR950009719A (ko) 디램(dram) 제어회로
KR970023423A (ko) 반도체 메모리장치의 워드라인 구동방법
JPS61151752A (ja) マイクロコンピユ−タプログラム開発支援装置
KR960038980A (ko) 반도체 메모리장치
KR920013122A (ko) 디램을 사용한 컴퓨터 시스템의 메모리 제어장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051028

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee