KR930018374A - 어드레스공간 변경방법 및 장치 - Google Patents

어드레스공간 변경방법 및 장치 Download PDF

Info

Publication number
KR930018374A
KR930018374A KR1019920003114A KR920003114A KR930018374A KR 930018374 A KR930018374 A KR 930018374A KR 1019920003114 A KR1019920003114 A KR 1019920003114A KR 920003114 A KR920003114 A KR 920003114A KR 930018374 A KR930018374 A KR 930018374A
Authority
KR
South Korea
Prior art keywords
cpu
address
signal
address space
space change
Prior art date
Application number
KR1019920003114A
Other languages
English (en)
Other versions
KR940009427B1 (ko
Inventor
박승권
Original Assignee
강진구
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성전자 주식회사 filed Critical 강진구
Priority to KR1019920003114A priority Critical patent/KR940009427B1/ko
Publication of KR930018374A publication Critical patent/KR930018374A/ko
Application granted granted Critical
Publication of KR940009427B1 publication Critical patent/KR940009427B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Executing Machine-Instructions (AREA)

Abstract

컴퓨터에 있어서 프로세서장치에 관한 것으로, 특히 프로세서 장치의 내부 EPROM과 메인버스의 어드레스공간 변경장치에 관한 것이다.
프로그램된 제어신호를 출력하는 CPU와, CPU에서 출력되는 어드레스를 디코딩하여 임의의 메모리장치에 출력하는 어드레스디코더와, 상기 어드레스디코더에서 출력되는 어드레스에 해당되는 데이타값을 출력하는 EPROM와, 메인버스콘트롤러와, CPU의 출력신호를 입력하여 임의의 논리신호를 출력하는 2단플립플롭으로 구성된다.
어드레스디코더에 인가하는 어드레스 공간 변경신호가 하드웨어로 구성된 논리회로에어 발생됨으로써 공간변경신호를 발생하기 위해 소프트웨어를 사용할 필요가 없는 이점이 있다.

Description

어드레스공간 변경방법 및 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 어드레스공간 변경장치의 블럭도이다. 제3도는 제2도의 일부분인 2단플립플롭의 상세도이다. 제4도는 본 발명에 따른 어드레스공간 변경장치의 작동타이밍도이다.

Claims (3)

  1. 메인시스템버스에 CPU(20)가 내장되어 있는 프로세서장치에 있어서, CPU(20)에 리세트신호가 인가된 후 처음 동작으로 외부 메모리(22)로부터 데이타값을 읽어 내어 프로그램 카운터에 저장하는 동작을 수행하기 위한 어드레스공간과 상기 동작 수행후 메인버스콘트롤러(23)에 인가하는 어드레스공간과의 중복을 피하기 이해 상기 CPU(20)에서 발생하는 작동사이클신호를 입력하여 상기 동작을 수행한 후 어드레스공간의 중복을 피하기 위한 공간 변경신호를 발생하는 것을 특징으로 하는 어드레스공간 변경방법.
  2. 메인시스템버스에 CPU(20)가 내장되어 있고 상기 CPU(20)에서 발생하는 어드레스를 디코딩하는 어드레스 디코더(21)와, 상기 어드레스디코더(21)에서 출력하는 어드레스에 의해 동작하는 임의 메모리수단(22)와, 메인 버스콘트롤러(23)를 구비한 프로세서장치에 있어서, 상기 CPU(20)에 리세트 신호가 인가된 후 처음 동작으로 외부메모리(22)로부터 데이타값을 읽어내어 프로그램카운터에 저장하는 동작을 수행하기 위한 어드레스공간과, 상기 동작 수행후 메인버스콘트롤러(23)에 인가하는 어드레스공간과의 피하기 위해 상기 CPU(20)에서 발생하는 동작사이클신호를 입력하여 상기 동작을 수행한 후 어드레스공간의 중복을 피하기 위한 공간변경신호를 발생하여 어드레스디코(21)에 인가하는 논리회로(24)를 포함함을 특징으로 하는 어드레스공간 변경장치.
  3. 제2항에 있어서, 논리회로(24)는 메모리 데이타비트에 대응하여 외부로부터 인가되는 임의의 전압을 세트단과 입력단에 입력하고 외부로부터 인가되는 리세트 신호를 리세트단에 입력하고 상기 CPU이 동작사이클신호를 클럭단에 입력하여 임의의 논리레벨신호인 어드레스공간 변경신호를 출력하는 다단플립플롭으로 구성됨을 특징으로 하는 어드레스 공간 변경장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920003114A 1992-02-27 1992-02-27 어드레스공간 변경방법 및 장치 KR940009427B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920003114A KR940009427B1 (ko) 1992-02-27 1992-02-27 어드레스공간 변경방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920003114A KR940009427B1 (ko) 1992-02-27 1992-02-27 어드레스공간 변경방법 및 장치

Publications (2)

Publication Number Publication Date
KR930018374A true KR930018374A (ko) 1993-09-21
KR940009427B1 KR940009427B1 (ko) 1994-10-13

Family

ID=19329599

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920003114A KR940009427B1 (ko) 1992-02-27 1992-02-27 어드레스공간 변경방법 및 장치

Country Status (1)

Country Link
KR (1) KR940009427B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100564737B1 (ko) * 2003-11-21 2006-03-27 김성운 휴대용 부탄가스를 사용하는 의류건조기

Also Published As

Publication number Publication date
KR940009427B1 (ko) 1994-10-13

Similar Documents

Publication Publication Date Title
KR870010438A (ko) 정보 처리장치
KR920009082A (ko) 천이에 의해 래치하는 어드레스 버퍼 회로와 그 버퍼링을 제어하는 방법
KR900015434A (ko) 신호 발생회로
KR960013841B1 (ko) Ram 및 그 ram의 제어방법과 그 ram을 갖는 디지탈신호 처리장치
KR970029883A (ko) 고주파수 동작을 하는 반도체 메모리 장치의 테스트 회로 및 방법
KR20040034168A (ko) 반도체 메모리 장치에서 mrs 코드를 생성하는 회로 및상기 mrs 코드를 생성하는 방법
KR930018374A (ko) 어드레스공간 변경방법 및 장치
US4101967A (en) Single bit logic microprocessor
JP3082721B2 (ja) タイマ装置
KR970076252A (ko) 마이크로컴퓨터
KR970014002A (ko) 신호 버스상에의 대기 상태 삽입을 개시하는 제어기(controller for initiating insertion of wait states on a signal bus)
JP2806849B2 (ja) メモリアドレス制御装置
KR970007644A (ko) 16비트 데이타 버스를 가진 디램 데이타 억세스 제어방법 및 그 회로
KR950025534A (ko) 인터럽트신호의 멀티플렉싱회로
KR960018958A (ko) 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치
KR0170288B1 (ko) 메모리 엑세스 장치 및 그 방법
KR100221071B1 (ko) 다이나믹 램
KR200337603Y1 (ko) 칼럼어드레스스트로브제어회로
KR970029035A (ko) 기억 테이블 룩업장치 및 방법
KR910010299A (ko) 프로그래머블 콘트롤러의 비트연산 처리회로
KR930002026Y1 (ko) 주변장치의 프로그램을 위한 리세트회로
JP3045731B2 (ja) シーケンス制御方式
KR940013061A (ko) 타임스위치의 메모리 억세스회로
KR930022218A (ko) 래더언어를 사용하는 프로그래머블 로직콘트롤러용 논리해석 회로장치 및 논리 해석방법
KR890017612A (ko) 프로그램머블 로직 콘트롤러의 프로그램 카운터

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050929

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee