KR940009427B1 - 어드레스공간 변경방법 및 장치 - Google Patents

어드레스공간 변경방법 및 장치 Download PDF

Info

Publication number
KR940009427B1
KR940009427B1 KR1019920003114A KR920003114A KR940009427B1 KR 940009427 B1 KR940009427 B1 KR 940009427B1 KR 1019920003114 A KR1019920003114 A KR 1019920003114A KR 920003114 A KR920003114 A KR 920003114A KR 940009427 B1 KR940009427 B1 KR 940009427B1
Authority
KR
South Korea
Prior art keywords
address
cpu
signal
address space
address decoder
Prior art date
Application number
KR1019920003114A
Other languages
English (en)
Other versions
KR930018374A (ko
Inventor
박승권
Original Assignee
삼성전자주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 강진구 filed Critical 삼성전자주식회사
Priority to KR1019920003114A priority Critical patent/KR940009427B1/ko
Publication of KR930018374A publication Critical patent/KR930018374A/ko
Application granted granted Critical
Publication of KR940009427B1 publication Critical patent/KR940009427B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Executing Machine-Instructions (AREA)

Abstract

내용 없음.

Description

어드레스공간 변경방법 및 장치
제 1 도는 종래의 어드레스공간 변경장치의 블럭도이다.
제 2 도는 본 발명에 따른 어드레스공간 변경장치의 블럭도이다.
제 3 도는 제 2 도의 일부분인 2단플립플롭의 상세도이다.
제 4 도는 본 발명에 따른 어드레스공간 변경장치의 작동타이밍도이다.
* 도면의 주요부분에 대한 부호의 설명
20 : 중앙처리장치 21 : 어드레스디코더
22 : EPROM
본 발명은 컴퓨터에 있어서 프로세서장치에 관한 것으로, 특히 프로세서장치의 내부 EPROM과 메인버스의 어드레스공간이 겹치는 것을 회피하기 위한 어드레스공간 변경방법 및 장치에 관한 것이다.
일반적으로 중앙처리장치와 주기억장치와 입출력장치와 보조기억장치와 기타 주변기기들로 구성되어 외부로부터 어떠한 정보를 입력하여 정해진 과정에 따라 처리하고 그 결과를 출력하는 장치를 컴퓨터라 하며 컴퓨터 자체의 명령어를 해독하여 프로그램을 수행하고 외부의 각종 장치를 제어하는 전자장치를 프로세서장치라 한다.
제 1 도는 종래의 어드레스공간 변경장치의 블럭도이다.
종래는 프로세스장치에 리세트신호가 인가된 후 중앙처리장치(Central Processing Unit ; 이하 CPU라 칭함)(10)가 처음 사이클(Cycle) 동작으로 어드레스디코더(11)에 어드레스를 인가하고 어드레스디코더(11)는 CPU(10)에서 인가한 어드레스를 통해 EPROM(12)에 디코딩된 어드레스를 인가하여 EPROM(12)에 저장되어 있는 데이타를 읽어내어 인터럽트 스택포인터(Interrupt Stack pointer)(도시되지 않음)에 저장한다. CPU(10)가 처음 사이클이 수행되면 다음 사이클동작으로 또다시 어드레스디코더(11)에 어드레스를 인가하고 어드레스디코더(11)는 CPU(10)에서 인가한 어드레스를 통해 EPROM(12)에 디코딩된 어드레스를 인가하여 EPROM(12)에 저장되어 있는 데이타를 읽어내어 프로그램카운터(Program Counter)(도시되지 않음)에 저장한다. 즉, 프로세스장치(1)에 리세트신호가 인가된 후 두 사이클동안 인터럽트 스택포인터와 프로그램카운터에 EPROM(12)으로부터 두개의 Long word를 각각 페치(fetch)하여 저장한다. 이때 MC 68000과 같은 마이크로프로세서에서 발생하는 어드레스는 0×00000000와 0×00000004이다.
한편 시스템버스에 CPU가 내장된 프로세서 유니트가 연결된 시스템의 경우 메인버스의 어드레스공간은 0×00000000부터 설정된다. 따라서 CPU에서 인가되는 어드레스공간은 최초 프로세스장치가 리세트 후 인터럽트 스택포인터와 프로그램카운터에 임의의 데이타를 저장하기 위해 발생되는 어드레스공간 0×00000000와 0×00000004와 메인버스의 어드레스공간 0×00000000부터 설정되는 어드레스의 중복이 발생되어 이와 같은 어드레스공간의 중복을 피하기 위하여 어드레스디코더(11)에 어드레스공간 변경과 같은 특정신호선을 인가하여 프로세스장치에 리세트신호 이후 두 사이클동안 CPU에서 발생하는 0×00000000와 0×00000004 어드레스는 어드레스디코더에서 EPROM의 번지로 디코딩되고 두 사이클이 지난 어드레스공간변경신호 인가후 발생되는 0×00000000부터 설정되는 어드레스는 메인버스 콘트롤러의 번지로 디코딩하게 한다.
종래는 어드레스디코더(11)에 있는 어드레스공간변경에 인가되는 제어신호를 소프트웨어를 사용하여 제어레지스터(14)의 특정비트에 특정데이타값을 기록하여 이루어지므로 소프트웨어 설계시 항상 어드레스공간의 변경에 대해 복잡성을 느끼는 문제점이 있다.
따라서 본 발명의 목적은 어드레스디코더에 인가되는 어드레스 공간변경의 제어신호가 CPU가 리세트된후 2사이클동작을 수행한 후 소프트웨어를 사용하지 않고 하드웨어로직을 통해 발생되도록 하는데 있다.
상기 목적을 달성하기 위해 본 발명은 메인시스템버스에 CPU가 내장되어 있는 프로세서장치에 있어서, CPU에 리세트신호가 인가된 후 처음 동작으로 외부메모리로부터 데이타값을 읽어 내어 인터럽트 스택포인터와 프로그램 카운터에 저장하는 동작을 수행하기 위한 어드레스공간과 상기 두 동작 수행후 메인버스 콘트롤러에 인가하는 어드레스공간과의 중복을 피하기 위해 상기 CPU에서 발생하는 작동사이클신호를 입력하여 상기 두 동작을 수행한 후 어드레스공간의 중복을 피하기 위한 공간변경신호를 발생하는 것을 특징으로 한다.
이하 본 발명을 첨부한 도면을 참조하여 상세히 설명하기로 한다.
제 2 도는 본 발명에 따른 어드레스공간 변경장치의 블럭도이다.
제 2 도에 의하면 CPU(20)의 출력단은 어드레스디코더(21)와 2단플립플롭(24)에 연결되어 있고 어드레스디코더(21)의 출력단은 EPROM(22)와 메인버스콘트롤러(23)에 연결되어 있고 2단플립플롭(24)의 출력단은 어드레스디코더(21)에 연결되어 있다.
제 3 도는 제 2 도의 일부분인 2단플립플롭의 상세도이다.
제 3 도에 의하면 임의의 전압(+5V)가 세트단과 연결되어 있고 /PAS(Physical Address Strobe) 신호를 클럭단에 리세트신호를 입력하는 제 1 플립플롭(30)과, 상기 제 1 플립플롭의 출력단이 입력단에 연결되어 있고 임의의 전압(+5V)가 세트단에 연결되어 있고 /PAS 신호를 클럭단에 입력하고 리세트신호를 리세트단에 입력하는 제 2 플립플롭(31)으로 구성된다.
제 4 도는 본 발명에 따른 어드레스공간 변경장치의 작동타이밍도이다.
제 4a 도는 CPU의 클럭파형도이고 제 4b 도는 2단플립플롭의 리세트신호이고, 제 4c 도는 2단플립플롭의 공간 변경신호이고, 제 4d 도는 /PAS신호이고, 제 4e 도는 /WR(Write, Read)신호이고, 제 4f 도는 CPU에서 출력되는 어드레스값이고, 제 4g 도는 EPROM에서 읽어낸 데이타값이고, 제 4h 도는 EPROM의 동작파형도이며, 제 4i 도는 메인버스콘트롤러의 작동파형도이다.
그러면 제 2 도 ∼제 4 도를 참조하여 본 발명의 작동을 설명하기로 한다.
우선 CPU(20)와 2단플립플롭의 리세트단에 리세트신호가 인가되면 CPU(20)는 리세트가 되고 제 2 플립플롭(31)의 출력신호는 "로우레벨"신호가 되어 어드레스디코더(21)에 공간변경신호로 인가된다. 어드레스디코더(21)는 공간변경신호가 "로우레벨"신호로 인가되면 0×00000000∼0×00000004에 대해서 EPROM(22)에 어드레스신호를 출력하고 어드레스디코더(21)의 공간변경신호가 "하이레벨"신호로 인가되면 0×00000000∼0×00000004에 대해서 메인버스콘트롤러(23)에 어드레스신호를 출력한다. 어드레스디코더(21)에 공간변경신호가 "로우레벨"신호인 상태에서 CPU(20)가 처음 사이클동작으로 0×00000000의 어드레스를 어드레스디코더(21)에 인가하면 어드레스디코더(21)는 CPU(20)에서 인가한 어드레스를 통해 EPROM(22)에 해당되는 어드레스를 디코딩하여 EPROM(22)에 저장되어 있는 데이터인 0×0000FFFF을 읽어내어 인터럽트 스택포인터에 저장하는데 이와 같은 인터럽트 스택포인터 페치(fetch)작동을 할 때 CPU는 /PAS(Physical Address Strobe)신호를 CPU의 사이클과 동기하기 위하여 2단플립플롭의 제 1 플립플롭(30)와 제 2 플립플롭(31)의 클럭단에 인가한다. CPU(20)가 처음 사이클이 수행된 후 어드레스디코더(21)에 인가되는 공간변경신호가 "로우레벨"신호인 상태에서 CPU(20)가 다음 사이클동작으로 0×00000004의 어드레스를 어드레스디코더(21)에 인가하면 어드레스디코더(21)는 CPU(20)에서 인가한 어드레스를 통해 EPROM(22)에 해당되는 어드레스를 디코딩하여 EPROM(22)에 저장되어 있는 데이타인 0×00000000을 읽어 내어 프로그램카운터에 저장하는데 이와 같은 프로그램카운터 페치(fetch)작동을 할때 CPU는 /PAS신호를 CPU의 사이클과 동기하기 위해 2단플립플롭의 제 1 플립플롭(30)와 제 2 플립플롭(31)의 클럭단에 인가하는데 상기 CPU(20)의 두 사이클이 수행된 후 /PAS신호가 2단플립플롭의 클럭에 인가되면 2단플립플롭(24)의 출력신호인 공간변경신호는 "로우레벨"신호에서 "하이레벨"신호로 변환된다.
2단플립플롭(24)의 출력신호가 "하이레벨"신호로 변환되어 어드레스디코더(21)의 공간변경신호가 "하이레벨"신호로 어드레스디코더(21)에 인가된 상태에서 CPU(20)의 다음 사이클작동은 프로그램카운터에 저장되어 있는 0×00000000의 어드레스를 어드레스디코더(21)에 인가하면 어드레스디코더(21)는 CPU(20)에서 인가한 어드레스를 통해 메인버스 콘트롤러(23)의 어드레스에 해당되는 명령을 읽어내어 프로그램을 수행한다. 상기 2단플립플롭은 EPROM이 32비트(bit)의 데이타폭을 가정하여 구성되었고 EPROM의 데이타 넓이가 8비트일때는 8단플립플롭으로 구성되고 16비트일때는 4단플립플롭으로 구성된다.
상술한 바와 같이 본 발명은 어드레스디코더(21)에 인가하는 어드레스 공간변경신호가 하드웨어로 구성된 논리회로에서 CPU(20)가 2동작 사이클 수행후 순차적으로 발생됨으로서 공간변경신호를 발생하기 위해 소프트웨어를 사용할 필요가 없는 이점이 있다.

Claims (3)

  1. 중앙처리장치(CPU ; 20), 어드레스디코더(21), 외부메모리(22) 및 메인버스 콘트롤러(23)를 구비하여 메인시스템버스에 연결되는 프로세서장치에서 상기 중앙처리장치의 출력어드레스 공간이 상기 외부메모리와 상기 시스템버스 상에서 중복되지 않도록 상기 어드레스공간을 하드웨어적으로 변경하는 방법에 있어서, 상기 중앙처리장치(CPU)에 리세트신호가 인가된 후 처음 동작으로 상기 외부메모리로부터 데이타값을 읽어내어, 프로그램 카운터에 저장하는 단계 ; 및 상기 중앙처리장치(CPU)에서 발생하는 작동사이클신호를 입력하여 상기 저장하는 단계를 수행한 후 어드레스공간의 중복을 피하기 위한 공간변경신호를 발생하는 단계를 구비한 것을 특징으로 하는 어드레스공간 변경방법.
  2. 중앙처리장치(CPU), 상기 중앙처리장치(CPU)에서 발생하는 어드레스를 디코딩하는 제 1 및 제 2 어드레스신호를 발생하는 어드레스디코더, 상기 제 1 어드레스신호에 의해 억세스되는 메모리수단 및 상기 제 2 어드레스신호를 입력하여 상기 중앙처리장치를 메인시스템버스에 연결하는 메인버스 콘트롤러를 구비한 프로세서장치에 있어서, 상기 중앙처리장치(CPU)에 리세트신호가 인가된 후 처음 동작으로 상기 메모리수단으로부터 데이타값을 읽어 내어 프로그램 카운터에 저장하는 동작을 수행하기 위한 어드레스공간과, 상기 동작 수행 후 상기 메인버스 콘트롤러에 인가하는 어드레스공간과의 중복을 피하기 위해, 상기 중앙처리장치(CPU)에서 발생하는 동작사이클신호를 입력하여 소정 클럭이 지나면 공간변경신호를 발생하여 상기 어드레스 디코더에 인가하는 어드레스공간 변경 논리회로를 더 포함함을 특징으로 하는 어드레스공간 변경장치.
  3. 제 2 항에 있어서, 상기 논리회로는 메모리 데이타비트에 대응하여 외부로부터 인가되는 임의의 전압을 세트단과 입력단에 입력하고, 외부로부터 인가되는 리세트신호를 리세트단에 입력하고 상기 중앙처리장치(CPU)의 동작사이클신호를 클럭단에 입력하여 임의의 논리레벨신호인 어드레스 공간변경신호를 출력하는 다단 플립플롭으로 구성됨을 특징으로 하는 어드레스공간 변경장치.
KR1019920003114A 1992-02-27 1992-02-27 어드레스공간 변경방법 및 장치 KR940009427B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920003114A KR940009427B1 (ko) 1992-02-27 1992-02-27 어드레스공간 변경방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920003114A KR940009427B1 (ko) 1992-02-27 1992-02-27 어드레스공간 변경방법 및 장치

Publications (2)

Publication Number Publication Date
KR930018374A KR930018374A (ko) 1993-09-21
KR940009427B1 true KR940009427B1 (ko) 1994-10-13

Family

ID=19329599

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920003114A KR940009427B1 (ko) 1992-02-27 1992-02-27 어드레스공간 변경방법 및 장치

Country Status (1)

Country Link
KR (1) KR940009427B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100564737B1 (ko) * 2003-11-21 2006-03-27 김성운 휴대용 부탄가스를 사용하는 의류건조기

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100564737B1 (ko) * 2003-11-21 2006-03-27 김성운 휴대용 부탄가스를 사용하는 의류건조기

Also Published As

Publication number Publication date
KR930018374A (ko) 1993-09-21

Similar Documents

Publication Publication Date Title
US5907865A (en) Method and data processing system for dynamically accessing both big-endian and little-endian storage schemes
US5455955A (en) Data processing system with device for arranging instructions
JPS63301339A (ja) コンピュ−タ装置
JP2718292B2 (ja) マイクロプロセッサ
US5574937A (en) Method and apparatus for improving instruction tracing operations in a computer system
US6012138A (en) Dynamically variable length CPU pipeline for efficiently executing two instruction sets
JPH05143323A (ja) タイプ1ダイアデイツク命令を実行する方法及び装置
US5655135A (en) System for write protecting a bit that is hardware modified during a read-modify-write cycle
KR930008605A (ko) 프로그래머블 콘트롤러
US6230238B1 (en) Method and apparatus for accessing misaligned data from memory in an efficient manner
KR940009427B1 (ko) 어드레스공간 변경방법 및 장치
US5742842A (en) Data processing apparatus for executing a vector operation under control of a master processor
KR950009687B1 (ko) 프로그램어블 로직 콘트롤러용 고속 래더명령 처리장치
JPH1091430A (ja) 命令解読装置
JPH02235289A (ja) 自己刻時レジスターファイル
KR910001545A (ko) Cpu 코어
JP2784001B2 (ja) プログラマブルコントローラの命令処理回路
KR0153537B1 (ko) 메모리 번지 데이타를 선행 선택하는 신호처리 구조
JPH1020959A (ja) 低消費電力マイクロプロセッサ
JP2001100991A (ja) ディジタル信号処理装置
KR950003884B1 (ko) 퍼스컴 버스 인터페이스 회로
JP2569693B2 (ja) マイクロコンピュータ
US5109516A (en) Sequence controller for controlling next operating state with a short sequence
JPH1055289A (ja) デバッグ情報生成回路、およびそれを用いた情報処理装置
JPH0520475A (ja) 周辺lsi内蔵マイクロプロセツサ

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050929

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee