KR940007873A - 반도체 메모리장치의 플레시 라이트 회로 - Google Patents

반도체 메모리장치의 플레시 라이트 회로 Download PDF

Info

Publication number
KR940007873A
KR940007873A KR1019930017619A KR930017619A KR940007873A KR 940007873 A KR940007873 A KR 940007873A KR 1019930017619 A KR1019930017619 A KR 1019930017619A KR 930017619 A KR930017619 A KR 930017619A KR 940007873 A KR940007873 A KR 940007873A
Authority
KR
South Korea
Prior art keywords
flashlight
memory device
semiconductor memory
signal
column select
Prior art date
Application number
KR1019930017619A
Other languages
English (en)
Other versions
KR960006272B1 (ko
Inventor
임성민
이장규
김민태
정성욱
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019930017619A priority Critical patent/KR960006272B1/ko
Publication of KR940007873A publication Critical patent/KR940007873A/ko
Priority to US08/298,290 priority patent/US5475647A/en
Priority to JP20842094A priority patent/JP3821307B2/ja
Application granted granted Critical
Publication of KR960006272B1 publication Critical patent/KR960006272B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1096Write circuits, e.g. I/O line write drivers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/12Group selection circuits, e.g. for memory block selection, chip selection, array selection
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/18Address timing or clocking circuits; Address control signal generation or management, e.g. for row address strobe [RAS] or column address strobe [CAS] signals

Abstract

본 발명은 반도체 메모리장치에 관한 것으로, 특히 플레시라이트 기능을 가지는 반도체 메모리장치에 관한 것으로서, 메모리셀 어레이를 복수개의 메모리블록으로 분할하고, 상기 각 메모리블록마다 플레시라이트 인에이블 제어회로를 구비하고, 상기 플레시라이트 인에이블 제어회로에 메모리블록 선택용 로우 어드레스신호 및 라이트 마스크신호를 인가하여, 선택된 메모리블록만 플레시라이트 동작이 수행되도록하여, 플레시라이트 동작시 발생하는 피크치 전류를 줄여 오동작을 방지하고 전력소비가 줄어든 플레시라이트 회로를 제공한다.

Description

반도체 메모리장치의 플레시 라이트 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 제1실시예에 따른 플레시라이트 회로도.

Claims (3)

  1. 칼럼선택신호를 출력하는 칼럼디코더를 공유하는 다수개의 메모리블럭을 가지는 반도체 메모리장치에 있어서, 상기 메모리블럭에 일대일 대응하며 플레시라이트 제어신호와 메모리블럭 선택신호를 논리합하여 플레시라이트 인에이블신호를 출력하는 플레시라이트 인에이블 신호 발생수단과, 상기 플레시라이트 인에이블신호와 칼럼선택신호를 논리합하여 상기 메모리블럭의 비트라인과 데이타 입/출선 사이에 접속된 칼럼선택게이트의 제어단자에 출력하는 논리합회로를 구비함을 특징으로 하는 반도체 메모리장치.
  2. 제1항에 있어서, 상기 플레시라이트 인에이블신호 발생수단이 메모리장치내에 미리설정되어 있는 라이트마스크신호를 더 입력하며, 그에 따라 플레시라이트 인에이블신호의 활성화가 제어됨을 특징으로 하는 반도체 메모리장치.
  3. 반도체 메모리장치에 있어서, 비트라인과 데이타 입출선을 상호 연결하며 제어단자에 칼럼선택신호가 인가되는 제1칼럼선택게이트와, 상기 제1칼럼선택게이트와 병렬접속되고 제어단자에 플레시라이트 인에이블신호가 인가되는 제2칼럼선택게이트를 구비함을 특징으로 하는 반도체 메모리장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930017619A 1992-09-04 1993-09-03 반도체 메모리장치의 플레시라이트 회로 KR960006272B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019930017619A KR960006272B1 (ko) 1992-09-04 1993-09-03 반도체 메모리장치의 플레시라이트 회로
US08/298,290 US5475647A (en) 1993-09-03 1994-08-31 Flash write circuit for a semiconductor memory device
JP20842094A JP3821307B2 (ja) 1993-09-03 1994-09-01 フラッシュライト可能な半導体メモリ装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
KR92-16136 1992-09-04
KR920016136 1992-09-04
KR1019930017619A KR960006272B1 (ko) 1992-09-04 1993-09-03 반도체 메모리장치의 플레시라이트 회로

Publications (2)

Publication Number Publication Date
KR940007873A true KR940007873A (ko) 1994-04-28
KR960006272B1 KR960006272B1 (ko) 1996-05-13

Family

ID=19362826

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930017619A KR960006272B1 (ko) 1992-09-04 1993-09-03 반도체 메모리장치의 플레시라이트 회로

Country Status (3)

Country Link
US (1) US5475647A (ko)
JP (1) JP3821307B2 (ko)
KR (1) KR960006272B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100526531B1 (ko) * 1998-12-30 2005-12-21 삼성전자주식회사 메모리장치의 어드레스 디코딩회로

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960003526B1 (ko) * 1992-10-02 1996-03-14 삼성전자주식회사 반도체 메모리장치
US6279116B1 (en) 1992-10-02 2001-08-21 Samsung Electronics Co., Ltd. Synchronous dynamic random access memory devices that utilize clock masking signals to control internal clock signal generation
JP3192081B2 (ja) * 1996-02-28 2001-07-23 日本電気株式会社 半導体記憶装置
JP2000504504A (ja) * 1997-02-12 2000-04-11 ヒュンダイ エレクトロニクス アメリカ インコーポレイテッド 不揮発性メモリ構造
JP3530425B2 (ja) 1999-08-20 2004-05-24 Necマイクロシステム株式会社 半導体記憶装置
DE10104701B4 (de) * 2001-02-02 2014-04-17 Qimonda Ag Verfahren zum Einschreiben von Daten in einen Speicher eines DRAM und DRAM mit einem Speicher
KR100634165B1 (ko) * 2003-06-17 2006-10-16 삼성전자주식회사 칩 면적의 증가없이 입출력 라인들의 수를 증가시킬 수있는 반도체 메모리 장치
US6975549B1 (en) * 2004-06-08 2005-12-13 Macronix International Co., Ltd. Low power dissipating sense amplifier
WO2008137511A1 (en) * 2007-05-04 2008-11-13 Crossfire Technologies, Inc. Accessing or interconnecting integrated circuits
KR20140030962A (ko) * 2012-09-04 2014-03-12 에스케이하이닉스 주식회사 데이터 저장 장치 및 그것의 동작 방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0770212B2 (ja) * 1988-07-19 1995-07-31 日本電気株式会社 半導体メモリ回路
US5134589A (en) * 1989-10-30 1992-07-28 Mitsubishi Denki Kabushiki Kaisha Semiconductor memory device having a flash write function
JPH04216392A (ja) * 1990-12-18 1992-08-06 Mitsubishi Electric Corp ブロックライト機能を備える半導体記憶装置
US5282177A (en) * 1992-04-08 1994-01-25 Micron Technology, Inc. Multiple register block write method and circuit for video DRAMs

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100526531B1 (ko) * 1998-12-30 2005-12-21 삼성전자주식회사 메모리장치의 어드레스 디코딩회로

Also Published As

Publication number Publication date
US5475647A (en) 1995-12-12
KR960006272B1 (ko) 1996-05-13
JPH0785657A (ja) 1995-03-31
JP3821307B2 (ja) 2006-09-13

Similar Documents

Publication Publication Date Title
KR0170723B1 (ko) 단일 ras 신호에 의해 동시 동작이 가능한 이중 뱅크를 갖는 반도체 메모리 장치
KR920013456A (ko) 반도체 기억장치
KR880011801A (ko) 반도체 기억장치
JPS63146298A (ja) 可変語長シフトレジスタ
KR890007296A (ko) 반도체 집적회로 장치
KR970029804A (ko) 디램
KR940007873A (ko) 반도체 메모리장치의 플레시 라이트 회로
KR940016225A (ko) 반도체 기억장치
KR970012736A (ko) 반도체 메모리 장치의 초기화 회로
KR970029795A (ko) 반도체 기억장치
KR880000966A (ko) 메모리셀 블록의 선택적 동작이 가능한 반도체 메모리 장치
KR920006974A (ko) 다이너믹형 반도체기억장치
KR920013454A (ko) 반도체 기억장치
KR950012706A (ko) 반도체 메모리 장치
KR930005036A (ko) 반도체 메모리 장치의 리던던트 셀어레이 배열방법
KR920020501A (ko) 반도체 기억 장치
KR960005625A (ko) 테스트타임이 단축되는 반도체메모리장치 및 이를 위한 컬럼선택트랜지스터 제어방법
KR980005005A (ko) 반도체 메모리 장치의 엑스 디코더 회로
KR19990034768A (ko) 프리디코더를 구비한 반도체 메모리장치
KR970051356A (ko) 플래쉬 메모리 장치
KR970003249A (ko) 플래쉬 메모리 장치
KR960035641A (ko) 라이트 리커버리 제어회로 및 그 제어방법
KR940007890A (ko) 반도체 메모리장치의 플레시 라이트 회로
KR960001109B1 (ko) 분산 배치된 매스터 로오 클럭 발생회로를 갖는 반도체 메모리 소자
KR970017637A (ko) 반도체 메모리장치의 센스앰프 제어회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110429

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee