KR960005625A - 테스트타임이 단축되는 반도체메모리장치 및 이를 위한 컬럼선택트랜지스터 제어방법 - Google Patents

테스트타임이 단축되는 반도체메모리장치 및 이를 위한 컬럼선택트랜지스터 제어방법 Download PDF

Info

Publication number
KR960005625A
KR960005625A KR1019940018303A KR19940018303A KR960005625A KR 960005625 A KR960005625 A KR 960005625A KR 1019940018303 A KR1019940018303 A KR 1019940018303A KR 19940018303 A KR19940018303 A KR 19940018303A KR 960005625 A KR960005625 A KR 960005625A
Authority
KR
South Korea
Prior art keywords
column
column selection
semiconductor memory
row
memory device
Prior art date
Application number
KR1019940018303A
Other languages
English (en)
Inventor
서동일
장태성
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019940018303A priority Critical patent/KR960005625A/ko
Priority to US08/507,067 priority patent/US5677881A/en
Publication of KR960005625A publication Critical patent/KR960005625A/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/702Masking faults in memories by using spares or by reconfiguring by replacing auxiliary circuits, e.g. spare voltage generators, decoders or sense amplifiers, to be used instead of defective ones
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/18Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
    • G11C29/30Accessing single arrays
    • G11C29/34Accessing multiple bits simultaneously
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/006Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation at wafer scale level, i.e. wafer scale integration [WSI]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/18Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
    • G11C29/24Accessing extra cells, e.g. dummy cells or redundant cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/08Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
    • G11C29/12Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
    • G11C29/18Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
    • G11C29/26Accessing multiple arrays

Landscapes

  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Dram (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

본 발명은 테스트타임을 단축하는 반도체메모리장치 및 이를 위한 컬럼선택트랜지스터제어방법에 관한 것으로, 본 발명에 의한 반도체메모리장치는, 병렬테스트시 사용하는 어드레스와 동일한 구성을 가지는 컬럼리던던시회로를 가지고, 병렬테스트시 사용하는 어드레스와 동일한 구성을 가지는 컬럼리던던시회로의 출력에 의해 스위칭동작이 제어되도록 하는 컬럼선택트랜지스터제어방법을 개시하고 있다.
이와 같은 본 발명에 의한 반도체메모리장치 및 컬럼선택트랜지스터제어방법은, 프리-레이저테스트타임을 최대한으로 줄일수 있게 된다. 그리고 CSL라인의 수가 1/2로 감소하게 됨에 따라 어레이쪽의 전원선을 크게 강화시킬 수 있는 효과가 있다. 그리고 컬럼디코오더에서는 무시되는 어드레스에 의해 그 로직을 간단히 구현할 수 있고 컬럼리던던시회로의 동일칩상의 점유면적을 1/2로 감소시킬 수 있는 효과도 있다.

Description

테스트타임이 단축되는 반도체메모리장치 및 이를 위한 컬럼선택트랜지스터 제어방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 의한 어레이 및 컬럼리던던시구성을 보여주는 도면,
제5도는 제4도의 구성에 따라 테스트시의 타이밍도를 보여주는 도면,
제6도는 본 발명에 의한 마스터클럭 발생회로의 실시예.

Claims (4)

  1. 다수개의 메모리쎌을 저장하는 서브어레이블럭을 행과 열방향으로 각각 다수개로씩 구비하는 반도체메모리장치에 있어서, 상기 서브어레이블럭의 임의의 메모리셀의 행을 선택하는 행디코오더와, 상기 서브어레이블럭의 임의의 메모리쎌의 행을 선택하는 열디코오더와, 상기 행디코오더 및 열디코오더에 의해 선택된 특정 메모리쎌에 데이타를 입출력할 수 있는 제1회로와, 상기 입출력을 노멀모드와 병렬테스트모드를 구분하여 입출력할 수 있는 제2회로와, 병렬테스트모드에서 사용되는 어드레스 입력만을 사용하여 컬럼 선택라인을 스페어컬럼선택라인으로 대치시킬 수 있도록 어드레스의 디코오딩을 구성하고, 이로부터 스페어 컬럼 선택라인을 활성화시킬 수 있도록하여 웨이퍼상태에서 메모리쎌을 테스트하는 컬럼리던던시회로를 각각 구비하는 반도체메모리 장치.
  2. 제1항에 있어서, 상기 스페어 컬럼 선택라인이, 병렬테스트모드에서 활성화되는 컬럼 선택라인과 동일한 구성을 가지도록 구성됨을 특징으로 하는 반도체메모리 장치.
  3. 다수개의 메모리쎌을 저장하는 서브어레이블럭을 행과 열방향으로 각각 다수개로씩 구비하는 반도체메모리장치의 컬럼선택트랜지스터제어방법에 있어서, 행디코오더가 상기 서브어레이블럭의 임의의 메모리쎌의 행을 선택하는 제1과정과, 열디코오더가 상기 서브어레이블럭의 임의의 메모리쎌의 열을 선택하는 제2과정과, 상기 행디코오더 및 열디코오더에 의해 선택된 특정 메모리쎌에 데이타를 입출력하는 제3과정과, 상기 입출력을 노멀모드와 병렬테스트모드를 구분하여 입출력하는 제4과정과, 컬럼리던던시회로가 병렬테스트모드에서 사용되는 어드레스 입력만을 사용하여 컬럼 선택라인을 스페어 컬럼선택라인을 대치시킬 수 있도록 컬럼 리던던시회로를 어드레스의 디코오딩을 구성하여 스페어 컬럼 선택라인을 활성화시킬 수 있도록 하여 웨이퍼상태에서 메모리쎌을 테스트하는 방법을 노멀모드 대신에 병렬테스트 모드를 사용하여 웨이퍼테스트시간을 단축시키는 제5과정을 각각 구비하여, 프리-레이저테스트시 상기 병렬테스트를 수행함을 특징으로 하는 반도체메모리장치의 컬럼선택트랜지스터 제어방법.
  4. 제3항에 있어서, 상기 스페어 컬럼 선택라인이, 병렬테스트모드에서 활성화되는 컬럼 선택라인과 동일한 구성를 가지도록 배열됨을 특징으로 하는 반도체메모리장치의 컬럼선택트랜지스터 제어방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940018303A 1994-07-27 1994-07-27 테스트타임이 단축되는 반도체메모리장치 및 이를 위한 컬럼선택트랜지스터 제어방법 KR960005625A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019940018303A KR960005625A (ko) 1994-07-27 1994-07-27 테스트타임이 단축되는 반도체메모리장치 및 이를 위한 컬럼선택트랜지스터 제어방법
US08/507,067 US5677881A (en) 1994-07-27 1995-07-26 Semiconductor memory device having a shortened test time and contol method therefor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940018303A KR960005625A (ko) 1994-07-27 1994-07-27 테스트타임이 단축되는 반도체메모리장치 및 이를 위한 컬럼선택트랜지스터 제어방법

Publications (1)

Publication Number Publication Date
KR960005625A true KR960005625A (ko) 1996-02-23

Family

ID=19389028

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940018303A KR960005625A (ko) 1994-07-27 1994-07-27 테스트타임이 단축되는 반도체메모리장치 및 이를 위한 컬럼선택트랜지스터 제어방법

Country Status (2)

Country Link
US (1) US5677881A (ko)
KR (1) KR960005625A (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH117792A (ja) * 1997-06-19 1999-01-12 Mitsubishi Electric Corp 半導体記憶装置
US5926422A (en) * 1997-10-02 1999-07-20 Texas Instruments Incorporated Integrated circuit memory device having current-mode data compression test mode
US6111800A (en) * 1997-12-05 2000-08-29 Cypress Semiconductor Corporation Parallel test for asynchronous memory
KR19990061991A (ko) * 1997-12-31 1999-07-26 김영환 다수개의 리던던시 입출력 라인들을 구비하는 반도체 장치
KR100365562B1 (ko) 1998-12-30 2003-02-20 주식회사 하이닉스반도체 반도체 기억소자의 테스트회로
US6915467B2 (en) * 2001-12-11 2005-07-05 International Business Machines Corporation System and method for testing a column redundancy of an integrated circuit memory
WO2005045846A1 (ja) * 2003-11-06 2005-05-19 International Business Machines Corporation 半導体記憶装置及びそのバースト動作方法
KR101342074B1 (ko) 2006-10-25 2013-12-18 삼성전자 주식회사 컴퓨터시스템 및 그 제어방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR920009059B1 (ko) * 1989-12-29 1992-10-13 삼성전자 주식회사 반도체 메모리 장치의 병렬 테스트 방법
JPH06203595A (ja) * 1991-08-30 1994-07-22 Texas Instr Inc <Ti> ユニバーサル・モジューラ・メモリ
US5550394A (en) * 1993-06-18 1996-08-27 Texas Instruments Incorporated Semiconductor memory device and defective memory cell correction circuit
US5469401A (en) * 1992-07-14 1995-11-21 Mosaid Technologies Incorporated Column redundancy scheme for DRAM using normal and redundant column decoders programmed with defective array address and defective column address

Also Published As

Publication number Publication date
US5677881A (en) 1997-10-14

Similar Documents

Publication Publication Date Title
KR960042765A (ko) 반도체 메모리장치의 메모리 셀 테스트 제어회로 및 방법
KR940012406A (ko) 고집적 및 신뢰성이 향상되는 로우리던던시 회로 및 이를 구비하는 반도체 메모리 장치
KR950024220A (ko) 용장 회로 장치
KR960002350A (ko) 저전력 셀프리프레쉬 및 번-인 기능을 가지는 반도체메모리장치
KR950015694A (ko) 번-인회로를 가지는 반도체 메모리장치 및 그 번-인방법
KR950009742A (ko) 다수의 메모리 셀을 가진 메모리를 구비한 전자 회로
JP2000156079A (ja) マルチバンク構造を有する半導体メモリ装置
US20010005335A1 (en) Row redundancy circuit using a fuse box independent of banks
KR940010113A (ko) 반도체 메모리장치의 결함구제 회로
US6741512B2 (en) Integrated circuit memory devices having efficient multi-row address test capability and methods of operating same
KR960002368A (ko) 리던던시 기능을 가지는 반도체 메모리 장치
KR960005625A (ko) 테스트타임이 단축되는 반도체메모리장치 및 이를 위한 컬럼선택트랜지스터 제어방법
KR100294414B1 (ko) 반도체 기억 장치
KR960001859B1 (ko) 반도체 메모리장치의 디코딩회로 및 그 방법
KR920005164A (ko) 반도체 기억장치의 테스트 회로
KR0172352B1 (ko) 반도체 메모리 장치의 컬럼 리던던시 제어회로
KR970060223A (ko) 반도체 기억 장치 및 그 제어 방법
KR970012709A (ko) 블록 기록 시스템을 이용하는 반도체 메모리
KR100220556B1 (ko) 단 펄스 형태의 리던던시 신호를 사용하는 디코더회로
KR950020754A (ko) 컬럼 리던던시 회로
KR970051409A (ko) 반도체 메모리 장치의 결함워드라인 검출회로 및 그 방법
KR100306906B1 (ko) 반도체메모리
KR970051443A (ko) 리페어 효율을 향상시킨 반도체 메모리 장치
KR970051416A (ko) 반도체 메모리의 칼럼 리던던시 회로
KR970051419A (ko) 반도체 메모리 장치의 로우 리던던시 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
SUBM Submission of document of abandonment before or after decision of registration