KR940007890A - 반도체 메모리장치의 플레시 라이트 회로 - Google Patents
반도체 메모리장치의 플레시 라이트 회로 Download PDFInfo
- Publication number
- KR940007890A KR940007890A KR1019920016137A KR920016137A KR940007890A KR 940007890 A KR940007890 A KR 940007890A KR 1019920016137 A KR1019920016137 A KR 1019920016137A KR 920016137 A KR920016137 A KR 920016137A KR 940007890 A KR940007890 A KR 940007890A
- Authority
- KR
- South Korea
- Prior art keywords
- memory device
- terminal
- semiconductor memory
- output
- flashlight
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Read Only Memory (AREA)
- Dram (AREA)
Abstract
본 발명은 반도체 메모리장치에 관한 것으로, 특히 플레시라이트 기능을 가지는 반도체 메모리장치에 관한 것으로서, 외부에서 인가되는 신호에 동기하여 상기 메모리장치 내부에서 플레시라이트 신호를 발생시키고, 상기 플레시라이트 신호를 칼럼디코더의 디코딩 어드레스와 논리합 로직회로를 이용하여 조합하고, 상기 논리합 로직회로의 출력에 의해 데이타 입/출력 게이트를 제어함으로써, 종래의 플레시라이트 동작시 타임딜레이가 발생하는 문제점을 제거하여 라이트 마진이 커지고, 상기 플레시라이트 동작의 제어가 용이한 플레시라이트 회로를 제공한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제4도는 본 발명에 따른 플레시라이트 회로도,
제5도는 제4도의 동작 타이밍도.
Claims (5)
- 다수개의 로우 어드레스와 칼럼 어드레스를 가지고, 복수개의 워드라인과 데이타 비트라인으로 이루어진 매트릭스안에 배열된 메모리셀로 이루어진 메모리셀 어레이와, 상기 칼럼 어드레스를 입력받아 상기 데이타 비트라인을 선택하는 제1선택수단과, 상기 로우 어드레스를 입력받아 상기 워드라인을 선택적으로 액티브시키는 제2선택수단과, 상기 복수개의 데이타 비트라인에 데이타를 입력 또는 출력하는 입/출력단과, 상기 입/출력단과, 상기 복수개의 데이타 비트라인 사이에 각각 접속되고 상기 제1선택수단의 출력이 제어되는 복수개의 스위치수단을 구비한 반도체 메모리장치에 있어서, 상기 제1선택수단과 상기 스위치 수단의 제어단자 사이에 접속하고 상기 메모리셀에 저장된 데이타를 선택적으로 리셋트시키는 제어수단을 더 구비함을 특징으로 하는 반도체 메모리장치.
- 제1항에 있어서, 상기 제어수단은 플레시라이트신호를 수신하고, 상기 제1선택수단의 복수개의 출력을 각각의 제1단자에 입력하고 상기 플레시라이트신호를 각각의 제2단자에 입력하며, 상기 제1단자와 상기 제2단자의 입력중 어느 하나가 액티브될 때에 상기 스위치수단을 액티브시키는 논리게이트 회로로 이루어짐을 특징으로 하는 반도체 메모리장치.
- 제1항에 있어서, 상기 스위치수단은 게이트에 상기 제어수단의 출력이 접속되는 N모오스 트랜지스터임을 특징으로 하는 반도체 메모리장치.
- 제2항에 있어서, 상기 플레시라이트 신호는 메모리장치 외부에서 인가되는 플레시라이트 모드신호에 동기하여 상기 메모리장치 내부에서 발생되는 신호임을 특징으로 하는 반도체 메모리장치.
- 제2항에 있어서, 상기 논리게이트회는 상기 제1선택수단의 출력을 제1단자에 입력하고 상기 제어신호를 제2단자에 입력하는 노아 로직게이트와, 상기 노아 로직게이트의 출력을 반전시키는 인버터로 이루어짐을 특징으로 하는 반도체 메모리장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920016137A KR950004561B1 (ko) | 1992-09-04 | 1992-09-04 | 반도체 메모리장치의 플레시 라이트 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920016137A KR950004561B1 (ko) | 1992-09-04 | 1992-09-04 | 반도체 메모리장치의 플레시 라이트 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940007890A true KR940007890A (ko) | 1994-04-28 |
KR950004561B1 KR950004561B1 (ko) | 1995-05-02 |
Family
ID=19339090
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920016137A KR950004561B1 (ko) | 1992-09-04 | 1992-09-04 | 반도체 메모리장치의 플레시 라이트 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950004561B1 (ko) |
-
1992
- 1992-09-04 KR KR1019920016137A patent/KR950004561B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950004561B1 (ko) | 1995-05-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5155705A (en) | Semiconductor memory device having flash write function | |
JP2590122B2 (ja) | 半導体メモリ | |
KR900005441A (ko) | 반도체 메모리 회로 | |
KR970051178A (ko) | 멀티뱅크구조를 갖는 반도체 메모리 장치의 데이타 입출력 경로 제어회로 | |
KR890017706A (ko) | 다이나믹형 반도체 기억장치 | |
KR910010526A (ko) | 페이지 소거 가능한 플래쉬형 이이피롬 장치 | |
KR920015371A (ko) | 반도체 집적회로 | |
KR930001220A (ko) | 반도체 메모리 장치 | |
KR940020414A (ko) | 다이나믹 램(dram) 가변 행선택회로와 그 출력제어방법 | |
KR870009397A (ko) | 불휘발성 반도체기억장치 | |
KR940016225A (ko) | 반도체 기억장치 | |
JP3259764B2 (ja) | 半導体記憶装置 | |
KR880000966A (ko) | 메모리셀 블록의 선택적 동작이 가능한 반도체 메모리 장치 | |
KR930017026A (ko) | 블럭라이트 기능을 갖는 반도체 메모리장치 | |
US6067273A (en) | Semiconductor memory burst length count determination detector | |
KR940007873A (ko) | 반도체 메모리장치의 플레시 라이트 회로 | |
KR900005454A (ko) | 시리얼 입출력 반도체 메모리 | |
KR970017658A (ko) | 싸이클시간을 감소시키기 위한 반도체 메모리 장치 | |
KR970029768A (ko) | 블럭 기록 기능이 있는 반도체 메모리 장치 | |
KR950010084A (ko) | 반도체 메모리 장치 | |
KR920022300A (ko) | 개선된 라이트 동작을 가지는 반도체 메모리 장치 | |
KR950015394A (ko) | 스태틱 랜덤 억세스 메모리 | |
KR19990085199A (ko) | 칼럼 선택선 신호를 제어하여 데이터를 마스킹하는 반도체 메모리장치 및 이의 칼럼 디코더 | |
KR970051151A (ko) | 외부 데이타의 입력없이 라이트 동작을 수행하는 기능을 갖는 반도체 기억 장치 | |
KR940007890A (ko) | 반도체 메모리장치의 플레시 라이트 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070418 Year of fee payment: 13 |
|
LAPS | Lapse due to unpaid annual fee |