KR930009083A - 스택트렌치 셀 및 그 제조방법 - Google Patents

스택트렌치 셀 및 그 제조방법 Download PDF

Info

Publication number
KR930009083A
KR930009083A KR1019910017940A KR910017940A KR930009083A KR 930009083 A KR930009083 A KR 930009083A KR 1019910017940 A KR1019910017940 A KR 1019910017940A KR 910017940 A KR910017940 A KR 910017940A KR 930009083 A KR930009083 A KR 930009083A
Authority
KR
South Korea
Prior art keywords
region
trench
oxide film
forming
polysilicon
Prior art date
Application number
KR1019910017940A
Other languages
English (en)
Other versions
KR940006681B1 (ko
Inventor
전영권
Original Assignee
문정환
금성일렉트론 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 금성일렉트론 주식회사 filed Critical 문정환
Priority to KR1019910017940A priority Critical patent/KR940006681B1/ko
Priority to DE4233486A priority patent/DE4233486B4/de
Priority to JP27282092A priority patent/JP3424946B2/ja
Priority to US07/960,149 priority patent/US5346845A/en
Priority to TW081108236A priority patent/TW221519B/zh
Publication of KR930009083A publication Critical patent/KR930009083A/ko
Priority to US08/205,917 priority patent/US5461248A/en
Application granted granted Critical
Publication of KR940006681B1 publication Critical patent/KR940006681B1/ko

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/37DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the capacitor being at least partially in a trench in the substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

본 발명은 반도체 기판과, 소자영역과, 반도체 기판에서 소자영역을 제외한 부분을 반도체 기판의 표면보다 낮게 소정 깊이로 파서 형성한 필드영역과, 소자영역의 한쪽 모서리 부분에 형성된 트렌치영역과, 필드 영역내에 절연층으로 둘러??여 절연된 도프된 폴리실리콘플러그와, 소자영역은 필드영역에 의하여 둘러싸이고 필드영역보다 높이 솟아 있고, 질화막과 산화막으로 측면이 둘러쌓여서 필드영역과 절연되며, 트렌치에 캐패시터가 형성되어 소자영역에 형성된 반도체 소자와 접속되고, 소자영역과 트렌치 영역이 필드 영역내에 형성된 폴리실리콘플러그에 의하여 평면적으로 둘러쌓이는 구조로 된 스택트렌치메모리셀로서 트렌치 사이의 간격을 최소 간격으로 하여 메모리 셀을 미세화할 수 있으며 캐패시터 노드 콘택 형성에 있어서 실리콘 질화막의 측벽을 이용하여 자기정합(Self-align)적으로 형성하고 폴리실리콘 노드 또한 자기정합적으로 형성할 수 있게하여 공정이 단순하고 공정여유도(Margin)을 확보 할 수 있도록 한것이며, 또한 필드산화막을 UD성하는 대신 폴리실리콘플러그를 이용한 개량된 방법을 적용함에 따라 필드산화막에 따른 소자 영역의 축소문제를 해결한 것이다.

Description

스택트렌치 셀 및 그 제조방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도 본 발명의 ROST셀의 레이아우트.
제4도는 본 발명의 AST셀의 제조공정도.

Claims (6)

  1. 반도체 메모리 셀에 있어서, 반도체 기판과, 소자영역과, 상기 반도체 기판에서 상기 소자영역을 제외한 부분을 상기 반도체 기판의 표면보다 낮게 소정 깊이로 파서 형성한 필드영역과, 상기 소자영역의 한쪽 모서리 부분에 형성된 트렌치영역과, 상기 필드 영역내에 절연층으로 둘러??여 절연된 도프된 폴리실리콘플러그와, 상기 소자영역은 상기 필드영역에 의하여 둘러싸이고 상기 필드영역보다 높이 솟아 있고, 질화막과 산화막으로 측면이 둘러쌓여서 필드영역과 절연되며, 상기 트렌치에 캐패시터가 형성되어 상기 소자영역에 형성된 반도체 소자와 접속되고, 상기 소자영역과 상기 트렌치 영역이 상기 필드 영역내에 형성된 폴리실리콘플러그에 의하여 둘러쌓이는 구조로 된 스택트렌치메모리셀
  2. 제1항에 있어서, 상기 도프된 폴리실리콘 플러그는 Vss 또는 접지와 접속되는 것이 특징인 스택트렌치메모리셀.
  3. 제1항에 있어서, 상기 트렌치 영역은 직사각형 형태의 상기 소자 영역의 짧은 길이 만큼 접하며 “ㄴ”자 형태로 되고, 그 폭은 변의 길이와 대략 일치하는 것이 특징인 스택트렌치메모리셀.
  4. 스택트렌치메모리셀의 제조방법에 있어서, a) 실리콘 기판상에 패드산화막, 실리콘 질화막 및 화학증착 산화막을 차례로 형성하고 소자영역을 패터닝한 후 필드영역을 소정 깊이로 식각하는 단계, b) 실리콘 질화막을 1000Å이하의 두께로 증착하고 그 위에 산화막을 증착한 후 이방성 건식식각하여 소자영역 주위에 측벽 산화막을 형성하는 단계, c) 열 산화 공정에 의하여 필드영역의 홀바닥에 열 산화막을 형성하는 단계, d) 도핑된 폴리실리콘을 증착하고 등방성 건식식각하여 필드영역의 홀내부에 폴리실리콘 플러그를 형성한 후 산화막을 증착하고 포토 레지스트로서 트랜치영역을 정의 하는 단계, e)산화막(9)을 건식식각하고 포토레지스트를 남긴 상태에서 자기정합적으로 폴리실리콘(11)과 열산화막을 차례로 에치한 후, 실리콘 기판을 이방성건식식각하여 트렌치(2)를 형성하는 단계, f) 산화막을 식각하여 소자영역의 측벽 산화막과 소자영역 상부의 산화막을 제거하고 트렌치내부 및 폴리실리콘 플러그 둘레에 열 산화막을 형성시키는 단계, g) 트렌치 측벽의 실리콘 산화막을 식각제거한 후 도우핑 폴리실리콘을 증착한 다음 평탄화용 절연막을 형성하고 에치 백하여 트렌치 내부에 절연막의 플러그를 형성하는 단계, h) 노출된 폴리실리콘을 에치 백하여 캐패시터의 노드 전극을 패터닝한 다음 트렌치 내부에 절연막의 플러그를 제거하고 캐패시터의 유전막 및 폴리실리콘 캐패시터플레이트 전극을 형성하여 캐패시터를 제작하는 단계, I) 캐패시터 제작후 일반적인 회로소자 형성단계를 포함해서 이루어지는 스택트렌치메모리셀의 제조방법.
  5. 제4항에 있어서, 상기 e)단계후에 도펀트(dopant)를 사용하여 트렌치 열산화막 저부에 필드 스톰 이온 주입 단계를 추가로 포함하여 이루어지는 스택트렌치메모리셀의 제조방법.
  6. 제4항에 있어서, 상기 g)단계에서 트렌치 측벽의 실리콘 산화막을 식각제거한 후 노드 폴리실리콘을 형성함으로써 캐패시터의 노드전극과 소자영역의 콘택이 자기 정합적으로 이루어지는 것이 특징인 스셀의 제조방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910017940A 1991-10-12 1991-10-12 스택트렌치 셀 및 그 제조방법 KR940006681B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1019910017940A KR940006681B1 (ko) 1991-10-12 1991-10-12 스택트렌치 셀 및 그 제조방법
DE4233486A DE4233486B4 (de) 1991-10-12 1992-10-05 Grabenkondensator-Speicherzelle und Verfahren zu deren Herstellung
JP27282092A JP3424946B2 (ja) 1991-10-12 1992-10-12 トレンチキャパシタメモリセルおよびその製造方法
US07/960,149 US5346845A (en) 1991-10-12 1992-10-13 Process for forming a trench capacitor memory cell
TW081108236A TW221519B (ko) 1991-10-12 1992-10-16
US08/205,917 US5461248A (en) 1991-10-12 1994-03-03 Trench capacitor memory cell and process for formation thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910017940A KR940006681B1 (ko) 1991-10-12 1991-10-12 스택트렌치 셀 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR930009083A true KR930009083A (ko) 1993-05-22
KR940006681B1 KR940006681B1 (ko) 1994-07-25

Family

ID=19321139

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910017940A KR940006681B1 (ko) 1991-10-12 1991-10-12 스택트렌치 셀 및 그 제조방법

Country Status (5)

Country Link
US (2) US5346845A (ko)
JP (1) JP3424946B2 (ko)
KR (1) KR940006681B1 (ko)
DE (1) DE4233486B4 (ko)
TW (1) TW221519B (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR940006681B1 (ko) * 1991-10-12 1994-07-25 금성일렉트론 주식회사 스택트렌치 셀 및 그 제조방법
US6310384B1 (en) * 1993-07-02 2001-10-30 Hitachi, Ltd. Low stress semiconductor devices with thermal oxide isolation
US5595926A (en) * 1994-06-29 1997-01-21 Industrial Technology Research Institute Method for fabricating a DRAM trench capacitor with recessed pillar
KR100206885B1 (ko) * 1995-12-30 1999-07-01 구본준 트렌치 캐패시터 메모리셀 제조방법
KR100223865B1 (ko) * 1996-06-10 1999-10-15 구본준 커패시터의 구조 및 제조방법
US5926717A (en) * 1996-12-10 1999-07-20 Advanced Micro Devices, Inc. Method of making an integrated circuit with oxidizable trench liner
TW356601B (en) * 1997-08-28 1999-04-21 Tsmc Acer Semiconductor Mfg Corp Method for making memory cell of self-aligning field plate and structure of the same
US6476435B1 (en) * 1997-09-30 2002-11-05 Micron Technology, Inc. Self-aligned recessed container cell capacitor
US6583457B1 (en) 1997-10-28 2003-06-24 Micron Technology, Inc. Recessed container cells and method of forming the same
US5963814A (en) * 1997-10-28 1999-10-05 Micron Technology, Inc. Method of forming recessed container cells by wet etching conductive layer and dissimilar layer formed over conductive layer
US6140175A (en) * 1999-03-03 2000-10-31 International Business Machines Corporation Self-aligned deep trench DRAM array device
JP3580719B2 (ja) * 1999-03-03 2004-10-27 株式会社東芝 半導体記憶装置及びその製造方法
US6380575B1 (en) 1999-08-31 2002-04-30 International Business Machines Corporation DRAM trench cell
US6339239B1 (en) * 2000-06-23 2002-01-15 International Business Machines Corporation DRAM cell layout for node capacitance enhancement
US6566191B2 (en) * 2000-12-05 2003-05-20 International Business Machines Corporation Forming electronic structures having dual dielectric thicknesses and the structure so formed
DE10144343A1 (de) * 2001-09-10 2003-03-27 Perkinelmer Optoelectronics Sensor zum berührugslosen Messen einer Temperatur
KR100753122B1 (ko) * 2002-06-29 2007-08-29 주식회사 하이닉스반도체 반도체 장치의 캐패시터 제조방법

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4397075A (en) * 1980-07-03 1983-08-09 International Business Machines Corporation FET Memory cell structure and process
JPS58137245A (ja) * 1982-02-10 1983-08-15 Hitachi Ltd 大規模半導体メモリ
JPH0665225B2 (ja) * 1984-01-13 1994-08-22 株式会社東芝 半導体記憶装置の製造方法
US4830981A (en) * 1984-07-03 1989-05-16 Texas Instruments Inc. Trench capacitor process for high density dynamic ram
JPS6118167A (ja) * 1984-07-04 1986-01-27 Hitachi Ltd 半導体装置
JPS61179568A (ja) * 1984-12-29 1986-08-12 Fujitsu Ltd 半導体記憶装置の製造方法
JPH01287956A (ja) * 1987-07-10 1989-11-20 Toshiba Corp 半導体記憶装置およびその製造方法
US4900693A (en) * 1987-12-21 1990-02-13 United Technologies Process for making polysilicon field plate with improved suppression of parasitic transistors
JPH0287571A (ja) * 1988-09-26 1990-03-28 Hitachi Ltd 半導体記憶装置
JPH0770617B2 (ja) * 1989-05-15 1995-07-31 株式会社東芝 半導体記憶装置
KR940006681B1 (ko) * 1991-10-12 1994-07-25 금성일렉트론 주식회사 스택트렌치 셀 및 그 제조방법
JPH05175452A (ja) * 1991-12-25 1993-07-13 Mitsubishi Electric Corp 半導体記憶装置およびその製造方法

Also Published As

Publication number Publication date
TW221519B (ko) 1994-03-01
KR940006681B1 (ko) 1994-07-25
DE4233486B4 (de) 2004-11-11
JP3424946B2 (ja) 2003-07-07
US5461248A (en) 1995-10-24
DE4233486A1 (de) 1993-04-15
US5346845A (en) 1994-09-13
JPH05218335A (ja) 1993-08-27

Similar Documents

Publication Publication Date Title
KR100379612B1 (ko) 도전층을 채운 트렌치 소자 분리형 반도체 장치 및 그형성 방법
KR930009083A (ko) 스택트렌치 셀 및 그 제조방법
TW521399B (en) A computer made of random access memory cells
KR930009087A (ko) 반도체 메모리장치의 제조방법
KR930020676A (ko) 반도체 메모리장치 및 그 제조방법
US6661049B2 (en) Microelectronic capacitor structure embedded within microelectronic isolation region
KR910013554A (ko) 반도체 장치 및 그 제조방법
US6566202B2 (en) Integrated circuit having at least two vertical MOS transistors and method for manufacturing same
JPH0691210B2 (ja) Dramセル用高性能トレンチコンデンサ
US20030085435A1 (en) Transistor structure and process to fabricate same
KR100343351B1 (ko) 깊은 트렌치계 저장 캐패시터용 저장 노드 제조 방법 및 그 구조물
US6200905B1 (en) Method to form sidewall polysilicon capacitors
KR100541154B1 (ko) 반도체 소자의 캐패시터 제조방법
KR930024157A (ko) 스택트렌치 셀 및 그 제조방법
KR100304947B1 (ko) 반도체메모리장치및그제조방법
KR930000718B1 (ko) 반도체장치의 제조방법
KR930009584B1 (ko) 커패시터 제조방법
KR20040009383A (ko) 스택형 커패시터 및 트랜치형 커패시터를 포함하는 반도체메모리 소자 및 그 제조 방법
KR100365419B1 (ko) 반도체소자의캐패시터제조방법
KR100283484B1 (ko) 트렌치 캐패시터의 형성 방법
KR920000834B1 (ko) 트렌치 캐패시터와 2중 적층캐패시터를 결합한 반도체 기억장치 및 그 제조방법
KR100388222B1 (ko) 반도체장치의 제조방법
KR100210852B1 (ko) 2단 트랜치 캐패시터 제조방법 및 그 구조
KR100275599B1 (ko) 트렌치 캐패시터의 형성 방법
KR100701680B1 (ko) 반도체 소자의 트랜지스터 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070622

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee