KR920010458A - 주변 장비 제어 장치 - Google Patents

주변 장비 제어 장치 Download PDF

Info

Publication number
KR920010458A
KR920010458A KR1019910020775A KR910020775A KR920010458A KR 920010458 A KR920010458 A KR 920010458A KR 1019910020775 A KR1019910020775 A KR 1019910020775A KR 910020775 A KR910020775 A KR 910020775A KR 920010458 A KR920010458 A KR 920010458A
Authority
KR
South Korea
Prior art keywords
control
bus
power loss
access
scsi bus
Prior art date
Application number
KR1019910020775A
Other languages
English (en)
Other versions
KR960002543B1 (ko
Inventor
유까리 나가시게
쇼이찌 미야자와
꾸니오 와따나베
고지 시다
신이찌 고지마
Original Assignee
가나이 쯔또무
가부시끼가이샤 히다찌 세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쯔또무, 가부시끼가이샤 히다찌 세이사꾸쇼 filed Critical 가나이 쯔또무
Publication of KR920010458A publication Critical patent/KR920010458A/ko
Application granted granted Critical
Publication of KR960002543B1 publication Critical patent/KR960002543B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/78Architectures of general purpose stored program computers comprising a single central processing unit
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3268Power saving in hard disk drive
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Sources (AREA)
  • Microcomputers (AREA)

Abstract

내용 없음.

Description

주변 장비 제어 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1의 실시예로써 실행된 주변 장비 제어 장치의 회로 블럭도,
제2도는 제1의 실시예에 포함된 전력 손실 제어 회로(2)의 회로도,
제3도는 본 발명을 사용하는 주변 장비 제어 LSI 도는 장비 제어 장치에 내장된 데이타 프로세서의 블럭도.

Claims (14)

  1. 프로세서로서 처리 수단에 접속된 버스에 접속된 주변 장비 제어 장치에 있어서, 상기 처리 수단으로 부터 액세스 동작의 개시를 검출하는 액세스 개시 검출 수단, 상기 액세스 동작의 종료를 검출하는 액세스 종료 검출 수단과 상기 액세스 개시 검출 수단및 상기 액세스 종료 검출 수단으로 부터의 출력에 따라 상기 주변 장비 제어 장치의 전력 손실을 제어하는 전력 손실 제어 수단을 포함하는 주변 장비 제어 장치.
  2. 특허청구의 범위 제1항에 있어서, 상기 전력 손실 제어 수단은 상기 액세스 개시 검출 수단으로 부터의 출력에 따라 상기 주변 장비 제어 장치가 저전력 손실 모드에서 해제되도록 하는 주변 장비 제어 장치.
  3. 특허청구의 범위 제1항에 있어서, 상기 전력 손실 제어 수단은 상기 액세스 종료 검출 수단으로 부터의 출력에 따라 상기 주변 장비 제어 장치가 저전력 손실 모드로 들어가게 하는 주변 장비 제어 장치.
  4. 특허청구의 범위 제2항에 있어서, 상기 액세스 개시 검출 수단에만 상기 저전력 손실 모드가 유효할대 전원이 공급되고, 상기 주변 장비 제어 장치에는 상기 저전력 손실 모드가 해제될 때에 전윈이 공급되는 주변 장비 제어 장치.
  5. 특허청구의 범위 제4항에 있어서, 상기 버스는 SCSI버스로 알려진 스몰 컴퓨터 시스템 인터페이스이고, 상기 액세스 개시 검출 수단은 상기 SCSI 버스를 거쳐서 전송된 ID신호를 인식하는 ID 인식부를 적어도 포함하는 주변 장비 제어 장치.
  6. 특허청구의 범위 제3항에 있어서, 상기 주변 장비 제어 장치는 싱글 반도체 집접회로로써 형성되고, 상기 전력 손실 제어 수단은 상기 저전력 손실 모드에서 상기 반도체 집적 회로내의 구동 클럭원으로의 전력 공급을 차단하는 주변 장비 제어 장치.
  7. 특허청구의 범위 제3항에 있어서, 상기 주변 장비 제어 장치는 싱글 반도체 집적회로로써 형성되고, 상기 전력 손실 제어 수단은 상기 저전력 손실 모드에서 상기 반도체 집적회로로의 전력 공급을 차단하는 주변장비 제어 장치.
  8. 특허청구의 범위 제1항에 있어서, 상기 액세스 개시 검출 수단은 상기 주변 장비 제어 장치에 상기 처리 수단에 의해 명령이 설정되는 것을 특지 하는 액세스 동작의 개시로써 간주하고, 상기 액세스 종료 검출 수단은 상기 명령의 처리 종료를 상기 액세스 동작의 종료로써 간주하는 주변 장비 제어 장치.
  9. SCSI 버스와 상기 SCSI 버스에 접속된 프로세서에 관련된 주변 장비 사이에 위치하는 SCSI버스 제어 장치로써 알려진 스몰 컴퓨터 시스템 인터페이스 버스 제어 장치에 있어서, 내부 버스에 접속되고 상기 프로세서에 의해 상기 SCSI 버스를 거쳐서 전송된 데이타에 따라 상기 주변 장비를 제어하는 CPU로 알려진 중앙 처리 장치, 상기 SCSI 버스와 상기 내부 버스 사이에 위치하여 상기 데이타의 교환을 제어하는 버스 제어 수단과 상기 버스 제어 수단내의 제1의 블럭으로 전원을 계속해서 공급하고 제어 신호에 따라서 제2의 블럭으로 전원을 선택적으로 공급하는 전원 제어 수단을 포함하고, 상기 버스 제어 수단은 SCSI 프로토콜에 의해 지정된 SCSI ID 신호가 상기 SCSI 버스에서 온 상기 데이타에서 인식되는가의 여부에 따라서 상기 버스 제어 수단의 전력 손실을 제어하는 제어 신호를 발생하는 수단을 적어도 갖는 제1의 블럭 및 상기 데이타의 교환을 실행하는 순서화 수단을 적어도 갖는 제2의 블럭을 포함하는 SCSI버스 제어 장치.
  10. 특허청구의 범위 제9항에 있어서, 상기 버스 제어 수단은 싱글 반도체 집적 회로로 구성되는 SCSI 버스 제어 장치.
  11. 특허청구의 범위 제9항에 있어서, 상기 제1의 블럭은 상기 데이타를 수신하도록 상기 SCSI 버스에 접속된 수신 수단및 상기 수신 수단에 의해 수신된 상기 데이타에 포함된 상기 SCSI ID신호를 인식하고 상기 전력 제어 수단에 상기 제어 신호로써 기능하는 슬립 해제 신호를 공급하여 상기 제2의 출력에 전원이 공급되게 하는 인식 수단을 포함하며, 상기 SCSI버스에 접속되는 SCSI버스 제어 장치.
  12. 특허청구의 범위 제11항에 있어서, 상기 제1의 블럭은 또 상기 슬립 해제 신호를 수신하고 상기 제2의 블럭에 구동 클럭 신호를 전송하는 슬립 제어 수단을 포함하는 SCSI 버스 제어 장치.
  13. 특허청구의 범위 제12항에 있어서, 상기 순서화 수단은 상기 슬립 해제 신호에 관련된 동작이 완료되었을때 상기 슬립 제어 수단에 슬립 모드 세트 신호를 전송하고, 상기 슬립 제어 수단은 상기 제2의 블럭으로의 상기 구동 클럭 신호의 전송을 동시에 종료하는 SCSI 버스 제어 장치.
  14. 특허청구의 범의 제13항에 있어서, 상기 제2의 블럭은 여러개의 회로 블럭으로 분할되고, 상기 슬립제어 수단은 상기 여러개의 회로 블럭에 대응하는 슬립 해제 정보를 관련하는 레지스터 수단을 갖는 SCSI버스 제어장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임.
KR1019910020775A 1990-11-22 1991-11-21 주변 장비 제어 장치 KR960002543B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP31845090 1990-11-22
JP90-318450 1990-11-22
JP90-328903 1990-11-30
JP32890390 1990-11-30

Publications (2)

Publication Number Publication Date
KR920010458A true KR920010458A (ko) 1992-06-26
KR960002543B1 KR960002543B1 (ko) 1996-02-22

Family

ID=26569369

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910020775A KR960002543B1 (ko) 1990-11-22 1991-11-21 주변 장비 제어 장치

Country Status (3)

Country Link
US (4) US5361364A (ko)
JP (2) JP3034362B2 (ko)
KR (1) KR960002543B1 (ko)

Families Citing this family (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3034362B2 (ja) * 1990-11-22 2000-04-17 株式会社日立製作所 周辺制御装置およびscsiバス制御装置
JPH05324139A (ja) * 1992-01-16 1993-12-07 Intel Corp Mcuのパワーダウン制御方式
US6343363B1 (en) * 1994-09-22 2002-01-29 National Semiconductor Corporation Method of invoking a low power mode in a computer system using a halt instruction
US5978877A (en) * 1993-03-31 1999-11-02 Fujitsu Limited Translating SCSI bus control and/or data signals between differential and single-ended formats
US5918061A (en) * 1993-12-29 1999-06-29 Intel Corporation Enhanced power managing unit (PMU) in a multiprocessor chip
EP0662652B1 (en) * 1994-01-10 2000-07-05 Sun Microsystems, Inc. Method and apparatus for reducing power consumption in a computer system
US5535400A (en) * 1994-01-28 1996-07-09 Compaq Computer Corporation SCSI disk drive power down apparatus
EP0727728A1 (en) * 1995-02-15 1996-08-21 International Business Machines Corporation Computer system power management
US5845139A (en) * 1995-06-07 1998-12-01 Advanced Micro Devices, Inc. System for providing a host computer with access to a memory on a PCMCIA card in a power down mode
US5621250A (en) * 1995-07-31 1997-04-15 Ford Motor Company Wake-up interface and method for awakening an automotive electronics module
US5794055A (en) * 1995-07-31 1998-08-11 Ford Motor Company Automotive electrical system and method for coupling power to such systems
US5828857A (en) * 1996-01-05 1998-10-27 Apple Computer, Inc. ASIC cell implementation of a bus controller with programmable timing value registers for the apple desktop bus
US5740087A (en) * 1996-05-31 1998-04-14 Hewlett-Packard Company Apparatus and method for regulating power consumption in a digital system
US5799196A (en) * 1996-07-02 1998-08-25 Gateway 2000, Inc. Method and apparatus of providing power management using a self-powered universal serial bus (USB) device
JP3383170B2 (ja) 1996-10-29 2003-03-04 株式会社東芝 消費電力制限機能つきプロセッサ
KR100211801B1 (ko) * 1997-03-12 1999-08-02 윤종용 Usb장치의 전원제어장치 및 제어방법
US6151681A (en) * 1997-06-25 2000-11-21 Texas Instruments Incorporated Dynamic device power management
JPH11212687A (ja) * 1998-01-26 1999-08-06 Fujitsu Ltd バス制御装置
JPH11212895A (ja) 1998-01-30 1999-08-06 Nec Corp 消費電流制御方法及び装置
US6505276B1 (en) * 1998-06-26 2003-01-07 Nec Corporation Processing-function-provided packet-type memory system and method for controlling the same
US6360328B1 (en) * 1998-07-02 2002-03-19 Yamaha Corporation Plural sampling frequency signal processing by performing designated routines during sub-multiple time slots of each period
EP0982665A3 (en) 1998-08-21 2004-02-04 Matsushita Electronics Corporation A bus system and a master device that stabilizes bus electric potential during non-access periods
US6088806A (en) * 1998-10-20 2000-07-11 Seiko Epson Corporation Apparatus and method with improved power-down mode
JP3537680B2 (ja) 1998-10-22 2004-06-14 富士通株式会社 プロトコル制御用集積回路
JP4325817B2 (ja) * 1999-04-05 2009-09-02 株式会社日立製作所 ディスクアレイ装置
TW457475B (en) * 1999-12-08 2001-10-01 Inventec Corp Status detecting method for hard disk drivers
JP2001338489A (ja) * 2000-05-24 2001-12-07 Mitsubishi Electric Corp 半導体装置
US6725385B1 (en) * 2000-09-11 2004-04-20 International Business Machines Corporation Intelligent electronic power controller
US6728815B1 (en) 2000-12-20 2004-04-27 Adaptec, Inc. Method and structure for supporting data streaming by a SCSI target during the data in phase of the packetized SCSI protocol
US6745260B1 (en) * 2000-12-20 2004-06-01 Adaptec, Inc. Method and system for data streaming during the data in phase of the packetized SCSI protocol
US6769037B1 (en) 2000-12-20 2004-07-27 Adaptec, Inc. Method and system for flow control during the data out phase of the packetized SCSI protocol
US6826646B1 (en) 2000-12-20 2004-11-30 Adaptec, Inc. Method and structure for supporting data streaming by a SCSI initiator during the data in phase of the packetized SCSI protocol
US7047327B1 (en) 2000-12-20 2006-05-16 Adaptec, Inc. Method and structure for supporting flow control by a SCSI initiator during the data out phase of the packetized SCSI protocol
US6842798B1 (en) 2000-12-20 2005-01-11 Adaptec, Inc. Method and structure for supporting flow control by a SCSI target during the data out phase of the packetized SCSI protocol
JP2003280770A (ja) * 2002-03-20 2003-10-02 Toshiba Corp 電源制御装置
US7032120B2 (en) * 2002-07-18 2006-04-18 Agere Systems Inc. Method and apparatus for minimizing power requirements in a computer peripheral device while in suspend state and returning to full operation state without loss of data
JP3724464B2 (ja) * 2002-08-19 2005-12-07 株式会社デンソー 半導体圧力センサ
US7054971B2 (en) * 2002-08-29 2006-05-30 Seiko Epson Corporation Interface between a host and a slave device having a latency greater than the latency of the host
US7376851B2 (en) * 2002-10-31 2008-05-20 Lg Electronics Inc. Apparatus and method for managing power in computer system
JP4061492B2 (ja) * 2003-02-10 2008-03-19 ソニー株式会社 情報処理装置および消費電力制御方法
JP4486348B2 (ja) * 2003-11-26 2010-06-23 株式会社日立製作所 ドライブの稼働時間を抑止するディスクアレイ
JP4521193B2 (ja) * 2004-01-09 2010-08-11 株式会社リコー 光ディスク装置の低消費電力制御
JP2005316855A (ja) * 2004-04-30 2005-11-10 Toshiba Corp 情報処理装置、その起動方法およびその起動プログラム
JP2005352694A (ja) * 2004-06-09 2005-12-22 Canon Inc 印刷装置およびその方法、並びに、情報処理装置およびその制御方法
TWI266176B (en) * 2004-08-26 2006-11-11 Via Tech Inc Power management state control method
US8745627B2 (en) * 2005-06-27 2014-06-03 Qualcomm Incorporated System and method of controlling power in a multi-threaded processor
JP4711410B2 (ja) * 2005-10-13 2011-06-29 ルネサスエレクトロニクス株式会社 半導体集積回路
JP4267006B2 (ja) * 2006-07-24 2009-05-27 エルピーダメモリ株式会社 半導体記憶装置
JP4685040B2 (ja) * 2007-01-24 2011-05-18 パナソニック株式会社 半導体集積回路及びその電源供給制御方法
JP5700900B2 (ja) * 2007-04-05 2015-04-15 ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. 半導体集積回路
JP5102603B2 (ja) * 2007-12-21 2012-12-19 ルネサスエレクトロニクス株式会社 半導体集積回路
US9411391B2 (en) * 2014-02-07 2016-08-09 Apple Inc. Multistage low leakage address decoder using multiple power modes

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4365290A (en) * 1979-03-12 1982-12-21 Medtronic, Inc. Computer system with power control circuit
US4409665A (en) * 1979-12-26 1983-10-11 Texas Instruments Incorporated Turn-off-processor between keystrokes
US4317181A (en) * 1979-12-26 1982-02-23 Texas Instruments Incorporated Four mode microcomputer power save operation
JPS59231966A (ja) * 1983-06-14 1984-12-26 Tamura Electric Works Ltd 公衆電話機の処理制御方式
US4747041A (en) * 1983-06-27 1988-05-24 Unisys Corporation Automatic power control system which automatically activates and deactivates power to selected peripheral devices based upon system requirement
US4698748A (en) * 1983-10-07 1987-10-06 Essex Group, Inc. Power-conserving control system for turning-off the power and the clocking for data transactions upon certain system inactivity
JP2529835B2 (ja) * 1986-10-09 1996-09-04 山崎 勇 ボルト締付力の検出座
US5402200A (en) * 1988-02-04 1995-03-28 Conner Peripherals, Inc. Low-power hard disk drive system architecture
US4920339A (en) * 1989-01-06 1990-04-24 Western Digital Corp. Switchable bus termination and address selector
US5041964A (en) * 1989-06-12 1991-08-20 Grid Systems Corporation Low-power, standby mode computer
JPH0328911A (ja) * 1989-06-26 1991-02-07 Mitsubishi Electric Corp マイクロプロセッサ
JP2880737B2 (ja) * 1989-09-29 1999-04-12 株式会社東芝 平行バス終端装置
JPH04143819A (ja) * 1989-12-15 1992-05-18 Hitachi Ltd 消費電力制御方法、半導体集積回路装置およびマイクロプロセツサ
US5029284A (en) * 1990-04-30 1991-07-02 Motorola, Inc. Precision switchable bus terminator circuit
US5396635A (en) * 1990-06-01 1995-03-07 Vadem Corporation Power conservation apparatus having multiple power reduction levels dependent upon the activity of the computer system
JP3034362B2 (ja) * 1990-11-22 2000-04-17 株式会社日立製作所 周辺制御装置およびscsiバス制御装置
US5239559A (en) * 1991-11-08 1993-08-24 Methode Electronics, Inc. Terminator method and apparatus
US5309569A (en) * 1992-04-24 1994-05-03 Digital Equipment Corporation Self-configuring bus termination component
US5392437A (en) * 1992-11-06 1995-02-21 Intel Corporation Method and apparatus for independently stopping and restarting functional units
US5313595A (en) * 1992-12-10 1994-05-17 Digital Equipment Corporation Automatic signal termination system for a computer bus

Also Published As

Publication number Publication date
US5361364A (en) 1994-11-01
KR960002543B1 (ko) 1996-02-22
JPH0511898A (ja) 1993-01-22
US5675812A (en) 1997-10-07
US5479619A (en) 1995-12-26
JP2000227892A (ja) 2000-08-15
JP3034362B2 (ja) 2000-04-17
US5892958A (en) 1999-04-06

Similar Documents

Publication Publication Date Title
KR920010458A (ko) 주변 장비 제어 장치
ES481514A1 (es) Un aparato controlador de entrada-salida para transferir da-tos entre un ordenador central y una o mas unidades de en- trada-salida.
KR950020304A (ko) 인쇄 장치와 이를 구비한 시스템 및 이의 제어 방법
DE69534883D1 (de) System zum Fernzugriff auf Personalcomputer
DE60143832D1 (de) Informationsverarbeitungsvorrichtung, System und Druckersteuerung
DE58909413D1 (de) Adaptereinrichtung zum störungsfreien Anschluss von peripheren Rechnereinrichtungen an eine von Rechnersystemen gesteuerte Peripherieschnittstelle.
ATE331989T1 (de) Asynchrone zentralisierte multikanal-dma- steuerung
JPS6421526A (en) Printer
US4692895A (en) Microprocessor peripheral access control circuit
KR870011540A (ko) 멀티 프로세서 시스템의 시스템 관리장치
KR960015249A (ko) 데이타 처리 시스템에서 입출력 채널과 주변장치 제어기간에 자동 프레임 전송을 제어하는 장치 및 방법
JPS59146326A (ja) チヤネル装置の制御方式
JPS58221430A (ja) キ−ボ−ド制御方式
JPS57111725A (en) Data transmission control system
JPS61228553A (ja) デ−タ処理装置
JPH0643980A (ja) 情報処理装置
JPS57114925A (en) Hold control system
JPH0651880A (ja) 情報処理装置
KR900015007A (ko) 마이크로 프로세서 시스템 및 마이크로 프로세서 시스템에서의 전송제어 방법
JPS58105324A (ja) 本体機器と周辺機器との接続装置
JPS5755431A (en) Automatic power supply application device for information processing system
JPS5714931A (en) Interruption controlling system
JPS5728465A (en) Communication controller
KR950003149A (ko) 엘레베이터의 표시장치
JPH02258358A (ja) レーザプリンタにおける通信制御装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110221

Year of fee payment: 16

EXPY Expiration of term