KR920009124A - 메시지 지향 뱅크 콘트롤러 인터페이스 - Google Patents

메시지 지향 뱅크 콘트롤러 인터페이스 Download PDF

Info

Publication number
KR920009124A
KR920009124A KR1019910018506A KR910018506A KR920009124A KR 920009124 A KR920009124 A KR 920009124A KR 1019910018506 A KR1019910018506 A KR 1019910018506A KR 910018506 A KR910018506 A KR 910018506A KR 920009124 A KR920009124 A KR 920009124A
Authority
KR
South Korea
Prior art keywords
register
controller unit
bank controller
data
data message
Prior art date
Application number
KR1019910018506A
Other languages
English (en)
Other versions
KR100224519B1 (ko
Inventor
제이. 아브람즈 레인
그룬탈즈 이나즈
고흐 후-인
로우란 케빈
Original Assignee
엘. 에이취. 번바움
아메리칸 텔리폰 앤드 텔레그라프 캄파니
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘. 에이취. 번바움, 아메리칸 텔리폰 앤드 텔레그라프 캄파니 filed Critical 엘. 에이취. 번바움
Publication of KR920009124A publication Critical patent/KR920009124A/ko
Application granted granted Critical
Publication of KR100224519B1 publication Critical patent/KR100224519B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L51/00User-to-user messaging in packet-switching networks, transmitted according to store-and-forward or real-time protocols, e.g. e-mail
    • H04L51/21Monitoring or handling of messages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/407Bus networks with decentralised control
    • H04L12/417Bus networks with decentralised control with deterministic access, e.g. token passing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/40Network security protocols

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)
  • Small-Scale Networks (AREA)
  • Information Transfer Systems (AREA)
  • Computer And Data Communications (AREA)

Abstract

내용 없음

Description

메시지 지향 뱅크 콘트롤러 인터페이스
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 뱅크 콘트롤러 유닛과 뱅크 주변장치의 일반적 링크를 보여주는 블록도,
제2도는 본 발명의 실시예에 따른 주변장치의 부분을 도시한 블록도,
제3도는 제2도의 실시예에 있어서 메시지로의 데이타 비트흐름의 일반적 구성을 보이는 개략도.

Claims (18)

  1. 복수 바이트의 데이타 및 제어신호를 포함하는 디지탈 신호 흐름을 전송 및 수신하는 회로에 있어서, 상기 회로가 네 레지스터를 포함하며, 이 중 제1레지스터(21)는 상기 디지탈 신호 흐름의 일부인 제어신호를 수신하고, 제2레지스터(23)는 상기 디지탈 신호 흐름의 일부인 제어신호를 송신하며, 제3레지스터(22)는 상기 디지탈 신호의 일부인 데이타를 수신하고, 제4레지스터(24)는 상기 디지탈 신호의 일부인 데이타를 전송하도록 된 것을 특징으로 하는 회로.
  2. 제1항에 있어서, 상기 제4레지스터에 의해 전송되는 데이트를 저장하며, 상기 제4레지스터로부터의 데이타 전송에 오류가 발생된 경우 상기 데이타를 전송하는 제5레지스터(25)를 더 포함하는 것을 특징으로 하는 회로.
  3. 제1항에 있어서, 상기 회로가 뱅크 콘트롤러 유닛(10)으로의 밑으로부터의 디지탈 신호 흐름을 전송 및 수신하도록 된것을 특징으로 하는 회로.
  4. 제3항에 있어서, 상기 회로가 뱅크 주변장치(14)의 일부인 것을 특징으로 하는 회로.
  5. 제1항에 있어서, 상기 레지스터들에 접속된 마이크로 프로세서(19)를 더 포함하는 것을 특징으로 하는 회로.
  6. 뱅크 콘트롤러 유닛(10)과, 상기 뱅크 콘트롤러 유닛과 통신하는 복수의 주변장치(14)를 구비한 디지탈 루프 전송 시스템에 있어서, 상기 각 주변장치가 네 레지스터를 구비하며, 이중 제1레지스터(21)는 상기 뱅크 콘트롤러 유닛으로부터 제어신호를 수신하며, 제2레지스터(23)는 상기 뱅크 콘트롤러 유닛에 제어신호를 전송하며, 제3레지스터(22)는 상기 뱅크 콘트롤러 유닛으로부터 데이타 메시지를 수신하며, 제4레지스터(24)는 상기 뱅크 콘트롤러 유닛에 데이타 메시지를 전송하도록 된 것을 특징으로 하는 전송 시스템.
  7. 제6항에 있어서, 상기 제4레지스터에 의해 전송되는 데이타 메시지를 저장하여 상기 제4레지스터로부터의 데이타 전송에 에러가 발생될때 상기 데이타 메시지를 전송하는 제5레지스터(25)가 더 포함되는 것을 특징으로 하는 전송시스템.
  8. 제6항에 있어서, 상기 주변장치가 채널 유닛인것을 특징으로 하는 전송시스템.
  9. 제6항에 있어서, 상기 데이타 메시지가 10내지 65535범위의 바이트 길이를 갖는 것을 특징으로 하는 전송시스템.
  10. 제6항에 있어서, 상기 제2레지스터에 적절한 신호가 존재할때 상기 뱅크 콘트롤러 유닛에 서비스 요청을 송신하는 수단(20)을 더 포함하는 것을 특징으로 하는 전송 시스템.
  11. 제6항에 있어서, 상기 레지스터중의 하나가 BUSY상태일때 상기 뱅크 콘트롤러 유닛에 소정의 2비트 신호를 송출하는 수단을 더 포함하는 것을 특징으로 하는 전송시스템.
  12. 뱅크 콘트롤러 유닛(10)과 적어도 네 레지스터(21-25)를 구비하는 주변장치(14)간에 제어신호와 데이타 메시지를 포함하는 디지탈 신호 흐름을 전송하는 방법에 있어서, 주변장치에 대한 제어신호를 주변장치의 제1레지스터(21)에 기입하고, 뱅크 콘트롤러 유닛에 대한 제어신호를 주변장치의 제2레지스터(23)에 기입하는 단계와, 주변장치에 대한 데이타 메시지를 제3레지스터(22)에 기입하고, 뱅크 콘트롤러 유닛에 대한 데이타 메시지를 제4레지스터(24)에 기입하는 단계를 포함하는 것을 특징으로 하는 전송방법.
  13. 제12항에 있어서, 상기 뱅크 콘트롤러 유닛에 대한 것과 동일한 데이타 메시지를 제5레지스터(25)에 기입하여 상기 제4레지스터로부터의 전송에 에러가 발생했을 상기 뱅크 콘트롤러 유닛이 독출할 수 있도록 하는 단계를 더 포함하는 것을 특징으로 하는 전송방법.
  14. 제12항에 있어서, 상기 데이타 메시지가 복수의 표제 바이트(31-38)와, 복수의 정보 바이트(39)와, 스톱 바이트(40)와, 검사합바이트(41)를 포함하며, 상기 검사합 바이트는 상기 데이타 메시지의 선행 바이트들의 모든 대응 비트들의 배타적 OR함수인 비트들을 포함하는 것을 특징으로 하는 전송방법.
  15. 제14항에 있어서, 상기 데이타 메시지가 10내지 65535바이트를 포함하는 것을 특징으로 하는 전송방법.
  16. 제14항에 있어서, 상기 표제 바이트가 메시지 길이를 나타내는 2바이트(31,32)와, 메시지가 실체 타겟을 나타내는 2바이트(33,34)와, 메시지의 펌웨어 타겟을 나타내는 2바이트(35,36)와, 메시지의 실치ㅔ 소스를 나타내는 2바이트(37,38)를 포함하는 것을 특징으로 하는 전송방법.
  17. 제12항에 있어서, 적절한 신호가 상기 제2레지스터에 존재할 때 상기 주변장치가 상기 뱅크 콘트롤러 유닛에 서비스 요청을 송출하는 단계를 더 포함하는 것을 특징으로 하는 전송방법.
  18. 제12항에 있어서, 억세스된 레지스터가 BUSY상태일때 이를 표시하는 소정의 2비트 신호를 상기 주변 장치에 상기 뱅크 콘트롤러 유닛에 전송하는 단계를 더 포함하는 것을 특징으로 하는 전송방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910018506A 1990-10-26 1991-10-21 메시지 지향 뱅크 콘트롤러 인터페이스 KR100224519B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US60349290A 1990-10-26 1990-10-26
US603,492 1990-10-26

Publications (2)

Publication Number Publication Date
KR920009124A true KR920009124A (ko) 1992-05-28
KR100224519B1 KR100224519B1 (ko) 1999-10-15

Family

ID=24415677

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910018506A KR100224519B1 (ko) 1990-10-26 1991-10-21 메시지 지향 뱅크 콘트롤러 인터페이스

Country Status (8)

Country Link
US (1) US5479582A (ko)
EP (1) EP0482828B1 (ko)
JP (1) JPH088583B2 (ko)
KR (1) KR100224519B1 (ko)
AU (1) AU632003B2 (ko)
CA (1) CA2050507C (ko)
DE (1) DE69131550T2 (ko)
TW (1) TW212837B (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09105446A (ja) * 1995-10-12 1997-04-22 Teijin Seiki Co Ltd 直進運動装置
US6625674B1 (en) * 1998-09-24 2003-09-23 International Business Machines Corporation Method and apparatus for state-independent non-interrupt-driven handshake with positive acknowledgement
US7308516B2 (en) * 2004-04-26 2007-12-11 Atmel Corporation Bi-directional serial interface for communication control
DE102007061724A1 (de) * 2007-12-20 2009-06-25 Robert Bosch Gmbh Verfahren zum Übertragen von Daten in einem zyklusbasierten Kommunikationssystem

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4263650B1 (en) * 1974-10-30 1994-11-29 Motorola Inc Digital data processing system with interface adaptor having programmable monitorable control register therein
US4218740A (en) * 1974-10-30 1980-08-19 Motorola, Inc. Interface adaptor architecture
US4071887A (en) * 1975-10-30 1978-01-31 Motorola, Inc. Synchronous serial data adaptor
CA1151743A (en) * 1980-03-13 1983-08-09 Steven C. Andersen Serial data bus communication system
GB2077468B (en) * 1980-06-04 1984-10-24 Hitachi Ltd Multi-computer system with plural serial bus loops
US4562533A (en) * 1981-12-03 1985-12-31 Ncr Corporation Data communications system to system adapter
US4458314A (en) * 1982-01-07 1984-07-03 Bell Telephone Laboratories, Incorporated Circuitry for allocating access to a demand shared bus
US4590473A (en) * 1982-07-28 1986-05-20 Motorola, Inc. Data signalling system
US4538224A (en) * 1982-09-30 1985-08-27 At&T Bell Laboratories Direct memory access peripheral unit controller
US4621323A (en) * 1983-03-28 1986-11-04 Digital Equipment Corporation Message transmission circuitry
GB2140177B (en) * 1983-05-19 1986-09-17 Elwyn Rees Data entry interface assembly
JPS6042962A (ja) * 1983-08-19 1985-03-07 Hitachi Ltd デ−タ通信方式
US4922416A (en) * 1984-12-14 1990-05-01 Alcatel Usa, Corp. Interface device end message storing with register and interrupt service registers for directing segmented message transfer between intelligent switch and microcomputer
JPS61223942A (ja) * 1985-03-29 1986-10-04 Hitachi Ltd 情報検索制御方式
DE3534216A1 (de) * 1985-09-25 1987-04-02 Bayerische Motoren Werke Ag Datenbussystem fuer fahrzeuge
US4807183A (en) * 1985-09-27 1989-02-21 Carnegie-Mellon University Programmable interconnection chip for computer system functional modules
JPS62164348A (ja) * 1986-01-16 1987-07-21 Hitachi Ltd 中継結合装置
US4805098A (en) * 1986-05-05 1989-02-14 Mips Computer Systems, Inc. Write buffer
US4823312A (en) * 1986-10-30 1989-04-18 National Semiconductor Corp. Asynchronous communications element
JP2559394B2 (ja) * 1987-02-16 1996-12-04 株式会社日立製作所 通信制御装置
JPS63292747A (ja) * 1987-05-25 1988-11-30 Hitachi Ltd バツフア管理方式
JPS63292185A (ja) * 1987-05-25 1988-11-29 日本電気株式会社 デジタル入出力回路
US4965801A (en) * 1987-09-28 1990-10-23 Ncr Corporation Architectural arrangement for a SCSI disk controller integrated circuit
US4954983A (en) * 1987-10-13 1990-09-04 Tektronix, Inc. Data driver for multiple mode buffered processor-peripheral data transfer with selective return of data to processor
US4866609A (en) * 1988-06-22 1989-09-12 International Business Machines Corporation Byte count handling in serial channel extender with buffering for data pre-fetch
US4974189A (en) * 1988-08-16 1990-11-27 Hewlett Packard Company Magnetic tape packet assembler/disassembler safeguards existing data with pretries during appends
US5199105A (en) * 1988-09-14 1993-03-30 National Semiconductor Corporation Universal asynchronous receiver/transmitter
US4995056A (en) * 1989-01-13 1991-02-19 International Business Machines Corporation System and method for data communications
US5283877A (en) * 1990-07-17 1994-02-01 Sun Microsystems, Inc. Single in-line DRAM memory module including a memory controller and cross bar switches

Also Published As

Publication number Publication date
JPH04266239A (ja) 1992-09-22
CA2050507A1 (en) 1992-04-27
EP0482828A2 (en) 1992-04-29
AU8601991A (en) 1992-04-30
EP0482828A3 (en) 1995-02-01
US5479582A (en) 1995-12-26
EP0482828B1 (en) 1999-08-25
JPH088583B2 (ja) 1996-01-29
CA2050507C (en) 1999-07-13
DE69131550D1 (de) 1999-09-30
TW212837B (ko) 1993-09-11
AU632003B2 (en) 1992-12-10
DE69131550T2 (de) 2000-03-23
KR100224519B1 (ko) 1999-10-15

Similar Documents

Publication Publication Date Title
CA1095604A (en) Computer interface
KR830008232A (ko) Rom을 사용한 가변 우선순위 스킴을 가지는 통신 멀티플렉서
ATE252299T1 (de) Gleitfenster-datenflusssteuerung mit veränderbarer gleitfensterlänge
ES2132193T3 (es) Sistema de red y aparato terminal.
GB2128000A (en) Direct memory access interface arrangement
KR850700199A (ko) 시분할 스위칭 회로망
KR910001522A (ko) 데이타 전송방법과 이 방법을 사용한 데이타 처리 시스템
KR900015008A (ko) 데이터 프로세서
KR920009124A (ko) 메시지 지향 뱅크 콘트롤러 인터페이스
KR830008237A (ko) 송신 언더런상의 자동 어보트를 갖는 통신 서브씨 전송 언더런상의 자동 어보트를 갖는 통신 서브씨스템
KR830008235A (ko) 2개의 마이크로프로세서를 갖는 통신 멀티플렉서
KR950024467A (ko) 컴퓨팅 장치에 접속가능한 선택적 호출 수신기
KR930703776A (ko) 패킷 전송 시스템과, 데이타 버스 및 전용 제어 라인 모두를 활용하는 방법
US6282203B1 (en) Packet data transmitting apparatus, and method therefor
KR960030000A (ko) 버스제어수단을 구비하는 다중프로세서시스템
KR100230375B1 (ko) 직렬 데이터 통신 시스템
EP1104612B1 (en) Data-communications unit suitable for asynchronous serial data transmission
KR100211960B1 (ko) 패리티 방식을 이용한 프레임 구별방법
KR830008233A (ko) 단일라인 우선순위를 설립시키는 장치를 가지는 통신 멀티플렉서
KR870004378A (ko) 버스 인터페이스
SU1425757A1 (ru) Устройство дл приемопередачи информации с контролем ошибок
DE3679124D1 (de) Schaltungsanordnung zum uebertragen von datensignalen zwischen, ueber ein ringleitungssystem miteinander verbundenen steuereinrichtungen.
KR920009127A (ko) 메시지 송수신 장치 및 방법
GB1493792A (en) Arrangement for the selective exchange of information
KR960018915A (ko) 유닉스를 동작시스템으로 사용하는 프로세스간 통신시의 송 수신 신호메세지 분배방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020710

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee