KR890011271A - 콘트롤러와 레이저 프린터간의 데이타신호 전송회로 및 방법 - Google Patents

콘트롤러와 레이저 프린터간의 데이타신호 전송회로 및 방법 Download PDF

Info

Publication number
KR890011271A
KR890011271A KR1019870015709A KR870015709A KR890011271A KR 890011271 A KR890011271 A KR 890011271A KR 1019870015709 A KR1019870015709 A KR 1019870015709A KR 870015709 A KR870015709 A KR 870015709A KR 890011271 A KR890011271 A KR 890011271A
Authority
KR
South Korea
Prior art keywords
signal
laser printer
inverter
buffer
reference clock
Prior art date
Application number
KR1019870015709A
Other languages
English (en)
Other versions
KR900005661B1 (ko
Inventor
김정렬
Original Assignee
최근선
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 최근선, 주식회사 금성사 filed Critical 최근선
Priority to KR1019870015709A priority Critical patent/KR900005661B1/ko
Publication of KR890011271A publication Critical patent/KR890011271A/ko
Application granted granted Critical
Publication of KR900005661B1 publication Critical patent/KR900005661B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • G06F13/12Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor

Abstract

내용 없음

Description

콘트롤러와 레이저 프린터간의 데이타신호 전송회로 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 방법의 전송흐름도.
제4도는 본 발명의 방법의 신호흐름도.
* 도면의 주요부분에 대한 부호의 설명
11,16 : 버퍼 12,13 : 신호반전기
14 : 신호전송기 15 : 직렬/병렬시프트레지스터
I1~I7: 인버터 DB : 데이타버스
OPS : 출력포트제어신호 IPS : 입력포트제어신호
CBSY,: 명령어전송신호 SC,: 직렬데이타신호
SCLK,: 기준클럭신호 SBSY,: 스테이터스전송신호

Claims (2)

  1. 콘트롤러에서 데이타버스(DB)에 실은 명령어전송신호(CBSY) 및 직렬데이타신호(SC), 기준클럭신호(SCLK)와 출력포트제어신호(OPS)가 입력되는 래치(11)의 출력단자에 인버터(I1~I3)를 접속하여 레이저 프린터로 명령전송신호() 및 직렬데이타신호(), 기준클럭신호()를 전송하게 하고, 레이저 프린터에서 전송되는 스테이터스전송신호()가 신호반전기(12)를 통해 콘트롤러에 입력되게 하며, 레이저프린터에서 전송되는 직렬데이타신호() 및 기준클럭신호()가 신호전송기(14) 및 신호반전기(13)를 통해 직렬/병렬시프트레지스터(15)의 입력단자(SI) 및 클럭단자(CK)에 인가되게 하여 직렬/병렬시프트레지스터(15)의 출력단자를 제어단자(E)에 입력포트제어신호(IPS)가 인가되는 버퍼(16)를 통해 데이타버스(DB)에 접속하여 구성함을 특징으로 하는 콘트롤러와 레이저 프린터간의 데이타신호 전송회로.
  2. 스테이터스전송신호(SBSY)가 저전위임에 따라 출력포트제어신호(OPS)를 출력하여 버퍼(11)를 인에이블시키고, 데이타버스(DB) 및 버퍼(11), 인버터(I1)를 통해 명령어신호(SBSY)를 레이저 프린터로 전송한 후, 전송할 명령어를 1비트 시프트시키고, 캐리가 발생함에 따라 직렬데이타신호(SC)를 1로 만들고, 캐리가 발생하지 않을 경우에 "0"으로 만들어 데이타버스(DB) 및 버퍼(11), 인버터(I2)를 통해 레이저 프린터로 전송함과 아울러 기준클럭신호(SCLK)를 1로 만들고, 일정시간(T1)을 지연하며 기준클럭신호(SCLK)를 "0"으로 만들고 일정시간(T1)를 지연시키면서 데이타버스(DB) 및 버퍼(11), 인버터(I3)를 통해 레이저 프린터로 전송하는 것을 8비트의 명령어 전송이 완료될때까지 반복하며, 8비트의 명령어전송이 완료되면, 일정시간(T2) 지연하여 명령어전송신호(CBSY)를 출력하고, 출력포트제어신호(OPS)로 버퍼(11)를 인에이블시키게 함을 특징으로 하는 콘트롤러와 레이저 프린터간의 데이타신호 전송방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870015709A 1987-12-31 1987-12-31 콘트롤러와 레이저 프린터간의 데이타신호 전송회로 및 방법 KR900005661B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019870015709A KR900005661B1 (ko) 1987-12-31 1987-12-31 콘트롤러와 레이저 프린터간의 데이타신호 전송회로 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019870015709A KR900005661B1 (ko) 1987-12-31 1987-12-31 콘트롤러와 레이저 프린터간의 데이타신호 전송회로 및 방법

Publications (2)

Publication Number Publication Date
KR890011271A true KR890011271A (ko) 1989-08-14
KR900005661B1 KR900005661B1 (ko) 1990-08-03

Family

ID=19267951

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870015709A KR900005661B1 (ko) 1987-12-31 1987-12-31 콘트롤러와 레이저 프린터간의 데이타신호 전송회로 및 방법

Country Status (1)

Country Link
KR (1) KR900005661B1 (ko)

Also Published As

Publication number Publication date
KR900005661B1 (ko) 1990-08-03

Similar Documents

Publication Publication Date Title
US7164299B2 (en) Output buffer circuit having pre-emphasis function
KR910010506A (ko) 반도체 장치
KR920022699A (ko) 지연 보상 회로
KR960006396A (ko) 다중 프로토콜 데이타 버스 시스템
KR890011271A (ko) 콘트롤러와 레이저 프린터간의 데이타신호 전송회로 및 방법
KR910007266A (ko) 클럭 및 제어 신호 발생 회로
JPS5824925A (ja) 双方向性バスの制御方式
KR890004335A (ko) Ttl을 사용하는 지연형 플립플롭 장치
KR20210144074A (ko) 송신 회로
JPH0738399A (ja) 双方向バッファ回路
JPH0771079B2 (ja) シリアルデ−タ転送装置
KR970007157Y1 (ko) 시스템버스와 다수 병렬포트 사이의 인터페이스 장치
KR970010128A (ko) 데이타의 분할과 축소를 함께 구현할 수 있는 비디오 제어회로
JPS583140Y2 (ja) 双方向性信号バスのバッファ装置
JPH0954752A (ja) 双方向バスの制御方式
JPH0195315A (ja) バス制御方式
KR0134119Y1 (ko) 원칩 마이크로 컴퓨터와 메인 컴퓨터 시스템의 데이터 인터페이스 회로
KR970001281Y1 (ko) 키보드와 마우스의 1포트 구현장치
JP2000174765A (ja) 双方向シリアルバスリピータ
KR890010684A (ko) Lcd 디스플레이의 인터페이스 제어회로
KR100298350B1 (ko) 케이블자동인식회로
KR100436044B1 (ko) 더미 파이엑스 드라이버
KR970702619A (ko) 복수의 전송게이트를 포함하는 고속 래치회로 및 이것을 사용하는 파이프라인된 마이크로프로세서(a high-speed latch circuit including multiple transmission gates and a pipelined microprocessor employing the same)
JPH0567968B2 (ko)
KR880005527A (ko) 복구시간 콘트롤회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19941227

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee