KR880005527A - 복구시간 콘트롤회로 - Google Patents

복구시간 콘트롤회로 Download PDF

Info

Publication number
KR880005527A
KR880005527A KR1019860008509A KR860008509A KR880005527A KR 880005527 A KR880005527 A KR 880005527A KR 1019860008509 A KR1019860008509 A KR 1019860008509A KR 860008509 A KR860008509 A KR 860008509A KR 880005527 A KR880005527 A KR 880005527A
Authority
KR
South Korea
Prior art keywords
flop
terminal
flip
enable signal
serial communication
Prior art date
Application number
KR1019860008509A
Other languages
English (en)
Other versions
KR890003723B1 (ko
Inventor
유관섭
Original Assignee
구자학
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자학, 주식회사 금성사 filed Critical 구자학
Priority to KR1019860008509A priority Critical patent/KR890003723B1/ko
Publication of KR880005527A publication Critical patent/KR880005527A/ko
Application granted granted Critical
Publication of KR890003723B1 publication Critical patent/KR890003723B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Information Transfer Systems (AREA)
  • Bidirectional Digital Transmission (AREA)
  • Communication Control (AREA)

Abstract

내용 없음

Description

복구시간 콘트롤회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
첨부한 도면은 본 발명에 따른 복구시간 콘트롤 회로도이다.

Claims (1)

  1. 칩인에이블신호(CE1)(CE2)에 의해 두개의 직렬통신 콘트롤러(9)(9')중 하나를 선택하여 쓰기 또는 읽기 동작을 수행하게 하는 것에 있어서, 일측 직렬통신 콘트롤러(9)를 선택하는 칩인에이블 신호단자(CE1)는 인터럽트인지신호 입력단자(INTACK)와 함께 앤드게이트(AND)를 통해 클립플롭(1)의 클럭단자에 접속하고, 타측 직렬통신콘트롤러(9')를 선택하는 칩인에이블 신호단자(CE2)는 인버터(I3)를 통한 후, 상기 플립플롭(1)의 출력단자(Q)가 오아게이트(OR3)의 일측입력단자를 통해 데이타 입력단자(D)에 접속된 플립플롭(3)의 클럭단자에 접속하며, 그 플립플롭(3) 출력단자(Q)는 직렬통신 콘트롤러(9)(9')에 읽기(RD), 쓰기(WR)신호를 출력하는 플립플롭(5)(6)의 크럭단자에 접속하여 칩인에이블 신호(CE1)가 저전위에서 고전위로 되고 일정지연 시간(1.75 μS이전에 칩인에이블 신호(CE2)가 저전위로 되어도 플립플롭(5)(6)이 즉시 클럭킹 되게 하여 지연시간 없이 직렬통신 콘트롤러(9')를 선택하여 읽기/쓰기 동작을 수행하게 함을 특징으로 하는 복귀시간 콘트롤회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019860008509A 1986-10-10 1986-10-10 복구시간 콘트롤회로 KR890003723B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019860008509A KR890003723B1 (ko) 1986-10-10 1986-10-10 복구시간 콘트롤회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019860008509A KR890003723B1 (ko) 1986-10-10 1986-10-10 복구시간 콘트롤회로

Publications (2)

Publication Number Publication Date
KR880005527A true KR880005527A (ko) 1988-06-29
KR890003723B1 KR890003723B1 (ko) 1989-09-30

Family

ID=19252742

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019860008509A KR890003723B1 (ko) 1986-10-10 1986-10-10 복구시간 콘트롤회로

Country Status (1)

Country Link
KR (1) KR890003723B1 (ko)

Also Published As

Publication number Publication date
KR890003723B1 (ko) 1989-09-30

Similar Documents

Publication Publication Date Title
KR880005527A (ko) 복구시간 콘트롤회로
KR850006802A (ko) 데이터 전송 장치
KR870009382A (ko) 두 홀드루우프를 갖는 랫치회로
SU1621143A1 (ru) Триггер IK-типа
SU1354191A1 (ru) Микропрограммное устройство управлени
KR860008502A (ko) 감지 신호 신장기
JPS54121630A (en) Inter-unit interface system
KR900006978A (ko) 다이내믹형 메모리
KR900003527Y1 (ko) 데이타 송수신 집적회로용 디엠에이회로
SU1714630A1 (ru) Устройство дл формировани тестовых воздействий
KR930020843A (ko) 클럭신호 선택회로
KR930010686A (ko) I/o디바이스의 액세스 타이밍 셋팅장치
KR910005293A (ko) 양방향성 입출력구조를 가지는 집적소자
KR890017599A (ko) 인터페이스 회로
KR850005113A (ko) 4선에 의한 키보드 통신방식
JPS6473437A (en) Memory write protection circuit
KR880005802A (ko) 텔레텍스트의 비화 페이지 정보신호 선별회로
JPS57108923A (en) Data input circuit
JPS6474651A (en) Data input/output device
KR870006468A (ko) 카운터를 이용한 sram 이중 엑세스 제어회로
JPS6441951A (en) Dma controller
KR910012969A (ko) 양방향 병렬포트
KR890006041A (ko) 톤 디코더
JPS57101927A (en) Input/output circuit of microcomputer
KR910003503A (ko) 메모리 용량 확장장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19941227

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee