SU1621143A1 - Триггер IK-типа - Google Patents

Триггер IK-типа Download PDF

Info

Publication number
SU1621143A1
SU1621143A1 SU884600870A SU4600870A SU1621143A1 SU 1621143 A1 SU1621143 A1 SU 1621143A1 SU 884600870 A SU884600870 A SU 884600870A SU 4600870 A SU4600870 A SU 4600870A SU 1621143 A1 SU1621143 A1 SU 1621143A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
input
inputs
outputs
structures
Prior art date
Application number
SU884600870A
Other languages
English (en)
Inventor
Владимир Иванович Горячев
Original Assignee
Организация П/Я В-8466
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Организация П/Я В-8466 filed Critical Организация П/Я В-8466
Priority to SU884600870A priority Critical patent/SU1621143A1/ru
Application granted granted Critical
Publication of SU1621143A1 publication Critical patent/SU1621143A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в различных устройствах дискретной обработки информации. Цель изобретени  - повышение надежности за счет упрощени  - достигаетс  за счет исключени  двух логических элементов и введени  новых св зей. IK-триггер содержит элементы И-НЕ 1.1, 1.2, элементы И-ИЛИ-НЕ 2,3. элементы НЕ 4,5, С-вход 6, К-вход 7, 1-вход 8 и выходы 9,10. IK-триггер срабатывает по положительному фронту тактового сигнала на С-входе 6. 1 ил.

Description

Ц 9
Ю Q
со
с
о
ГО
4 СО
Изобретение относитс  к области выислительной техники и может быть испольовано в различных устройствах дискретной бработки информации.
Целью изобретени   вл етс  повышеие надежности триггера за счет упрощеи .
Поставленна  цель достигаетс  исклюением двух логических элементов и выдеени  новых св зей.
На чертеже приведена схема IK-триггеа .
На чертеже обозначено: RS-триггера 1, одержащий первый, второй элементы И- НЕ 1.1, 1.2; первый, второй элементы И- ИЛИ-НЕ 2,3; первый, второй элементы НЕ 4,5; С-вход 6; К-вход 7; 1-вход 8, инверсный и пр мой выходы 9, 10.
Выходы элементов И-ИЛИ-НЕ 2,3 соединены соответственно с первыми входами первых структур И элементов И-ИЛИ-НЕ 2,3 первые входы вторых структур И которых соединены, соответственно с выходами элементов НЕ 5.4, выходы элементов И-НЕ 1.1, 1.2 соединены соответственно с инверсным выходом 9 и пр мым выходом 10 и соответственно с первыми входами элементов И-НЕ 1.2, 1.1. С-вход 6 соединен с вторыми входами первой, второй структур И элементов И-ИЛИ-НЕ 2,3, третьи входы первых структур И которых соединены соответственно с К-входом 7 и 1-входом 8, выходы элементов И-ИЛИ-НЕ 2,3 соединены соответственно с входами элементов НЕ 4,5 и соответственно с вторыми входами элементов И-НЕ 1.1, 1.2, выходы которых соединены соответственно с четвертыми входами первых структур И элементов И- ИЛИ-НЕ 3,2.
Элементы И-НЕ 1.1, 1.2 составл ют RS- триггер, входами R и S которого  вл ютс  соответственно вторые входы элементов ИНЕ 1.1, 1.2.
Устройство работает следующим образом .
Пусть триггер находитс  в состо нии О (Q О, Q 1). Установим триггер в единичное состо ние, дл  чего на его входы 8, 7 подаем комбинацию сигналов I 1, К 0. В этом случае при поступлении положительного фронта на С-вход 6 на выходе элемента И1
ИЛИ-НЕ 3 сформируетс  уровень О итриг- гер переключитс  в состо ние 0 1. Смена информации на К-входе 7 с О на 1 не отражаетс  на работе схемы, так как прием
информации элементом И-ИЛИ-НЕ 2 будет запрещен за счет действи  св зи с выхода элемента И-ИЛИ-НЕ 3 на вход первой Структуры И элемента И-ИЛИ-НЕ 2. При подаче комбинации сигналов К 1, I О
схема установитс  в состо ние Q 0, но уже через элемент И-ИЛИ-НЕ 2. После поступлени  фронта тактового сигнала на С-вход 6 и формировани  сигналов на выходах элементов И-ИЛИ-НЕ 2, 3 схема не реагирует
на смену информации на ее входах, т.е. данна  схема  вл етс  схемой, фиксирующей информацию по фронту тактового сигнала. В предлагаемом устройстве отсутствуют по сравнению с прототипом два элемен0 та И, что упрощает устройство и повышает его надежность.

Claims (1)

  1. Формула изобретени  Триггер IK-типа, содержащий пр мой и 5 инверсный выходы, тактовый С-вход, 1-вход, К-вход, два элемента И-НЕ, первый и второй элементы НЕ и первый и второй элементы И-ИЛИ-НЕ, выходы которых соединены соответственное первыми входами первых 0 структур И второго и первого элементов И- ИЛИ-НЕ, первые входы вторых структур И которых соединены соответственно с выходами второго и первого элементов НЕ, выходы первого и второго элементов И-НЕ 5 соединены соответственно с первыми входами и второго и первого элементов И-НЕ, отличающийс  тем, что, с целью повышени  надежности за счет упрощени , С-вход соединен с вторыми входами первых 0 и вторых структур И перв ого и второго элементов И-ИЛИ-НЕ, третьи входы первых структур И которых соединены соответственно с К- и 1-входами, выходы первого и второго элементов И-ИЛИ-НЕ соединены 45 соответственно с входами первого и второго элементов НЕ и с вторыми входами первого и второго элементов И-НЕ, выходы которых соединены соответственно с инверсным и пр мым выходами и с четвертыми входами 50 первых структур И второго и первого элементов И-ИЛИ-НЕ.
SU884600870A 1988-10-31 1988-10-31 Триггер IK-типа SU1621143A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884600870A SU1621143A1 (ru) 1988-10-31 1988-10-31 Триггер IK-типа

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884600870A SU1621143A1 (ru) 1988-10-31 1988-10-31 Триггер IK-типа

Publications (1)

Publication Number Publication Date
SU1621143A1 true SU1621143A1 (ru) 1991-01-15

Family

ID=21407414

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884600870A SU1621143A1 (ru) 1988-10-31 1988-10-31 Триггер IK-типа

Country Status (1)

Country Link
SU (1) SU1621143A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Гивоне Д. и др. Микропроцессоры и микрокомпьютеры. М :Мир, 1980, с. 157, рис. 511. Будинский Я. Логические цепи в цифровой технике. М.: Св зь, 1977, с 221, рис. 6.64а. *

Similar Documents

Publication Publication Date Title
KR960042413A (ko) 데이터 처리 시스템
SU1621143A1 (ru) Триггер IK-типа
KR850004669A (ko) 연산 기능 회로 내의 선택 및 로킹회로
SU1603367A1 (ru) Элемент сортировочной сети
SU528689A1 (ru) Триггер со счетным входом
SU1485393A1 (ru) Устройство для переключения электрических цепей ,
KR890003723B1 (ko) 복구시간 콘트롤회로
SU1677862A1 (ru) Переключающее устройство с сенсорным управлением
SU851397A1 (ru) Многофункциональный логический модуль
SU459857A1 (ru) Триггер =типа
KR930002226Y1 (ko) 워치독 회로
SU1676097A1 (ru) Синхронный делитель частоты
SU1267600A1 (ru) Устройство защиты от ложных перепадов сигнала
SU686146A1 (ru) Многофункциональный логический элемент
SU832697A1 (ru) Индикатор синхронизма
SU723773A1 (ru) Сенсорный переключатель
SU421013A1 (ru) Устройство для моделирования графа
SU1262723A1 (ru) Входное логическое устройство
SU995399A1 (ru) Резервированный генератор импульсов
SU1580534A1 (ru) Троичное счетное устройство
SU1037427A1 (ru) Многостабильный триггер
SU766020A1 (ru) Двоичный счетчик
SU1149400A2 (ru) Пересчетное устройство с контролем
SU661755A1 (ru) Устройство защиты от дребезга контактов
SU1211715A1 (ru) Устройство дл ввода информации