KR890004502A - 신호 위상 정렬 회로 - Google Patents
신호 위상 정렬 회로 Download PDFInfo
- Publication number
- KR890004502A KR890004502A KR1019880009844A KR880009844A KR890004502A KR 890004502 A KR890004502 A KR 890004502A KR 1019880009844 A KR1019880009844 A KR 1019880009844A KR 880009844 A KR880009844 A KR 880009844A KR 890004502 A KR890004502 A KR 890004502A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- output
- terminal
- input terminal
- oscillation
- Prior art date
Links
- 230000010355 oscillation Effects 0.000 claims 17
- 230000003111 delayed effect Effects 0.000 claims 10
- 238000001514 detection method Methods 0.000 claims 4
- 230000001629 suppression Effects 0.000 claims 3
- 230000007704 transition Effects 0.000 claims 3
- 239000013589 supplement Substances 0.000 claims 2
- 230000000295 complement effect Effects 0.000 claims 1
- 230000001143 conditioned effect Effects 0.000 claims 1
- 230000001934 delay Effects 0.000 claims 1
- 238000005247 gettering Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
- H03K5/135—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/081—Details of the phase-locked loop provided with an additional controlled phase shifter
- H03L7/0812—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
- H03L7/0814—Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the phase shifting device being digitally controlled
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Pulse Circuits (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명을 구체화하는 신호위상 정렬회로를 보이는 블록도.
Claims (4)
- 발진신호를 기준신화와 사전 설정된 위성관계로 정렬시키기 위해 상기 발진신호의 소오스(210).상기 기준신호의 소오스(212)를 구비하는 신호 위상 정렬회로에 있어서, M개의 각 출력 단부에서 상기 발진신호의 M개의 연속적으로 지연된 위상을 제공하기 위해, 발진신호의 상기 신호에 결합된 입력단부를 가지는 신호지연수단(214 내지 220)을 구비하며, 상기에서 M은 1보다 큰 정수이고 상기 발진신호에 대해 최장 시간 지연을 나타내는 상기 발진신호의 지연된 위상은 상기 발진신호의 한 주기로 표시되는 시간 크기 보다 더 큰 시간 크기만큼 지연되어지며, 상기 발진신호의 M개의 연속적으로 지연된 위상들이 상기 기준신호에서 사전 결정된 변이와 일치되도록 발생하며 상기 발진신호의 각 연속적 값을 나타내는 신호값을 기억시키기 위해 상기 기준신호에 응답하도록 상기 신호 지연수단의 M개의 출력 단부에 결합되는 신호치 기억수단(222 내지 230)과, 상기 발진 신호의 M개의 지연된 위상이 상기 기준신호 사전 설정된 위상 관계를 가지며 상기 발진 신호의 하나를 선택하기 위해 상기 신호치 저장수단에서 상기 발진신호의 소오스에 결합되는 신호 게이팅수단(240 내지 244, 246, 248, 250 내지 260)과, 지연된 상기 위상 정렬된 출력 신호에 의한 시간 크기보다 더 큰 시간 크기에 의해 상기 발진 신호에 대해 지연되어지는 상기 신호 지연수단으로 제공되는 신호의 어느것이든 선택을 금하기 위해 상기 신호 게이팅 수단에 결합된 금지 수단을 구비하는 것을 특징으로 하는 신호 위상 정렬 회로.
- 제1항에 있어서, 상기 발진 신호 및 상기 기준 신호는 논리-1 및 논리-0간의 값을 가지고 교번하는 각 바이 레벨 신호이고, 상기 지연 수단의 M개의 출력단자는 통상 M번째를 통해서 첫 번째로 숫자화되고, 상기 신호 저장 수단은 각각의 2진값 입력 단자를 갖는(M+1)번째를 통해 첫 번째로 숫자화된 (M+1) 2진값 저장 호로를 포함하는 2진값 저장 수단이고, 발진신호 소오스의 하나 및 상기 신호 지연수다느이 M개 출력단자, 클럭 신호 단자를 각각 다르게 결합되어지며, 상기 기준 신호의 공급원 및 제1출력 단자와 제2출력 단자에서 저장된 값의 논리 보수를 제공하기 위해 논리-0 및 논리-1간의 기준 신호 변화의 값과 일치하는 2진값 입력 단자에 저장하기 위해 조건되어지며, 상기 신호 저장 수단의 각각의 2진값 입력 단자를 갖는 (M+1)번째를 통해 제1로 숫자화된 (M+1) 2진값 저장회로를 포함하는 2진값 저장 수단이고, 발진 신호의 공급원의 다른 하나 및 상기 신호 지연 수단의 M출력 단자, 클럭 신호 단자에 각각 연결되고, 상기 기준 신호의 공급원에 연결되고, 또한 제1 및 제2출력 단자는 게이팅 수단과 연결되고, 각각의 상기 2진값 저장 회로는 2진값을 공급용 그리고 로직-0 및 로직-1 사이의 기준신호 변화의 값과 일치하는 2진값 입력 단자에 공급하여 저장하기 위해 가정되는 것과, 제1출력 단자에 값과, 제2출력 단자에 저장된 값과 논리 보충을 구비하며, 상기 시호 게이팅 수단은 (M+1)변이 검출 게이트는 보통(M+1)번째를 첫 번째로 숫자화되며 반면에 i번째 번이 검출게이트이 제1입력단자는 i번째 2진값 저장 회로의 제2입력단자에 연결되고, i번째 변이 검출게이트의 제2입력단자는 상기 (i+1)번째 2진값 저장회로의 제2입력단자에 연결되고, 공급되는 출력신호는 신호의 논리AND와 같게 입력단자에 공급하며, 여기서 i는 2 및 M+1사이의 정수이며, (M+1)신호게이팅 소자는 보통(M+1)번째를 통해 첫 번째로 숫자화되고 반면에 i번째 신호 게치팅 소자의 제1입력단자는 신호지연수단의 (i-1)번째 출력단자와 연결되어 있으며, i번째 신호 게이팅 수단의 제2입력단자는 i번째 변이 검출게이트의 출력 단자와 연결되고, 신호의 논리 AND와 동일한 출력신호를 입력단자에 공급하며, 상기 금지수단은 M신호 역회로와 보통 M번째를 통해 첫 번째로 숫자화된 것과 (M-1)번째를 통해 첫 번째로 숫자화된 (M-1)OR게이트를 구비하며 i번째 OR게이트는 하나의 입력단자에 (i-1)번째 OR게이트에 의해 공급되는 출력신호를 수신하기 위해 연결되고, 출력신호는 제2입력 단자에서 (i+2)번째 변이 검출 게이트에 의해 공급되며, 입력 신호의 논리 OR과 동일한 출력신호를 공급하기 위해 (I+2)번째 인버터 회로에서 (i+3)번째 변이 검출게이트의 제3입력단자를 위해 i번째 OR게이트의 출력단자의 논리 보충으로 공급되는 것을 특징으로 하는 신호위상정렬 회로.
- 텔레비전 신호처리 시스템에서 수평라인 동기화시호에 대하여 클럭신호를 동기화하기 위해 1항에서 설명한 회로가, 상기 발진신호는 클럭신호, 상기 기준신호는 수평라인 동기화신호를 구비함에 있어서, 각각 M개의 출력단자에서 상기 클럭 신호의 M개의 연속적으로 지연된 위상을 제공하기 위한 클럭 신호의 상기 소오스에 결합된 입력단자를 가지며, M번째를 통해 통상 첫 번째로 숫자화된 상기 신호지연수단을 구비하며, 여기서 M은 1보다 큰 정수이고, M번째 출력단자에 의해 제공된 클럭신호의 한 주기로 표현되는 시간의 크기 보다 더 큰 시간 크기만큼 상기 클럭신호에 관계해 지연되어지며, 그리고 클럭신호의 상기 소오스 및 상기 신호 지연수단의 M개 출력단자에 결합되고 그리고 상기 클럭신호의 하나를 선택하기 위한 상기 수평라인 동기와 신호에서 설정된 변이에 응답하며 위상정열된 출력 클럭신호 같이 사익 클럭신호의 M개의 지연된 위상에 응답하는 상기 게이팅수단 및 신호치 저장 수단을 포함하는 신호선택 수단과 선택된 신호를 제공하는 단자수보다 많은 개수를 가지는 상기 지연수단의 출력단자로 제공되는 상기 지연수단에 으해 제공된 어떤 신호의 선택을 억제하기 위한 상기 신호 게이팅수단에 접속된 억제수단을 구비하는 것을 특징으로 하는 신호위상 정렬회로.
- 제3항에 있어서, 게이팅수단이 신호 지연수단의 (i-1)번째 및 (i+1)번째 출력단자에 의해 제공된 신호의 순시치에 응답하는 i번째단에 있어서, (M+1)번째를 통해 통산 첫 번째로 수치화되는 (M+1)단을 포함하고 위상 정렬된 클럭신호처럼 상기신호 지연수단의 i번째 출력단부에 제공된 신호를 선택적으로 통과시키기 위해, 상기 수평라인 동기화 신호에서 설정된 변이와 일치하고, 상기 억제수단이 상기 게이팅회로에 선택되어진 신호 지연수단의 (i+1)번째 출력단자를 통해 상기 첫 번째의 하나에 의해 제공된 신호일 때 상기 신호 지연수단의 (i+2)번째 출력단부로 제공된 출력신호의 선택을 억제하기 위해 상기 신호게이팅수단의 (i+2)번째 단자에 결합된 상기 억제 수단의 i번째 단자에 있어서, M번째를 통해 첫 번째로 보편적 수치화된 M번째 단자를 포함하는 것을 특징으로 하는 신호위상 정렬회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US082,419 | 1987-08-07 | ||
US07/082,419 US4814879A (en) | 1987-08-07 | 1987-08-07 | Signal phase alignment circuitry |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890004502A true KR890004502A (ko) | 1989-04-22 |
KR970004440B1 KR970004440B1 (ko) | 1997-03-27 |
Family
ID=22171100
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880009844A KR970004440B1 (ko) | 1987-08-07 | 1988-08-02 | 신호 위상 정합 회로 |
Country Status (6)
Country | Link |
---|---|
US (1) | US4814879A (ko) |
JP (1) | JP2909740B2 (ko) |
KR (1) | KR970004440B1 (ko) |
DE (1) | DE3826717C2 (ko) |
GB (1) | GB2208573B (ko) |
HK (1) | HK797A (ko) |
Families Citing this family (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4992874A (en) * | 1989-07-03 | 1991-02-12 | Rca Licensing Corporation | Method and apparatus for correcting timing errors as for a multi-picture display |
DE3931259A1 (de) * | 1989-09-19 | 1991-03-28 | Siemens Ag | Verfahren zur fortlaufenden anpassung der phase eines digitalsignals an einen takt |
US5066868A (en) * | 1990-08-13 | 1991-11-19 | Thomson Consumer Electronics, Inc. | Apparatus for generating phase shifted clock signals |
US5272729A (en) * | 1991-09-20 | 1993-12-21 | International Business Machines Corporation | Clock signal latency elimination network |
DE4135335C2 (de) * | 1991-10-26 | 1993-11-25 | Grundig Emv | Einrichtung zur Gewinnung zweier in Quadraturphasenbeziehung stehender Signale aus einem digitalen Signal |
JPH05199481A (ja) * | 1992-01-23 | 1993-08-06 | Fanuc Ltd | ビデオ信号の位相制御回路 |
DE69330056T2 (de) * | 1992-01-31 | 2001-08-02 | Konica Corp., Tokio/Tokyo | Vorrichtung zur Signalverzögerung |
US5309111A (en) * | 1992-06-26 | 1994-05-03 | Thomson Consumer Electronics | Apparatus for measuring skew timing errors |
US5404437A (en) * | 1992-11-10 | 1995-04-04 | Sigma Designs, Inc. | Mixing of computer graphics and animation sequences |
KR960002463B1 (ko) * | 1993-12-11 | 1996-02-17 | 한국전기통신공사 | 고속데이타 전송에서의 디지틀 데이타 리타이밍 장치 |
US5598576A (en) * | 1994-03-30 | 1997-01-28 | Sigma Designs, Incorporated | Audio output device having digital signal processor for responding to commands issued by processor by emulating designated functions according to common command interface |
US5515107A (en) * | 1994-03-30 | 1996-05-07 | Sigma Designs, Incorporated | Method of encoding a stream of motion picture data |
US5528309A (en) | 1994-06-28 | 1996-06-18 | Sigma Designs, Incorporated | Analog video chromakey mixer |
US6124897A (en) * | 1996-09-30 | 2000-09-26 | Sigma Designs, Inc. | Method and apparatus for automatic calibration of analog video chromakey mixer |
AU6713696A (en) * | 1995-08-01 | 1997-02-26 | Auravision Corporation | Transition aligned video synchronization system |
US5663767A (en) * | 1995-10-25 | 1997-09-02 | Thomson Consumer Electronics, Inc. | Clock re-timing apparatus with cascaded delay stages |
US5719511A (en) * | 1996-01-31 | 1998-02-17 | Sigma Designs, Inc. | Circuit for generating an output signal synchronized to an input signal |
US5818468A (en) * | 1996-06-04 | 1998-10-06 | Sigma Designs, Inc. | Decoding video signals at high speed using a memory buffer |
US6128726A (en) | 1996-06-04 | 2000-10-03 | Sigma Designs, Inc. | Accurate high speed digital signal processor |
US5818890A (en) * | 1996-09-24 | 1998-10-06 | Motorola, Inc. | Method for synchronizing signals and structures therefor |
US5959683A (en) * | 1997-06-26 | 1999-09-28 | Xerox Corporation | System to remove artifacts in a digital image derived from a television signal |
FR2768575B1 (fr) * | 1997-09-12 | 2004-04-09 | Sgs Thomson Microelectronics | Procede de mesure de delai temporel et circuit mettant en oeuvre le procede |
KR100261295B1 (ko) * | 1997-12-03 | 2000-07-01 | 이계철 | 준안정이 고려된 디지털 위상 정렬장치 |
DE19920335C1 (de) * | 1999-05-03 | 2000-09-07 | Siemens Ag | Anordnung zur Phasenangleichung eines Datensignals an ein Taktsignal in einem digitalen integrierten Schaltkreis |
KR100595837B1 (ko) * | 1999-10-04 | 2006-07-05 | 에스케이 텔레콤주식회사 | 통신시스템에서 입력신호의 위상 검출 장치 |
JP3394013B2 (ja) * | 1999-12-24 | 2003-04-07 | 松下電器産業株式会社 | データ抽出回路およびデータ抽出システム |
DE60200289T2 (de) | 2002-09-24 | 2005-02-17 | Agilent Technologies Inc., A Delaware Corp., Palo Alto | Übergangsanpassung |
EP1435689B1 (en) * | 2003-01-02 | 2008-03-12 | Texas Instruments Incorporated | Method and circuitry for reducing the skew between two signals |
WO2005081449A1 (en) * | 2004-02-02 | 2005-09-01 | Thomson Licensing S.A. | Analog to digital converter clock synchronizer |
JP4488872B2 (ja) * | 2004-11-29 | 2010-06-23 | 株式会社ルネサステクノロジ | 位相同期回路及び半導体集積回路装置 |
US8582706B2 (en) * | 2009-10-29 | 2013-11-12 | National Instruments Corporation | Training a data path for parallel data transfer |
US11621669B2 (en) * | 2021-01-27 | 2023-04-04 | The Regents Of The University Of California | Fast startup of crystal and other high-Q oscillators |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2137998B2 (de) * | 1971-07-29 | 1975-03-20 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Schaltungsanordnung zur zeitselektiven eingabe von impulsgruppen |
US3911368A (en) * | 1974-06-20 | 1975-10-07 | Tarczy Hornoch Zoltan | Phase interpolating apparatus and method |
JPS56106421A (en) * | 1980-01-29 | 1981-08-24 | Nippon Hoso Kyokai <Nhk> | Constant ratio delay circuit |
US4399416A (en) * | 1980-11-10 | 1983-08-16 | Texaco Development Corporation | Floating point amplifier |
US4500852A (en) * | 1982-12-13 | 1985-02-19 | Rockwell International Corporation | Wide range phase detector utilizing a plurality of stacked detector modules |
US4617679A (en) * | 1983-09-20 | 1986-10-14 | Nec Electronics U.S.A., Inc. | Digital phase lock loop circuit |
JPS60170075A (ja) * | 1984-02-14 | 1985-09-03 | Sony Corp | デイジタルビデオ信号処理装置 |
JPS60204121A (ja) * | 1984-03-29 | 1985-10-15 | Fujitsu Ltd | 位相同期回路 |
US4679005A (en) * | 1985-01-23 | 1987-07-07 | Sony Corporation | Phase locked loop with frequency offset |
US4600895A (en) * | 1985-04-26 | 1986-07-15 | Minnesota Mining And Manufacturing Company | Precision phase synchronization of free-running oscillator output signal to reference signal |
US4675612A (en) * | 1985-06-21 | 1987-06-23 | Advanced Micro Devices, Inc. | Apparatus for synchronization of a first signal with a second signal |
JPH07123218B2 (ja) * | 1986-05-16 | 1995-12-25 | 株式会社トプコン | 走査同期信号発生回路 |
-
1987
- 1987-08-07 US US07/082,419 patent/US4814879A/en not_active Expired - Lifetime
-
1988
- 1988-08-02 KR KR1019880009844A patent/KR970004440B1/ko not_active IP Right Cessation
- 1988-08-04 GB GB8818578A patent/GB2208573B/en not_active Expired - Fee Related
- 1988-08-05 JP JP63194680A patent/JP2909740B2/ja not_active Expired - Fee Related
- 1988-08-05 DE DE3826717A patent/DE3826717C2/de not_active Expired - Fee Related
-
1997
- 1997-01-02 HK HK797A patent/HK797A/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
GB2208573B (en) | 1991-12-18 |
DE3826717A1 (de) | 1989-02-16 |
DE3826717C2 (de) | 1996-10-24 |
GB8818578D0 (en) | 1988-09-07 |
HK797A (en) | 1997-01-10 |
KR970004440B1 (ko) | 1997-03-27 |
US4814879A (en) | 1989-03-21 |
GB2208573A (en) | 1989-04-05 |
JP2909740B2 (ja) | 1999-06-23 |
JPS6467029A (en) | 1989-03-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR890004502A (ko) | 신호 위상 정렬 회로 | |
US6025744A (en) | Glitch free delay line multiplexing technique | |
KR970051253A (ko) | 동기 지연라인을 이용한 디지탈 지연 동기 루프 회로 | |
KR910009002A (ko) | 디지탈 방식의 위상을 동기시키는 방법 및 구조 | |
KR940017216A (ko) | 출력 전환 방법과 멀티플렉서를 구비하는 집적회로 및 시스템 | |
KR870008478A (ko) | 방식 변환 장치 | |
KR850003479A (ko) | 반도체 집적 회로 | |
KR19980078283A (ko) | 클럭위상비교기 | |
KR100558554B1 (ko) | 내부 클럭 발생 장치 | |
KR860002930A (ko) | 기준신호 재생장치 | |
US5051616A (en) | Zero crossing detector arrangements | |
KR960011614A (ko) | 위상변조회로 | |
KR100629538B1 (ko) | 제 1 디지털 신호의 에지와 제 2 디지털 신호의 에지 사이의 시간차를 검출하는 회로 | |
KR890015244A (ko) | 디지탈 클립회로 | |
KR970060709A (ko) | 디지탈 지연 동기 루프 회로 | |
JPH01208791A (ja) | 半導体記憶回路 | |
KR850006817A (ko) | 위상동기회로 | |
KR890013638A (ko) | 위상 검파 회로 | |
KR100201400B1 (ko) | 클럭 동기회로 | |
KR970002403B1 (ko) | 리드-솔로몬(r-s) 디코딩 데이타의 재배열장치 | |
KR19980050372A (ko) | 데이타 전송 동기용 클럭 발생장치 | |
KR920019082A (ko) | 클럭 전환 회로 | |
KR920011264A (ko) | 영상데이타 스플리트 회로 | |
KR890009175A (ko) | 수평동기 검출회로 | |
ES2113301A1 (es) | Dispositivo de interpolacion de señales. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20060213 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |