KR850006235A - 래 치 회 로 - Google Patents

래 치 회 로 Download PDF

Info

Publication number
KR850006235A
KR850006235A KR1019850000856A KR850000856A KR850006235A KR 850006235 A KR850006235 A KR 850006235A KR 1019850000856 A KR1019850000856 A KR 1019850000856A KR 850000856 A KR850000856 A KR 850000856A KR 850006235 A KR850006235 A KR 850006235A
Authority
KR
South Korea
Prior art keywords
transistor
latch circuit
reference voltage
transistors
receiving
Prior art date
Application number
KR1019850000856A
Other languages
English (en)
Other versions
KR890004886B1 (ko
Inventor
히로가즈 스즈끼 (외 2)
Original Assignee
야마모도 다꾸마
후지쓰 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마모도 다꾸마, 후지쓰 가부시끼 가이샤 filed Critical 야마모도 다꾸마
Publication of KR850006235A publication Critical patent/KR850006235A/ko
Application granted granted Critical
Publication of KR890004886B1 publication Critical patent/KR890004886B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/286Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/013Modifications of generator to prevent operation by noise or interference
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/286Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
    • H03K3/288Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable using additional transistors in the input circuit
    • H03K3/2885Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable using additional transistors in the input circuit the input circuit having a differential configuration

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Static Random-Access Memory (AREA)
  • Logic Circuits (AREA)
  • Dram (AREA)

Abstract

내용 없음

Description

래치회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 래치회로의 기본 개통도.
제2도는 본 발명의 일실시예에 의한 래치회로의 회로도.
제3도는 제2도에 보인 회로의 각 신호의 타이밍 도표.
제4도는 본 발명에 의한 기준 전압을 설명하는 도표.
제5도는 본 발명의 효과를 설명하는 그래프.

Claims (10)

  1. 기입데이타를 입력 및 유지시키는 래치회로에 있어서, 기입데이타 신호를 수신하기 위한 데이타 입력단자와, 출력단자로부터 궤환 루우프를 통해 궤환신호를 수신하기 위한 궤환 입력단자와, 그리고 상기 기입데이타 신호가 인가되는 측의 기준전압과 논리진폭의 최대 전압간의 전위차 보다 더 큰 상기 궤환신호가 인가되는 측의 기준전압과 논리진폭의 한 최대전압간의 전위차를 세팅시키기 위한 수단을 포함하는 것이 특징인 래치회로.
  2. 제1항에서, 두 트랜지스터 Q1및 Q2로 구성된 전류스위칭 회로를 갖는 데이타 입력부와 두트랜지스터 Q3와 Q4로 구성된 전류스위칭 회로를 역시 갖는 데이타 유지부를 더 포함하되, 상기 데이타 입력부는 상기 데이타 입력단자 D를 통하여 상기 트랜지스터 D1의 베이스에서 상기기입데이타 신호를 수신하며 그리고 상기 트랜지스터 Q2의 베이스에서 기준전압 Vref1를수신하며, 상기 데이타 유지부는 상기 트랜지스터 Q3의 베이스에서 다른 기준전압 Vref2를 수신하고 그리고 상기 트랜지스터 Q4의 베이스에서 상기 궤환신호를 수신하는 것이 특징인 래치회로.
  3. 제2항에서, 상기 데이타 입력부는 하나의 부하로서 사용되는 저항 Ra와 Rb와 베이스에서 상기 클록펄스신호 C를 수신하기 위한 트랜지스터 Q5를 더 포함하되, 상기 트랜지스터들 Q1과 Q2는 그들의 에미터들을 통하여 연결되는 것이 특징인 래치회로.
  4. 제2항에서, 상시 데이타 유지부는 베이스에서 반전 클록펄스신호 C를 수신하기 위한 트랜지스터 Q6를 더 포함하되, 상기 트랜지스터 Q3와 Q4는 그들의 에미터들을 통하여 연결되며, 그들의 콜렉터들은 상기 트랜지스터들 Q1과 Q2의 콜렉터들에 연결되는 것이 특징인 래치회로.
  5. 제1항에서, 에미터 폴로워로 트랜지스터들로서 사용되는 두 출력 트랜지스터들 Q7과 Q8를 더 포함하는 것이 특징인 래치회로.
  6. 제1항에서, 상기 논리진폭의 상기 최대 전압은 상기 고레벨측에 의해 주어지는 것이 특징인 래치회로.
  7. 제1항에서, 상기 논리진폭의 상기 최대전압은 상기 저레벨측에 의해 주어지는 것이 특징인 래치회로.
  8. 제1항에서, 두개의 상이한 기준전압 Vref1과 Vref2를 발생시키기 위한 기준전압 세팅회로를 더 포함하는 것이 특징인 래치회로.
  9. 제8항에서, 상기 기준전압 세팅회로는 두 트랜지스터들 Q9및 R10과 다수의 저항 R1내지 R5로 구성되는 것이 특징인 래치회로.
  10. 제9항에서, 상기 저항 R1은 상기 트랜지스터 Q9의 에미터와 상기 트랜지스터 Q10의 콜렉터 사이에 연결되며, 하나의 기준전압 Vref1은 상기 트랜지스터 Q9의 상기 에미터와 상기 저항 R1의 일단의 공통접점 P1으로부터 얻어지며, 다른 기준전압 Vref2는 상기 트랜지스터 Q10의 상기 콜랙터와 상기 저항 R1의 타단의 공통접점 P2로부터 얻어지는 것이 특징인 래치회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019850000856A 1984-02-13 1985-02-11 래치회로 KR890004886B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP59-022965 1984-02-13
JP59022965A JPS60169216A (ja) 1984-02-13 1984-02-13 フリツプ・フロツプ回路

Publications (2)

Publication Number Publication Date
KR850006235A true KR850006235A (ko) 1985-10-02
KR890004886B1 KR890004886B1 (ko) 1989-11-30

Family

ID=12097290

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850000856A KR890004886B1 (ko) 1984-02-13 1985-02-11 래치회로

Country Status (5)

Country Link
US (1) US4755693A (ko)
EP (1) EP0154426B1 (ko)
JP (1) JPS60169216A (ko)
KR (1) KR890004886B1 (ko)
DE (1) DE3573049D1 (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0787348B2 (ja) * 1986-07-31 1995-09-20 三菱電機株式会社 半導体集積回路装置
US4725979A (en) * 1986-12-05 1988-02-16 Monolithic Memories, Inc. Emitter coupled logic circuit having fuse programmable latch/register bypass
JP2574798B2 (ja) * 1987-06-19 1997-01-22 株式会社日立製作所 トランジスタ回路
US4940905A (en) * 1987-10-20 1990-07-10 Hitachi, Ltd. ECL flip-flop with improved x-ray resistant properties
US4804861A (en) * 1988-02-11 1989-02-14 Motorola, Inc. Multifunction onboard input/output termination
US4866306A (en) * 1988-04-01 1989-09-12 Digital Equipment Corporation ECL mux latch
US4926066A (en) * 1988-09-12 1990-05-15 Motorola Inc. Clock distribution circuit having minimal skew
US4900954A (en) * 1988-11-30 1990-02-13 Siemens Components,Inc. Mixed CML/ECL macro circuitry
US4990889A (en) * 1989-05-10 1991-02-05 The United States Of America As Represented By The Secretary Of The Army Flare simulator and test circuit
US5043939A (en) * 1989-06-15 1991-08-27 Bipolar Integrated Technology, Inc. Soft error immune memory
US5017813A (en) * 1990-05-11 1991-05-21 Actel Corporation Input/output module with latches
US5059827A (en) * 1990-07-31 1991-10-22 Motorola, Inc. ECL circuit with low voltage/fast pull-down
US5068551A (en) * 1990-09-21 1991-11-26 National Semiconductor Corporation Apparatus and method for translating ECL signals to CMOS signals
JP2990785B2 (ja) * 1990-10-25 1999-12-13 ソニー株式会社 論理回路
EP0590818A3 (en) * 1992-10-02 1994-05-11 Nat Semiconductor Corp Ecl-to-bicmos/cmos translator
US5485110A (en) * 1994-02-01 1996-01-16 Motorola Inc. ECL differential multiplexing circuit
US5541545A (en) * 1995-06-07 1996-07-30 International Business Machines Corporation High speed bipolar D latch circuit with reduced latch clocking output corruption

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4506165A (en) * 1982-06-30 1985-03-19 At&T Bell Laboratories Noise rejection Set-Reset Flip-Flop circuitry
US4540900A (en) * 1982-07-01 1985-09-10 Burr-Brown Corporation Reduced swing latch circuit utilizing gate current proportional to temperature

Also Published As

Publication number Publication date
DE3573049D1 (en) 1989-10-19
EP0154426A1 (en) 1985-09-11
EP0154426B1 (en) 1989-09-13
JPS60169216A (ja) 1985-09-02
KR890004886B1 (ko) 1989-11-30
US4755693A (en) 1988-07-05

Similar Documents

Publication Publication Date Title
KR850006235A (ko) 래 치 회 로
KR850700193A (ko) 다 레벨입력전압 수신용 입력버퍼회로
US3470391A (en) Current pulse driver with means to steepen and stabilize trailing edge
KR860002904A (ko) 에미터 결합논리(ecl)회로
US4599526A (en) Clocked latching circuit
KR910001882B1 (ko) 버퍼회로
KR890017875A (ko) 마스터-슬레이브 플립플롭회로
KR940015786A (ko) 낮은 공급 전압에서 동작가능한 아날로그 곱셈기
KR880001109A (ko) 집적논리회로
KR900700990A (ko) 드라이버 회로
US3725681A (en) Stabilized multivibrator circuit
US4349895A (en) Decoder circuit of a semiconductor memory device
US4362955A (en) Current boost circuit for a pulse generator output stage
KR870001709A (ko) D/a 변환기
KR940001568A (ko) 레벨 변환 회로
KR910019341A (ko) Ecl 레벨용 입력 버퍼 재생 래치 회로
KR890003200A (ko) 수평 편향 출력 회로
KR920009083A (ko) 논리회로
KR890010912A (ko) 반도체 메모리장치
KR850008253A (ko) 차동 증폭기
KR970072454A (ko) 다이오드-바이어스된 차동 증폭기를 갖춘 용량 결합 회로
US3603818A (en) Gunn-diode logic circuits
KR880001107A (ko) 동적가변 선형회로
US3663887A (en) Memory sense amplifier inherently tolerant of large input disturbances
KR850006088A (ko) 마이크로컴퓨터 시스템용 게이트회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19941031

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee