KR840000114A - 위상 비교기 - Google Patents

위상 비교기 Download PDF

Info

Publication number
KR840000114A
KR840000114A KR1019820001466A KR820001466A KR840000114A KR 840000114 A KR840000114 A KR 840000114A KR 1019820001466 A KR1019820001466 A KR 1019820001466A KR 820001466 A KR820001466 A KR 820001466A KR 840000114 A KR840000114 A KR 840000114A
Authority
KR
South Korea
Prior art keywords
terminal
output
input
phase comparator
gate circuit
Prior art date
Application number
KR1019820001466A
Other languages
English (en)
Other versions
KR900003072B1 (en
Inventor
다까아끼 야마다
Original Assignee
이와마 가즈오
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이와마 가즈오, 소니 가부시끼 가이샤 filed Critical 이와마 가즈오
Publication of KR840000114A publication Critical patent/KR840000114A/ko
Application granted granted Critical
Publication of KR900003072B1 publication Critical patent/KR900003072B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D13/00Circuits for comparing the phase or frequency of two mutually-independent oscillations
    • H03D13/003Circuits for comparing the phase or frequency of two mutually-independent oscillations in which both oscillations are converted by logic means into pulses which are applied to filtering or integrating means
    • H03D13/004Circuits for comparing the phase or frequency of two mutually-independent oscillations in which both oscillations are converted by logic means into pulses which are applied to filtering or integrating means the logic means delivering pulses at more than one terminal, e.g. up and down pulses
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R25/00Arrangements for measuring phase angle between a voltage and a current or between voltages or currents
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06GANALOGUE COMPUTERS
    • G06G7/00Devices in which the computing operation is performed by varying electric or magnetic quantities
    • G06G7/12Arrangements for performing computing operations, e.g. operational amplifiers
    • G06G7/26Arbitrary function generators

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

내용 없음

Description

위상 비교기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제7도는 본 발명에 따른 위상 비교기의 일실시예를 도시한 회로도.

Claims (15)

  1. 기준신호가 공급되는 제1 신호 입력단자와, 상기 기준신호와 비교될 입력신호가 공급되는 제2 신호 입력단자와, 한쌍의 입력단자와 출력단자를 가지며 입력단자쌍중의 한개가 상기 제1 신호 입력단자에 접속되어 있는 제1 게이트회로수단과, 한쌍의 입력단자와 출력단자를 가지며 입력단자쌍중의 한개가 상기 제2 신호 입력단자에 접속되는 제2 게이트회로수단과, 셋트단자와 리셀트단자 및 출력단자를 가지며 셀트단자가 상기 제1 게이트 회로수단의 출력단자에 접속되어 있는 제1 쌍안정회로수단과, 셀트단자와 리셀단자 및 출력단자를 가지며 셀트단자가 상기 제2 게이트 회로수단의 출력단자에 접속되어 있는 제2 쌍안정 회로수단과, 제1 게이트 회로수단의 입력단자쌍중의 다른 단자와 제2 쌍안정 회로수단의 출력단자간에 접속된 제1 게이트 제어수단과, 제2 게이트 회로수단의 입력단자쌍중의 다른 단자와 제1 쌍안정회로수단의 출력단자간에 접속된 제2 게이트 제어수단과, 제1 신호 입력단자와 제2 쌍안정회로 수단의 리셀단자간에 접속된 제2 리셀수단을 구비하고 있는 위상비교기.
  2. 제1항에 의한 위상비교기에 있어서, 제1 게이트 회로수단이 제1의 AND게이트 회로를 구비하고, 제2 게이트 회로수단이 제2의 AND게이트 회로를 구비하고 있는 위상비교기.
  3. 제1항에 의한 위상비교기에 있어서, 제1 쌍안정 회로수단이 반전 및 비반전 출력단자를 가진 제1의 플립플롭회로를 구비하고, 제2 쌍안정회로 수단이 반전 및 비반전 출력단자를 가진 제2의 플립플롭회로를 구비하고 있는 위상비교기.
  4. 제3항에 의한 위상비교기에 있어서, 제1 게이트제어수단이 제2 플립플롭회로의 반전출력 단자와 제1의 AND게이트 회로의 입력단자쌍중의 다른 단자간에 접속되어 있는 위상비교기.
  5. 제3항에 의한 위상비교기에 있어서, 제2 게이트제어수단이 제1 플립플롭회로의 반전출력 단자와 제2의 AND게이트 회로의 입력단자쌍중의 다른 단자간에 접속되어 있는 위상비교기.
  6. 제6항에 의한 위상비교기에 있어서, 제1 신호 입력단자에 접속된 입력과 제1의 AND게이트 회로의 입력단자쌍중의 한 단자에 접속된 출력을 가지는 제1 트리거 펄스발진기가 포함되어 있는 위상비교기.
  7. 제3항에 의한 위상비교기에 있어서, 제2 신호 입력단자에 접속된 입력과 제2의 AND게이트 회로의 입력단자쌍중의 한 단자에 접속된 출력을 가지는 제2 트리거 펄스발진기가 포함되어 있는 위상비교기.
  8. 제6항에 의한 위상비교기에 있어서, 제1 트리거 펄스발진기가, 입력과 출력을 가지며 그 입력이 제1신호 입력단자에 접속되어 있는 제1 반전기와, 한쌍의 입력과 출력을 가지며 이들 입력은 가각 제1신호 입력단자와 제1 반전기의 출력에 접속되어 있고 그 출력은 제1의 AND게이트 회로의 입력단자쌍의 한 단자에 접속되어 있는 NOR회로를 구비하고 있는 위상비교기.
  9. 제8항에 의한 위상비교기에 있어서, 제2 트리거 펄스발진기가, 입력과 출력을 가지며 그 입력이 제2신호 입력단자에 접속되어 있는 제2 반전기와, 한쌍의 입력과 출력을 가지며 이들 입력은 가각 제2신호 입력단자와 제2 반전기의 출력에 접속되어 있고 그 출력은 제2의 AND게이트 회로의 입력단자쌍의 한 단자에 접속되어 있는 NOR회로를 구비하고 있는 위상비교기.
  10. 제3항에 의한 위상비교기에 있어서, 입력과 출력을 가지며 그 입력은 제1 신호 입력단자에 접속되고 그 출력이 제1의 AND게이트 회로의 다른 입력단자에 접속된 제1 반전기가 포함되어 있는 위상비교기.
  11. 제10항에 의한 위상비교기에 있어서, 입력과 출력을 가지며 그 입력은 제2 신호 입력단자에 접속되고 그 출력이 제2의 AND게이트 회로의 다른 입력단자에 접속된 제2 반전기가 포함되어 있는 위상비교기.
  12. 제11항에 의한 위상비교기에 있어서, 제1 리셀트수단이 반전기와 AND게이트 회로를 포함하고 있는 제1 트리거 펄스발진기를 구비하고 있는 위상비교기.
  13. 제12항에 의한 위상비교기에 있어서, 제2 리셀트수단이 반전기와 AND게이트 회로를 포함하고 있는 제2 트리거 펄스발진기를 구비하고 있는 위상비교기.
  14. 제13항에 의한 위상비교기에 있어서, 제1 플립플롭회로가 한쌍의 NOR게이트 회로를 구비하고 있는 위상비교기.
  15. 제14항에 의한 위상비교기에 있어서, 제2 플립플롭회로가 한쌍의 NOR게이트 회로를 구비하고 있는 위상비교기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR8201466A 1981-04-02 1982-04-02 Phase comparator KR900003072B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP56-49846 1981-04-02
JP56049846A JPS57164620A (en) 1981-04-02 1981-04-02 Phase comparator

Publications (2)

Publication Number Publication Date
KR840000114A true KR840000114A (ko) 1984-01-30
KR900003072B1 KR900003072B1 (en) 1990-05-07

Family

ID=12842425

Family Applications (1)

Application Number Title Priority Date Filing Date
KR8201466A KR900003072B1 (en) 1981-04-02 1982-04-02 Phase comparator

Country Status (9)

Country Link
US (1) US4451794A (ko)
JP (1) JPS57164620A (ko)
KR (1) KR900003072B1 (ko)
AU (1) AU553887B2 (ko)
CA (1) CA1179743A (ko)
DE (1) DE3212453A1 (ko)
FR (1) FR2503483B1 (ko)
GB (1) GB2097617B (ko)
NL (1) NL192167C (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4682121A (en) * 1985-02-04 1987-07-21 International Business Machines Corporation Phase discriminator and data standardizer
CA1257661A (en) * 1985-02-04 1989-07-18 Dale B. Chapman Clock phase discriminator
US4764737A (en) * 1987-11-20 1988-08-16 Motorola, Inc. Frequency synthesizer having digital phase detector with optimal steering and level-type lock indication
IT1218072B (it) * 1988-06-13 1990-04-12 Sgs Thomson Microelectronics Circuito per la sintonizzazione ad alta efficienza di frequenze video
JPH04192714A (ja) * 1990-11-26 1992-07-10 Matsushita Electric Ind Co Ltd 位相比較器
JPH04196989A (ja) * 1990-11-28 1992-07-16 Matsushita Electric Ind Co Ltd 平板型画像表示装置の制御方法
FR2688956B1 (fr) * 1992-03-17 1997-02-21 Sgs Thomson Microelectronics Sa Comparateur de phase/frequence
US5376847A (en) * 1992-12-30 1994-12-27 Alcatel Network Systems, Inc. Phase detector and methodology
US5440252A (en) * 1993-09-13 1995-08-08 Acer Peripherals, Inc. State machine with hysteresis for detecting frequency of an input signal
US5497110A (en) * 1995-04-12 1996-03-05 Magl Power Inc. Frequency monitor and error detector circuit
JP3695833B2 (ja) * 1996-04-05 2005-09-14 株式会社ルネサステクノロジ Pll回路
JP2936474B2 (ja) * 1997-04-03 1999-08-23 セイコーインスツルメンツ株式会社 半導体集積回路装置
DE10320793B4 (de) * 2003-04-30 2005-04-21 Infineon Technologies Ag Schaltungs-Einrichtung, insbesondere Latch- oder Phasen-Detektor-Einrichtung
US7443251B2 (en) * 2005-12-15 2008-10-28 International Business Machines Corporation Digital phase and frequency detector

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3430148A (en) * 1966-03-14 1969-02-25 Xerox Corp Phase comparator circuit for providing varying width signal which is a function of phase difference and angle of two input signals
US3626307A (en) * 1969-02-14 1971-12-07 Iwasaki Tsushinki Kaisha A K A Counting system for measuring a difference between frequencies of two signals
US3610954A (en) * 1970-11-12 1971-10-05 Motorola Inc Phase comparator using logic gates
JPS535107B2 (ko) * 1973-03-20 1978-02-23
US4291274A (en) * 1978-11-22 1981-09-22 Tokyo Shibaura Denki Kabushiki Kaisha Phase detector circuit using logic gates
DE2932745C2 (de) * 1979-08-13 1986-06-19 Matsushita Electric Industrial Co., Ltd., Kadoma, Osaka Digitaler Frequenz- und Phasenvergleicher
US4277754A (en) * 1979-10-23 1981-07-07 Matsushita Electric Industrial Co., Ltd. Digital frequency-phase comparator

Also Published As

Publication number Publication date
KR900003072B1 (en) 1990-05-07
NL192167B (nl) 1996-10-01
GB2097617B (en) 1984-08-30
US4451794A (en) 1984-05-29
GB2097617A (en) 1982-11-03
DE3212453C2 (ko) 1992-07-02
JPH0255970B2 (ko) 1990-11-28
DE3212453A1 (de) 1982-11-04
JPS57164620A (en) 1982-10-09
FR2503483B1 (fr) 1989-06-30
NL8201393A (nl) 1982-11-01
FR2503483A1 (fr) 1982-10-08
AU553887B2 (en) 1986-07-31
NL192167C (nl) 1997-02-04
CA1179743A (en) 1984-12-18
AU8194682A (en) 1982-10-07

Similar Documents

Publication Publication Date Title
KR840000114A (ko) 위상 비교기
KR920003644A (ko) 마스터슬레이브형 플립플롭회로
KR880005746A (ko) 반도체집적회로
KR830009695A (ko) 중재회로
KR860006837A (ko) 내부회로 검사용 검사회로를 갖는 반도체 집적회로
KR880012004A (ko) 반도체회로
KR870009528A (ko) 버퍼회로
GB945379A (en) Binary trigger
KR890010922A (ko) Dc 테스트 기능을 갖춘 반도체 집적회로
KR910007266A (ko) 클럭 및 제어 신호 발생 회로
KR900000767A (ko) 순서 선택 우선의 임의/순서 선택회로
KR910001977A (ko) 동기화된 비교기 회로를 구비한 반도체 집적 회로
GB1405450A (en) Pulse generating circuit
KR940006928Y1 (ko) 임의의 초기값을 갖는 카운터회로
GB959390A (en) Data latching circuits
KR950001439Y1 (ko) R-s 플립플롭
GB1464842A (en) Resettable toggle flip-flop
KR900003725A (ko) 테스트 모우드 기능 수행 입력 회로
ATE67891T1 (de) Integrierbare bewerterschaltung.
JPS57197910A (en) Comparator circuit
SU1580534A1 (ru) Троичное счетное устройство
FR2433263A1 (fr) Agencement de circuit pour le declenchement de composants a declenchement par un bord
KR920015731A (ko) 입력 인지 회로
KR920011078A (ko) 래치 회로
KR920001839A (ko) 디지탈시스템의 시스템클럭 발생회로