KR910001977A - 동기화된 비교기 회로를 구비한 반도체 집적 회로 - Google Patents

동기화된 비교기 회로를 구비한 반도체 집적 회로 Download PDF

Info

Publication number
KR910001977A
KR910001977A KR1019890008287A KR890008287A KR910001977A KR 910001977 A KR910001977 A KR 910001977A KR 1019890008287 A KR1019890008287 A KR 1019890008287A KR 890008287 A KR890008287 A KR 890008287A KR 910001977 A KR910001977 A KR 910001977A
Authority
KR
South Korea
Prior art keywords
control
integrated circuit
transistor
data
transistors
Prior art date
Application number
KR1019890008287A
Other languages
English (en)
Inventor
뒤꾸랑 띠에리
Original Assignee
원본미기재
엔. 브이. 필립스 글로아이람펜파브리켄
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 원본미기재, 엔. 브이. 필립스 글로아이람펜파브리켄 filed Critical 원본미기재
Publication of KR910001977A publication Critical patent/KR910001977A/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/356017Bistable circuits using additional transistors in the input circuit
    • H03K3/356034Bistable circuits using additional transistors in the input circuit the input circuit having a differential configuration
    • H03K3/356043Bistable circuits using additional transistors in the input circuit the input circuit having a differential configuration with synchronous operation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/353Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
    • H03K3/356Bistable circuits
    • H03K3/3562Bistable circuits of the master-slave type

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Analogue/Digital Conversion (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

내용 없음

Description

동기화된 비교기 회로를 구비한 반도체 집적 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 회로의 실시예를 도시하는 도면.
제2도는 제1도에서 도시된 회로에서 발생하는 신호의 순차를 도시한 도면.
제3도는 본 발명에 따른 비교기에 의해 인식된 아날로그-디지탈 변환기 회로도.

Claims (6)

  1. 데이타를 수신하는 제1데이타 입력을 갖는 두 공급 전압 단자사이에 접속된 쌍안정 주소자와, 제어 신호의 제어에 따라 상기 주소자로 삭제 또는 기록을 위한 제어 입력을 갖는 제어 수단과, 사기 주소자의 데이타 출력에 접속된 제2데이타 입력을 갖고, 두 공급 단자사이에 접속된 쌍안정 종속 소자를 구비하는 D형 주/종속 플립플롭으로 구성된 집적 회로에 있어서, 주소자의 삭제동안 주소자로부터 종속소자를 분리하며, 상기 데이타 출력에서 출력 신호가 선정된 전압 레벨에 도착한 후 종속 소자로 기록시키기 위해 제공된 결합 수단을 구비하는 것을 특징으로 하는 집적회로.
  2. 제1항에 있어서, 상기 주소자는 두 교차 결합된 변환기를 구비하는데, 그 각각의 변환기는 두 공급 전압 단자 사이에 접속되면서 각각의 제1부하 및 각각의 제1분리 트랜지스터를 구비하고, 상기 종속 소자는 두교차 결합된 변환기를 구비하는데, 각각의 변환기는 두 공급 전압 단자사이에 접속되면서 각각 제2부하 및 각각 제3분리 트랜지스터를 구비하고, 상기 제어 수단은 두 제어 트랜지스터를 구비하는데, 각각의 제어 트랜지스터는 각각의 제1분리 트랜지스터의 채널에 병렬로 배치된 채널 및 제어 신호를 수신하는 제어 전극을 갖는 집적 회로에서, 상기 결합 수단은 두 결합 트랜지스터를 구비하고, 그 각각의 트랜지스터는 각각의 제2분리 트랜지스터이 채널에 병렬로 배치된 채널 및 주소자의 각각의 출력 단자에 결합된 제어 전극을 갖는 것을 특징으로 하는 집적회로.
  3. 제2항에 있어서, 상기 각각의 제1부하 수단은 제3 및 제4부하 수단의 직렬 장치를 포함하며, 각각의 제3 및 제4부하 수단사이의 결점은 각각의 상기 데이타 입력중 하나를 형성하면서 각각 다른 트랜지스터의 채널에 접속되고, 상기 다른 트랜지스터는 입력 데이타 수신을 이해 상이한 한쌍으로 구성되어 있는 것을 특징으로 하는 집적회로.
  4. 제3항에 있어서, 상기 다른 트랜지스터중 하나는 각각의 제어 전극에서 기준 신호를 수신하는 것을 특징으로 하는 집적회로.
  5. 제1항 내지 제3항 또는 제4항에 있어서, 상기 트랜지스터는 MESFET 형으로 구성된 것을 특징으로 하는 집적회로.
  6. 제4항 또는 제5항과 같은 다수의 집적회로로 구성된 아날로그 디지탈 변환기에 있어서, 상기 입력 신호를 병렬로 제공하며, 각각의 집적회로는 병합된 제어 전극에서 각각의 기준 전압을 수신하는 각각 다른 트랜지스터를 구비하는 것을 특징으로 하는 아날로그-디지탈 변환기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890008287A 1988-06-17 1989-06-16 동기화된 비교기 회로를 구비한 반도체 집적 회로 KR910001977A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR8808148A FR2633052B1 (fr) 1988-06-17 1988-06-17 Circuit comparateur synchronise
FR8808148 1988-06-17

Publications (1)

Publication Number Publication Date
KR910001977A true KR910001977A (ko) 1991-01-31

Family

ID=9367424

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890008287A KR910001977A (ko) 1988-06-17 1989-06-16 동기화된 비교기 회로를 구비한 반도체 집적 회로

Country Status (6)

Country Link
US (1) US5023475A (ko)
EP (1) EP0346988B1 (ko)
JP (1) JP3000025B2 (ko)
KR (1) KR910001977A (ko)
DE (1) DE68918339T2 (ko)
FR (1) FR2633052B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5378934A (en) * 1990-09-12 1995-01-03 Hitachi, Ltd. Circuit having a master-and-slave and a by-pass
US5227674A (en) * 1990-09-12 1993-07-13 Hitachi, Ltd. Semiconductor integrated circuit device
US5214317A (en) * 1992-05-04 1993-05-25 National Semiconductor Corporation CMOS to ECL translator with incorporated latch
JP3625930B2 (ja) * 1995-10-26 2005-03-02 株式会社日立製作所 半導体集積回路装置
JP2002111451A (ja) * 2000-09-27 2002-04-12 Sony Corp ラッチ、およびd型フリップフロップ
US6597303B2 (en) * 2001-08-16 2003-07-22 Hrl Laboratories, Llc Comparator with very fast regeneration time constant

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3573507A (en) * 1968-09-11 1971-04-06 Northern Electric Co Integrated mos transistor flip-flop circuit
DE2542403A1 (de) * 1974-11-26 1976-08-12 Rca Corp Komparatorschaltung
US4316185A (en) * 1980-07-17 1982-02-16 General Electric Company Battery monitor circuit
JPS60261211A (ja) * 1984-06-08 1985-12-24 Nec Corp マスタ−・スレ−ブ型フリツプ・フロツプ
FR2573211B1 (fr) * 1984-11-09 1986-12-12 Labo Electronique Physique Comparateur synchronise
FR2573210B1 (fr) * 1984-11-09 1986-12-12 Labo Electronique Physique Comparateur synchronise
JPH0648779B2 (ja) * 1985-07-18 1994-06-22 富士通株式会社 フリップフロップ回路
US4777388A (en) * 1986-04-24 1988-10-11 Tektronix, Inc. Fast latching flip-flop
JPS6460015A (en) * 1987-08-31 1989-03-07 Fujitsu Ltd Flip flop circuit

Also Published As

Publication number Publication date
FR2633052A1 (fr) 1989-12-22
EP0346988A2 (fr) 1989-12-20
EP0346988A3 (en) 1990-07-11
EP0346988B1 (fr) 1994-09-21
FR2633052B1 (fr) 1990-11-09
DE68918339D1 (de) 1994-10-27
DE68918339T2 (de) 1995-04-06
US5023475A (en) 1991-06-11
JPH0234033A (ja) 1990-02-05
JP3000025B2 (ja) 2000-01-17

Similar Documents

Publication Publication Date Title
KR850004359A (ko) 반도체 집적회로
KR870004384A (ko) 신호 처리 회로
KR860009427A (ko) 2-위상 클록신호 공급 쉬프트 레지스터형 반도체 메모리장치
KR930009432B1 (ko) 디지탈/아나로그 변환기용 전류소자
KR880003330A (ko) 내부회로의 동작모드를 스위치하기 위한 기능을 갖는 반도체집적회로
KR860006837A (ko) 내부회로 검사용 검사회로를 갖는 반도체 집적회로
KR870009528A (ko) 버퍼회로
KR890017875A (ko) 마스터-슬레이브 플립플롭회로
SE7714747L (sv) For en telefon avsett taloverforande net
KR920015385A (ko) 쌍방향 입출력단자용 바운더리 스캔셀
KR840000114A (ko) 위상 비교기
KR890010903A (ko) 고집적도 메모리용 모드 선택회로
GB2030403A (en) Pulse converter
KR910001977A (ko) 동기화된 비교기 회로를 구비한 반도체 집적 회로
KR870007512A (ko) 어드레스 신호변화를 검출하는 회로를 지닌 반도체 집적회로
US3708688A (en) Circuit for eliminating spurious outputs due to interelectrode capacitance in driver igfet circuits
KR850008567A (ko) 반도체 집적회로
JP2619448B2 (ja) ディジタル式位相比較回路
ATE68646T1 (de) Emittergekoppelte logische schaltungen.
KR920009083A (ko) 논리회로
US3867650A (en) Compound transistor connection loading for a current
KR890007299A (ko) 지연 회로용 판독 회로
GB2026744A (en) Digital updown counter
KR880005741A (ko) 증폭기
KR880011656A (ko) 레지스터 회로

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid