KR20170071675A - 반도체 패키지 - Google Patents
반도체 패키지 Download PDFInfo
- Publication number
- KR20170071675A KR20170071675A KR1020150179362A KR20150179362A KR20170071675A KR 20170071675 A KR20170071675 A KR 20170071675A KR 1020150179362 A KR1020150179362 A KR 1020150179362A KR 20150179362 A KR20150179362 A KR 20150179362A KR 20170071675 A KR20170071675 A KR 20170071675A
- Authority
- KR
- South Korea
- Prior art keywords
- chip
- package substrate
- memory
- controller
- chips
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/13—Mountings, e.g. non-detachable insulating substrates characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49517—Additional leads
- H01L23/4952—Additional leads the additional leads being a bump or a wire
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49517—Additional leads
- H01L23/49527—Additional leads the additional leads being a multilayer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49517—Additional leads
- H01L23/49531—Additional leads the additional leads being a wiring board
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49838—Geometry or layout
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/44—Structure, shape, material or disposition of the wire connectors prior to the connecting process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0652—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0657—Stacked arrangements of devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/07—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
- H01L25/074—Stacked arrangements of non-apertured devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/04042—Bonding areas specifically adapted for wire connectors, e.g. wirebond pads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1302—Disposition
- H01L2224/13025—Disposition the bump connector being disposed on a via connection of the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16135—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/16145—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
- H01L2224/16146—Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked the bump connector connecting to a via connection in the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/17—Structure, shape, material or disposition of the bump connectors after the connecting process of a plurality of bump connectors
- H01L2224/171—Disposition
- H01L2224/1718—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/17181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L2224/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
- H01L2224/29001—Core members of the layer connector
- H01L2224/29099—Material
- H01L2224/2919—Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/33—Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
- H01L2224/331—Disposition
- H01L2224/3318—Disposition being disposed on at least two different sides of the body, e.g. dual array
- H01L2224/33181—On opposite sides of the body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48145—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/48463—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
- H01L2224/48465—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/49105—Connecting at different heights
- H01L2224/49109—Connecting at different heights outside the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73215—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73257—Bump and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/8319—Arrangement of the layer connectors prior to mounting
- H01L2224/83191—Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/922—Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
- H01L2224/9222—Sequential connecting processes
- H01L2224/92242—Sequential connecting processes the first connecting process involving a layer connector
- H01L2224/92247—Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06506—Wire or wire-like electrical connections between devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/0651—Wire or wire-like electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06513—Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06517—Bump or bump-like direct electrical connections from device to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/0652—Bump or bump-like direct electrical connections from substrate to substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06562—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking at least one device in the stack being rotated or offset
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
- H01L2225/04—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06572—Auxiliary carrier between devices, the carrier having an electrical connection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L24/28—Structure, shape, material or disposition of the layer connectors prior to the connecting process
- H01L24/29—Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1431—Logic devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
- H01L2924/143—Digital devices
- H01L2924/1434—Memory
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1532—Connection portion the connection portion being formed on the die mounting surface of the substrate
- H01L2924/15321—Connection portion the connection portion being formed on the die mounting surface of the substrate being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Geometry (AREA)
- Semiconductor Memories (AREA)
- Semiconductor Integrated Circuits (AREA)
- Dram (AREA)
- Wire Bonding (AREA)
Abstract
반도체 패키지를 제공한다. 반도체 패키지는, 패키지 기판의 상면에 실장된 메모리 칩들과, 패키지 기판의 상면 및 후면 중 적어도 하나에 배치되며 수직 적층된 컨트롤러 칩들을 포함한다.
Description
본 발명은 반도체 패키지에 관한 것으로서, 보다 상세하게는 수직 적층된 복수의 메모리 칩들이 실장된 반도체 패키지에 관한 것이다.
반도체 소자는 소형화, 다기능화 및/또는 낮은 제조 단가 등의 특성들로 인하여 많은 전자 산업에서 사용되고 있다. 반도체 소자는 데이터를 저장하는 기억 소자, 데이터를 연산처리 하는 논리 소자, 및 다양한 기능을 동시에 수행할 수 있는 하이브리드(hybrid) 소자 등을 포함할 수 있다.
전자 산업이 고도로 발전함에 따라, 반도체 소자의 고집적화에 대한 요구가 점점 심화되고 있다. 또한, 전자 산업의 발전에 의하여 반도체 소자의 고속화에 대한 요구도 점점 심화되고 있다. 이러한 반도체 소자의 고집적화 및/또는 고속화에 대한 요구들을 충족시키기 위하여 다양한 연구들이 수행되고 있다.
본 발명이 해결하고자 하는 과제는 고집적화 및/또는 고속화에 적합한 반도체 패키지를 제공하는데 있다.
본 발명이 해결하고자 하는 과제는 이상에서 언급한 과제에 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 해결하고자 하는 과제를 달성하기 위하여 본 발명의 일 실시예에 따른 반도체 패키지는: 서로 대향하는 제1 면 및 제2 면을 포함하는 패키지 기판; 상기 패키지 기판의 제1 면 상에 실장된 메모리 칩들; 및 상기 메모리 칩들 및 상기 패키지 기판과 전기적으로 연결되며, 상기 패키지 기판의 제1 및 제2 면들 중 적어도 하나에 배치되며, 수직 적층된 컨트롤러 칩들을 포함한다.
본 발명의 일 실시예에 따르면, 상기 컨트롤러 칩들은 상기 패키지 기판의 제1 면 상에 실장되며, 상기 메모리 칩들과 수평 이격되어 배치될 수 있다.
본 발명의 일 실시예에 따르면, 상기 패키지 기판의 제1 면이 리세스 영역을 가지며, 상기 컨트롤러 칩들은 상기 리세스 영역 내에 실장될 수 있다.
본 발명의 일 실시예에 따르면, 상기 메모리 칩들은 상기 패키지 기판의 제1 면의 중앙 부위에 실장되고, 상기 컨트롤러 칩들은 상기 패키지 기판의 제1 면의 가장자리 부위에 실장될 수 있다.
본 발명의 일 실시예에 따르면, 상기 컨트롤러 칩들은 상기 패키지 기판의 제2 면 상에 실장될 수 있다.
본 발명의 일 실시예에 따르면, 상기 반도체 패키지는: 상기 패키지 기판의 제2 면에 배치되는 외부 단자들을 더 포함하되, 상기 컨트롤러 칩들은 상기 패키지 기판의 제2 면의 중앙 부위에 실장되고, 상기 외부 단자들은 상기 패키지 기판의 제2 면의 가장자리에 배치될 수 있다.
본 발명의 일 실시예에 따르면, 상기 패키지 기판의 제2 면이 리세스 영역을 가지며, 상기 컨트롤러 칩들은 상기 리세스 영역 내에 실장될 수 있다.
본 발명의 일 실시예에 따르면, 상기 리세스 영역은 상기 패키지 기판의 제2 면의 중앙 부위에 형성될 수 있다.
본 발명의 일 실시예에 따르면, 상기 메모리 칩들 각각은 일 측에 칩 패드들을 포함하되, 상기 칩 패드들을 노출시키기 위하여 상기 메모리 칩들 각각이, 아래의 메모리 칩에 대하여 일 방향으로 쉬프트되어 배치될 수 있다.
본 발명의 일 실시예에 따르면, 상기 메모리 칩들은: 하부 그룹의 제1 메모리 칩들; 및 상기 하부 그룹 상에 상부 그룹의 제2 메모리 칩들을 포함하되, 상기 제1 메모리 칩들 각각은 아래의 제1 메모리 칩에 대하여 제1 방향으로 쉬프트되고, 상기 제2 메모리 칩들 각각은 아래의 제2 메모리 칩에 대하여 상기 제1 방향으로 쉬프트되며, 상기 상부 그룹의 최하단 제2 메모리 칩은 상기 하부 그룹의 최상단 제1 메모리 칩에 대하여 상기 제1 방향과 반대인 제2 방향으로 쉬프트될 수 있다.
본 발명의 일 실시예에 따르면, 상기 메모리 패키지는: 상기 메모리 칩들, 상기 컨트롤러 칩들 및 상기 패키지 기판 사이를 전기적으로 연결하는 연결 부재를 더 포함할 수 있다.
본 발명의 일 실시예에 따르면, 상기 연결 부재는: 상기 제1 메모리 칩들 사이, 상기 제2 메모리 칩들 사이, 또는 상기 상부 그룹 및 상기 하부 그룹 사이를 전기적으로 연결하는 칩-칩 연결 부재; 상기 제1 메모리 칩들 중 적어도 하나와, 상기 제2 메모리 칩들 중 적어도 하나와, 상기 컨트롤러 칩들 중 적어도 하나를 상기 패키지 기판과 전기적으로 연결하는 칩-기판 연결 부재; 및 상기 제1 및 제2 메모리 칩들 중 적어도 하나와 상기 컨트롤러 칩들 중 적어도 하나를 연결하는 구조물-구조물 연결 부재를 포함할 수 있다.
본 발명의 일 실시예에 따르면, 상기 연결 부재는 본딩 와이어를 포함할 수 있다.
본 발명의 일 실시예에 따르면, 상기 메모리 칩들은: 상기 메모리 칩들은: 하부 그룹의 제1 메모리 칩들; 및 상기 하부 그룹 상에 상부 그룹의 제2 메모리 칩들을 포함하며, 상기 제1 메모리 칩들 각각은 아래의 제1 메모리 칩에 대하여 제1 방향으로 쉬프트되고, 상기 제2 메모리 칩들 각각은 아래의 제2 메모리 칩에 대하여 제2 방향으로 쉬프트될 수 있다.
본 발명의 일 실시예에 따르면, 상기 반도체 패키지는: 상기 제1 메모리 칩들 중 적어도 하나, 상기 제2 메모리 칩들 중 적어도 하나 또는 상기 컨트롤러 칩들 중 적어도 하나를 상기 패키지 기판과 전기적으로 연결하는 연결 부재를 더 포함할 수 있다.
본 발명의 일 실시예에 따르면, 상기 연결 부재는 본딩 와이어를 포함할 수 있다.
본 발명의 일 실시예에 따르면, 상기 컨트롤러 칩들은 상기 패키지 기판의 제2 면에 실장될 수 있다.
상기 해결하고자 하는 과제를 달성하기 위하여 본 발명의 일 실시예에 따른 반도체 패키지는: 서로 대향하는 제1 면 및 제2 면을 포함하는 패키지 기판; 상기 패키지 기판의 제1 면 상에 수직 적층된 메모리 칩들을 포함하는 메모리 칩 구조물; 및 상기 패키지 기판의 제2 면 상에 실장되며, 적어도 두 개의 컨트롤러 칩들이 수직 적층된 컨트롤러 칩 구조물을 포함하되, 상기 메모리 칩 구조물은, 상기 메모리 칩들 사이를 전기적으로 연결하는 제1 본딩 와이어들과, 상기 메모리 칩들 중 적어도 하나와 상기 패키지 기판 사이를 전기적으로 연결하는 제2 본딩 와이어들을 더 포함하고, 상기 컨트롤러 칩 구조물은, 상기 컨트롤러 칩들 중 하나와 상기 패키지 기판 사이를 전기적으로 연결하는 제3 본딩 와이어들을 더 포함한다.
본 발명의 일 실시예에 따르면, 상기 패키지 기판의 제2 면에 리세스 영역을 포함하고, 상기 컨트롤러 칩 구조물은 상기 리세스 영역 내에 실장될 수 있다.
상기 해결하고자 하는 과제를 달성하기 위하여 본 발명의 일 실시예에 따른 반도체 패키지는: 서로 대향하는 제1 면 및 제2 면을 포함하는 패키지 기판; 상기 패키지 기판의 제1 면 상에 수직 적층된 메모리 칩들을 포함하는 메모리 칩 구조물; 상기 패키지 기판의 제1 면 상에 실장되며, 적어도 두 개의 컨트롤러 칩들이 수직 적층된 컨트롤러 칩 구조물; 및 상기 메모리 칩 구조물 및 상기 컨트롤러 칩 구조물 사이를 연결하는 본딩 와이어들을 포함한다.
본 발명의 반도체 패키지에 따르면, 메모리 칩들이 수직 적층된 메모리 칩 구조물이 실장된 패키지 기판의 제1 면 및 제2 면 중 적어도 하나에 수직 적층된 컨트롤러 칩들을 포함하는 컨트롤러 칩 구조물을 실장함으로써, 컨트롤러 칩 구조물이 차지하는 면적을 감소시킬 수 있다. 이로써, 상기 메모리 칩 구조물의 면적을 상대적으로 증가시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 반도체 패키지를 설명하기 위한 평면도이다.
도 2a, 도 2b 및 도 3은 도 1의 반도체 패키지를 I-I' 방향으로 절단한 단면도들이다.
도 4 및 도 5는 본 발명의 실시예들에 따른 반도체 패키지를 설명하기 위한 단면도들이다.
도 6 내지 도 8은 본 발명의 일 실시예에 따른 반도체 패키지를 설명하기 위한 단면도들이다.
도 9 내지 도 12는 본 발명의 일 실시예에 따른 반도체 패키지를 설명하기 위한 단면도들이다.
도 2a, 도 2b 및 도 3은 도 1의 반도체 패키지를 I-I' 방향으로 절단한 단면도들이다.
도 4 및 도 5는 본 발명의 실시예들에 따른 반도체 패키지를 설명하기 위한 단면도들이다.
도 6 내지 도 8은 본 발명의 일 실시예에 따른 반도체 패키지를 설명하기 위한 단면도들이다.
도 9 내지 도 12는 본 발명의 일 실시예에 따른 반도체 패키지를 설명하기 위한 단면도들이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예를 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시예는 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전문에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 '포함한다(comprises)' 및/또는 '포함하는(comprising)'은 언급된 구성요소, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다.
또한, 본 명세서에서 기술하는 실시예들은 본 발명의 이상적인 예시도인 단면도 및/또는 평면도들을 참고하여 설명될 것이다. 도면들에 있어서, 막 및 영역들의 두께는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. 따라서, 제조 기술 및/또는 허용 오차 등에 의해 예시도의 형태가 변형될 수 있다. 따라서, 본 발명의 실시예들은 도시된 특정 형태로 제한되는 것이 아니라 제조 공정에 따라 생성되는 형태의 변화도 포함하는 것이다. 예를 들면, 직각으로 도시된 식각 영역은 라운드지거나 소정 곡률을 가지는 형태일 수 있다. 따라서, 도면에서 예시된 영역들은 개략적인 속성을 가지며, 도면에서 예시된 영역들의 모양은 소자의 영역의 특정 형태를 예시하기 위한 것이며 발명의 범주를 제한하기 위한 것이 아니다.
도 1은 본 발명의 몇몇 실시예들에 따른 반도체 패키지를 설명하기 위한 평면도이다. 도 2a, 도 2b 및 도 3은 도 1의 반도체 패키지를 I-I' 방향으로 절단한 단면도들이다.
도 1, 도 2a, 도 2b 및 도 3을 참조하면, 반도체 패키지는, 패키지 기판(100), 메모리 칩 구조물(MCS), 및 컨트롤러 칩 구조물(CCS)을 포함할 수 있다.
상기 패키지 기판(100)은 인쇄회로기판(printed circuit board: PCB)일 수 있다. 상기 패키지 기판(100)은 상기 메모리 칩 구조물(MCS)이 실장되는 제1 면(110a)과 상기 제1 면(110a)과 대향하는 제2 면(110b)을 포함할 수 있다. 상기 패키지 기판(100)의 제1 면(110a)에는 제1 패드들(105)이 배치되고, 상기 제2 면(110b)에는 제2 패드들(107)이 배치될 수 있다. 상기 패키지 기판(100) 내부에는 다수의 회로 패턴들(도시되지 않음)이 배치될 수 있다.
상기 메모리 칩 구조물(MCS)은 복수의 메모리 칩들(110, 130)과, 상기 메모리 칩들(110, 130) 사이와, 상기 메모리 칩들(110, 130) 중 최하단에 배치된 메모리 칩(110L)과 상기 패키지 기판(100) 사이를 접착하는 제1 칩 접착 필름들(115)을 포함할 수 있다. 상기 메모리 칩들(110, 130)은 상기 패키지 기판(100)의 제1 면(110a)에 대하여 수직 방향으로 적층될 수 있다. 또한, 상기 복수의 메모리 칩들(110, 130)은 상기 칩 패드들(117, 137)을 노출시키기 위하여, 아래의 메모리 칩(110, 130)에 대하여 일 측으로 쉬프트하여(shift) 배치될 수 있다.
상기 복수의 메모리 칩들(110, 130)은, 하부 그룹(LG)을 구성하는 제1 메모리 칩들(110)과, 및 상부 그룹(UG)을 구성하는 제2 메모리 칩들(130)을 포함할 수 있다. 상기 제1 메모리 칩들(110)과 상기 제2 메모리 칩들(130)은 실질적으로 동일한 크기 및 구조를 가질 수 있다. 도 2a 및 도 2b에 도시된 예시와 같이 상기 제1 메모리 칩들(110)은 8개이며, 상기 제2 메모리 칩들(130)도 8개로 설명하기로 한다. 그러나, 본 발명에서 상기 제1 메모리 칩들(110) 및 상기 제2 메모리 칩들(130)의 수량을 이것으로 한정하는 것은 아니다. 상기 복수의 메모리 칩들 각각은 일 측에 칩 패드들(117, 137)이 배치될 수 있다. 상기 하부 그룹(LG)의 제1 메모리 칩들(110) 각각은 제1 칩 패드들(117)을 포함하고, 상기 상부 그룹(UG)의 제2 메모리 칩들(130) 각각은 제2 칩 패드(137)를 포함할 수 있다.
일 실시예에 따르면, 상기 하부 그룹(LG)의 제1 메모리 칩들(110) 각각은 그 아래의 제1 메모리 칩(110)에 대하여 제1 방향(DR1)으로 쉬프트되어 적층되고, 상기 상부 그룹(UG)의 상기 제2 메모리 칩들(130) 각각은 그 아래 제2 메모리 칩(130)에 대하여 상기 제1 방향(DR1)으로 쉬프트 되어 적층될 수 있다. 상기 하부 그룹(LG)의 최상단 제1 메모리 칩(110U) 상에 배치되는 상기 상부 그룹(UG)의 최하단 제2 메모리 칩(130L)은 상기 제1 메모리 칩(110)에 대하여 상기 제2 방향(DR2)으로 이동되어 배치될 수 있다. 상기 하부 그룹(LG)의 제1 칩 패드들(117)은 상기 제1 메모리 칩들(110)의 오른쪽에 배치되고, 상기 상부 그룹(UG)의 상기 제2 칩 패드들(137)도 상기 제2 메모리 칩들(130)의 오른쪽에 배치될 수 있다.
상기 제1 칩 접착 필름들(115) 각각은, 상기 패키지 기판(100)과 상기 제1 메모리 칩들(110) 중 최하단에 배치되는 제1 메모리 칩(110L) 사이를, 인접한 제1 메모리 칩들(110) 사이를, 상기 하부 그룹(LG)의 최상단 제1 메모리 칩(110U)과 상기 상부 그룹(UG) 최하단 제2 메모리 칩(130L) 사이를, 그리고, 인접한 제2 메모리 칩들(130) 사이를 접착시킬 수 있다. 상기 제1 칩 적착 필름들(115) 각각은 바로 상부에 배치되는 제1 메모리 칩(110) 각각 또는 제2 메모리 칩(130) 각각의 크기 및 형상이 실질적으로 동일할 수 있다.
상기 메모리 칩 구조물(MCS)은 상기 메모리 칩들(110, 130), 상기 패키지 기판(100) 및 상기 컨트롤러 칩 구조물(CCS) 중 적어도 두 개 사이를 전기적으로 연결하는 제1 연결 부재(120, 140, 145, 147)를 더 포함할 수 있다. 본 발명의 일 실시예에 따르면, 상기 제1 연결 부재(120, 140, 145, 147, 165)는 본딩 와이어(bonding wire)를 포함할 수 있다.
상기 제1 연결 부재(120, 140, 145, 147, 165)는 상기 메모리 칩들(110, 130) 사이를 전기적으로 연결하는 칩-칩 연결 부재(120, 140, 145)와, 상기 메모리 칩들(110, 130) 중 적어도 하나와 상기 패키지 기판(100) 사이를 전기적으로 연결하는 칩-기판 연결 부재(147)와, 상기 메모리 칩 구조물(MCS)과 상기 컨트롤러 칩 구조물(CCS)을 연결하는 구조물-구조물 연결 부재(165)를 포함할 수 있다.
상기 칩-칩 연결 부재(120, 140, 145)는, 상기 하부 그룹(LG)의 제1 메모리 칩들(110) 사이를 연결하는 제1 본딩 와이어들(120)과, 상기 상부 그룹(UG)의 제2 메모리 칩들(130) 사이를 연결하는 제2 본딩 와이어들(140)과, 상기 하부 그룹(LG) 및 상기 상부 그룹(UG)을 연결하는 제3 본딩 와이어(145) 중 적어도 하나를 포함할 수 있다. 상기 제1 본딩 와이어들(120) 각각은 적어도 인접한 두 개의 제1 메모리 칩들(110)의 제1 칩 패드들(117) 사이를 전기적으로 연결할 수 있다. 예컨대, 상기 제1 본딩 와이어들(120)은 2개일 수 있으며, 각각의 제1 본딩 와이어(120)는 연속되는 4개의 제1 메모리 칩들(110)을 전기적으로 연결할 수 있다. 상기 제2 본딩 와이어들(140) 각각은 적어도 인접한 두 개의 제2 메모리 칩들(130)의 제2 칩 패드들(137) 사이를 전기적으로 연결할 수 있다. 예컨대, 상기 제2 본딩 와이어들(140)은 2개일 수 있으며, 각각의 제2 본딩 와이어(140)는 연속되는 4개의 제2 메모리 칩들(130)을 전기적으로 연결할 수 있다. 상기 제3 본딩 와이어(145)는 상기 하부 그룹(LG)의 최하단 제1 메모리 칩(110L)과 상기 상부 그룹(UG)의 최하단 제2 메모리 칩(130L)을 연결할 수 있다. 그러나, 본 발명의 상기 칩-칩 연결 부재(120, 140, 145)를 이로 한정하는 것은 아니다.
상기 칩-기판 연결 부재(147)는 상기 하부 그룹(LG)의 상기 제1 메모리 칩들(110) 중 적어도 하나와 상기 패키지 기판(100)을 전기적으로 연결하는 제1 본딩 와이어(147)와, 상기 상부 그룹(UG)의 상기 제2 메모리 칩들(130) 중 적어도 하나와 상기 패키지 기판(100)을 전기적으로 연결하는 제2 본딩 와이어(도시되지 않음) 중 적어도 하나를 포함할 수 있다. 예컨대, 상기 제1 본딩 와이어(147)는 최하단의 제1 메모리 칩(110L)과 상기 패키지 기판(100)을 전기적으로 연결할 수 있다. 그러나, 본 발명의 상기 칩-기판 연결 부재(147)를 이로 한정하는 것은 아니다.
상기 구조물-구조물 연결 부재(165)는, 상기 하부 그룹(LG)의 상기 제1 메모리 칩들(110) 중 적어도 하나와 상기 컨트롤러 칩 구조물(CCS)을 전기적으로 연결하는 제1 본딩 와이어(도시되지 않음)와, 상기 상부 그룹(UG)의 제2 메모리 칩들(130) 중 적어도 하나와 상기 컨트롤러 칩 구조물(CCS)을 전기적으로 연결하는 제2 본딩 와이어(165) 중 적어도 하나를 포함할 수 있다. 예컨대, 상기 제2 본딩 와이어(165)는 상기 상부 그룹(UG)의 최하단 제2 메모리 칩(130L)과 상기 컨트롤러 칩 구조물(CCS)을 전기적으로 연결할 수 있다. 그러나, 본 발명의 상기 구조물-구조물 연결 부재(165)를 이로 한정하는 것은 아니다.
도 2a를 참조하면, 상기 컨트롤러 칩 구조물(CCS)은 상기 패키지 기판(100)의 제1 면(110a) 상에 실장될 수 있다. 상기 패키지 기판(100)의 제1 면(110a) 상에서 상기 컨트롤러 칩 구조물(CCS)은 상기 메모리 칩 구조물(MCS)과 수평 이격되어 배치될 수 있다. 도 2a에서는 상기 컨트롤러 칩 구조물(CCS)은 상기 메모리 칩 구조물(MCS)에 대하여 오른쪽에 배치되지만, 상기 컨트롤러 칩 구조물(CCS)은 상기 메모리 칩 구조물(MCS)에 대하여 왼쪽에 배치될 수 있다. 본 발명에서, 상기 메모리 칩 구조물(MCS)의 위치를 한정하지는 않는다.
이와는 다르게 도 3을 참조하면, 상기 패키지 기판(100)의 제1 면(110a)의 가장자리 일 측에는 리세스 영역(RC)을 포함하되, 상기 컨트롤러 칩 구조물(CCS)이 상기 패키지 기판(100)의 제1 면(110a)의 리세스 영역(RC) 내에 실장될 수 있다.
도 2a 및 도 3을 참조하면, 상기 컨트롤러 칩 구조물(CCS)은 수직 적층된 컨트롤러 칩들(150U, 150L)을 포함할 수 있다. 이하 설명의 용이함을 위하여 상기 컨트롤러 칩들(150U, 150L)은 2개로 설명하나, 본 발명에서 상기 컨트롤러 칩들(150U, 150L)의 수량을 이로 한정하는 것은 아니다. 상기 컨트롤러 칩들(150U, 150L)은 하부 컨트롤러 칩(150L) 및 상부 컨트롤러 칩(150U)을 포함할 수 있다. 상기 하부 컨트롤러 칩(150L) 가장자리에 제1 칩 패드들(157L)이 제공되고, 상기 상부 컨트롤러 칩(150U) 가장자리에 제2 칩 패드들(157U)이 제공될 수 있다.
상기 컨트롤러 칩 구조물(CCS)은, 상기 패키지 기판(100) 및 상기 하부 컨트롤러 칩(150L) 사이를, 그리고 상기 하부 컨트롤러 칩(150L) 및 상기 상부 컨트롤러 칩(150U) 사이를 접착시키는 제2 칩 접착 필름들(155)을 포함할 수 있다. 상기 제2 칩 접착 필름들(155) 각각은 상기 제1 칩 접착 필름들(115) 각각과 실질적으로 동일한 물질을 포함할 수 있다. 상기 제2 칩 필름들(155) 각각의 두께가 상기 제1 칩 접착 필름들(115) 각각의 두께보다 클 수 있다.
상기 컨트롤러 칩 구조물(CCS)은, 상기 메모리 칩 구조물(MCS) 및 상기 패키지 기판(100)과 전기적으로 연결하는 제2 연결 부재(160)를 포함할 수 있다. 상기 제2 연결 부재(160)는 본딩 와이어를 포함할 수 있다.
상기 제2 연결 부재(160)는 상기 컨트롤 칩들 중 적어도 하나와 상기 패키지 기판(100) 사이를 전기적으로 연결할 수 있다. 예컨대, 상기 상부 컨트롤러 칩(150U)의 제2 칩 패드들(157U)과 상기 패키지 기판(100)의 제2 패드들(107) 각각 연결하는 제1 본딩 와이어들(160U)과, 상기 하부 컨트롤러 칩(150L)의 제1 칩 패드들(157L)과 상기 패키지 기판(100)의 제2 패드들(107)을 연결하는 제2 본딩 와이어들(160L) 중 적어도 하나를 포함할 수 있다.
도 2b를 참조하면, 상기 컨트롤러 칩 구조물(CCS)의 하부 컨트롤러 칩(150L)은 상기 패키지 기판(100)과 하부 솔더 볼들(167L)에 의해 전기적으로 연결되고, 상기 하부 컨트롤러 칩(150L)과 상부 컨트롤러 칩(150U) 사이에는 상부 솔더 볼들(167U)이 배치될 수 있다. 또한, 상기 하부 컨트롤러 칩(150L) 내부에는 다수의 비아 전극들(TSV)이 배치될 수 있다. 상기 하부 컨트롤러 칩(150L) 및 상기 상부 컨트롤러 칩(150U)은 상기 비아 전극들(TSV)에 의해 전기적으로 연결될 수 있다.
이와 같이, 상기 컨트롤러 칩들(150U, 150L)이 수직 적층되어, 상기 패키지 기판(100) 상의 컨트롤러 칩 구조물(CCS)이 차지하는 면적을 감소시킬 수 있어, 상대적으로 메모리 칩 구조물(MCS)의 면적을 증가시킬 수 있다.
상기 반도체 패키지는, 상기 패키지 기판(100)의 제1 면(110a) 상에서, 상기 메모리 칩 구조물(MCS) 및 상기 컨트롤러 칩 구조물(CCS)을 덮는 몰딩부(170)를 더 포함할 수 있다. 또한, 상기 패키지 기판(100)의 상기 제2 면(110b)에 배치된 제2 패드들(107)과 접촉하는 외부 단자들(EXT)이 제공되며, 상기 외부 단자들(EXT) 각각은 솔더 볼일 수 있다.
도 4 및 도 5는 본 발명의 몇몇 실시예들에 따른 반도체 패키지를 설명하기 위한 단면도들이다.
도 4 및 도 5를 참조하면, 반도체 패키지는, 패키지 기판(100), 메모리 칩 구조물(MCS) 및 컨트롤러 칩 구조물(CCS)을 포함할 수 있다.
상기 패키지 기판(100)은 상기 메모리 칩 구조물(MCS)이 실장되는 제1 면(110a)과, 상기 제1 면(110a)과 대향하는 제2 면(110b)을 포함할 수 있다. 상기 제1 면(110a)에는 제1 패드들(105)이 배치될 수 있다.
상기 메모리 칩 구조물(MCS)은 복수의 메모리 칩들(110, 130)과, 상기 메모리 칩들(110, 130) 사이와, 상기 메모리 칩들(110, 130) 중 최하단에 배치된 메모리 칩(110L)과 상기 패키지 기판(100) 사이를 접착하는 제1 칩 접착 필름들(115)을 포함할 수 있다. 상기 메모리 칩들(110, 130)은 상기 패키지 기판(100)의 제1 면(110a)에 대하여 수직 방향으로 적층될 수 있다. 또한, 상기 복수의 메모리 칩들(110, 130)은 상기 칩 패드들(117, 137)을 노출시키기 위하여, 아래의 메모리 칩들(110, 130)에 대하여 일 측으로 쉬프트하여 배치될 수 있다.
상기 복수의 메모리 칩들(110, 130)은, 하부 그룹(LG)을 구성하는 8개의 제1 메모리 칩들(110)과, 및 상부 그룹(UG)을 구성하는 8개의 제2 메모리 칩들(130)을 포함할 수 있다. 그러나, 본 발명에서 상기 제1 메모리 칩들(110) 및 상기 제2 메모리 칩들(130)의 수량을 이것으로 한정하는 것은 아니다. 상기 복수의 메모리 칩들(110, 130) 각각은 일 측에 칩 패드들(117, 137)이 배치될 수 있다. 상기 하부 그룹(LG)의 제1 메모리 칩들(110) 각각은 제1 칩 패드들(117)을 포함하고, 상기 상부 그룹(UG)의 제2 메모리 칩들(130) 각각은 제2 칩 패드(137)를 포함할 수 있다.
몇몇 실시예들에 따르면, 상기 하부 그룹(LG)의 상기 제1 메모리 칩들(110) 각각은, 아래의 제1 메모리 칩(110)에 대하여 제1 방향(DR1)으로 쉬프트되어 적층되고, 상기 상부 그룹(UG)의 상기 제2 메모리 칩들(130) 각각은 상기 제2 메모리 칩(130)에 대하여 상기 제1 방향(DR1)과 반대인 제2 방향(DR2)으로 쉬프트 되어 적층될 수 있다. 상기 제1 방향(DR1)은 왼쪽 방향이고, 상기 제2 방향(DR2)은 오른쪽 방향일 수 있다. 이 경우, 상기 하부 그룹(LG)의 상기 제1 칩 패드들(117)은 상기 제1 메모리 칩들(110)의 오른쪽에 배치되고, 상기 상부 그룹(UG)의 상기 제2 칩 패드들(137)은 상기 제2 메모리 칩들(130)의 왼쪽에 배치될 수 있다.
상기 제1 칩 접착 필름들(115) 각각은, 상기 패키지 기판(100)과 상기 제1 메모리 칩들(110) 중 최하단에 배치되는 제1 메모리 칩(110L) 사이를, 인접한 제1 메모리 칩들(110) 사이를, 상기 하부 그룹(LG)의 최상단 제1 메모리 칩(110L)과 상기 상부 그룹(UG) 최하단 제2 메모리 칩(130L) 사이를, 그리고, 인접한 제2 메모리 칩들(130) 사이를 접착시킬 수 있다. 상기 제1 칩 적착 필름들(115) 각각은 바로 상부에 배치되는 제1 메모리 칩(110) 또는 제2 메모리 칩(130)의 크기 및 형상이 실질적으로 동일할 수 있다.
상기 메모리 칩 구조물(MCS)은, 상기 메모리 칩들(110, 130)과 상기 패키지 기판(100) 사이를 전기적으로 연결하는 제1 연결 부재를 더 포함할 수 있다. 상기 제1 연결 부재는 본딩 와이어를 포함할 수 있다.
상기 제1 연결 부재(120, 140, 125L, 125U)는, 상기 메모리 칩들 사이를 전기적으로 연결하는 칩-칩 연결 부재(120, 140)와, 상기 메모리 칩들 중 적어도 하나와 상기 패키지 기판(100) 사이를 전기적으로 연결하는 칩-기판 연결 부재(125L, 125U)를 포함할 수 있다.
상기 칩-칩 연결 부재(120, 140)는, 상기 하부 그룹(LG)의 제1 메모리 칩들(110) 사이를 연결하는 제1 본딩 와이어들(120)과, 상기 상부 그룹(UG)의 제2 메모리 칩들(130) 사이를 연결하는 제2 본딩 와이어들(140) 중 적어도 하나를 포함할 수 있다. 상기 제1 본딩 와이어들(120) 각각은 적어도 인접한 두 개의 제1 메모리 칩들(110)의 제1 칩 패드들(117) 사이를 전기적으로 연결할 수 있다. 예컨대, 상기 제1 본딩 와이어들(120)은 2개일 수 있으며, 각각의 제1 본딩 와이어(120)는 연속되는 4개의 제1 메모리 칩들(110)을 전기적으로 연결할 수 있다. 상기 제2 본딩 와이어들(140) 각각은 적어도 인접한 두 개의 제2 메모리 칩들(130)의 제2 칩 패드들(137) 사이를 전기적으로 연결할 수 있다. 예컨대, 상기 제2 본딩 와이어들(140)은 2개일 수 있으며, 각각의 제2 본딩 와이어(140)는 연속되는 4개의 제2 메모리 칩들(130)을 전기적으로 연결할 수 있다.
상기 칩-기판 연결 부재(125L, 125U)는, 상기 하부 그룹(LG)의 제1 메모리 칩들(110) 중 적어도 하나와 상기 패키지 기판(100)을 연결하는 제1 본딩 와이어들(125L)과, 상기 상부 그룹(UG)의 제2 메모리 칩들(130) 중 적어도 하나와 상기 패키지 기판(100)을 연결하는 제2 본딩 와이어들(125U) 중 적어도 하나를 포함할 수 있다. 예컨대, 상기 제1 본딩 와이어들(125L)은 2개 일 수 있다. 상기 제1 본딩 와이어들(125L) 중 하나는, 상기 하부 그룹(LG)의 최하단에 배치되는 제1 메모리 칩(110L)의 제1 칩 패드(117)와 상기 패키지 기판(100)의 제1 면(110a)의 제1 패드(105) 사이를 전기적으로 연결할 수 있다. 상기 제1 본딩 와이어들(125L) 중 다른 하나는, 상기 하부 그룹(LG)의 다섯 번째 제1 메모리 칩(110F)의 제1 칩 패드(117)와 상기 패키지 기판(100)의 제1 패드(105) 사이를 전기적으로 연결할 수 있다. 예컨대, 상기 제2 본딩 와이어들(125U)은 2개 일 수 있다. 상기 제2 본딩 와이어들(125U) 중 하나는, 상기 상부 그룹(UG)의 최하단에 배치되는 제2 메모리 칩(130L)의 제2 칩 패드(137)와 상기 패키지 기판(100)의 제1 면(110a)의 제1 패드(105) 사이를 전기적으로 연결할 수 있다. 상기 제2 본딩 와이어들(125U) 중 다른 하나는, 상기 상부 그룹(UG)의 다섯 번째 제2 메모리 칩(130F)의 제1 칩 패드(117)와 상기 패키지 기판(100)의 제1 패드(105) 사이를 전기적으로 연결할 수 있다.
상기 반도체 패키지는, 상기 패키지 기판(100)의 제1 면(110a) 상에 상기 메모리 칩 구조물(MCS)을 덮는 제1 몰드부(170)를 더 포함할 수 있다.
상기 패키지 기판(100)의 제2 면(110b)에는 상기 컨트롤러 칩 구조물(CCS)과, 외부 단자들(EXT)이 제공될 수 있다. 상기 컨트롤러 칩 구조물(CCS)은 상기 패키지 기판(100)의 제2 면(110b)의 중앙 부위에 배치되며, 상기 외부 단자들(EXT)은 상기 패키지 기판(100)의 제2 면(110b)의 가장자리에 배치될 수 있다.
도 4를 참조하면, 상기 컨트롤러 칩 구조물(CCS)은 상기 패키지 기판(100)의 제2 면(110b)의 상에 배치될 수 있다. 도 5를 참조하면, 상기 패키지 기판(100)의 제2 면(110b) 중앙 부위에 리세스 영역(RC)을 포함하되, 상기 컨트롤러 칩 구조물(CCS)이 상기 패키지 기판(100)의 제2 면(110b)의 리세스 영역(RC)에 실장될 수 있다.
상기 컨트롤러 칩 구조물(CCS)은 수직 적층된 2개의 컨트롤러 칩들(150L, 150U)을 포함할 수 있다. 상기 컨트롤러 칩들(150L, 150U) 각각은 하부 컨트롤러 칩(150L) 및 상부 컨트롤러 칩(150U)을 포함할 수 있다. 본 발명에서, 상기 컨트롤러 칩들(150L, 150U)의 수량을 이로 한정하는 것은 아니다. 상기 하부 컨트롤러 칩(150L) 가장자리에 제1 칩 패드들(157L)이 제공되고, 상기 상부 컨트롤러 칩(150U) 가장자리에 제2 칩 패드들(157U)이 제공될 수 있다.
상기 컨트롤러 칩 구조물(CCS)은, 상기 패키지 기판(100) 및 상기 하부 컨트롤러 칩(150L) 사이를, 그리고 상기 하부 컨트롤러 칩(150L) 및 상기 상부 컨트롤러 칩(150U) 사이를 접착시키는 제2 칩 접착 필름들(155)을 포함할 수 있다. 상기 제2 칩 접착 필름들(155) 각각은 상기 제1 칩 접착 필름들(115) 각각과 실질적으로 동일한 물질을 포함할 수 있다. 상기 제2 칩 필름들(155) 각각의 두께가 상기 제1 칩 접착 필름들(115) 각각의 두께보다 클 수 있다.
상기 컨트롤러 칩 구조물(CCS)은, 상기 컨트롤러 칩들(150L, 150U)과 상기 패키지 기판(100) 사이를 전기적으로 연결하는 제2 연결 부재(160L, 160U)를 포함할 수 있다. 상기 제2 연결 부재(160L, 160U)는 본딩 와이어를 포함할 수 있다. 또한, 상기 제2 연결 부재(160L, 160U)와 전기적으로 접촉하는 제2 패드들(109)이 상기 패키지 기판(100)의 제2 면(110b)에 제공될 수 있다.
상기 제2 연결 부재(160L, 160U)는, 상기 하부 컨트롤러 칩(150L)의 제1 칩 패드들(157L)과 상기 패키지 기판(100)의 제2 패드들(109)을 각각 전기적으로 연결하는 제1 본딩 와이어들(160L)과, 상기 상부 컨트롤러 칩(150U)의 제2 칩 패드들(157U)과 상기 패키지 제2 패드들(109)을 각각 전기적으로 연결하는 제2 본딩 와이어들(160U)을 포함할 수 있다.
이 경우, 상기 메모리 칩 구조물(MCS)과 상기 컨트롤러 칩 구조물(CCS)은 상기 패키지 기판(100)과 각각 전기적으로 연결됨으로써, 상기 패키지 기판(100)을 통해 상기 메모리 칩 구조물(MCS) 및 상기 컨트롤러 칩 구조물(CCS)을 전기적으로 연결할 수 있다.
상기 반도체 패키지는, 상기 패키지 기판(100)의 제2 면(110b) 상에 상기 컨트롤러 칩 구조물(CCS)을 덮는 제2 몰드부(165)를 더 포함할 수 있다.
상기 패키지 기판(100)의 제2 면(110b) 가장자리에 상기 외부 단자들(EXT)과 각각 전기적으로 접촉하는 제3 패드들(107)이 더 제공될 수 있다. 상기 외부 단자들(EXT) 각각은 솔더 볼일 수 있다.
이와 같이, 상기 컨트롤러 칩 구조물(CCS)이 상기 패키지 기판(100)의 제2 면(110b)에 배치됨으로써, 상기 패키지 기판(100)의 제1 면(110a) 상에 실장되는 메모리 칩 구조물(MCS)의 면적을 증가시킬 수 있다. 또한, 상기 컨트롤러 칩 구조물(CCS) 내 컨트롤러 칩들(150L, 150U)이 수직 적층되어 상기 패키지 기판(100)의 제2 면(110b)에서 차지하는 면적이 크기 않아 외부 단자들(EXT)과 함께 효율적으로 배치될 수 있다.
도 5와 같이 상기 리세스 영역(RC) 내에 컨트롤러 칩 구조물(CCS)이 실장되는 경우, 상기 외부 단자들(EXT) 각각보다 상기 컨트롤러 칩 구조물(CCS)이 돌출되는 것을 방지할 수 있다.
도 6 내지 도 8은 본 발명의 몇몇 실시예에 따른 반도체 패키지를 설명하기 위한 단면도들이다.
도 6을 참조하면, 패키지 기판(100)의 제1 면(110a) 상에 수직 적층된 복수의 메모리 칩들(110, 130)을 포함하는 메모리 칩 구조물(MCS)을 실장할 수 있다.
일 실시예에 따르면, 하부 그룹(LG)의 8개의 제1 메모리 칩들(110)이 제1 칩 패드들(117)을 노출시키도록, 아래의 제1 메모리 칩(110)에 대하여 제1 방향(DR1)으로 쉬프트하여 배치되고, 상부 그룹(UG)의 8개의 제2 메모리 칩들(130)이 제2 칩 패드들(137)을 노출시키도록, 아래의 제2 메모리 칩(130)에 대하여 상기 제1 방향(DR1)으로 쉬프트 하여 배치될 수 있다. 상기 하부 그룹(LG)의 최상단 제1 메모리 칩(110U)의 기준으로, 상기 상부 그룹(UG)의 최하단 제2 메모리 칩(130L)은 상기 제1 방향(DR1)과 반대인 제2 방향(DR2)으로 쉬프트하여 배치될 수 있다. 예컨대, 상기 제1 방향(DR1)은 왼쪽 방향이고 상기 제2 방향(DR2)은 오른쪽 방향일 수 있다.
상기 패키지 기판(100)과 상기 하부 그룹(LG)의 최하단에 배치된 제1 메모리 칩(110L) 사이, 인접한 두 개의 제1 메모리 칩들(110) 사이, 상기 하부 그룹(LG)의 최상단에 배치된 제1 메모리 칩(110U)과 상기 상부 그룹(UG)의 최하단에 배치된 제2 메모리 칩(130L) 사이, 그리고 인접한 두 개의 제2 메모리 칩들(130) 사이를, 각각 제1 칩 접착 필름들(115)에 의해 접착시킬 수 있다. 상기 제1 칩 접착 필름들(115) 각각은 함침이 가능한 물질을 포함할 수 있다.
상기 패키지 기판(100)의 제1 면(110a) 상에, 수직 적층된 복수의 컨트롤러 칩들(150L, 150U)을 포함하는 컨트롤러 칩 구조물(CCS)을 실장할 수 있다.
예컨대, 하부 컨트롤러 칩(150L)과 상기 패키지 기판(100) 사이, 그리고 하부 컨트롤러 칩(150L) 및 상부 컨트롤러 칩(150U) 사이를 각각 제2 칩 접착 필름들(155)에 의해 접착시킬 수 있다.
다른 실시예에서, 상기 컨트롤러 칩 구조물(CCS)은, 제2 칩 접착 필름들(155)을 대신하여, 상기 상부 컨트롤러 칩(150U) 및 상기 하부 컨트롤러 칩(150L) 사이에 솔더 볼들(167L, 167U)이 배치되고, 상기 하부 컨트롤러 칩(150L) 내에 비아 전극들(TSV) 형성하여, 상기 패키지 기판(100), 상기 하부 컨트롤러 칩(150L) 및 상기 상부 컨트롤러 칩(150U) 각각을 서로 전기적으로 연결할 수 있다.
또 다른 실시예에서, 상기 패키지 기판(100)의 가장자리 일 측에 리세스 영역(RC, 도 3 참조)을 형성한 후, 상기 컨트롤러 칩 구조물(CCS)을 상기 리세스 영역(RC)에 실장할 수 있다. 이후 설명될 공정들을 진행함으로써, 도 3에 도시된 반도체 패키지를 완성시킬 수 있다.도 7을 참조하면, 일차 와이어 본딩 공정을 수행할 수 있다.
예컨대, 상기 하부 그룹(LG) 내 상기 제1 메모리 칩들(110) 사이를 와이어 본딩하여, 상기 제1 메모리 칩들(110) 사이를 전기적으로 연결할 수 있다. 인접한 4개의 제1 메모리 칩들(110)을 연속적으로 연결하여 제1 본딩 와이어들(120)을 형성할 수 있다. 상기 제1 칩 접착 필름들(115)이 함침이 가능하여, 하부 그룹(LG)의 최상단의 제1 메모리 칩(110)의 제1 칩 패드(117)가 상기 제1 칩 접착 필름(115)에 의해 덮이더라도, 상기 제1 본딩 와이어(120)에 의해 전기적으로 접촉할 수 있다.
상기 상부 그룹(UG) 내 상기 제2 메모리 칩들(130) 사이를 와이어 본딩하여, 상기 제2 메모리 칩들(130) 사이를 전기적으로 연결할 수 있다. 인접한 4개의 제2 메모리 칩들(130)을 연속적으로 연결하여 제2 본딩 와이어들(140)을 형성할 수 있다.
그리고, 상기 하부 컨트롤러 칩(150L)의 제1 칩 패드들(157L)과 상기 패키지 기판(100)의 제1 패드들(105) 사이를 각각 와이어 본딩하고, 상기 상부 컨트롤러 칩(150U)의 제2 칩 패드들(157U)과 상기 패키지 기판(100)의 제1 패드들(105) 사이를 각각 와이어 본딩하여 제3 본딩 와이어들(160L, 160U)을 형성할 수 있다.
도 8을 참조하면, 이차 와이어 본딩 공정을 수행할 수 있다.
예컨대, 상기 상부 그룹(UG)의 최하단 제2 메모리 칩(130L)의 제2 칩 패드(137)와 하부 그룹(LG)의 최하단 제1 메모리 칩(110L)의 제1 칩 패드(117) 사이를 와이어 본딩하여 제4 본딩 와이어(145)을 형성할 수 있다. 상기 하부 그룹(LG)의 최하단 제1 메모리 칩(110L)의 제1 칩 패드(117)와 상기 패키지 기판(100)의 제1 패드(105) 사이를 와이어 본딩하여 제5 본딩 와이어(147)을 형성할 수 있다. 또한, 상기 상부 그룹(UG)의 최하단 제2 메모리 칩(130L)의 제2 칩 패드(137)와 상기 상부 컨트롤러 칩(150U)의 제2 칩 패드(137) 사이를 와이어 본딩하여 제6 본딩 와이어(165)를 형성할 수 있다.
이때, 상기 패키지 기판(100)의 제1 패드(105)에는 세 번의 와이어 본딩이 수행될 수 있다. 상기 하부 그룹(LG)의 최하단 제1 메모리 칩(110L)의 제1 칩 패드(117L)에는 세 번의 와이어 본딩이 수행될 수 있다. 또한, 상기 상부 그룹(UG)의 최하단 제2 메모리 칩(130L)의 제2 칩 패드(137L)에는 세 번의 와이어 본딩이 수행될 수 있다. 상기 상부 컨트롤러 칩(150U)의 제2 칩 패드(157U)에는 두 번의 와이어 본딩이 수행될 수 있다.
다시 도 2a를 참조하면, 상기 패키지 기판(100)의 제1 면(110a) 상에 상기 메모리 칩 구조물(MCS) 및 상기 컨트롤러 칩 구조물(CCS)을 덮는 몰딩부(170)를 형성할 수 있다. 이어서, 상기 패키지 기판(100)의 제2 면(110b)에 제공된 제2 패드들(107)에 각각 외부 단자들(EXT)을 형성할 수 있다.
도 9 내지 도 12는 본 발명의 몇몇 실시예들에 따른 반도체 패키지를 설명하기 위한 단면도들이다.
도 9를 참조하면, 패키기 기판(100)의 제1 면(110a) 상에 수직 적층된 복수의 메모리 칩들을 포함하는 메모리 칩 구조물(MCS)을 실장할 수 있다.
일 실시예에 따르면, 하부 그룹(LG)의 8개의 제1 메모리 칩들(110)이 제1 칩 패드들(117)을 노출시키도록, 아래 제1 메모리 칩(110)에 대하여 제1 방향(DR1)으로 쉬프트하여 배치되고, 상부 그룹(UG)의 8개의 제2 메모리 칩들(130)이 제2 칩 패드들(137)을 노출시키도록, 아래 제2 메모리 칩(130)에 대하여 상기 제1 방향(DR1)과 반대인 제2 방향(DR2)으로 쉬프트 하여 배치될 수 있다. 예컨대, 상기 제1 방향(DR1)은 왼쪽 방향이고 상기 제2 방향(DR2)은 오른쪽 방향일 수 있다.
상기 패키지 기판(100)과 상기 하부 그룹(LG)의 최하단에 배치된 제1 메모리 칩(110L) 사이, 인접한 두 개의 제1 메모리 칩들(110) 사이, 상기 하부 그룹(LG)의 최상단에 배치된 제1 메모리 칩(110U)과 상기 상부 그룹(UG)의 최하단에 배치된 제2 메모리 칩(130L) 사이, 그리고 인접한 두 개의 제2 메모리 칩들(130) 사이를, 각각 제1 칩 접착 필름들(115)에 의해 접착시킬 수 있다.
도 10을 참조하면, 일차 와이어 본딩 공정을 수행할 수 있다.
예컨대, 상기 하부 그룹(LG) 내 상기 제1 메모리 칩들(110) 사이를 와이어 본딩하여, 상기 제1 메모리 칩들(110) 사이를 전기적으로 연결할 수 있다. 인접한 4개의 제1 메모리 칩들(110)을 연속적으로 연결하여 제1 본딩 와이어들(120)을 형성할 수 있다.
상기 상부 그룹(UG) 내 상기 제2 메모리 칩들(130) 사이를 와이어 본딩하여, 상기 제2 메모리 칩들(130) 사이를 전기적으로 연결할 수 있다. 인접한 4개의 제2 메모리 칩들(130)을 연속적으로 연하여 제2 본딩 와이어들(140)을 형성할 수 있다.
도 11을 참조하면, 이차 와이어 본딩 공정을 수행할 수 있다.
예컨대, 상기 하부 그룹(LG)의 첫 번째 및 다섯 번째 제1 메모리 칩들(110L, 110F)의 제1 칩 패드들(117)과 상기 패키지 기판(100)의 제1 패드들(105) 사이를 각각 와이어 본딩하여 제3 본딩 와이어들(125L)을 형성할 수 있다. 상기 상부 그룹(UG)의 첫 번째 및 다섯 번째 제2 메모리 칩들(130L, 130F)의 제2 칩 패드들(137)과 상기 패키지 기판(100)의 제1 패드들(105) 사이를 각각 와이어 본딩하여 제4 본딩 와이어들(125U)을 형성할 수 있다.
이때, 하부 그룹(LG)의 첫 번째 및 다섯 번째 제1 메모리 칩들(110L, 110F)의 제1 칩 패드들(117) 각각과, 상기 상부 그룹(UG)의 첫 번째 및 다섯 번째 제2 메모리 칩들(130L, 130F)의 제2 칩 패드들(137) 각각은 두 번씩 와이어 본딩이 수행될 수 있다.
그리고, 상기 패키지 기판(100)의 제1 면(110a) 상에 상기 메모리 칩 구조물(MCS)을 덮는 제1 몰드부(170)를 형성할 수 있다.
도 12를 참조하면, 상기 패키지 기판(100)의 제2 면(110b) 상에 수직 적층된 복수의 컨트롤러 칩들(150L, 150U)을 포함하는 컨트롤러 칩 구조물(CCS)을 실장할 수 있다.
예컨대, 하부 컨트롤러 칩(150L)과 상기 패키지 기판(100) 사이, 그리고 상기 하부 컨트롤러 칩(150L) 및 상기 상부 컨트롤러 칩(150U) 사이를 각각 제2 칩 접착 필름들(155)에 의해 접착시킬 수 있다.
상기 하부 컨트롤러 칩(150L)의 제1 칩 패드들(117)과 상기 패키지 기판(100)의 제2 패드들(109) 사이를 각각 와이어 본딩하여 제5 본딩 와이어들(160L)을 형성하고, 상기 상부 컨트롤러 칩(150L)의 제2 칩 패드들(137)과 상기 패키지 기판(100)의 제2 패드들(109) 사이를 각각 와이어 본딩하여 제6 본딩 와이어들(160U)을 형성할 수 있다.
상기 패키지 기판(100)의 제2 면(110b) 상에 상기 컨트롤러 칩 구조물(CCS)을 덮는 제2 몰드부(165)를 형성할 수 있다.
다른 실시예에서, 상기 패키지 기판(100)의 제2 면(110b)의 중앙 부위에 리세스 영역(RC, 도 5를 참조)을 형성한 후, 상기 컨트롤러 칩 구조물(CCS)을 상기 리세스 영역(RC)에 실장할 수 있다. 상기 패키지 기판(100)을 사용하면, 도 5에 도시된 반도체 패키지를 완성시킬 수 있다.
다시 도 4를 참조하면, 상기 패키지 기판(100)의 제2 면(110b)에 제공된 제3 패드들(107)에 각각 외부 단자들(EXT)을 형성할 수 있다.
이상, 첨부된 도면을 참조하여 본 발명의 실시예를 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예에는 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
100: 기판
110, 130: 메모리 칩들
115: 제1 접착 필름
117, 137: 칩 패드
120, 140, 145, 147, 165: 제2 연결 부재
MCS: 메모리 칩 구조물
150U, 150L: 컨트롤러 칩들
155: 제2 접착 필름
160: 연결 부재
CCS: 컨트롤러 칩 구조물
RC: 리세스 영역
110, 130: 메모리 칩들
115: 제1 접착 필름
117, 137: 칩 패드
120, 140, 145, 147, 165: 제2 연결 부재
MCS: 메모리 칩 구조물
150U, 150L: 컨트롤러 칩들
155: 제2 접착 필름
160: 연결 부재
CCS: 컨트롤러 칩 구조물
RC: 리세스 영역
Claims (10)
- 서로 대향하는 제1 면 및 제2 면을 포함하는 패키지 기판;
상기 패키지 기판의 제1 면 상에 실장된 메모리 칩들; 및
상기 메모리 칩들 및 상기 패키지 기판과 전기적으로 연결되며, 상기 패키지 기판의 제1 및 제2 면들 중 적어도 하나에 배치되며, 수직 적층된 컨트롤러 칩들을 포함하는 반도체 패키지. - 제1항에 있어서,
상기 컨트롤러 칩들은 상기 패키지 기판의 제1 면 상에 실장되며,
상기 메모리 칩들과 수평 이격되어 배치되는 반도체 패키지. - 제1항에 있어서,
상기 패키지 기판의 제1 면이 리세스 영역을 가지며,
상기 컨트롤러 칩들은 상기 리세스 영역 내에 실장되는 반도체 패키지. - 제1항에 있어서,
상기 패키지 기판의 제1 면이 리세스 영역을 가지며,
상기 컨트롤러 칩들은 상기 리세스 영역 내에 실장되는 반도체 패키지. - 제1항에 있어서,
상기 컨트롤러 칩들은 상기 패키지 기판의 제2 면 상에 실장되는 반도체 패키지. - 제5항에 있어서,
상기 패키지 기판의 제2 면에 배치되는 외부 단자들을 더 포함하되,
상기 컨트롤러 칩들은 상기 패키지 기판의 제2 면의 중앙 부위에 실장되고,
상기 외부 단자들은 상기 패키지 기판의 제2 면의 가장자리에 배치되는 반도체 패키지. - 제1항에 있어서,
상기 패키지 기판의 제2 면이 리세스 영역을 가지며,
상기 컨트롤러 칩들은 상기 리세스 영역 내에 실장되는 반도체 패키지. - 서로 대향하는 제1 면 및 제2 면을 포함하는 패키지 기판;
상기 패키지 기판의 제1 면 상에 수직 적층된 메모리 칩들을 포함하는 메모리 칩 구조물; 및
상기 패키지 기판의 제2 면 상에 실장되며, 적어도 두 개의 컨트롤러 칩들이 수직 적층된 컨트롤러 칩 구조물을 포함하되,
상기 메모리 칩 구조물은, 상기 메모리 칩들 사이를 전기적으로 연결하는 제1 본딩 와이어들과, 상기 메모리 칩들 중 적어도 하나와 상기 패키지 기판 사이를 전기적으로 연결하는 제2 본딩 와이어들을 더 포함하고,
상기 컨트롤러 칩 구조물은, 상기 컨트롤러 칩들 중 하나와 상기 패키지 기판 사이를 전기적으로 연결하는 제3 본딩 와이어들을 더 포함하는 반도체 패키지. - 제8항에 있어서,
상기 패키지 기판의 제2 면에 리세스 영역을 포함하고,
상기 컨트롤러 칩 구조물은 상기 리세스 영역 내에 실장되는 반도체 패키지. - 서로 대향하는 제1 면 및 제2 면을 포함하는 패키지 기판;
상기 패키지 기판의 제1 면 상에 수직 적층된 메모리 칩들을 포함하는 메모리 칩 구조물;
상기 패키지 기판의 제1 면 상에 실장되며, 적어도 두 개의 컨트롤러 칩들이 수직 적층된 컨트롤러 칩 구조물; 및
상기 메모리 칩 구조물 및 상기 컨트롤러 칩 구조물 사이를 연결하는 본딩 와이어들을 포함하는 반도체 패키지.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020150179362A KR102505206B1 (ko) | 2015-12-15 | 2015-12-15 | 반도체 패키지 |
US15/268,658 US9947644B2 (en) | 2015-12-15 | 2016-09-19 | Semiconductor package |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020150179362A KR102505206B1 (ko) | 2015-12-15 | 2015-12-15 | 반도체 패키지 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20170071675A true KR20170071675A (ko) | 2017-06-26 |
KR102505206B1 KR102505206B1 (ko) | 2023-03-03 |
Family
ID=59020047
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020150179362A KR102505206B1 (ko) | 2015-12-15 | 2015-12-15 | 반도체 패키지 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9947644B2 (ko) |
KR (1) | KR102505206B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20200005067A (ko) * | 2018-07-05 | 2020-01-15 | 삼성전자주식회사 | 반도체 패키지 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10566310B2 (en) * | 2016-04-11 | 2020-02-18 | Invensas Corporation | Microelectronic packages having stacked die and wire bond interconnects |
US10453820B2 (en) | 2018-02-07 | 2019-10-22 | Micron Technology, Inc. | Semiconductor assemblies using edge stacking and methods of manufacturing the same |
CN112567352B (zh) | 2018-08-14 | 2024-07-30 | 拉姆伯斯公司 | 经封装的集成设备 |
JP2020035957A (ja) | 2018-08-31 | 2020-03-05 | キオクシア株式会社 | 半導体装置 |
JP2021089932A (ja) * | 2019-12-03 | 2021-06-10 | キオクシア株式会社 | 半導体記憶装置 |
KR20220067572A (ko) | 2020-11-16 | 2022-05-25 | 삼성전자주식회사 | 메모리 패키지 및 이를 포함하는 저장 장치 |
KR20230014233A (ko) * | 2021-07-21 | 2023-01-30 | 삼성전자주식회사 | 반도체 패키지 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20100134354A (ko) * | 2009-06-15 | 2010-12-23 | 삼성전자주식회사 | 반도체 패키지, 스택 모듈, 카드 및 전자 시스템 |
KR101473313B1 (ko) * | 2007-04-04 | 2014-12-17 | 삼성전자주식회사 | 적층 패키지, 그의 제조 방법 및 적층 패키지를 갖는디지털 기기 |
KR20150005113A (ko) * | 2013-07-04 | 2015-01-14 | 에스케이하이닉스 주식회사 | 광학 신호 경로를 포함하는 반도체 패키지 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5987357A (en) | 1997-07-30 | 1999-11-16 | Intermedics Inc. | Stackable microelectronic components with self-addressing scheme |
US20060267173A1 (en) | 2005-05-26 | 2006-11-30 | Sandisk Corporation | Integrated circuit package having stacked integrated circuits and method therefor |
US7723833B2 (en) | 2006-08-30 | 2010-05-25 | United Test And Assembly Center Ltd. | Stacked die packages |
KR100875955B1 (ko) | 2007-01-25 | 2008-12-26 | 삼성전자주식회사 | 스택 패키지 및 그의 제조 방법 |
US7994643B2 (en) | 2007-04-04 | 2011-08-09 | Samsung Electronics Co., Ltd. | Stack package, a method of manufacturing the stack package, and a digital device having the stack package |
US9735136B2 (en) | 2009-03-09 | 2017-08-15 | Micron Technology, Inc. | Method for embedding silicon die into a stacked package |
KR20100109243A (ko) * | 2009-03-31 | 2010-10-08 | 삼성전자주식회사 | 반도체 패키지 |
KR20100114421A (ko) * | 2009-04-15 | 2010-10-25 | 삼성전자주식회사 | 적층 패키지 |
KR20110083969A (ko) | 2010-01-15 | 2011-07-21 | 삼성전자주식회사 | 반도체 패키지 및 그 제조 방법 |
KR20110124065A (ko) | 2010-05-10 | 2011-11-16 | 하나 마이크론(주) | 적층형 반도체 패키지 |
KR101692441B1 (ko) | 2010-08-25 | 2017-01-03 | 삼성전자주식회사 | 반도체 패키지 |
US8536712B2 (en) | 2011-01-26 | 2013-09-17 | Sae Magnetics Ltd. | Memory device and method of manufacturing the same |
KR101774938B1 (ko) | 2011-08-31 | 2017-09-06 | 삼성전자 주식회사 | 지지대를 갖는 반도체 패키지 및 그 형성 방법 |
WO2013071399A1 (en) | 2011-11-14 | 2013-05-23 | Mosaid Technologies Incorporated | Package having stacked memory dies with serially connected buffer dies |
KR102191669B1 (ko) * | 2013-08-05 | 2020-12-16 | 삼성전자주식회사 | 멀티-칩 패키지 |
KR102116979B1 (ko) | 2013-10-28 | 2020-06-05 | 삼성전자 주식회사 | 적층 반도체 패키지 |
JP2015099890A (ja) * | 2013-11-20 | 2015-05-28 | 株式会社東芝 | 半導体装置、及び半導体パッケージ |
-
2015
- 2015-12-15 KR KR1020150179362A patent/KR102505206B1/ko active IP Right Grant
-
2016
- 2016-09-19 US US15/268,658 patent/US9947644B2/en active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101473313B1 (ko) * | 2007-04-04 | 2014-12-17 | 삼성전자주식회사 | 적층 패키지, 그의 제조 방법 및 적층 패키지를 갖는디지털 기기 |
KR20100134354A (ko) * | 2009-06-15 | 2010-12-23 | 삼성전자주식회사 | 반도체 패키지, 스택 모듈, 카드 및 전자 시스템 |
KR20150005113A (ko) * | 2013-07-04 | 2015-01-14 | 에스케이하이닉스 주식회사 | 광학 신호 경로를 포함하는 반도체 패키지 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20200005067A (ko) * | 2018-07-05 | 2020-01-15 | 삼성전자주식회사 | 반도체 패키지 |
Also Published As
Publication number | Publication date |
---|---|
US9947644B2 (en) | 2018-04-17 |
US20170170156A1 (en) | 2017-06-15 |
KR102505206B1 (ko) | 2023-03-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20170071675A (ko) | 반도체 패키지 | |
KR102247916B1 (ko) | 계단식 적층 구조를 갖는 반도체 패키지 | |
JP6586036B2 (ja) | 半導体装置の製造方法 | |
US8390114B2 (en) | Semiconductor package | |
KR20130117109A (ko) | 반도체 패키지 및 그 제조 방법 | |
KR20040014156A (ko) | 반도체장치 | |
KR100255476B1 (ko) | 볼 그리드 어레이 패키지 | |
KR20120019263A (ko) | 반도체 패키지 | |
KR20140019573A (ko) | 반도체 패키지 및 그 제조 방법 | |
EP3091569A1 (en) | Bonding pad arrangement design for semiconductor package | |
US8736075B2 (en) | Semiconductor chip module, semiconductor package having the same and package module | |
KR20220048129A (ko) | 서포터를 포함한 스택 패키지 | |
KR20170097831A (ko) | 반도체 패키지 | |
KR102565416B1 (ko) | 리드 프레임 및 이를 포함하는 반도체 패키지 | |
US10867946B2 (en) | Semiconductor chip, printed circuit board, multi-chip package including the semiconductor chip and printed circuit board, and method of manufacturing the multi-chip package | |
KR101207883B1 (ko) | 패키지 모듈 | |
KR20230102923A (ko) | 리드 프레임 및 이를 포함하는 반도체 패키지 | |
KR100910223B1 (ko) | 적층 반도체 패키지 | |
KR20210129868A (ko) | 웨이퍼 및 반도체 패키지 | |
KR20090116365A (ko) | 스택 패키지 | |
KR20150064461A (ko) | 반도체 장치 | |
KR20080020386A (ko) | 멀티 칩 패키지 | |
KR20110105158A (ko) | 반도체 칩 모듈 및 이를 이용한 반도체 패키지 | |
KR20100096909A (ko) | 스택 패키지 | |
KR20060074714A (ko) | 칩 스택 패키지 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
X091 | Application refused [patent] | ||
AMND | Amendment | ||
X701 | Decision to grant (after re-examination) |