KR20150126602A - 효율적인 타임-인터리브 아날로그-디지털 컨버터 - Google Patents
효율적인 타임-인터리브 아날로그-디지털 컨버터 Download PDFInfo
- Publication number
- KR20150126602A KR20150126602A KR1020157022812A KR20157022812A KR20150126602A KR 20150126602 A KR20150126602 A KR 20150126602A KR 1020157022812 A KR1020157022812 A KR 1020157022812A KR 20157022812 A KR20157022812 A KR 20157022812A KR 20150126602 A KR20150126602 A KR 20150126602A
- Authority
- KR
- South Korea
- Prior art keywords
- analog
- digital
- digital converter
- signal
- time
- Prior art date
Links
- 238000012545 processing Methods 0.000 claims abstract description 44
- 239000000470 constituent Substances 0.000 claims abstract description 16
- 238000003491 array Methods 0.000 claims abstract description 13
- 238000000034 method Methods 0.000 claims description 40
- 238000004590 computer program Methods 0.000 claims description 14
- 230000004044 response Effects 0.000 claims description 7
- 238000004519 manufacturing process Methods 0.000 claims description 6
- 238000011017 operating method Methods 0.000 claims description 2
- 238000005070 sampling Methods 0.000 description 31
- 238000013461 design Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 7
- 238000005259 measurement Methods 0.000 description 6
- 230000007547 defect Effects 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000001960 triggered effect Effects 0.000 description 2
- 241001522296 Erithacus rubecula Species 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 238000009835 boiling Methods 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 238000013139 quantization Methods 0.000 description 1
- 230000011218 segmentation Effects 0.000 description 1
- 238000000638 solvent extraction Methods 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
- H03M1/1245—Details of sampling arrangements or methods
- H03M1/126—Multi-rate systems, i.e. adaptive to different fixed sampling rates
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
- H03M1/1245—Details of sampling arrangements or methods
- H03M1/1255—Synchronisation of the sampling frequency or phase to the input frequency or phase
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/1205—Multiplexed conversion systems
- H03M1/121—Interleaved, i.e. using multiple converters or converter parts for one channel
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/1205—Multiplexed conversion systems
- H03M1/121—Interleaved, i.e. using multiple converters or converter parts for one channel
- H03M1/1215—Interleaved, i.e. using multiple converters or converter parts for one channel using time-division multiplexing
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
각 구성 아날로그-디지털 컨버터는 디지털 출력에 디지털 신호를 제공하기 위해 아날로그-디지털 컨버터 동작 클록을 기초로 동작하도록 형성된다. 각 샘플앤홀드유닛은 각각의 구성 아날로그-디지털 컨버터의 입력에 연결되고 M개의 타이밍 신호들 중 각각의 하나를 기초로 동작하도록 형성되며, 2 이상의 샘플앤홀드유닛들을 클록하는데 타이밍 신호가 전혀 사용되지 않는다.
디지털 출력처리장치는 M개의 타이밍 신호들 중 각각의 하나를 기초로 디지털 출력신호의 샘플로서 구성 아날로그-디지털 컨버터의 디지털 출력의 샘플을 제공하도록 형성된다. 타이밍 회로는 아날로그-디지털 컨버터 동작 클록신호 및 M개의 타이밍 신호들을 발생하도록 형성되고 각 타이밍 신호는 M/R 주기를 가지며, M은 N이하이다.
Description
도 1은 몇몇 실시예에 따른 예시적인 방법 단계들을 도시한 흐름도이다.
도 2a는 몇몇 실시예에 따른 예시적인 타임-인터리브 아날로그-디지털 컨버터를 도시한 개략 블록도이다.
도 2b는 몇몇 실시예에 따른 예시적인 타임-인터리브 아날로그-디지털 컨버터를 도시한 개략 블록도이다.
도 2c는 몇몇 실시예에 따른 예시적인 타임-인터리브 아날로그-디지털 컨버터를 도시한 개략 블록도이다.
도 3은 몇몇 실시예에 따른 예시적인 타임-인터리브 아날로그-디지털 컨버터를 도시한 개략 블록도이다.
도 4는 몇몇 실시예에 따른 구성 아날로그-디지털 컨버터에 대한 예시적인 설정을 도시한 개략 타이밍도이다.
도 5는 몇몇 실시예에 따른 컴퓨터 판독가능한 매체를 도시한 개략도이다.
Claims (17)
- 아날로그 입력신호를 샘플레이트(R)를 갖는 디지털 출력신호로 변환하기 위한 타임-인터리브 아날로그-디지털 컨버터 동작 방법에 있어서,
상기 타임-인터리브 아날로그-디지털 컨버터는:
아날로그 입력 및 디지털 출력을 각각 갖는 정수 N개의 구성 아날로그-디지털 컨버터 어레이;
N개의 구성 아날로그-디지털 컨버터들 중 각각의 하나의 아날로그 입력에 각각 연결된 정수 N개의 샘플앤홀드유닛; 및
아날로그-디지털 컨버터 동작 클록을 기초로 동작하는 구성 아날로그-디지털 컨버터가 M/R과 같은 시간주기 동안 아날로그 신호 샘플을 디지털화할 수 있는 주기를 갖는 아날로그-디지털 컨버터 동작 클록신호; 및 M/R 주기를 각각 갖는 M개의 타이밍 신호들을 발생하는 타이밍 회로(120)를 구비하고, M은 N 이하이며,
상기 방법은:
N개의 구성 아날로그-디지털 컨버터들 중 M개 각각에 대해(150);
구성 아날로그-디지털 컨버터의 아날로그 입력에 아날로그 입력신호의 샘플을 제공하기 위해 M개의 타이밍 신호들 중 각각의 하나로 해당 샘플앤홀드유닛을 클록하는 단계(160);
구성 아날로그-디지털 컨버터의 디지털 출력에 디지털 신호를 제공하기 위해 아날로그-디지털 컨버터 동작 클록을 기초로 구성 아날로그-디지털 컨버터를 동작시키는 단계(170); 및
M개의 타이밍 신호들 중 각각의 하나를 기초로 디지털 출력신호의 샘플로서 구성 아날로그-디지털 컨버터의 디지털 출력의 디지털 신호의 샘플을 제공하는 단계(180,190)를 포함하고,
M개의 구성 아날로그-디지털 컨버터들 각각이 해당 샘플앤홀드유닛과 관련되고, 2 이상의 샘플앤홀드유닛들을 클록하는데 타이밍 신호가 전혀 사용되지 않는 타임-인터리브 아날로그-디지털 컨버터 동작 방법. - 제 1 항에 있어서,
타임-인터리브 아날로그-디지털 컨버터는 N개의 입력과 N개의 출력을 갖는 타임 얼라이너를 구비하고, 각 출력은 각각의 입력과 관련되고 각 입력은 N개의 구성 아날로그-디지털 컨버터들 중 각각의 하나의 디지털 출력에 연결되며, M개의 타이밍 신호들 중 각각의 하나를 기초로 디지털 출력신호의 샘플로서 구성 아날로그-디지털 컨버터의 디지털 출력의 디지털 신호의 샘플을 제공하는 단계는:
M개의 타이밍 신호들 중 각각의 하나로 타임 얼라이너를 클록하는 단계(180); 및
M개의 타이밍 신호들 중 각각의 하나로 타임 얼라이너를 클록하는데 응답해, 구성 아날로그-디지털 컨버터의 디지털 출력으로부터의 디지털 신호를 타임 얼라이너의 해당 입력을 통해 타임 얼라이너의 해당 출력으로 전송하는 단계(180)를 포함하고,
타임 얼라이너의 해당 출력의 디지털 신호는 샘플레이트(R/M)를 갖는 타임-인터리브 아날로그-디지털 컨버터 동작 방법. - 제 2 항에 있어서,
디지털 출력신호를 발생하기 위해 타임 얼라이너의 해당 출력의 디지털 신호를 다중화하는 단계(190)를 더 포함하는 타임-인터리브 아날로그-디지털 컨버터 동작 방법. - 제 1 항 내지 제 3 항 중 어느 한 항에 있어서,
M 이하인 R을 곱한 구성 아날로그-디지털 컨버터 지연(T)을 만족하는 정수로서 M을 결정하는 단계(110)를 더 포함하는 타임-인터리브 아날로그-디지털 컨버터 동작 방법. - 제 4 항에 있어서,
정수 M은 M개 이하인 R을 곱한 T를 만족하는 최소 정수로서 결정되는 타임-인터리브 아날로그-디지털 컨버터 동작 방법. - 제 1 항 내지 제 5 항 중 어느 한 항에 있어서,
M은 N 보다 적고, 상기 방법은 M개의 구성 아날로그-디지털 컨버터들 가운데 없는 구성 아날로그-디지털 컨버터들을 저에너지 모드로 진입하게 하는 단계(140)를 더 포함하는 타임-인터리브 아날로그-디지털 컨버터 동작 방법. - 제 6 항에 있어서,
N개의 구성 아날로그-디지털 컨버터들의 어레이로부터 M개의 구성 아날로그-디지털 컨버터들을 선택하는 단계(130)를 더 포함하는 타임-인터리브 아날로그-디지털 컨버터 동작 방법. - 프로그램 명령어를 포함한 컴퓨터 프로그램을 갖는 컴퓨터 판독가능매체(500)를 구비한 컴퓨터 프로그램 제품으로서,
상기 컴퓨터 프로그램은 데이터처리장치(530)에 로드될 수 있고 컴퓨터 프로그램이 데이터처리장치에 의해 실행될 경우 제 1 항 내지 제 7 항 중 어느 한 항에 따른 방법을 실행하도록 적용되는 컴퓨터 프로그램 제품. - 아날로그 입력신호를 샘플레이트(R)를 갖는 디지털 출력신호로 변환하기 위한 타임-인터리브 아날로그-디지털 컨버터로서,
상기 타임-인터리브 아날로그-디지털 컨버터는:
정수 N개의 구성 아날로그-디지털 컨버터(221, 222, 223, 321, 322, 323) 어레이;
정수 N개의 샘플앤홀드유닛(211, 212, 213, 311, 312, 313); 및
M개의 타이밍 신호들 중 각각의 하나를 기초로 디지털 출력 신호의 샘플로서 구성 아날로그-디지털 컨버터의 디지털 출력의 디지털 신호의 샘플을 제공하도록 형성된 하나 이상의 디지털 출력 처리장치(230a, 240a, 230b, 240b, 230c, 240c, 330); 및
아날로그-디지털 컨버터 동작 클록을 기초로 동작하는 구성 아날로그-디지털 컨버터가 M/R과 같은 시간주기 동안 아날로그 신호 샘플을 디지털화할 수 있는 주기를 갖는 아날로그-디지털 컨버터 동작 클록신호(262,362); 및 M/R 주기를 각각 갖는 M개의 타이밍 신호들(265,365)을 발생하는 타이밍 회로(260,360)를 구비하고, M은 N 이하이며,
각 구성 아날로그-디지털 컨버터는 아날로그 입력 및 디지털 출력을 갖고 디지털 출력에 디지털 신호를 제공하기 위해 아날로그-디지털 컨버터 동작 클록을 기초로 동작하도록 형성되며,
각 샘플앤홀드유닛은 N개의 구성 아날로그-디지털 컨버터들 중 각각의 하나의 아날로그 입력에 연결되고 각각의 구성 아날로그-디지털 컨버터의 아날로그 입력에 아날로그 입력신호의 샘플을 제공하도록 M개의 타이밍 신호들 중 각각의 하나를 기초로 동작하도록 형성되며, 2 이상의 샘플앤홀드유닛들을 클록하는데 타이밍 신호가 전혀 사용되지 않는 타임-인터리브 아날로그-디지털 컨버터. - 제 9 항에 있어서,
하나 이상의 디지털 출력처리장치는 N개의 입력과 N개의 출력을 갖는 타임 얼라이너(230a,330)를 구비하고, 타임 얼라이너의 각 출력은 타임 얼라이너의 각각의 입력에 연결되고 타임 얼라이너의 각 입력은 N개의 구성 아날로그-디지털 컨버터들 중 각각의 하나의 디지털 출력에 연결되며, 타임 얼라이너는 타임 얼라이너의 각각의 출력에 대해 M개의 타이밍 신호들 중 각각의 하나와 클록되는 타임 얼라이너에 응답해 각각의 구성 아날로그-디지털 컨버터의 디지털 출력으로부터의 디지털 신호를 타임 얼라이너의 각각의 입력을 통해 타임 얼라이너의 출력에 전송하도록 형성되고, 타임 얼라이너의 출력의 디지털 신호는 샘플레이트(R/M)를 갖는 타임-인터리브 아날로그-디지털 컨버터. - 제 10 항에 있어서,
하나 이상의 디지털 출력처리장치는 디지털 출력신호를 발생하기 위해 타임 얼라이너의 출력의 디지털 신호들을 다중화하도록 형성된 멀티플렉서(240a,340)를 더 구비하는 타임-인터리브 아날로그-디지털 컨버터. - 제 9 항 내지 제 11 항 중 어느 한 항에 있어서,
M은 N과 같은 타임-인터리브 아날로그-디지털 컨버터. - 제 9 항 내지 제 11 항 중 어느 한 항에 있어서,
M은 N 보다 적고, 타임-인터리브 아날로그-디지털 컨버터는 디지털 출력에 디지털 신호를 제공하고 M개의 아날로그-디지털 컨버터들 가운데 없는 구성 아날로그-디지털 컨버터들을 저에너지 모드로 진입하게 하기 위해 아날로그-디지털 컨버터 동작 클록을 기초로 N개의 구성 아날로그-디지털 컨버터들 중 M개가 동작하도록 형성된 컨트롤러(350)를 더 구비하는 타임-인터리브 아날로그-디지털 컨버터. - 제 13 항에 있어서,
컨트롤러(350)는 N개의 구성 아날로그-디지털 컨버터 어레이로부터 M개의 구성 아날로그-디지털 컨버터들을 선택하도록 더 형성되는 타임-인터리브 아날로그-디지털 컨버터. - 제 9 항 내지 제 14 항 중 어느 한 항에 따른 타임-인터리브 아날로그-디지털 컨버터를 구비한 집적회로.
- 제 9 항 내지 제 14 항 중 어느 한 항에 따른 타임-인터리브 아날로그-디지털 컨버터 또는 제 15 항에 따른 집적회로를 구비한 전자장치.
- 아날로그 입력신호를 샘플레이트(R)를 갖는 디지털 출력 신호로 변환하기 위한 타임-인터리브 아날로그-디지털 컨버터 제조방법으로서,
타임-인터리브 아날로그-디지털 컨버터는:
정수 N 개수의 구성 아날로그-디지털 컨버터 어레이;
정수 N 개수의 샘플앤홀드유닛;
M개의 타이밍 신호들 중 각각의 하나를 기초로 디지털 출력신호의 샘플로서 구성 아날로그-디지털 컨버터의 디지털 출력의 디지털 신호의 샘플을 제공하도록 형성된 하나 이상의 디지털 출력처리장치; 및
아날로그-디지털 컨버터 동작 클록신호 및 N/R의 주기를 각각 갖는 N개의 타이밍 신호들을 발생하도록 형성된 타이밍 회로를 구비하고,
각 구성 아날로그-디지털 컨버터는 아날로그 입력 및 디지털 출력을 갖고, 구성 아날로그-디지털 컨버터 지연(T)을 디지털 출력에서 디지털 신호를 제공하기 위해 아날로그-디지털 컨버터 동작 클록을 기초로 동작하도록 구성되며,
각 샘플앤홀드유닛은 N개의 구성 아날로그-디지털 컨버터들 중 각각의 하나의 아날로그 입력에 연결되고, 각각의 구성 아날로그-디지털 컨버터의 아날로그 입력에서 아날로그 입력신호의 샘플을 제공하기 위해 N개의 타이밍 신호들 중 각각의 하나를 기초로 동작하도록 형성되며, 2 이상의 샘플앤홀드유닛들을 클록하는데 타이밍 신호가 전혀 사용되지 않고
상기 방법은:
M이하인 R을 곱한 T를 만족하는 정수 M을 결정하는 단계; 및
M과 같은 N을 선택하는 단계를 포함하는 타임-인터리브 아날로그-디지털 컨버터 제조방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201361774983P | 2013-03-08 | 2013-03-08 | |
US61/774,983 | 2013-03-08 | ||
PCT/EP2014/054469 WO2014135686A1 (en) | 2013-03-08 | 2014-03-07 | Efficient time-interleaved analog-to-digital converter |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20150126602A true KR20150126602A (ko) | 2015-11-12 |
KR101735582B1 KR101735582B1 (ko) | 2017-05-15 |
Family
ID=50236202
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020157022812A KR101735582B1 (ko) | 2013-03-08 | 2014-03-07 | 효율적인 타임-인터리브 아날로그-디지털 컨버터 |
Country Status (7)
Country | Link |
---|---|
US (1) | US9270292B2 (ko) |
EP (1) | EP2965434B1 (ko) |
JP (1) | JP2016509449A (ko) |
KR (1) | KR101735582B1 (ko) |
CN (1) | CN105144587B (ko) |
TW (1) | TWI605688B (ko) |
WO (1) | WO2014135686A1 (ko) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI605687B (zh) * | 2013-03-08 | 2017-11-11 | 安娜卡敦設計公司 | 時間交錯類比至數位轉換器之缺陷的估計 |
CN105406867B (zh) * | 2015-12-17 | 2018-11-06 | 成都博思微科技有限公司 | 一种时间交织流水线adc系统及其时序操作方法 |
US9966969B1 (en) * | 2017-04-18 | 2018-05-08 | Analog Devices, Inc. | Randomized time-interleaved digital-to-analog converters |
CN110504969B (zh) * | 2018-05-18 | 2023-03-24 | 创意电子股份有限公司 | 模拟数字转换器装置与待测信号产生方法 |
EP3844879A1 (en) * | 2018-08-31 | 2021-07-07 | Telefonaktiebolaget Lm Ericsson (Publ) | Control of a time-interleaved analog-to-digital converter |
EP3850375A4 (en) * | 2018-09-11 | 2022-06-15 | Nalu Scientific, LLC | SYSTEM AND METHOD FOR HIGH SAMPLING RATE TRANSIENT DATA ACQUISITION WITH PRE-CONVERSION ACTIVITY DETECTION |
WO2020068123A1 (en) * | 2018-09-28 | 2020-04-02 | Intel Corporation | Analog-to-digital conversion |
DE112019006765T5 (de) | 2019-01-30 | 2021-10-28 | Intel Corporation | Zeitverschachteltes analog-zu-digital-wandler-system |
US10924129B2 (en) * | 2019-04-29 | 2021-02-16 | Mediatek Inc. | Time-interleaved analog-to-digital converter device and associated control method |
CN112019992B (zh) * | 2019-05-29 | 2021-07-09 | 瑞昱半导体股份有限公司 | 支持多声道输入功能的音频处理电路 |
US10720936B1 (en) * | 2019-07-22 | 2020-07-21 | eTopus Technology Inc. | ADC reconfiguration for different data rates |
CN110690902B (zh) * | 2019-09-25 | 2022-05-17 | 电子科技大学 | 一种基于随机截断的时间交织adc失配优化方法 |
US11115040B1 (en) | 2020-11-02 | 2021-09-07 | eTopus Technology Inc. | ADC slicer reconfiguration for different channel insertion loss |
EP4149005A1 (en) * | 2021-09-08 | 2023-03-15 | Rohde & Schwarz GmbH & Co. KG | Analog-to-digital converter system and method |
CN116155279A (zh) * | 2021-11-19 | 2023-05-23 | 瑞昱半导体股份有限公司 | 时间交错式模拟数字转换器 |
CN114403886B (zh) * | 2022-01-10 | 2024-06-28 | 武汉衷华脑机融合科技发展有限公司 | 一种用于神经接口的信号采集电路 |
TWI863108B (zh) * | 2022-03-17 | 2024-11-21 | 聯發科技股份有限公司 | 時間交錯類比至數位轉換器及其執行之方法 |
CN116938246A (zh) * | 2023-09-18 | 2023-10-24 | 成都信息工程大学 | 一种基于环形放大器的4通道时间交织adc电路 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0370213A (ja) * | 1989-08-09 | 1991-03-26 | Seiko Instr Inc | 逐次比較変換型a/dコンバータ回路 |
SE500357C2 (sv) | 1992-01-31 | 1994-06-06 | Silicon Construction Sweden Ab | Arrangemang för analog/digital-omvandling |
JPH0645936A (ja) * | 1992-03-18 | 1994-02-18 | Nec Corp | アナログ・デジタル変換方式 |
JPH07273652A (ja) * | 1994-03-30 | 1995-10-20 | Rohm Co Ltd | A/d変換回路 |
JP3604837B2 (ja) * | 1996-09-18 | 2004-12-22 | 日置電機株式会社 | 波形記録計のa/d変換制御装置 |
SE513434C2 (sv) | 1999-01-20 | 2000-09-11 | Ericsson Telefon Ab L M | Lågenergi PARALLELL ADC |
US7292170B2 (en) * | 2005-06-13 | 2007-11-06 | Texas Instruments Incorporated | System and method for improved time-interleaved analog-to-digital converter arrays |
EP1821413B1 (en) | 2006-02-17 | 2008-12-10 | Sicon Semiconductor AB | Time-interleaved analog-to-digital-converter |
SE533293C2 (sv) | 2008-10-10 | 2010-08-17 | Zoran Corp | Analog/digital-omvandlare |
EP2485399B1 (en) * | 2009-01-26 | 2013-11-13 | Fujitsu Semiconductor Limited | Sampling |
US7956788B2 (en) | 2009-04-30 | 2011-06-07 | Alcatel-Lucent Usa Inc. | Technique for photonic analog-to-digital signal conversion |
US7961123B2 (en) * | 2009-07-09 | 2011-06-14 | Texas Instruments Incorporated | Time-interleaved analog-to-digital converter |
JP5376151B2 (ja) | 2009-08-26 | 2013-12-25 | 日本電気株式会社 | A/d変換装置 |
US8310387B2 (en) | 2009-11-30 | 2012-11-13 | Intersil Americas Inc. | Sampling method for time-interleaved data converters in frequency-multiplexed communications systems |
US8212697B2 (en) | 2010-06-15 | 2012-07-03 | Csr Technology Inc. | Methods of and arrangements for offset compensation of an analog-to-digital converter |
TWI545903B (zh) | 2011-03-17 | 2016-08-11 | 安娜卡敦設計公司 | 類比轉數位轉換器(adc)之校正 |
US8611483B2 (en) * | 2011-06-03 | 2013-12-17 | Maxlinear, Inc. | Multi-layer time-interleaved analog-to-digital convertor (ADC) |
US8487795B1 (en) * | 2012-04-18 | 2013-07-16 | Lsi Corporation | Time-interleaved track-and-hold circuit using distributed global sine-wave clock |
-
2014
- 2014-03-04 TW TW103107186A patent/TWI605688B/zh active
- 2014-03-07 US US14/769,945 patent/US9270292B2/en active Active
- 2014-03-07 KR KR1020157022812A patent/KR101735582B1/ko active IP Right Grant
- 2014-03-07 EP EP14708303.4A patent/EP2965434B1/en active Active
- 2014-03-07 CN CN201480011318.8A patent/CN105144587B/zh active Active
- 2014-03-07 WO PCT/EP2014/054469 patent/WO2014135686A1/en active Application Filing
- 2014-03-07 JP JP2015560710A patent/JP2016509449A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
WO2014135686A1 (en) | 2014-09-12 |
EP2965434A1 (en) | 2016-01-13 |
JP2016509449A (ja) | 2016-03-24 |
CN105144587A (zh) | 2015-12-09 |
CN105144587B (zh) | 2017-09-26 |
TW201448482A (zh) | 2014-12-16 |
KR101735582B1 (ko) | 2017-05-15 |
TWI605688B (zh) | 2017-11-11 |
US9270292B2 (en) | 2016-02-23 |
US20150381195A1 (en) | 2015-12-31 |
EP2965434B1 (en) | 2017-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101735582B1 (ko) | 효율적인 타임-인터리브 아날로그-디지털 컨버터 | |
EP1875611B1 (en) | Selectable real time sample triggering for a plurality of inputs of an analog-to-digital converter | |
KR101735581B1 (ko) | 타임-인터리브 아날로그-디지털 컨버터의 결함 평가 | |
CN107634762B (zh) | 随机时钟域到固定时钟域之间的数据切换 | |
KR20150127593A (ko) | 구성가능한 타임-인터리브 아날로그-디지털 컨버터 | |
US8890738B2 (en) | Time-to-digital converter and conversion method | |
US8248289B2 (en) | Power and area efficient interleaved ADC | |
KR20120047790A (ko) | 타임?인터리빙된 아날로그?디지털 컨버터를 위한 로버스트 이득 및 위상 캘리브레이션 방법 | |
JP2016509449A5 (ko) | ||
KR20090010663A (ko) | 계층구조 위상 디지털 변환기 | |
US9831886B2 (en) | Background calibration for digital-to-analog converters | |
TWI644519B (zh) | 類比數位轉換器裝置與待測訊號產生方法 | |
JP2010103737A (ja) | Adcテスト回路 | |
US10326465B1 (en) | Analog to digital converter device and method for generating testing signal | |
US8060343B2 (en) | Semiconductor device and noise measuring method | |
KR101736393B1 (ko) | 저전력 c2mos 기반의 ddr cds 카운터 및 이를 이용한 아날로그-디지털 변환 장치 | |
US8669897B1 (en) | Asynchronous successive approximation register analog-to-digital converter and operating method thereof | |
US8836549B2 (en) | Use of logic circuit embedded into comparator for foreground offset cancellation | |
RU60735U1 (ru) | Устройство для функционального контроля радиальных трехфазных линий электропередач с односторонним питанием |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0105 | International application |
Patent event date: 20150821 Patent event code: PA01051R01D Comment text: International Patent Application |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
A302 | Request for accelerated examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20161212 Comment text: Request for Examination of Application |
|
PA0302 | Request for accelerated examination |
Patent event date: 20161212 Patent event code: PA03022R01D Comment text: Request for Accelerated Examination |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20170124 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20170420 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20170508 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20170510 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20200428 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20210429 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20220427 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20230425 Start annual number: 7 End annual number: 7 |