KR20120067955A - 셧다운 처리를 적절하게 실행할 수 있는 정보 처리 장치, 정보 처리 장치의 제어 방법, 및 저장 매체 - Google Patents

셧다운 처리를 적절하게 실행할 수 있는 정보 처리 장치, 정보 처리 장치의 제어 방법, 및 저장 매체 Download PDF

Info

Publication number
KR20120067955A
KR20120067955A KR1020110135453A KR20110135453A KR20120067955A KR 20120067955 A KR20120067955 A KR 20120067955A KR 1020110135453 A KR1020110135453 A KR 1020110135453A KR 20110135453 A KR20110135453 A KR 20110135453A KR 20120067955 A KR20120067955 A KR 20120067955A
Authority
KR
South Korea
Prior art keywords
information processing
processing apparatus
power supply
turn
power
Prior art date
Application number
KR1020110135453A
Other languages
English (en)
Other versions
KR101515260B1 (ko
Inventor
다모쯔 다까따니
소 요꼬미조
Original Assignee
캐논 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2010280091A external-priority patent/JP5701043B2/ja
Priority claimed from JP2010288047A external-priority patent/JP5665529B2/ja
Application filed by 캐논 가부시끼가이샤 filed Critical 캐논 가부시끼가이샤
Publication of KR20120067955A publication Critical patent/KR20120067955A/ko
Application granted granted Critical
Publication of KR101515260B1 publication Critical patent/KR101515260B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/00912Arrangements for controlling a still picture apparatus or components thereof not otherwise provided for
    • H04N1/00915Assigning priority to, or interrupting, a particular operation
    • H04N1/00917Resuming after an intentional interruption, e.g. resetting parameters
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/50Machine control of apparatus for electrographic processes using a charge pattern, e.g. regulating differents parts of the machine, multimode copiers, microprocessor control
    • G03G15/5075Remote control machines, e.g. by a host
    • G03G15/5079Remote control machines, e.g. by a host for maintenance
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/50Machine control of apparatus for electrographic processes using a charge pattern, e.g. regulating differents parts of the machine, multimode copiers, microprocessor control
    • G03G15/5004Power supply control, e.g. power-saving mode, automatic power turn-off
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/55Self-diagnostics; Malfunction or lifetime display
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1441Resetting or repowering
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/00885Power supply means, e.g. arrangements for the control of power supply to the apparatus or components thereof
    • H04N1/00888Control thereof
    • H04N1/00891Switching on or off, e.g. for saving power when not in use
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1417Boot up procedures

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Facsimiles In General (AREA)
  • Power Sources (AREA)
  • Stored Programmes (AREA)

Abstract

소프트웨어 동작이 비정상적인 상태로부터 정상적인 상태로 정보 처리 장치를 복구할 수 있는 정보 처리 장치가 제공된다. 정보 처리 장치에는 정보 처리 장치의 전원을 턴 오프하기 위한 지시를 접수하는 CPU가 제공된다. 지시를 접수했을 때, CPU는 정보 처리 장치의 전원을 턴 오프할 필요가 있는지 여부를 판단한다. 정보 처리 장치의 전원을 턴 오프할 필요가 있는 경우, CPU는 정보 처리 장치를 그의 전원이 턴 오프되도록 제어하고, 정보 처리 장치의 전원을 턴 오프할 필요가 없는 경우, CPU는 정보 처리 장치를 그의 전원이 턴 오프되지 않도록 제어한다.

Description

셧다운 처리를 적절하게 실행할 수 있는 정보 처리 장치, 정보 처리 장치의 제어 방법, 및 저장 매체{INFORMATION PROCESSING APPARATUS CAPABLE OF APPROPRIATELY EXECUTING SHUTDOWN PROCESSING, METHOD OF CONTROLLING THE INFORMATION PROCESSING APPARATUS, AND STORAGE MEDIUM}
본 발명은 정보 처리 장치, 그의 제어 방법, 및 저장 매체에 관한 것으로, 특히, 소프트웨어에 의해 동작되는 정보 처리 장치, 정보 처리 장치의 제어 방법, 및 저장 매체에 관한 것이다.
최근, 화상 형성 장치 등으로서 실현되는 정보 처리 장치가 다기능을 갖게 되었다. 이에 수반하여, 정보 처리 장치는 시스템이 복잡해졌고, 소프트웨어의 기동에 소요되는 시간이 증가하는 경향이 있다.
이 문제를 해결하기 위해, 정보 처리 장치가, 스위치를 오프(off)로 했을 때, 소프트웨어가 로드되어 있는 휘발성 메모리(예를 들면, DRAM)에만 전력을 공급하는 상태(슬립 상태)에 놓이고, 차회 장치의 스위치가 온(on)으로 될 때, 정보 처리 장치가 그 상태로부터 재기동될 수 있음으로써, 소프트웨어의 기동에 필요한 시간을 단축하는 기술이 확립되어 있다.
전술한 기술에 관한 것으로, 슬립 상태 중에 유저의 조작이 드물게 행해지는 시간을 통계적으로 결정하고, 그 시간에 소프트웨어를 리부트(reboot)하는 기술이 개시되어 있다(예를 들면, 일본 공개 특허 제2006-229509호 공보 참조).
그러나, 정보 처리 장치의 스위치를 오프해서 소프트웨어가 로드되어 있는 휘발성 메모리에만 전력을 공급하는 상태(슬립 상태)로 하기 전에, 소프트웨어 트러블(예를 들면, 프리즈(freeze) 또는 메모리 고갈)이 발생하는 경우, 정보 처리 장치의 스위치를 오프로 하고 그런 다음 스위치를 온으로 조작(리부팅)하여도, 장치는 같은 트러블 상태로 복귀할 뿐이다.
전술한 바와 같이, 슬립 모드 중에 소프트웨어의 리부트를 행하는 종래의 기술에서는, 소프트웨어의 동작이 비정상적인 상태로부터 소프트웨어의 동작이 정상적인 상태로 복구시키는 것은 곤란하다.
또한, 최근의 정보 처리 시스템의 부트 시간은, 프로그램의 수의 증가로 인해 증가하는 경향이 있다. 그러한 시스템을 고속으로 스타트시키기 위해, 서스펜드(suspend)/리쥼(resume) (또는 하이버네이션(hibernation)) 기능을 사용하는 기술이 제안이 제안되어 있다.
일본 공개 특허 제2005-284491호 공보에서는, 슬립 상태로부터 복구할 때, 이용하기 위해 미리 준비한, 시스템 스타트의 완료 시에 형성된 각 프로그램의 메모리 이미지를 로드함으로써, 애플리케이션의 부트의 개시로부터 완료까지 소요되는 시간을 단축하는 기술이 제안되어 있다.
일반적으로, 유저는, 정보 처리 시스템 전체의 초기화를 수반하는 스타트와, 리쥼 기능을 사용하여 행해지는 스타트 간의 처리상의 차이를 의식하지 않고, 유저가 전원 버튼을 턴 온할 때, 부트 설정에 따라 2개의 스타트 처리 중 하나가 행해진다.
한편, 유저가 정보 처리 시스템을 종료하고 싶은 경우, 그/그녀는, 상황에 따라 셧다운 처리와 서스펜드 처리 중에 선택할 필요가 있다.
또한, 정보 처리 시스템의 정상 상태에 있어서, 시스템의 리부트가 필요한 설정 변경이 행해진 경우, 유저는, 설정 변경이 시스템 리부트가 필요한 변경인지를 판단하고, 부트 설정에 상관없이 셧다운 처리를 행할 필요가 있다.
그러나, 전술한 판단을 일반 유저가 행하는 것은 매우 곤란했다. 이 때문에, 셧다운이 필요한 설정의 변경이 행해지더라도, 셧다운이 행해지지 않아서, 설정의 변경이 적절하게 반영될 수 없거나, 셧다운을, 필요 없는데도 불구하고, 행하여 차회의 부트에 소요되는 시간이 불필요하게 더 길어질 수 있다.
본 발명은, 정보 처리 장치를 소프트웨어의 동작이 비정상적인 상태로부터 소프트웨어의 동작이 정상적인 상태로 복구시킬 수 있는 정보 처리 장치, 정보 처리 장치의 제어 방법, 및 그 방법을 실현하는 컴퓨터 판독 가능한 프로그램을 저장한 저장 매체를 제공한다.
또한, 본 발명은, 유저가 의식하게 하지 않고, 서스펜드(또는 하이버네이션) 기능 및 셧다운 기능을 적절하게 선택적으로 이용할 수 있어서, 장치의 적절한 초기화, 고속 스타트, 및 우수한 이용성을 달성하는 정보 처리 환경을 실현하는 정보 처리 장치를 제공한다.
본 발명의 제1 양태에서는, 정보 처리 장치의 전원을 턴 오프하기 위한 지시를 접수하도록 구성된 접수 유닛, 상기 접수 유닛이 상기 지시를 접수했을 때, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있는지 여부를 판단할 수 있도록 구성된 판단 유닛, 상기 판단 유닛이 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있다고 판단한 경우, 상기 정보 처리 장치를 그의 전원이 턴 오프되도록 제어할 수 있고, 상기 판단 유닛이 상기 정보 처리 장치의 전원을 턴 오프할 필요가 없다고 판단한 경우, 상기 정보 처리 장치를 그의 전원이 턴 오프되지 않도록 제어할 수 있도록 구성된 제어 유닛을 포함하는, 정보 처리 장치가 제공된다.
본 발명의 제2 양태에서는, 정보 처리 장치의 전원을 턴 오프하기 위한 지시를 접수하는 단계, 상기 접수 유닛이 상기 지시를 접수했을 때, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있는지 여부를 판단하는 단계, 및 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있다고 판단되는 경우, 상기 정보 처리 장치를 그의 전원이 턴 오프되도록 제어하고, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 없다고 판단되는 경우, 상기 정보 처리 장치를 그의 전원이 턴 오프되지 않도록 제어하는 단계를 포함하는, 정보 처리 장치의 제어 방법이 제공된다.
본 발명의 제3 양태에서는, 정보 처리 장치의 제어 방법을 컴퓨터에 실행시키기 위한 컴퓨터 실행 가능한 프로그램을 저장한 비일시적 컴퓨터 판독 가능한 저장 매체로서, 상기 정보 처리 장치의 제어 방법은, 상기 정보 처리 장치의 전원을 턴 오프하기 위한 지시를 접수하는 단계, 상기 접수 유닛이 상기 지시를 접수했을 때, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있는지 여부를 판단하는 단계, 및 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있다고 판단되는 경우, 상기 정보 처리 장치를 그의 전원이 턴 오프되도록 제어하고, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 없다고 판단되는 경우, 상기 정보 처리 장치를 그의 전원이 턴 오프되지 않도록 제어하는 단계를 포함하는, 컴퓨터 판독 가능한 저장 매체를 제공한다.
본 발명에 따르면, 정보 처리 장치를 소프트웨어의 동작이 비정상적인 상태로부터 소프트웨어의 동작이 정상적인 상태로 복구시킬 수 있다. 또한, 유저가 의식하게 하지 않고, 서스펜드(또는 하이버네이션) 기능과 셧다운 기능을 적절하게 선택적으로 이용할 수 있어서, 장치의 적절한 초기화, 고속 스타트, 및 우수한 이용성을 달성할 수 있는 정보 처리 장치를 실현할 수 있다.
본 발명의 다른 특징들은 첨부 도면을 참조하여 하기의 실시예의 설명으로부터 명백해질 것이다.
도 1은 본 발명의 제1 실시예에 따른 정보 처리 장치인 화상 형성 장치의 개략도이다.
도 2는 도 1의 화상 형성 장치에 의해 실행되는 전원 제어 처리의 흐름도이다.
도 3은 도 1의 화상 형성 장치에 의해 실행되는 전원 제어 처리의 제1 변형예의 흐름도이다.
도 4는 도 1의 화상 형성 장치에 의해 실행되는 전원 제어 처리의 제2 변형예의 흐름도이다.
도 5는 도 1의 화상 형성 장치에 의해 실행되는 전원 제어 처리의 제3 변형예의 흐름도이다.
도 6은 본 발명의 제2 실시예에 따른 정보 처리 장치가 적용된 컨트롤러가 탑재된 정보 처리 시스템의 블록도이다.
도 7은 컨트롤러의 블록도이다.
도 8은 본 실시예에 따른 정보 처리 시스템의 상태 이행을 도시하는 도면이다.
도 9는 본 실시예의 정보 처리 시스템이 스탠바이 상태로부터 서스펜드 상태로 이행하는 제1 이행 처리의 흐름도이다.
도 10은 본 실시예의 정보 처리 시스템이 스탠바이 상태로부터 서스펜드 상태로 이행하는 제1 이행 처리의 변형예의 흐름도이다.
도 11은 본 실시예의 정보 처리 시스템이 슬립 상태로부터 서스펜드 상태로 이행하는 제2 이행 처리의 흐름도이다.
도 12a 및 도 12b는 정보 처리 시스템의 전력 공급 구성의 예의 블록도이다.
이제 본 발명을 그 실시예를 도시하는 첨부 도면을 참조하여 하기에서 설명한다.
도 1은 본 발명의 제1 실시예에 따른 정보 처리 장치인 화상 형성 장치(200)의 개략도이다.
도 1을 참조하면, 화상 형성 장치(200)는 컨트롤러(1)(제어 유닛), USB 메모리(9), 콘솔 섹션(5), 스위치(10), HDD(6), 전원 장치(8), 프린터 디바이스(4), 스캐너 디바이스(2), 및 FAX 디바이스(7)를 포함한다.
컨트롤러(1)는 메인 보드(100)와 서브 보드(120)를 포함한다.
메인 보드(100)는 소위 범용 CPU 시스템이다. 메인 보드(100)는, CPU(101), 부트 ROM(102), USB 컨트롤러(108), 메모리(103), 버스(bus) 컨트롤러(104), 불휘발성 메모리(105), 전력 컨트롤러(109), 디스크 컨트롤러(106), 및 플래시 디스크(107)를 포함한다.
CPU(101)는 메인 보드(100)의 전체 동작을 제어한다. 부트 ROM(102)은 부트 프로그램이 저장되어 있다. 메모리(103)는 휘발성의 메모리이며, CPU(101)는 이 메모리를 워크(work) 메모리로서 사용한다. 통상적으로, 소프트웨어는 불휘발성 메모리(105)에 저장되어 있고, 소프트웨어를 동작시키기 위해 이용하기 위한 일시적인 데이터 등이 메모리(103)에 로드된다. 이 데이터 외에도, 메모리(103)에는 불휘발성 메모리(105)에 저장되어 있는 소프트웨어로부터 생성된 소프트웨어가 로드되기도 한다. 컨트롤러(1)는 소프트웨어 프로그램에 따라 화상 형성 장치(200)를 제어한다. 그러나, 메모리(103)에 저장된, 예를 들면, 데이터나 소프트웨어 등에 포함된 정보에 트러블이 발생하는 경우, 소프트웨어의 동작 상태가 비정상적으로 된다. 이 경우, 메모리(103)에 전력을 계속 공급하면서 다른 디바이스(예를 들면, 프린터 디바이스(4)) 등을 리부트하더라도, 소프트웨어의 불안정한 상태가 불가피하게 계속된다. 따라서, 컨트롤러(1)에의 전력의 공급을 차단하여 메모리(103)에의 전력의 공급을 차단함으로써, 소프트웨어의 동작이 비정상적인 상태로부터 소프트웨어의 동작이 정상적인 상태로 화상 형성 장치(200)를 복구시킬 수 있다.
버스 컨트롤러(104)는 외부 버스에의 브릿지로서 작용하는 기능을 갖는다. 불휘발성 메모리(105)는, 전원의 공급이 차단된 후에도 정보를 저장할 수 있다. 디스크 컨트롤러(106)는 그에 접속되는 저장 디바이스(도시된 예에서는, 플래시 디스크(107))를 제어한다. 플래시 디스크(예를 들면, SSD(solid state drive))(107)는 반도체 디바이스에 의해 형성된 비교적 소용량의 저장 디바이스이다. USB 컨트롤러(108)는 그에 접속되는 USB 디바이스(도시된 예에서는, USB 메모리(9))를 제어할 수 있다. 전력 컨트롤러(109)는, 메인 보드(100)의 전력이 필요한 각 섹션에의 전력의 공급을 관리한다.
메인 보드(100)에는, 외부적으로, 전술한 USB 메모리(9), 콘솔 섹션(5), HDD(6), 및 스위치(10)가 접속된다. HDD(6)는 불휘발성 디바이스이면 임의의 종류라도 된다. 콘솔 섹션(5)은, 유저가 조작하기 위한 각종 조작 버튼, 및 유저에 정보를 표시하고 유저가 조작하기 위한 터치 패널을 포함한다. 스위치(10)가 유저에 의해 조작되면, 스위치는 CPU(101)에 인터럽트를 보낸다. CPU(101)는, 인터럽트를 검지하면, 화상 형성 장치(200)의 상태에 따라 전력 컨트롤러(109)를 제어한다. 그러므로, 유저가 화상 형성 장치(200)의 메인 전원을 턴 온 또는 오프하지만, 화상 형성 장치의 메인 전원이 턴 오프되더라도, 전력 공급이 완전히 차단되지 않는다.
서브 보드(120)는 비교적 작은 범용 CPU 시스템과 화상 처리 하드웨어를 포함한다.
서브 보드(120)는 CPU(121), 메모리(123), 버스 컨트롤러(124), 불휘발성 메모리(125), 전력 컨트롤러(128), 화상 프로세서(127), 및 디바이스 컨트롤러(126, 129)를 포함한다.
CPU(121)는 서브 보드(120)의 전체 동작을 제어한다. 메모리(123)는 CPU(121)에 의해 워크 메모리로서 사용된다. 버스 컨트롤러(124)는 외부 버스에의 브릿지로서 작용하는 기능을 갖는다. 불휘발성 메모리(125)는, 전원의 공급이 차단된 후에도 정보를 저장할 수 있다.
화상 프로세서(127)는 실시간 디지털 화상 처리를 행한다. 디바이스 컨트롤러(126)는 프린터 디바이스(4)와 화상 프로세서(127) 사이에 데이터를 전달하고, 디바이스 컨트롤러(129)는 스캐너 디바이스(2)와 화상 프로세서(127) 사이에 데이터를 전달한다. CPU(121)는 FAX 디바이스(7)를 직접 제어한다.
전력 컨트롤러(128)는, 서브 보드(120)의 전력이 필요한 각 섹션에의 전력의 공급을 관리한다.
메인 보드(100) 및 서브 보드(120)는 전원 장치(8)로부터 전력이 공급된다. 스위치(10)가 유저의 전원 온/오프 조작을 위해 이용된다. 스위치(10)가 조작되면, 전술한 바와 같이 CPU(101)에 인터럽트가 보내진다. CPU(101)는 인터럽트를 검지하면, 화상 형성 장치(200)의 상태에 따라 전력 컨트롤러(109, 128)를 제어한다.
도 1은 설명을 간단히 하기 위해, 화상 형성 장치(200)를 간략하게 도시한다는 것을 유의한다. 예를 들어, CPU(101) 및 CPU(121) 각각은 칩 셋, 버스 브리지, 및 클록 발생기 등 다수의 CPU 주변 하드웨어 디바이스를 포함하지만, 이들은 본 실시예의 설명에는 불필요하기 때문에, 도 1에서 생략된다. 따라서, 본 발명은 블록도에 도시된 구성으로 제한되지 않는다.
전술한 구성의 컨트롤러(1)의 동작에 대해서 화상 카피를 예로서 설명한다.
유저가 콘솔 섹션(5)을 통해 화상 카피를 지시하면, CPU(101)는 CPU(121)를 통해 스캐너 디바이스(2)에 화상 판독 명령을 보낸다. 스캐너 디바이스(2)는 용지 원고를 광학적으로 스캔하여, 화상을 디지털 화상 데이터로 변환하고, 디지털 화상 데이터를 디바이스 컨트롤러(129)를 통해 화상 프로세서(127)에 입력한다. 화상 프로세서(127)는 CPU(121)를 통해 디지털 화상 데이터를 메모리(123)에 DMA 전송을 행하고, 메모리(123)는 디지털 화상 데이터를 일시 저장한다.
CPU(101)는, 디지털 화상 데이터의 전부 또는 소정량이 메모리(123)에 입력된 것을 확인할 수 있게 된 후, CPU(121)을 통해 프린터 디바이스(4)에 화상 출력 지시를 준다. CPU(121)는 메모리(123)의 화상 데이터의 위치를 화상 프로세서(127)에 통지한다. 프린터 디바이스(4)로부터의 동기 신호에 따라 메모리(123)의 디지털 화상 데이터는 화상 프로세서(127)와 디바이스 컨트롤러(126)를 통해 프린터 디바이스(4)에 송신되어, 프린터 디바이스(4)에서 시트에 인쇄된다.
복수의 카피를 인쇄하는 경우, CPU(101)는 화상 데이터를 HDD(6)에 저장하함으로써, 2부째 및 그 이후의 카피의 인쇄를 위해, 스캐너 디바이스(2)로부터 화상 데이터를 수신하지 않고, 프린터 디바이스(4)에 화상 데이터를 보낼 수 있다.
도 2는 도 1의 화상 형성 장치(200)에 의해 실행되는 전원 제어 처리의 흐름도이다.
도 2의 처리는 도 1의 화상 형성 장치(200)의 CPU(101)에 의해 실행된다.
도 2를 참조하면, 유저의 조작에 의해 스위치(10)가 턴 오프되면(단계 S101), 전력 컨트롤러(109, 128)를 통해 소프트웨어가 인터럽트를 검지한다. 그런 다음, 인터럽트를 수신한 소프트웨어의 동작 상태가 비정상적으로 되어 있는지 여부를 판별한다(단계 S102). 소프트웨어의 동작 상태가 비정상적으로 되지 않은 경우(단계 S102에서, 아니오), CPU(101)는 전력 컨트롤러(109, 128)를 통해 컨트롤러(1)를 슬립 상태(전력 절약 상태)로 이행시키고(단계 S103), 본 처리를 종료한다.
단계 S102에서, 소프트웨어의 동작 상태가 비정상적으로 되었다고 판별되는 경우(단계 S102에서, 예), CPU(101)는 전력 컨트롤러(109, 128)를 통해, 컨트롤러(1)에의 전력 공급을 차단하고(단계 S104), 본 처리를 종료한다.
슬립 상태(전력 절약 상태)는, 일반적으로 컨트롤러(1)에의 전력 이외의 전력의 공급을 차단하는 상태를 의미하지만, 본 실시예에서는, 컨트롤러(1)에의 전력 공급에 관해서는, 적어도 메모리(103)에의 전력 공급이 차단되지 않는 것이기만 하면 된다.
도 2의 처리에 따르면, 스위치(10)가 턴 오프될 때, 소프트웨어의 동작 상태가 비정상적으로 되는지의 여부를 판별하고(단계 S102), 소프트웨어의 동작 상태가 비정상적으로 되었다고 판별되는 경우(단계 S102에서, 예), 컨트롤러(1)에의 전력의 공급을 차단한다. 그러므로, 소프트웨어의 동작이 비정상적인 상태로부터 소프트웨어의 동작이 정상적인 상태로 화상 형성 장치(200)를 복구시킬 수 있다.
도 3은 도 1의 화상 형성 장치(200)에 의해 실행되는 전원 제어 처리의 제1 변형예의 흐름도이다.
도 3의 처리에서, 잡은 미리 정해진 처리이다. 예를 들면, 인쇄 처리 등을 잡으로서 언급할 수 있지만, 기본적으로는, 화상 형성 장치가 아이들(idle)이 아닐 때 실행되는 임의의 처리를 잡으로서 언급할 수 있다.
도 3을 참조하면, 유저의 조작에 의해 스위치(10)가 턴 오프되면(단계 S201), 전력 컨트롤러(109, 128)를 통해 소프트웨어가 인터럽트를 검지한다. 그런 다음, 스위치(10)가 턴 온된 후, 잡이 전혀 실행되지 않았는지의 여부를 판별한다(단계 S202). 잡이 전혀 실행되지 않았을 경우(단계 S202에서, 예), CPU(101)는 전력 컨트롤러(109, 128)를 통해 컨트롤러(1)의 전원을 턴 오프하고(단계 S205), 본 처리를 종료한다.
단계 S202에서, 임의의 잡이 적어도 일단 실행되었다고 판별되는 경우(단계 S202에서, 아니오), 종료하지 않고 남아 있는 임의의 잡이 존재하는지 여부를 판별한다(단계 S203). 종료하지 않고 남아 있는 임의의 잡이 존재할 경우(단계 S203에서, 예), 처리는 단계 S205로 진행하고, 존재하지 않을 경우(단계 S203에서, 아니오), CPU(101)는 전력 컨트롤러(109, 128)를 통해 컨트롤러(1)를 슬립 상태(전력 절약 상태)로 이행시키고(단계 S204), 본 처리를 종료한다.
전술한 처리에서는, 2가지 점, 즉, 잡이 전혀 실행되지 않았는지의 여부, 및 종료하지 않고 남아 있는 임의의 잡이 존재하는지의 여부에 대해 판별이 행해진다. 잡이 전혀 실행되지 않은 경우에는, 장치의 스타트 동안 또는 아이들 시간 동안, 어떤 트러블이 발생한 것을 상정할 수 있다. 한편, 종료하지 않고 남아 있는 임의의 잡이 존재하는 경우, 잡의 실행 중에 트러블이 발생한 것을 상정할 수 있다.
도 4는 도 1의 화상 형성 장치(200)에 의해 실행되는 전원 제어 처리의 제2 변형예의 흐름도이다.
도 4를 참조하면, 유저의 조작에 의해 스위치(10)가 턴 오프되면(단계 S301), 전력 컨트롤러(109, 128)를 통해 소프트웨어가 인터럽트를 검지한다. 그런 다음, 전원 턴 오프 및 온에 의해서만, 즉, 전력 공급을 차단함으로써만 화상 형성 자치(200)가 복구될 수 있는 에러가 소프트웨어에 발생했는지의 여부를 판별한다(단계 S302). 에러가 발생하지 않았다면(단계 S302에서, 아니오), CPU(101)는 전력 컨트롤러(109, 128)를 통해 컨트롤러(1)를 슬립 상태(전력 절약 상태)로 이행시키고(단계 S303), 본 처리를 종료한다.
단계 S302에서, 전원 턴 오프 및 온에 의해서만 화상 형성 장치(200)가 복구될 수 있는 에러가 소프트웨어에 발생했다고 판별되는 경우(단계 S302에서, 예), CPU(101)는 전력 컨트롤러(109, 128)를 통해 컨트롤러(1)의 전원을 턴 오프하고(단계 S304), 본 처리를 종료한다.
도 5는 도 1의 화상 형성 장치(200)에 의해 실행되는 전원 제어 처리의 제3 변형예의 흐름도이다.
도 5를 참조하면, 유저의 조작에 의해 스위치(10)가 턴 오프되면(단계 S401), 전력 컨트롤러(109, 128)를 통해 소프트웨어가 인터럽트를 검지한다. 그런 다음, 인터럽트를 받은 소프트웨어가 비정상적인 상태인지의 여부를 판별한다(단계 S402). 소프트웨어가 비정상적인 상태에 있지 않다고 판별되는 경우(단계 S402에서, 아니오), CPU(101)는 전력 컨트롤러(109, 128)를 통해 컨트롤러(1)를 슬립 상태(전력 절약 상태)로 이행시키고(단계 S403), 본 처리를 종료한다.
단계 S402에서, 소프트웨어가 비정상적인 상태에 있다고 판별되는 경우(단계 S402에서, 예), CPU(101)는 소프트웨어를 리부트하고, 그와 동시에 전력 컨트롤러(109, 128)를 통해, 소프트웨어의 리부팅에 따라 초기화가 필요한 하드웨어 디바이스의 리부트를 행한다(단계 S404). 그런 다음, CPU(101)는 전력 컨트롤러(109, 128)를 통해 컨트롤러(1)를 슬립 상태로 이행시키고(단계 S403), 본 처리를 종료한다.
전술한 제3 변형예는, 도 2의 전원 제어 처리와 비교할 때, 소프트웨어 및 연관된 하드웨어 디바이스의 리부팅을 행하기 때문에, 스위치(10)의 턴 오프로부터 저전력 상태로의 이행에 장시간이 소요되는 경향이 있지만, 차회 스위치(10)가 턴 온될 때 복귀는 더 빨라진다. 도 5의 리부팅(단계 S404) 후, 컨트롤러(1)를 슬립 상태로 이행시키는(단계 S403) 처리는, 도 3 및 도 4의 전원 제어 처리에 대하여도 적용가능하다.
도 6은 본 발명의 제2 실시예에 따른 정보 처리 장치가 적용된 컨트롤러가 탑재된 정보 처리 시스템의 블록도이다. 도 6을 참조하면, 참조 번호 201은 제2 실시예에 따른 정보 처리 장치가 적용된 정보 처리 시스템(화상 입력/출력 시스템)을 나타낸다. 정보 처리 시스템(201)은, 예를 들면, Ethernet(등록 상표)에 의해 구현된 LAN(local area network)(205)에 의해 호스트 컴퓨터(본 실시예에서는 제1 호스트 컴퓨터(203) 및 제2 호스트 컴퓨터(204))에 접속되어 있다.
정보 처리 시스템(201)은 판독 섹션(202), 프린터 섹션(206), 콘솔 섹션(207), 하드 디스크 섹션(208), FAX 섹션(290), 및 컨트롤러(210)를 포함한다.
판독 섹션(202)은 화상 데이터를 판독한다. 프린터 섹션(206)은 화상 데이터를 출력한다. 콘솔 섹션(207)은, 화상 데이터를 입력/출력하기 위한 키보드, 전원 스위치를 포함하는 각종 하드 키, 및 화상 데이터 및 각종 기능 등을 표시하는 액정 패널을 포함한다. 하드 디스크 섹션(208)에는 제어 프로그램, 화상 데이터 등이 미리 기입되어 있다(컴퓨터 판독 가능하게 기록되어 있다). FAX 섹션(290)은 팩시밀리의 송수신을 행한다.
컨트롤러(210)는 판독 섹션(202), 프린터 섹션(206), 콘솔 섹션(207), 하드 디스크 섹션(208), FAX 섹션(290), 및 다른 구성 요소와 접속되어, 그들을 제어한다.
판독 섹션(202)은, 원고 용지를 반송하는 원고 공급 유닛(230)과, 원고 화상을 광학적으로 판독하고 원고 화상을 전기 신호로서의 화상 데이터로 변환하는 스캐너 유닛(211)을 포함한다.
프린터 섹션(206)은, 기록 용지를 각각 포함하는 복수의 급지 카세트를 구비한 급지 유닛(212), 화상 데이터를 기록 시트에 전사하고 전사된 화상 데이터를 기록 시트에 정착시키는 마킹 유닛(213), 및 인쇄된 기록 시트에 소팅(sorting) 처리나 스테이플링(stapling) 처리를 실시하고 이들을 장치로부터 배출하는 배지 유닛(214)을 포함한다.
도 7은 컨트롤러(210)의 블록도이다. 도 7에 도시된 바와 같이, 컨트롤러(210)는 일반적인 정보 처리 동작을 제어하는 메인 CPU 유닛(2200)(메인 보드)과, 화상 형성 동작을 제어하는 서브 CPU 유닛(2220)(서브 보드)으로 크게 나뉜다.
메인 CPU 유닛(2200)과 서브 CPU 유닛(2220)을 하나의 보드로서 형성하는 것도 가능하다고 이해된다. 그러나, 설명을 간결하게 하기 위해, 본 실시예에서는, 컨트롤러(210)가 2개의 분리된 보드, 즉, 메인 CPU 유닛(2200)과 서브 CPU 유닛(2220)을 포함하는 경우를 예로서 들어, 다음의 설명을 행한다.
메인 CPU 유닛(2200)에는, 부트 ROM(2201), CPU(2202), 휘발성 메모리(DRAM(2213) 및 SRAM(2216)), 및 메모리 컨트롤러(2212)가 실장된다.
부트 ROM(2201)은, 부트 프로그램이 저장된 불휘발성 메모리이다. CPU(2202)는 부트 프로그램 및 다른 프로그램을 실행하는 연산 처리 디바이스이다. DRAM(2213)은 프로그램 및 데이터를 일시적으로 저장하는 휘발성 메모리이다. 메모리 컨트롤러(2212)는 DRAM(2213)을 제어한다.
또한, 메인 CPU 유닛(2200)에는, 서브 CPU 유닛(2220)과의 접속을 제어하는 버스 컨트롤러(2204), 하드 디스크 드라이브(HDD)(2209)를 제어하는 디스크 컨트롤러(2205) 등도 실장된다. 하드 디스크 드라이브(2209)는 도 6에 나타낸 하드 디스크 섹션(208)에 하우징되어 있다는 것을 유의한다.
디스크 컨트롤러(2205)는, 접속 디바이스에의 액세스의 허가와 금지 간에 스위칭하는 포트 스위치(2206)를 통해 포트 선택기(2207)에 접속되어 있다.
포트 선택기(2207)에는, 플래시 디스크(2208) 및 하드 디스크 드라이브(2209)가 접속되어, 포트 선택기(2207)에 의해 선택되는 플래시 디스크(2208) 또는 하드 디스크 드라이브(2209)가 디스크 컨트롤러(2205)에 의해 제어될 수 있다.
본 실시예에서는, 디스크 컨트롤러(2205), 포트 스위치(2206), 및 포트 선택기(2207)가 별개의 모듈로서 기재되어 있지만, 이것들의 일부 또는 전부를 하나의 모듈로서 실장하는 것도 가능하다.
플래시 디스크(2208) 또는 하드 디스크 드라이브(2209)에는, OS(오퍼레이팅 시스템) 및 애플리케이션 프로그램을 포함한 각종 프로그램이 저장되어 있다.
또한, 메인 CPU 유닛(2200)에는, 메인 CPU 유닛(2200)과 서브 CPU 유닛(2220) 간을 버스로 접속하기 위해 버스 브릿지(2214)가 실장된다. 또한, 메인 CPU 유닛(2200)에는, 메인 CPU 유닛(2200)과 서브 CPU 유닛(2220) 사이에서 메모리 데이터를 전송하는 DMA 컨트롤러(2215)가 실장된다.
한편, 서브 CPU 유닛(2220)에는, 부트 ROM(2221), CPU(2222), 휘발성 메모리(DRAM)(2242), 및 메모리 컨트롤러(2240)가 실장된다.
부트 ROM(2221)은, 부트 프로그램이 저장된 불휘발성 메모리이다. CPU(2222)는 부트 프로그램 및 다른 프로그램을 실행하는 연산 처리 디바이스이다. 휘발성 메모리(2242)는 프로그램 및 데이터를 일시적으로 저장한다. 메모리 컨트롤러(2240)는 휘발성 메모리(2242)를 제어한다.
또한, 서브 CPU 유닛(2220)에는 버스 컨트롤러(2225)가 실장되어 있다. 또한, 서브 CPU 유닛(2220)에는 이미지 프로세서(2224) 및 디바이스 컨트롤러(2226)가 실장되어 있다.
버스 컨트롤러(2225)는 메인 CPU 유닛(2200)과의 접속을 제어한다. 화상 프로세서(2224)는 화상 형성 처리를 고속으로 실행한다. 디바이스 컨트롤러(2226)는, 그에 접속된 FAX 엔진(2227), 프린트 엔진(2228), 및 스캔 엔진(2229) 등의 화상 형성 디바이스를 제어하고, 화상 형성 처리를 실행한다. FAX 엔진(2227), 프린트 엔진(2228), 및 스캔 엔진(2229)은 각각, 도 6에 나타낸 FAX 섹션(290), 프린터 섹션(206), 및 판독 섹션(202)에 하우징되어 있다는 것을 유의한다.
또한, 서브 CPU 유닛(2220)에는, 메인 CPU 유닛(2200)과 서브 CPU 유닛(2220) 사이에서 메모리 데이터를 전송하는 DMA 컨트롤러(2241)가 실장된다.
컨트롤러(210)는, 도시되지 않은 네트워크 인터페이스를 갖는다. 이 네트워크 인터페이스를 제어하는 네트워크 드라이버는 플래시 디스크(2208), 하드 디스크 드라이브(2209), 또는 부트 ROM(2221) 등에 저장되어 있다. FAX 엔진(2227), 프린트 엔진(2228), 및 스캔 엔진(2229)을 포함하는 각종 모듈을 제어하는 모듈 드라이버는 플래시 디스크(2208), 하드 디스크 드라이브(2209) 또는 부트 ROM(2221) 등에도 저장되어 있다.
도 8은 본 실시예에 따른 정보 처리 장치로서의 정보 처리 시스템(201)의 상태 이행을 도시하는 도면이다.
도 8에 도시된 바와 같이, 컨트롤러(210)는, 통전되지 않은 상태(시스템 오프 상태)(301)로부터 전원 스위치 온 조작에 의해 스타트 처리가 실행되어 스탠바이 상태(302)로 이행된다. 이 스탠바이 상태(302)에서는, 카피 잡 또는 프린트 잡 등의 잡을 접수할 수 있다. 스타트 처리에서는, 정보 처리 시스템(201)이 초기화된다는 것을 유의한다.
스탠바이 상태(302)에서 잡을 접수한 컨트롤러(210)는, 잡 실행 상태(303)로 이행하여, 연관된 잡 처리를 행한다. 잡이 종료하면, 컨트롤러(210)는 스탠바이 상태(302)로 복귀한다.
컨트롤러(210)는 스탠바이 상태(302)에서 일정 기간 동안 조작이 행해지지 않은 경우, 슬립 상태(전력 절약 상태)(304)로 이행한다. 그리고, 슬립 상태(304)에서 스위치 조작, 네트워크 패킷 수신, 또는 지정 기간을 카운트하는 타이머의 마감 등의 슬립으로부터의 복귀 요인이 발생하면, 컨트롤러(210)는 스탠바이 상태(302)로 이행(복귀)한다.
또한, 컨트롤러(210)는, 스탠바이 상태(302)에서 전원 스위치 오프 조작이 행해지는 경우, 셧다운이 필요한지의 여부를 판정한다(310). 그리고, 셧다운이 필요한 경우(310에서, 예), 컨트롤러(210)는, 커널(kernel) 및 드라이버의 셧다운 처리를 행하고, 시스템 오프 상태(301)로 이행한다. 한편, 셧다운이 필요하지 않은 경우(310에서, 아니오), 컨트롤러(210)는, 커널 및 드라이버의 서스펜드 처리를 행함으로써, 서스펜드 상태(전력 절약 상태)(305)로 이행한다. 셧다운 처리는, 정보 처리 시스템(201)을 종료시키는 종료 처리에 대응한다는 것을 유의한다. 또한, 서스펜드 처리는, 정보 처리 시스템(201)의 상태를 DRAM(2213), HDD(2209), 또는 플래시 디스크(2208)에 저장한 후, 정보 처리 시스템(201)의 동작을 휴지시키는 휴지 처리에 대응한다. 본 실시예에서 "서스펜드"라는 용어는 "서스펜드"뿐만 아니라 "하이버네이션"도 의미한다.
서스펜드 상태(305)의 컨트롤러(210)는, 전원 스위치 온 조작에 응답하여 리쥼 처리를 행함으로써, 스탠바이 상태(302)로 이행한다. 리쥼 처리는 DRAM(2213), HDD(2209), 또는 플래시 디스크(2208)에 저장된 정보를 이용하여, 정보 처리 시스템(201)의 상태를, 서스펜드 처리 실행 전의 상태로 복귀시키는 복귀 처리에 대응한다.
이하, 도 9 내지 도 11을 참조하여, 본 실시예에 따른 정보 처리 장치로서의 정보 처리 시스템(201)의 상태 이행 동작에 대해서 설명한다.
도 9는 본 실시예의 정보 처리 시스템(201)이 스탠바이 상태(302)로부터 서스펜드 상태(305)로 이행하고, 그런 다음 스탠바이 상태(302)로 이행하는 제1 이행 처리의 흐름도이다. 이 처리는, 컨트롤러(210)의 CPU(2202)가, 저장 매체(예를 들면, 부트 ROM(2201), HDD(2209), 또는 플래시 디스크(2208))에 컴퓨터 판독 가능하게 저장된 프로그램을 실행함으로써 실현된다.
전원 스위치 온 조작이 검지되면(단계 S901), 컨트롤러(210)의 CPU(2202)는 OS 커널 및 드라이버의 초기화를 행한다(단계 S902). 또한, CPU(2202)는, 각종 잡 조작을 위한 애플리케이션 프로그램을 초기화해서 정보 처리 시스템(201)을 스타트시키고, 그런 다음 컨트롤러(210)를 스탠바이 상태(302)(잡 대기 상태)로 이행시킨다(단계 S903).
그 후, 전원 스위치 오프 조작(전원 오프 요구)이 검지되는 경우(단계 S904에서, 예), 처리는 단계 S905로 진행한다.
단계 S905에서, CPU(2202)는 셧다운 플래그에 기초하여, 정보 처리 시스템(201)의 셧다운 또는 리부트(즉, OS 커널의 초기화 및 모듈 드라이버의 초기화)가 필요한지의 여부를 판단한다. 셧다운 플래그는, 예를 들면, HDD(2209) 또는 플래시 디스크(2208) 내에 저장된다는 것을 유의한다.
단계 S905에서 셧다운 또는 리부트가 필요하다고 판단되는 경우(즉, 셧다운 플래그가 턴 온되는 경우)는, 예를 들면, 다음의 (1) 내지 (3)의 경우가 생각될 수 있다.
(1) OS 커널의 갱신 처리를 시작하고 싶은 경우,
(2) OS 커널의 스타트 모드(통상 모드 또는 갱신 모드)를 변경하고 싶은 경우, 및
(3) 원하는 모듈 드라이버(설정 변경을 반영시키기 위해 리부트가 필요한 모듈 드라이버)의 리부팅 처리를 행하고 싶은 경우.
예를 들면, 스탠바이 모드(통상 모드)에서, 유저가 콘솔 섹션(207)을 조작해서 OS의 갱신을 지시했다고 가정한다. 이 갱신 지시를 검지한 경우, CPU(2202)는 셧다운이 필요함을 나타내는 플래그(셧다운 플래그)를 온으로 변경하고, 갱신 모드 스타트 플래그도 온으로 설정한다. 이 처리는, 통상 모드에서 동작하고 있는 OS를셧다운하고, 커널 스타트 모드를 갱신 모드로 변경해서 OS를 기동하고(2), 그런 다음 OS 커널 갱신 처리(1)를 실행하기 위해 행해진다. 갱신 모드 스타트 플래그는, 예를 들면, HDD(2209) 또는 플래시 디스크(2208)에 저장된다는 것을 유의한다.
또한, 예를 들면, 스탠바이 모드에서 유저가 콘솔 섹션(207)을 조작해서 네트워크 드라이버의 설정(예를 들면, IP 어드레스의 설정)을 변경했다고 가정한다. 이 변경을 검지한 경우, CPU(2202)는 셧다운 플래그를 온으로 변경한다. 이 처리는, 네트워크 드라이버를 리부트하고(3), 변경된 설정을 반영시키기 위해 행해진다. 또한, 예를 들면, 스탠바이 모드에서, 유저가 콘솔 섹션(207)을 조작해서 모듈 드라이버를 갱신했다고 가정한다. 모듈 드라이버의 갱신을 검지한 경우, CPU(2202)는 셧다운 플래그를 온으로 변경한다. 이 처리는, 갱신된 모듈 드라이버를 리부트하고(3), 갱신을 반영시키기 위해 행해진다. 즉, CPU(2202)는, 정보 처리 시스템(201)에 있어서 특정한 변경(즉, 네트워크 설정의 변경, 또는 모듈 드라이버의 초기화가 필요한 모듈 드라이버의 갱신 등)이 이루어진 경우, 셧다운 플래그를 온으로 변경한다.
그 후, 전원 스위치가 턴 오프되면(단계 S904), CPU(2202)는, 셧다운 플래그가 온인 경우, 상기 S905에서, 셧다운 또는 리부트가 필요하다고 판단한다. 한편, 셧다운 플래그가 오프인 경우, 단계 S905에서, CPU(2202)는 셧다운도 리부트도 필요 없다고 판단한다.
CPU(2202)는, 셧다운 또는 리부트가 필요하다고 판단되는 경우(단계 S905에서, 예), 애플리케이션 프로그램의 종료 처리를 행하고, OS 커널 드라이버의 종료 처리를 행함으로써(단계 S906), 시스템을 셧다운한다(시스템 셧다운의 종료(단계 S907)). 즉, CPU(2202)는 컨트롤러(210)를 시스템 오프 상태(301)로 이행시킨다. 그 후, 전원 스위치가 턴 온되는 경우, CPU(2202)는, 갱신 모드 스타트 플래그가 온이면, 갱신 모드에서 OS를 부팅하도록 제어를 행한다. 이렇게 함에 있어서, OS 커널 드라이버 및 애플리케이션 프로그램이 초기화된다.
한편, CPU(2202)는, 단계 S905에서 셧다운도 리부트도 필요 없다고 판단되는 경우(단계 S905에서, 아니오), 커널 드라이버의 서스펜드 처리 및 하드웨어의 서스펜드 처리를 행하여(단계 S910), 컨트롤러(210)를 서스펜드 상태(전력 절약 상태)(305)로 이행시킨다.
서스펜드 상태(305)에서 전원 스위치 온 조작이 검지되는 경우(단계 S911에서, 예), CPU(2202)는, 하드웨어의 리쥼 처리 및 OS 커널 드라이버의 리쥼 처리를 행하여(단계 S912), 정보 처리 시스템(201)을 가동시킨다. 그리고, CPU(2202)는 컨트롤러(210)를 잡 대기 상태(스탠바이 상태(302))로 이행시킨다(단계 S903).
도 9의 제1 이행 처리는, 하기의 도 10을 참조하여 설명하는 변형예로 대체될 수 있다는 것을 유의한다.
도 10은 본 실시예에 따른 정보 처리 장치로서의 정보 처리 시스템(201)이 스탠바이 상태(302)로부터 일단 리부트되고, 서스펜드 상태(305)로 이행하고, 그런 다음 스탠바이 상태(302)로 다시 이행하는 제1 이행 처리의 변형예의 흐름도이다. 이 처리는, 컨트롤러(210)의 CPU(2202)가, 저장 매체(예를 들면, 부트 ROM(2201), HDD(2209), 또는 플래시 디스크(2208))에 컴퓨터 판독 가능하게 저장된 프로그램을 실행함으로써 실현된다.
전원 스위치 온 조작이 검지되는 경우(단계 S1001), 컨트롤러(210)의 CPU(2202)는 OS 커널 및 드라이버를 초기화한다(단계 S1002). 또한, CPU(2202)는 각종 잡 조작을 위한 애플리케이션 프로그램을 초기화해서 정보 처리 시스템(201)을 가동시켜, 컨트롤러(210)를 스탠바이 상태(302)(잡 대기 상태)로 이행시킨다(단계 S1003).
그런 다음, 전원 스위치 오프 조작(전원 오프 요구)이 검지되는 경우(단계 S1004에서, 예), 처리는 단계 S1005로 진행한다. 단계 S1005에서, CPU(2202)는, 전술한 셧다운 플래그에 기초하여, 정보 처리 시스템(201)의 셧다운 또는 리부트(즉, OS 커널의 초기화 및 모듈 드라이버의 초기화)가 필요한지 여부를 판단한다. 단계 S1005에서 정보 처리 시스템(201)의 셧다운 또는 리부트가 필요하다고 판단되는 경우(즉, 셧다운 플래그가 턴 온된 경우)는, 도 9를 참조하여 앞서 설명한 바와 같다.
CPU(2202)는, 단계 S1005에서 셧다운 또는 리부트가 필요하다고 판단되는 경우(단계 S1005에서, 예), 애플리케이션 프로그램의 종료 처리를 행하고, OS 커널 드라이버의 종료 처리를 행한다(단계 S1006). 또한, CPU(2202)는 OS 커널 드라이버 및 애플리케이션 프로그램도 재초기화 한다(단계 S1007). 즉, 시스템을 리부트한다. OS를 리부팅하는 경우, CPU(2202)는, 전술한 갱신 모드 스타트 플래그가 온인 경우, 갱신 모드에서 OS를 부트하도록 제어를 행한다.
그런 다음, 정보 처리 시스템(201)이 통상 상태(스탠바이 상태(302))로 이행한 후, CPU(2202)는, 커널 드라이버의 서스펜드 처리 및 하드웨어의 서스펜드 처리를 행함으로써(단계 S1010), 컨트롤러(210)를 서스펜드 상태(305)로 이행시킨다. 서스펜드 상태(305)에서 전원 스위치 온 조작이 검지되는 경우(단계 S1011에서, 예), CPU(2202)는, 하드웨어의 리쥼 처리 및 OS 커널 드라이버의 리쥼 처리를 행하여(단계 S1012), 정보 처리 시스템(201)을 가동시킨다. 그리고, CPU(2202)는 컨트롤러(210)를 잡 대기 상태(스탠바이 상태(302))로 이행시킨다(단계 S1003).
한편, CPU(2202)는, 단계 S1005에서 셧다운도 리부트도 필요하지 않다고 판단되는 경우(단계 S1005에서, 아니오), 단계 S1010 내지 S1012를 즉시 실행하여, 정보 처리 시스템(201)을 가동시킨다. 그런 다음, CPU(2202)는 컨트롤러(210)를 잡 대기 상태(스탠바이 상태(302))로 이행시킨다(단계 S1003).
또한, 도 10의 변형예에서, 리부트가 필요한 경우에 실행되는 처리는 도 9의 제1 이행 처리보다 더 많은 시간이 소요된다. 그러나, 차회, 유저가 전원을 턴 온한 경우, 정보 처리 시스템은 서스펜드 상태로부터 복귀하기 때문에, 도 9에서 시스템이 전원 오프 상태로부터 스타트되는 제1 이행 처리에서보다, 고속으로 시스템을 스타트하는 것이 가능하게 된다.
다음으로, 도 11을 참조하여, 본 실시예에 따른 정보 처리 장치로서의 정보 처리 시스템(201)이 슬립 상태(304)로부터 서스펜드 상태(305)로 이행하고, 그런 다음 슬립 상태(304)로 이행하는 제2 이행 처리에 대해서 설명한다.
도 11은 본 실시예에 따른 정보 처리 장치로서의 정보 처리 시스템(201)이 슬립 상태(304)로부터 서스펜드 상태(305)로 이행하고, 그런 다음 슬립 상태(304)로 다시 이행하는 제2 이행 처리의 흐름도이다. 이 처리는, 컨트롤러(210)의 CPU(2202)가, 저장 매체(예를 들면, 부트 ROM(2201), HDD(2209), 또는 플래시 디스크(2208))에 컴퓨터 판독 가능하게 저장된 프로그램을 실행함으로써 실현된다.
전원 스위치 온 조작이 검지되는 경우, 컨트롤러(210)의 CPU(2202)는(단계 S1101), OS 커널 및 드라이버를 초기화한다(단계 S1102). 또한, CPU(2202)는, 각종 잡 조작을 위한 애플리케이션 프로그램을 초기화해서 정보 처리 시스템(201)을 가동시켜, 컨트롤러(210)를 스탠바이 상태(302)로 이행시킨다. 그런 다음, 도 8을 참조하여 설명한 바와 같이, 일정 기간 동안 조작이 검지되지 않는 경우, CPU(2202)는 슬립 처리를 행함으로써, 컨트롤러(210)를 슬립 상태(304)로 이행시킨다(단계 S1103).
그런 다음, 전원 스위치 오프 조작(전원 오프 요구)이 검지되는 경우(단계 S1104에서, 예), CPU(2202)는, 슬립으로부터의 복귀 처리를 행하여(단계 S1105), 컨트롤러(210)를 슬립 상태(304)로부터 복귀시켜, 일단 스탠바이 상태(302)로 이행시킨다. 컨트롤러(210)를 스탠바이 상태(302)로 이행시킨 후, CPU(2202)는, 셧다운 플래그에 기초하여, 정보 처리 시스템(201)이 셧다운 또는 리부트(즉, OS 커널의 초기화 및 모듈 드라이버의 초기화)가 필요한지 여부를 판단한다(단계 S1106). 단계 S1106에서 정보 처리 시스템(201)의 셧다운 또는 리부트가 필요하다고 판단되는 경우(즉, 셧다운 플래그가 턴 온된 경우)는, 도 9를 참조하여 앞서 설명한 바와 같다.
CPU(2202)는, 셧다운 또는 리부트가 필요하다고 판단되는 경우(단계 S1106에서, 예), 애플리케이션 프로그램의 종료 처리를 행하고, OS 커널 드라이버의 종료 처리를 행하여(단계 S1107), 시스템을 셧다운한다(시스템 셧다운의 종료(단계 S1108)). 즉, CPU(2202)는 컨트롤러(210)를 시스템 오프 상태(301)로 이행시킨다. 그 후, 전원 스위치가 턴 온되면, CPU(2202)는, 갱신 모드 스타트 플래그가 온인 경우, 갱신 모드에서 OS를 부트하도록 제어를 행한다.
한편, CPU(2202)는, 단계 S1106에서 셧다운도 리부트도 필요하지 않다고 판단되는 경우(단계 S1106에서, 아니오), 커널 드라이버의 서스펜드 처리 및 하드웨어의 서스펜드 처리를 행하여(단계 S1110), 컨트롤러(210)를 서스펜드 상태(전력 절약 상태)(305)로 이행시킨다.
서스펜드 상태(305)에 있어서, 전원 스위치 온 조작이 검지되는 경우(단계 S1111에서, 예), CPU(2202)는, 하드웨어의 리쥼 처리 및 OS 커널 드라이버의 리쥼 처리를 행하여(단계 S1112), 정보 처리 시스템(201)을 가동시킨다. 그리고, CPU(2202)는 컨트롤러(210)를 잡 대기 상태(스탠바이 상태(302))로 이행시킨다. 그런 다음, 소정 기간 동안 조작이 검지되지 않는 경우, CPU(2202)는 슬립 처리를 행하여, 컨트롤러(210)를 슬립 상태(304)로 이행시킨다(단계 S1103).
하기에서는, 도 12a 및 도 12b를 참조하여, 정보 처리 시스템(201)의 전력 공급 구성에 대해서 설명한다. 도 12a 및 도 12b는 정보 처리 시스템(201)의 전력 공급 구성의 예를 도시하는 블록도이다.
도 12a 및 도 12b를 참조하면, 참조 번호 700은 상용 전원, 701은 전원 스위치, 702는 릴레이 스위치를 나타낸다. 릴레이 스위치(702)는, 전원 스위치(701)가 턴 오프된 후에도, 상용 전원(700)으로부터 전력을 공급할 수 있도록, 전원 스위치(701)와 병렬로 배치되어 있다. 컨트롤러(210)의 CPU(2202)는, 릴레이 온(ON)/오프(OFF) 신호(703)에 의해, 릴레이 스위치(702)의 온/오프를 제어할 수 있다는 것을 유의한다.
전술한 바와 같이, 컨트롤러(210)의 CPU(2202)는, 유저가 전원 스위치(701)를 턴 오프한 경우, 셧다운이 필요한지 여부를 판정한다. 셧다운이 필요하면, CPU(2202)는 정보 처리 시스템의 셧다운을 행해서, 컨트롤러(210)를 시스템 오프 상태로 이행한다. 한편, 셧다운이 필요 없으면, CPU(2202)는 서스펜드 처리를 행하여 컨트롤러(210)를 서스펜드 상태로 이행하도록 제어를 행한다.
셧다운을 행할 경우, 도 12a에 도시된 바와 같이, 컨트롤러(210)의 CPU(2202)는, 릴레이 스위치(702)를 오프 상태로 하고, 상용 전원(700)으로부터 컨트롤러(210)에의 전력 공급을 차단한다.
한편, 서스펜드 처리를 행할 경우, 도 12b에 도시된 바와 같이, 컨트롤러(210)의 CPU(2202)는, 릴레이 스위치(702)를 온 상태로 유지하고, 상용 전원(700)으로부터 컨트롤러(210)에의 전력 공급을 계속 유지한다. 이에 의해, DRAM(2242)을 포함한 일부 유닛들에의 전력 공급을 계속 유지할 수 있다. 따라서, 서스펜드 상태에서 전원 스위치(701)가 턴 온되는 경우, 예를 들면, DRAM(2242)으로부터 고속으로 데이터를 판독할 수 있음으로써, 정보 처리 시스템(201)의 기동(start-up)을 고속화할 수 있다.
전술한 바와 같이, 본 실시예에 따르면, 서스펜드 처리(또는 하이버네이션 처리)와 셧다운 처리를, 전원 오프 조작을 행한 유저가 의식하지 않게 하며, 적절하게 선택적으로 사용하는 것이 가능하여, 정보 처리 시스템의 적절한 초기화, 고속스타트, 및 우수한 이용성을 달성할 수 있다.
즉, 유저가, 휴지 처리(서스펜드 또는 하이버네이션 처리)와 셧다운 처리 간의 차이를 특별히 의식하지 않고 통상적인 전원 오프 조작을 행하는 경우, 시스템이 자동적으로 휴지 처리 또는 셧다운 처리를 행할지를 판단해서 그들 중 하나를 적절하게 실행한다. 이에 의해, 정보 처리 시스템의 적절한 초기화, 고속 스타트, 및 우수한 이용성을 달성할 수 있다.
본 발명은 전술한 실시예들로 제한되지 않고, 다양한 형태들로 실시될 수 있다. 예를 들면, 본 발명은 시스템, 장치, 방법, 프로그램, 및 저장 매체 등에 적용하는 것이 가능하다. 구체적으로, 본 발명은 복수의 디바이스로 형성되는 시스템에 적용해도 되고, 또한 하나의 디바이스로 형성되는 장치에 적용해도 된다.
또한, 본 발명은 전술한 실시예들의 조합을 포함한다.
본 발명의 특징들은, 전술한 실시예들의 기능들을 수행하기 위해 메모리 디바이스에 기록된 프로그램을 판독하여 실행하는 시스템 또는 장치의 컴퓨터(또는 CPU 또는 MPU 등과 같은 디바이스들)에 의해 구현될 수도 있고, 또한 전술한 실시예들의 기능들을 수행하기 위해 메모리 디바이스에 기록된 프로그램을 판독하여 실행하는, 예를 들면, 시스템 또는 장치의 컴퓨터에 의해 수행되는 단계들을 포함하는 방법에 의해 구현될 수도 있다. 이를 위해, 프로그램은, 예를 들면, 네트워크를 통해 또는 메모리 디바이스로서 기능하는 다양한 종류의 인쇄 매체(예를 들면, 컴퓨터 판독가능 매체)로부터 컴퓨터에 제공된다.
본 발명은 예시적인 실시예들을 참조하여 설명되었지만, 본 발명은 개시된 예시적인 실시예들로 한정되지 않는다는 것을 이해할 것이다. 하기의 청구항들의 범위는 그러한 변경 및 등가의 구조와 기능을 모두 포괄하도록 최광의의 해석에 따라야 한다.
본 출원은 2010년 12월 24일자로 출원된 일본 특허 출원 제2010-288047호 및 2010년 12월 16일자로 출원된 일본 특허 출원 제2010-280091호의 우선권을 주장하며, 그 전체 내용이 본 명세서에 참조되어 포괄된다.
2: 스캐너 디바이스
4: 프린터 디바이스
5: 콘솔 섹션
7: FAX 디바이스
8: 전원 장치
9: USB 메모리
10: 스위치
102: 부트 ROM
108: USB 컨트롤러
103: 메모리
104: BUS 컨트롤러
105: 불휘발성 메모리
109: 전력 컨트롤러
106: 디스크 컨트롤러
107: 플래시 디스크
123: 메모리
124: BUS 컨트롤러
125: 불휘발성 메모리
128: 전력 컨트롤러
126: 디바이스 컨트롤러
127: 화상 프로세서
129: 디바이스 컨트롤러

Claims (10)

  1. 정보 처리 장치의 전원을 턴 오프하기 위한 지시를 접수하도록 구성된 접수 유닛과,
    상기 접수 유닛이 상기 지시를 접수했을 때, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있는지 여부를 판단할 수 있도록 구성된 판단 유닛과,
    상기 판단 유닛이 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있다고 판단한 경우, 상기 정보 처리 장치를 그의 전원이 턴 오프되도록 제어할 수 있고, 상기 판단 유닛이 상기 정보 처리 장치의 전원을 턴 오프할 필요가 없다고 판단한 경우, 상기 정보 처리 장치를 그의 전원이 턴 오프되지 않도록 제어할 수 있도록 구성된 제어 유닛을 포함하는, 정보 처리 장치.
  2. 제1항에 있어서,
    상기 판단 유닛은, 상기 정보 처리 장치의 소프트웨어가 비정상적인 상태인 경우, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있다고 판단하는, 정보 처리 장치.
  3. 제1항에 있어서,
    상기 판단 유닛은, 상기 정보 처리 장치가 어떠한 잡도 실행하지 않은 경우, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있다고 판단하는, 정보 처리 장치.
  4. 제1항에 있어서,
    상기 판단 유닛은, 상기 정보 처리 장치에 의해 종료되지 않고 남아 있는 어떠한 잡이 존재하는 경우에, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있다고 판단하는, 정보 처리 장치.
  5. 제1항에 있어서,
    상기 판단 유닛은, 상기 정보 처리 장치에 있어서 에러가 발생한 경우, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있다고 판단하는, 정보 처리 장치.
  6. 제1항에 있어서,
    상기 판단 유닛은, 상기 정보 처리 장치의 소프트웨어가 변경되는 경우, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있다고 판단하는, 정보 처리 장치.
  7. 제1항에 있어서,
    상기 제어 유닛은, 상기 판단 유닛이 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있다고 판단하는 경우, 상기 정보 처리 장치를 재기동시키는, 정보 처리 장치.
  8. 제1항에 있어서,
    상기 제어 유닛은, 상기 판단 유닛이 상기 정보 처리 장치의 전원을 턴 오프할 필요가 없다고 판단하는 경우, 상기 정보 처리 장치를 전력 절약 상태로 이행시키는, 정보 처리 장치.
  9. 정보 처리 장치의 전원을 턴 오프하기 위한 지시를 접수하는 단계와,
    상기 지시가 접수되었을 때, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있는지 여부를 판단하는 단계와,
    상기 정보 처리 장치의 전원을 턴 오프할 필요가 있다고 판단되는 경우, 상기 정보 처리 장치를 그의 전원이 턴 오프되도록 제어하고, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 없다고 판단되는 경우, 상기 정보 처리 장치를 그의 전원이 턴 오프되지 않도록 제어하는 단계를 포함하는, 정보 처리 장치의 제어 방법.
  10. 정보 처리 장치의 제어 방법을 컴퓨터에 실행시키기 위한 컴퓨터 실행 가능한 프로그램을 저장한 비일시적 컴퓨터 판독 가능한 저장 매체이며,
    상기 정보 처리 장치의 제어 방법은,
    상기 정보 처리 장치의 전원을 턴 오프하기 위한 지시를 접수하는 단계와,
    상기 지시가 접수되었을 때, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 있는지 여부를 판단하는 단계와,
    상기 정보 처리 장치의 전원을 턴 오프할 필요가 있다고 판단되는 경우, 상기 정보 처리 장치를 그의 전원이 턴 오프되도록 제어하고, 상기 정보 처리 장치의 전원을 턴 오프할 필요가 없다고 판단되는 경우, 상기 정보 처리 장치를 그의 전원이 턴 오프되지 않도록 제어하는 단계를 포함하는, 컴퓨터 판독 가능한 저장 매체.
KR1020110135453A 2010-12-16 2011-12-15 셧다운 처리를 적절하게 실행할 수 있는 정보 처리 장치, 정보 처리 장치의 제어 방법, 및 저장 매체 KR101515260B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JPJP-P-2010-280091 2010-12-16
JP2010280091A JP5701043B2 (ja) 2010-12-16 2010-12-16 情報処理装置、情報処理装置の制御方法、及び、プログラム
JPJP-P-2010-288047 2010-12-24
JP2010288047A JP5665529B2 (ja) 2010-12-24 2010-12-24 情報処理装置及びその制御方法、並びにプログラム

Publications (2)

Publication Number Publication Date
KR20120067955A true KR20120067955A (ko) 2012-06-26
KR101515260B1 KR101515260B1 (ko) 2015-04-24

Family

ID=45560474

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110135453A KR101515260B1 (ko) 2010-12-16 2011-12-15 셧다운 처리를 적절하게 실행할 수 있는 정보 처리 장치, 정보 처리 장치의 제어 방법, 및 저장 매체

Country Status (6)

Country Link
US (2) US10120316B2 (ko)
KR (1) KR101515260B1 (ko)
CN (2) CN102665022B (ko)
DE (1) DE102011088416A1 (ko)
GB (1) GB2486570B8 (ko)
NL (1) NL2007975C2 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180098148A (ko) * 2017-02-24 2018-09-03 아즈빌주식회사 메모리 전원 공급 회로, 제어 장치, 및 메모리 전원 공급 방법

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5975662B2 (ja) * 2012-02-06 2016-08-23 キヤノン株式会社 画像形成装置及び画像形成装置の制御方法
JP6075820B2 (ja) 2012-02-06 2017-02-08 キヤノン株式会社 画像形成装置及び画像形成装置の制御方法
JP6041522B2 (ja) * 2012-04-18 2016-12-07 キヤノン株式会社 情報処理装置、情報処理装置の制御方法、プログラム及び記憶媒体
JP2014043067A (ja) * 2012-08-28 2014-03-13 Canon Inc 画像形成装置、画像形成装置の制御方法、及びプログラム
KR101949813B1 (ko) * 2012-09-17 2019-02-19 에이치피프린팅코리아 유한회사 화상형성장치, 호스트 장치 및 이들의 잡 수행 방법
JP6004883B2 (ja) * 2012-10-16 2016-10-12 キヤノン株式会社 画像形成装置及びその制御方法、並びにプログラム
JP6039362B2 (ja) 2012-10-25 2016-12-07 キヤノン株式会社 画像形成装置及びその制御方法、並びにプログラム
JP2014215957A (ja) * 2013-04-30 2014-11-17 株式会社リコー 情報処理システム、情報処理装置、起動制御方法及びプログラム
JP6157282B2 (ja) * 2013-08-29 2017-07-05 キヤノン株式会社 画像処理装置、情報処理方法及びプログラム
JP2016208453A (ja) * 2015-04-28 2016-12-08 キヤノン株式会社 画像形成装置、画像形成装置の制御方法、及びプログラム
KR20170091436A (ko) * 2016-02-01 2017-08-09 삼성전자주식회사 영상 표시 장치 및 그 동작방법
JP6819157B2 (ja) * 2016-09-07 2021-01-27 富士ゼロックス株式会社 情報処理装置及びプログラム
JP2018103383A (ja) * 2016-12-22 2018-07-05 キヤノン株式会社 画像処理装置およびその画像処理装置の制御方法またはプログラム
CN108304059B (zh) * 2018-02-26 2020-02-07 北京环境特性研究所 一种计算机异常断电自动关机系统及方法
JP7161358B2 (ja) 2018-09-26 2022-10-26 キヤノン株式会社 電子機器及び当該機器における電源オフのエラーの提示方法
CN110704119B (zh) * 2019-10-15 2023-07-04 东风小康汽车有限公司重庆分公司 车载影音娱乐系统预启动方法、装置、系统及存储介质

Family Cites Families (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62106524A (ja) * 1985-11-01 1987-05-18 Clarion Co Ltd 車載用の機器のマイクロコンピユ−タリセツト回路
DE4007845A1 (de) * 1990-03-12 1991-09-19 Roman Koller Verfahren zur datensicherung an rechnern
JPH04153810A (ja) * 1990-10-18 1992-05-27 Fujitsu Ltd 異常処理方式
US6081752A (en) 1995-06-07 2000-06-27 International Business Machines Corporation Computer system having power supply primary sense to facilitate performance of tasks at power off
JPH11353059A (ja) * 1998-06-09 1999-12-24 Yaskawa Electric Corp 数値制御装置の電源断処理方法および装置
JP3264272B2 (ja) * 1999-09-16 2002-03-11 インターナショナル・ビジネス・マシーンズ・コーポレーション コンピュータ及びコンピュータの電源制御方法
US20030140261A1 (en) * 2002-01-24 2003-07-24 Minoru Takasaki Control apparatus
KR20030072533A (ko) 2002-03-04 2003-09-15 주식회사 엘지이아이 디지털 텔레비전의 시스템 소프트웨어 복구장치 및 방법
JP4003727B2 (ja) * 2003-09-22 2007-11-07 ブラザー工業株式会社 通信手段を備えた携帯型プリンタ
KR100524474B1 (ko) 2003-11-10 2005-10-31 삼성전자주식회사 컴퓨터 시스템 및 그 제어방법
US20050108585A1 (en) * 2003-11-19 2005-05-19 Yang Chiang H. Silent loading of executable code
JP2005284491A (ja) 2004-03-29 2005-10-13 Mitsubishi Electric Corp 計算機の起動時間短縮方式
US7496910B2 (en) * 2004-05-21 2009-02-24 Desktopstandard Corporation System for policy-based management of software updates
JP2006067480A (ja) * 2004-08-30 2006-03-09 Canon Inc ネットワークデバイス管理システム及びその制御方法、並びにプログラム
US7296171B2 (en) 2004-11-10 2007-11-13 Microsoft Corporation Selecting a power state based on predefined parameters
JP2006229509A (ja) 2005-02-17 2006-08-31 Fuji Xerox Co Ltd 情報機器および装置再起動方法
JP4591178B2 (ja) * 2005-04-20 2010-12-01 日本電気株式会社 電源制御装置及び電源制御方法並びにプログラム
EP1755038B1 (en) 2005-08-05 2017-05-24 BlackBerry Limited Methods and systems for handling software operations associated with startup and shutdown of handheld devices
US20070234079A1 (en) 2006-03-29 2007-10-04 Fujitsu Limited Information processing device, power supply control method and storage medium
JP4918350B2 (ja) 2006-03-29 2012-04-18 富士通株式会社 情報処理装置、電源制御方法及びプログラム
JP4827802B2 (ja) 2007-07-05 2011-11-30 キヤノン株式会社 電源制御装置
JP5411414B2 (ja) * 2007-07-31 2014-02-12 株式会社ユニバーサルエンターテインメント 遊技機
CN101494412B (zh) * 2008-01-24 2012-08-22 通嘉科技股份有限公司 电源转换器的检错装置及其检测方法
KR101000554B1 (ko) * 2008-06-17 2010-12-14 엘지전자 주식회사 시스템 강제종료 장치 및 방법
JP2010049590A (ja) * 2008-08-25 2010-03-04 Yokogawa Electric Corp 制御装置
US8914653B2 (en) 2008-09-05 2014-12-16 Hewlett-Packard Development Company, L.P. Method and system for providing hybrid-shutdown and fast startup processes
JP2010074380A (ja) 2008-09-17 2010-04-02 Canon Inc 通信装置、及び、通信装置の制御方法
JP5448496B2 (ja) 2009-02-19 2014-03-19 キヤノン株式会社 情報処理装置及びその制御方法
JP2010280091A (ja) 2009-06-03 2010-12-16 Seiko Epson Corp 印刷装置、印刷制御方法及び印刷プログラム
JP2010288047A (ja) 2009-06-11 2010-12-24 Audio Technica Corp 単一指向性コンデンサマイクロホンユニット
KR20110016624A (ko) 2009-08-12 2011-02-18 삼성전자주식회사 전자 장치 및 전자 장치의 제어 방법
JP5586924B2 (ja) * 2009-11-24 2014-09-10 キヤノン株式会社 画像形成装置
WO2011068548A1 (en) * 2009-12-05 2011-06-09 Hewlett-Parkard Development Company Lp Systems apparatus and methods blocking a power transition
US8713367B2 (en) * 2010-02-01 2014-04-29 Hangzhou H3C Technologies Co., Ltd. Apparatus and method for recording reboot reason of equipment

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180098148A (ko) * 2017-02-24 2018-09-03 아즈빌주식회사 메모리 전원 공급 회로, 제어 장치, 및 메모리 전원 공급 방법

Also Published As

Publication number Publication date
GB2486570A (en) 2012-06-20
US11067932B2 (en) 2021-07-20
US10120316B2 (en) 2018-11-06
CN106303140B (zh) 2018-12-28
GB2486570A8 (en) 2019-12-11
CN102665022A (zh) 2012-09-12
GB201121525D0 (en) 2012-01-25
KR101515260B1 (ko) 2015-04-24
DE102011088416A1 (de) 2012-06-21
US20120159212A1 (en) 2012-06-21
CN106303140A (zh) 2017-01-04
US20190018354A1 (en) 2019-01-17
GB2486570B (en) 2013-06-26
NL2007975C2 (en) 2013-12-04
GB2486570B8 (en) 2019-12-11
CN102665022B (zh) 2016-09-28

Similar Documents

Publication Publication Date Title
KR101515260B1 (ko) 셧다운 처리를 적절하게 실행할 수 있는 정보 처리 장치, 정보 처리 장치의 제어 방법, 및 저장 매체
JP5289153B2 (ja) 情報処理装置及びその制御方法、並びにコンピュータプログラム
JP5780769B2 (ja) データ処理装置、その制御方法およびプログラム、並びに記憶媒体
US8982379B2 (en) Image processing apparatus having controller for controlling power supply after interruption
KR101636184B1 (ko) 화상 형성 장치, 화상 형성 장치의 제어 방법 및 컴퓨터 판독가능 기록매체
KR101496537B1 (ko) 화상 형성 장치, 화상 형성 장치의 제어 방법 및 저장 매체
JP6008545B2 (ja) 画像形成装置、画像形成装置の制御方法、及びプログラム
CN102673125A (zh) 图像形成装置及图像形成装置的控制方法
JP2013215976A5 (ko)
JP4333717B2 (ja) 画像形成装置
JP5477773B2 (ja) 画像形成装置
JP2013092940A (ja) 電子機器及びその電力制御方法
JP5701043B2 (ja) 情報処理装置、情報処理装置の制御方法、及び、プログラム
JP2011025562A (ja) 画像形成装置、画像形成装置の制御方法及び画像形成装置制御用プログラム
JP2010269496A (ja) 画像処理装置、起動制御方法、及び起動制御プログラム
JP2014104654A (ja) 画像形成装置、画像形成装置の制御方法
JP6842641B2 (ja) 画像形成装置
JP5665529B2 (ja) 情報処理装置及びその制御方法、並びにプログラム
US10956090B2 (en) Memory system and electronic apparatus
JP6459543B2 (ja) 画像形成装置及びジョブ処理制御方法並びにジョブ処理制御プログラム
JP2018117183A (ja) 画像処理装置、画像処理装置の制御方法
JP2020014040A (ja) 画像形成装置、画像形成装置の制御方法、及びプログラム
JP2023026946A (ja) 情報処理装置およびプログラム
JP2005025732A (ja) コントローラ、画像処理装置およびプログラムの実行を制御する方法
JP2023160058A (ja) 画像形成装置、画像形成装置の制御方法、及びプログラム

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180326

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190422

Year of fee payment: 5