KR20090085516A - 표시 장치 및 그 구동 방법과 전자기기 - Google Patents

표시 장치 및 그 구동 방법과 전자기기 Download PDF

Info

Publication number
KR20090085516A
KR20090085516A KR1020090002563A KR20090002563A KR20090085516A KR 20090085516 A KR20090085516 A KR 20090085516A KR 1020090002563 A KR1020090002563 A KR 1020090002563A KR 20090002563 A KR20090002563 A KR 20090002563A KR 20090085516 A KR20090085516 A KR 20090085516A
Authority
KR
South Korea
Prior art keywords
potential
signal
driving transistor
transistor
line
Prior art date
Application number
KR1020090002563A
Other languages
English (en)
Other versions
KR101544212B1 (ko
Inventor
테츠로 야마모토
카츠히데 우치노
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20090085516A publication Critical patent/KR20090085516A/ko
Application granted granted Critical
Publication of KR101544212B1 publication Critical patent/KR101544212B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • G09G2300/0866Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

표시 장치는, 화소 어레이부와 구동부를 가지며, 상기 화소 어레이부는, 행방향으로 배치된 주사선과, 열방향으로 배치된 신호선과, 각 주사선과 각 신호선이 교차하는 부분에 행렬형상으로 배치된 복수의 화소와, 상기 주사선과 평행하게 배치된 복수의 급전선을 구비하고, 상기 구동부는, 수평주기의 위상차로써 순차로 제어 신호를 각 주사선에 공급하는 스캐너와, 각 수평주기 내에서 기준 전위와 신호 전위가 전환되며 신호 전위를 갖는 영상 신호를 신호선에 공급하는 셀렉터와, 각 수평주기 내에서 고전위와 저전위로 전환되는 전원 전압을 각 급전선에 공통으로 공급하는 전원을 가진다.

Description

표시 장치 및 그 구동 방법과 전자기기{DISPLAY APPARATUS, DRIVING METHOD FOR DISPLAY APPARATUS AND ELECTRONIC APPARATUS}
본 발명은 일본 특허 출원 제2008-024052호(2008.02.04)의 우선권 주장 출원이다.
본 발명은 발광 소자를 화소에 이용한 액티브 매트릭스형의 표시 장치 및 그 구동 방법에 관한 것이다. 또한 이와 같은 표시 장치를 구비한 전자기기에 관한 것이다.
발광 소자로서 유기 EL(electroluminescence) 디바이스를 이용한 평면 자발광형의 표시 장치의 개발이 근래 왕성해지고 있다. 유기 EL 디바이스는 유기 박막에 전계를 걸면 발광하는 현상을 이용한 디바이스이다. 유기 EL 디바이스는 인가 전압이 10V 이하에서 구동하기 때문에 저소비 전력이다. 또한 유기 EL 디바이스는 스스로 광을 발하는 자발광 소자이기 때문에, 조명 부재를 필요로 하지 않아 경량화 및 박형화가 용이하다. 또한 유기 EL 디바이스의 응답 속도는 수㎲ 정도로 매우 고속이기 때문에, 동화 표시시의 잔상이 발생하지 않는다.
유기 EL 디바이스를 화소에 이용한 평면 자발광형의 표시 장치중에서도, 특 히 구동 소자로서 박막 트랜지스터를 각 화소에 집적 형성한 액티브 매트릭스형의 표시 장치의 개발이 왕성하다. 액티브 매트릭스형 평면 자발광 표시 장치는, 예를 들면 일본 특개2003-255856, 일본 특개2003-271095,, 일본 특개2004-133240, 일본 특개2004-029791, 일본 특개2004-093682에 기재되어 있다.
도 16은 종래의 액티브 매트릭스형 표시 장치의 한 예를 도시하는 모식적인 회로도이다. 도 16을 참조하면, 표시 장치는 화소 어레이부(1)와 주변의 구동부로 구성되어 있다. 구동부는 수평 셀렉터(3)와 기록 스캐너(4)를 구비하고 있다. 화소 어레이부(1)는 열형상의 신호선(SL)과 행형상의 주사선(WS)을 구비하고 있다. 각 신호선(SL)과 주사선(WS)이 교차하는 부분에 화소(2)가 배치되어 있다. 도면에서는 이해를 용이하게 하기 위해, 1개의 화소(2)만을 나타내고 있다. 기록 스캐너(4)는 시프트 레지스터를 구비하고 있고, 외부로부터 공급되는 클록 신호(ck)에 따라 동작하고 마찬가지로 외부로부터 공급되는 스타트 펄스(sp)를 순차로 전송함으로써, 주사선(WS)에 순차로 제어 신호를 출력한다. 수평 셀렉터(3)는 기록 스캐너(4)측의 선순차 주사에 맞추어서 영상 신호를 신호선(SL)에 공급한다.
화소(2)는 샘플링용 트랜지스터(T1)와 구동용 트랜지스터(T2)와 보존 용량(C1)과 발광 소자(EL)로 구성되어 있다. 구동용 트랜지스터(T2)는 P채널형이고, 그 한쪽의 전류단인 소스는 전원 라인에 접속하고, 다른쪽의 전류단인 드레인은 발광 소자(EL)에 접속하고 있다. 구동용 트랜지스터(T2)의 제어단인 게이트는 샘플링용 트랜지스터(T1)를 통하여 신호선(SL)에 접속하고 있다. 샘플링용 트랜지스터(T1)는 기록 스캐너(4)로부터 공급되는 제어 신호에 따라 도통하고, 신호선(SL) 으로부터 공급되는 영상 신호를 샘플링하여 보존 용량(C1)에 기록한다. 구동용 트랜지스터(T2)는 보존 용량(C1)에 기록된 영상 신호를 게이트 전압(Vgs)으로서 그 게이트에 받고, 드레인 전류(Ids)가 발광 소자(EL)에 흐른다. 이로써 발광 소자(EL)는 영상 신호에 따른 휘도로 발광한다. 게이트 전압(Vgs)은, 소스를 기준으로 한 게이트의 전위를 나타내고 있다.
구동용 트랜지스터(T2)는 포화 영역에서 동작하고, 게이트 전압(Vgs)과 드레인 전류(Ids)의 관계는 이하의 특성식으로 표시된다.
Ids=(1/2)μ(W/L)Cox(Vgs-Vth)2
여기서 μ는 구동용 트랜지스터의 이동도, W는 구동용 트랜지스터의 채널 폭, L은 마찬가지로 채널 길이, Cox는 마찬가지로 단위면적당의 게이트 절연막 용량, Vth는 마찬가지로 임계 전압이다. 이 특성식으로부터 분명한 바와 같이 구동용 트랜지스터(T2)는 포화 영역에서 동작할 때, 게이트 전압(Vgs)에 따라 드레인 전류(Ids)를 공급하는 정전류원으로서 기능한다.
도 17은, 발광 소자(EL)의 전압/전류 특성을 도시하는 그래프이다. 횡축에 애노드 전압(V)을 나타내고, 종축에 구동 전류(Ids)를 취하고 있다. 또한 발광 소자(EL)의 애노드 전압은 구동용 트랜지스터(T2)의 드레인 전압으로 되어 있다. 발광 소자(EL)는 전류/전압 특성이 경시변화하여, 특성 커브가 시간의 경과와 함께 덜 가팔라지는 경향에 있다. 이 때문에 드레인 전류(Ids)가 일정하여도 애노드 전압 또는 드레인 전압(V)이 변화한다. 그 점에서, 도 16에 도시한 화소 회로(2)는 구동용 트랜지스터(T2)가 포화 영역에서 동작하고, 드레인 전압의 변동에 관계 없이 게이트에서 전압(Vgs)에 따른 구동 전류(Ids)가 흐를 수 있기 때문에, 발광 소자(EL)의 특성 경시변화에 관계 없이 발광 휘도를 일정하게 유지하는 것이 가능하다.
도 18은, 종래의 화소 회로의 다른 예를 도시하는 회로도이다. 도 18을 참조하면, 앞에서 도시한 도 16의 화소 회로와 다른 점은, 구동용 트랜지스터(T2)가 P채널형으로부터 N채널형으로 변하여 있는 것이다. 회로의 제조 프로세스상에서는, 화소를 구성하는 모든 트랜지터를 N채널형으로 하는 것이 유리한 경우가 많다.
그러나 도 18의 회로 구성에서는, 구동용 트랜지스터(T2)가 N채널형이기 때문에, 그 드레인이 전원 라인에 접속하는 한편, 소스(S)가 발광 소자(EL)의 애노드에 접속하게 된다. 따라서 발광 소자(EL)의 특성이 경시변화한 경우, 소스(S)의 전위에 영향이 나타나기 때문에, Vgs가 변동하고 구동용 트랜지스터(T2)가 공급하는 드레인 전류(Ids)가 경시적으로 변화하여 버린다. 이 때문에 발광 소자(EL)의 휘도가 경시적으로 변동한다. 또한 발광 소자(EL)뿐만 아니라, 구동용 트랜지스터(T2)의 임계 전압(Vth)도 화소마다 흐트러진다. 임계 전압(Vth)은 전술한 트랜지스터 특성식에 포함되기 때문에, 게이트 전압(Vgs)가 일정하더라도 드레인 전류(Ids)가 변화하여 버린다. 이로써 화소마다 발광 휘도가 변화하고 화면의 유니포미티를 얻을 수 없다. 종래부터 화소마다 흐트러지는 구동용 트랜지스터(T2)의 임계 전압(Vth)을 보정하는 기능(임계 전압 보정 기능)을 구비한 표시 장치가 제안되어 있고, 예를 들면 전술한 일본 특개 제2004-133240호에 개시가 있다.
화소마다 임계 전압 보정 기능을 조립하면, 화소의 회로 구성이 복잡하게 되고, 구성 소자수도 증가하여 온다. 트랜지스터는 샘플링용과 구동용 외에 1개 또는 2개 이상의 스위칭용 트랜지스터가 필요하다.
화소를 구성하는 트랜지스터의 수를 늘리는 일 없이, 임계 전압 보정 기능을 각화소마다 조립하기 위해서는, 주사선을 주사하는 기록 스캐너 외에, 전원 전압을 행단위로 주사하는 전원 스캐너가 필요하다. 그러나 단지 게이트 펄스를 출력하는 기록 스캐너와 달리, 전원 스캐너는 각 전원 라인에 구동 전류를 공급할 필요가 있 어서, 출력 버퍼는 디바이스 사이즈가 커진다. 전원 스캐너는 기록 스캐너와 마찬가지로 선순차 주사를 행하기 위한 시프트 레지스터에 더하여, 대전류를 공급하기 위해 시프트 레지스터의 각 단에 사이즈가 큰 출력 버퍼를 마련할 필요가 있다. 이와 같은 전원 스캐너 또는 드라이브 스캐너는 표시 패널의 주변 면적을 크게 차지할 뿐만 아니라, 제조 비용도 높고, 해결하여야 할 과제로 되어 있다.
상술한 종래의 기술의 과제를 감안하여, 본 발명은 전원 전압을 주사하는 일 없이, 각화소마다 임계 전압 보정 기능을 조립한 표시 장치를 제공하는 것을 목적으로 한다.
본 발명에 관한 표시 장치는, 화소 어레이부와 구동부를 가지며, 상기 화소 어레이부는, 행방향으로 배치된 주사선과, 열방향으로 배치된 신호선과, 각 주사선과 각 신호선이 교차하는 부분에 행렬형상으로 배치된 화소와, 해당 주사선과 평행하게 배치된 급전선을 구비하고, 상기 구동부는, 수평주기의 위상차로써 순차로 제어 신호를 각 주사선에 공급하는 스캐너와, 각 수평주기 내에서 기준 전위와 신호 전위가 전환되는 영상 신호를 신호선에 공급하는 셀렉터와, 각 수평주기 내에서 고전위와 저전위로 전환되는 전원 전압을 각 급전선에 공통으로 공급하는 전원을 가지며, 상기 화소는, 한쪽의 전류단이 신호선에 접속하고 제어단이 주사선에 접속한 샘플링용 트랜지스터와, 드레인측이 되는 전류단이 급전선에 접속하고 게이트가 되는 제어단이 해당 샘플링용 트랜지스터의 다른쪽의 전류단에 접속한 구동용 트랜지스터와, 해당 구동용 트랜지스터의 소스측이 되는 전류단에 접속한 발광 소자와, 해당 구동용 트랜지스터의 소스와 게이트 사이에 접속한 보존 용량을 가지며, 상기 샘플링용 트랜지스터는, 급전선이 저전위이고 신호선이 기준 전위인 때, 제어 신호에 따라 온하여 구동용 트랜지스터의 게이트를 해당 기준 전위에 세트하고 소스를 그 저전위에 세트하는 준비 동작을 행하고, 계속해서 급전선이 저전위로부터 고전위로 전환된 후 제어 신호에 따라 오프하기까지의 동안에, 구동용 트랜지스터의 임계 전압을 그 게이트와 소스 사이에 접속한 보존 용량에 기록하는 보정 동작을 행하고, 급전선이 고전위이고 신호선이 신호 전위에 있는 때, 제어 신호에 따라 온하여 신호 전위를 해당 보존 용량에 기록하는 기록 동작을 행하고, 상기 구동용 트랜지스터는, 보존 용량에 기록된 신호 전위에 따른 구동 전류를 해당 발광 소자에 공급하여 발광 동작을 행한다.
한 양태로는, 상기 셀렉터는, 각 수평주기 내에서, 기준 전위 및 신호 전위 외에해당 기준 전위보다 낮은 정지 전위를 가한 3레벨로 영상 신호를 전환하고, 상기 샘플링용 트랜지스터는, 해당 보정 동작을 복수의 수평주기로 나누어서 시분할적으로 반복 행하고, 각 보정 동작에서 기준 전위의 인가후 정지 전위를 구동용 트랜지스터의 게이트에 인가하여 보정 동작을 정지한다.
이 경우, 상기 정지 전위는, 해당 저전위와의 차가 구동용 트랜지스터의 임계 전압 이하이다. 또한 상기 샘플링용 트랜지스터는, 해당 준비 동작의 후, 해당 정지 전위를 해당 구동용 트랜지스터의 게이트에 인가하여 이것을 오프한다.
바람직하게는, 상기 스캐너는, 기록 동작의 후 해당 샘플링용 트랜지스터를 오프하여 발광 동작을 시작한 후, 해당 샘플링용 트랜지스터를 온하여 신호선으로부터 소정 전위를 해당 구동용 트랜지스터의 게이트에 기록하여 해당 발광 소자를 소등한다. 이 경우, 상기 발광 소자는, 그 애노드가 해당 구동용 트랜지스터의 소스에 접속하고, 그 캐소드가 소정의 캐소드 전위에 접속하고, 상기 소정 전위는, 해당 캐소드 전위에 발광 소자의 임계 전압과 구동용 트랜지스터의 임계 전압을 더한 전위보다도 낮다. 예를 들면 상기 셀렉터는, 소정 전위로서 해당 기준 전위를 신호선에 공급한다.
본 발명에 의하면, 표시 장치에서 구동부는, 종래의 전원 스캐너에 대신하여 단순한 펄스 전원을 이용하고 있다. 종래의 전원 스캐너는 임계 전압 보정 동작을 행하기 위해, 급전선을 선순차로 주사하고 있다. 이에 대해 본 발명의 펄스 전원은, 수평주기 내에서 고전위와 저전위로 전환하는 전원 전압을 각 급전선에 공통으로 공급하고 있고, 이것으로 화소마다 임계 전압 보정 기능을 실현하고 있다. 펄스 전원은 급전선을 선순차로 주사할 필요가 조금도 없기 때문에, 구성이 간단하고, 디바이스 사이즈도 작다. 따라서 표시 장치의 패널에 용이하게 탑재할 수 있고, 수율적으로도 비용적으로도 유리하다.
이하 도면을 참조하여 본 발명의 실시의 형태를 상세히 설명한다. 도 1은 본 발명에 관한 표시 장치의 전체 구성을 도시하는 모식적인 블록도이다. 도시하는 바와 같이, 본 표시 장치는 화소 어레이부(1)와 구동부를 갖는다. 바람직하게는 이 화소 어레이부(1)와 그 주변에 배치된 구동부는, 1장의 패널에 집적(集積) 형성되어 있고, 플랫 디스플레이로 되어 있다. 화소 어레이부(1)는, 행방향으로 배치된 주사선(WS)과, 열방향으로 배치된 신호선(SL)과, 각 주사선(WS)과 각 신호선(SL)이 교차하는 부분에 행렬형상으로 배치된 화소(2)와, 각 주사선(WS)과 평행하게 배치된 급전선(DS)을 구비하고 있다. 이에 대해 구동부는, 수평주기의 위상차로써 순차로 제어 신호를 각 주사선(WS)에 공급하는 기록 스캐너(4)와, 각 수평주기 내에서 기준 전위와 신호 전위가 전환되는 영상 신호를 신호선(SL)에 공급하는 수평 셀렉터(3)와, 각 수평주기 내에서 고전위와 저전위로 전환되는 전원 전압을 각 급전선(DS)에 공통으로 공급하는 전원(5)을 갖는다.
기록 스캐너(4)는 행방향을 따라 연장된 주사선(WS)에 선순차로 제어 신호를 공급하기 위해, 기본적으로 시프트 레지스터로 구성되어 있다. 이 시프트 레지스터는 외부로부터 공급되는 클록 신호(WSck)에 따라 동작하고, 마찬가지로 외부로부터 공급되는 스타트 신호(WSsp)를 순차로 전송함으로써, 각 단(段)마다 제어 신호를 행형상의 주사선(WS)에 출력하고 있다. 이에 대해 펄스 전원(5)은, 각 수평주기 내에서 고전위와 저전위로 전환되는 전원 전압을 각 급전선(DS)에 공통으로 출력하고 있고, 단순한 펄스 전원 구조로 되어 있다.
도 2는, 도 1에 도시한 화소(2)의 구체적인 구성을 도시하는 회로도이다. 도시하는 바와 같이, 이 화소(2)는, 한쪽의 전류단이 신호선(SL)에 접속하고 제어단이 주사선(WS)에 접속한 샘플링용 트랜지스터(T1)와, 드레인측이 되는 전류단이 급전선(DS)에 접속하고 게이트(G)로 되는 제어단이 샘플링용 트랜지스터(T1)의 다른쪽의 전류단에 접속한 구동용 트랜지스터(T2)와, 구동용 트랜지스터(T2)의 소스(S)측이 되는 전류단에 접속한 발광 소자(EL)와, 구동용 트랜지스터(T2)의 소스(S)와 게이트(G) 사이에 접속한 보존 용량(C1)을 갖는다. 또한 발광 소자(EL)는 다이오드 형으로, 그 애노드가 구동용 트랜지스터(T2)의 소스(S)에 접속하는 한편, 캐소드는 소정의 캐소드 전위(Vcat)에 접속하고 있다.
샘플링용 트랜지스터(T1)는, 급전선(DS)이 저전위(Vss)이고 신호선(SL)이 기준 전위(Vofs)인 때, 제어 신호에 따라 온하여 구동용 트랜지스터(T2)의 게이트(G)를 기준 전위(Vofs)에 세트하고 소스(S)를 저전위(Vss)에 세트하는 준비 동작을 행한다. 샘플링용 트랜지스터(T1)는 계속해서 급전선(DS)이 저전위(Vss)로부터 고전위(Vcc)로 전환한 후 제어 신호에 따라 오프하기까지의 동안에, 구동용 트랜지스터(T2)의 임계 전압(Vth)을 그 게이트(G)와 소스(S) 사이에 접속한 보존 용량(C1)에 기록하는 보정 동작을 행한다. 샘플링용 트랜지스터(T1)는 그 후 급전선(DS)이 고전위(Vcc)이고 신호선(SL)이 신호 전위(Vsig)에 있는 때, 제어 신호에 따라 온하여 신호 전위(Vsig)를 보존 용량(C1)에 기록하는 기록 동작을 행한다. 구동용 트랜지스터(T2)는, 보존 용량(C1)에 기록된 신호 전위(Vsig)에 따른 구동 전류(Ids)를 발광 소자(EL)에 공급하여 발광 동작을 행한다.
한 양태로는 셀렉터(3)는, 각 수평주기 내에서, 기준 전위(Vofs) 및 신호 전위(Vsig) 외에 기준 전위(Vofs)보다 낮은 정지 전위(Vini)를 가한 3레벨로 영상 신호를 전환한다. 이 경우, 샘플링용 트랜지스터(T1)는, 보정 동작을 복수의 수평주기로 나누어서 시분할적으로 반복하여 행하고, 각 보정 동작에서 기준 전위(Vofs)의 인가후 정지 전위(Vini)를 구동용 트랜지스터(T2)의 게이트(G)에 인가하여 보정 동작을 정지한다. 정지 전위(Vini)는, 저전위(Vss)와의 차가 구동용 트랜지스터(T2)의 임계 전압(Vth) 이하로 설정되어 있다. 바람직하게는 샘플링용 트랜지스 터(T1)는, 준비 동작의 후 정지 전위(Vini)를 구동용 트랜지스터(T2)의 게이트(G)에 인가하여 이것을 오프한다.
다른 양태로는, 스캐너(4)는, 기록 동작의 후 샘플링용 트랜지스터(T1)를 오프하여 발광 동작을 시작한 후, 샘플링용 트랜지스터(T1)를 온하여 신호선(SL)으로부터 소정 전위를 구동용 트랜지스터(T2)의 게이트(G)에 기록하여 발광 소자(EL)를 소등한다. 이 소정 전위는, 캐소드 전위(Vcat)에 발광 소자(EL)의 임계 전압(Vthel)과 구동용 트랜지스터(T2)의 임계 전압(Vth)을 더한 전위보다도 낮다. 바람직하게는 셀렉터는, 이 소정 전위로서 기준 전위(Vofs)를 신호선(SL)에 공급한다.
도 3은, 도 1 및 도 2에 도시한 표시 장치의 동작 설명에 제공하는 타이밍 차트이다. 동일 시간축에서, 급전선 또는 급전선(DS)의 전위 변화, 신호선(SL)에 입력된 영상 신호 또는 입력 신호의 전위 변화, 주사선(WS)에 공급되는 샘플링용 트랜지스터(T1)의 게이트 제어 신호의 전위 변화, 구동용 트랜지스터(T2)의 게이트(G)의 전위 변화, 마찬가지로 구동용 트랜지스터(T2)의 소스(S)의 전위 변화를 도시하고 있다.
도시하는 바와 같이, 급전선(DS)은 1수평주기(1H)에서 저전위(Vss)와 고전위(Vcc)가 전환된다. 또한 입력 신호(SL)는 1H에서 기준 전위(Vofs)와 신호 전위(Vsig)가 전환된다. 제어 신호(WS)는 3개의 펄스를 포함하고 있고, 샘플링용 트랜지스터(T1)는 일련의 동작으로 3회 온 오프를 반복한다. 그 사이 구동용 트랜지스터(T2)의 게이트 소스 사이 전압(Vgs)은 도시하는 바와 같이 변화한다. 이 일련 의 동작 시퀀스는, 타이밍 차트에 도시하는 바와 같이 기간(1) 내지 (10)으로 나누어져 있다. 이들의 기간은, 발광 기간(1), 소등 기간(2), 준비 기간(5), 보정 기간(6), 기록 기간(8), 발광 기간(10)을 포함하고 있다.
이하 도 4a 내지 j를 참조하여, 도 1 내지 도 3에 도시한 본 발명에 관한 표시 장치의 동작을 상세히 설명한다. 도 4a은, 도 3의 타이밍 차트에 도시한 발광 기간(1)에 있어서의 화소의 동작 상태를 도시하는 모식도이다. 우선, 발광 소자(EL)의 발광 상태는 도 4a와 같이 샘플링용 트랜지스터(T1)가 오프한 상태로 되어 있다. 이 때, 전원은 전술한 바와 같이 1H에서 Vcc와 Vss라는 값을 취하기 때문에 발광 소자(EL)는 발광과 비발광을 고속으로 반복한다. 따라서 시각적으로는 연속적으로 발광하고 있는 것처럼 보인다. 발광시, 구동용 트랜지스터(T2)는 포화 영역에서 동작하도록 설정되어 있기 때문에, 발광 소자(EL)에 흐른 전류(Ids)는 구동용 트랜지스터(T2)의 게이트 소스간 전압(Vgs)에 따라 앞서의 트랜지스터 특성식으로 표시되는 값을 취하게 된다.
도 4b는, 소등 기간(2)에 있어서의 화소의 동작 상태를 도시하는 모식도이다. 발광 소자(EL)의 소등 기간에 있어서, 급전선(DS)이 Vcc, 신호선(SL)의 전위가 기준 전위(Vofs)인 때에 샘플링용 트랜지스터(T1)를 온하여 구동용 트랜지스터(T2)의 게이트에 Vofs를 입력한다. 이 때 Vofs를 입력함으로써 구동용 트랜지스터(T2)의 소스에는 용량에 따른 커플링이 입력된다. 여기서 구동용 트랜지스터(T2)의 게이트 소스 전압(Vgs)이 그 임계 전압(Vth) 이하이면, 발광 소자(EL)는 비발광이 된다. 이 커플링에 의한 구동용 트랜지스터(T2)의 소스 전압(발광 소자(EL)의 애노드 전압)이 발광 소자(EL)의 임계 전압(Vthel)과 캐소드 전압(Vcat)의 합 이하이면 그 전압은 유지된다. 역으로 Vthel+Vcat 이상이면 발광 소자(EL)의 방전에 의해, Vthel+Vcat라는 전위가 된다. 여기서는 한 예로서 발광 소자(EL)의 애노드 전압은 Vthel+Vcat로 된다고 하고 있다. 여기서 구체적으로 Vofs는, 캐소드 전압(Vcat)과 발광 소자(EL)의 임계 전압(Vthel)과 구동용 트랜지스터(T2)의 임계 전압(Vth)의 합인 Vcat+Vthel+Vth 이하라면 좋다.
도 4c은 기간(3)에 있어서의 화소의 상태를 도시하는 모식도이다. 샘플링용 트랜지스터(T1)를 오프하여 전원 전압을 Vcc로부터 Vss로 한다. Vss는 후에 행하는 임계치 보정 동작을 정상적으로 행하기 위해 Vofs-Vss>Vth가 되는 전압일 필요가 있다. 따라서 급전선(DS)이 구동용 트랜지스터(T2)의 소스가 되고, 발광 소자(EL)의 애노드 전압은 저하된다. 여기서 샘플링용 트랜지스터(T1)는 오프하고 있기 때문에 발광 소자(EL)의 애노드 전압의 저하에 수반하여 게이트 전위도 저하된다. 최종적으로 게이트 전압이 Vss+Vthd로 된 때에 구동용 트랜지스터(T2)는 컷 오프한다. 여기서 Vthd는 구동용 트랜지스터(T2)의 게이트와 전원 사이에 있어서의 임계 전압이다. 또한, 구동용 트랜지스터(T2)의 게이트와 발광 소자(EL)의 애노드 사이의 전압은 그 임계 전압 이하로 되어 있다.
도 4d는, 기간(4)에 있어서의 화소의 상태를 도시하는 모식도이다. 일정 시간 경과 후 재차 전원 전압은 Vcc가 되지만, 전술한 바와 같이 구동용 트랜지스터(T2)의 게이트와 발광 소자(EL)의 애노드 사이의 전압은 임계 전압 이하로 되어 있기 때문에, 구동용 트랜지스터(T2)는 컷 오프한 채로 된다.
도 4e는, 임계치 보정 준비 기간(5)에 있어서의 화소의 동작 상태를 도시하는 모식도이다. 임계치 보정 준비 기간에 있어서 전원 전압이 Vss, 영상 신호가 Vofs인 때에 샘플링용 트랜지스터(T1)를 온하여 구동용 트랜지스터(T2)의 게이트에 Vofs를, 발광 소자(EL)의 애노드(구동용 트랜지스터(T2)의 소스)에 Vss를 입력한다.
도 4f은, 임계 전압 보정 기간(6)에 있어서의 화소의 동작 상태를 도시하는 모식도이다. 임계치 보정 기간에 있어서 전원 전압을 재차 Vcc로 한다. 이 때, 도 4f과 같이 전류가 흐른다. 발광 소자(EL)의 등가 회로는 도면에 도시하는 바와 같이 다이오드(Tel)와 용량(Cel)으로 표시되기 때문에, Vel≤Vcat+Vthel이 되면, 즉 발광 소자(EL)의 리크 전류가 구동용 트랜지스터(T2)에 흐르는 전류보다도 상당히 작으면 구동용 트랜지스터(T2)의 전류는 C1과 Cel을 충전하기 위해 사용된다. 이 때, Vel은 시간과 함께 도 4g과 같이 상승한다. 일정 시간 경과 후, 구동용 트랜지스터(T2)의 게이트 소스간 전압은 Vth로 되어 있다. 그 후 샘플링용 트랜지스터(T1)를 오프하여 임계치 보정 동작을 종료시킨다. 이 때, Vel=Vofs-Vth≤Vcat+Vthel로 되어 있다.
도 4i은, 기록 기간(8)에 있어서의 화소의 동작 상태를 도시하는 모식도이다. 신호선 전위가 Vsig가 된 때, 샘플링용 트랜지스터(T1)를 재차 온한다. Vsig는 계조(階調)에 따른 전압이다. 구동용 트랜지스터(T2)의 게이트 전위는 샘플링용 트랜지스터(T1)를 온하고 있기 때문에 Vsig로 되지만, 전원으로부터 전류가 흐르기 때문에 소스 전위는 시간과 함께 상승하여 간다. 이 때 구동용 트랜지스터(T2)의 소스 전압이 발광 소자(EL)의 임계 전압(Vthel)과 캐소드 전압(Vcat)의 합을 넘지 않으면(발광 소자(EL)의 리크 전류가 구동용 트랜지스터(T2)에 흐르는 전류보다도 상당히 작으면) 구동용 트랜지스터(T2)의 전류는 C1과 Cel을 충전하는데 사용된다. 이 때 구동용 트랜지스터(T2)의 임계치 보정 동작은 완료하고 있기 때문에, 구동용 트랜지스터(T2)가 흐르는 전류는 이동도(μ)를 반영한 것이 된다. 구체적으로 말한다면 이동도가 큰 것은 이 때의 전류량이 크고, 소스의 상승(△V)도 빠르다. 역으로 이동도가 작은 것은 전류량이 작고, 소스의 상승(△V)은 늦어진다(도 4i). 이로써 구동용 트랜지스터(T2)의 게이트 소스 사이 전압은 이동도를 반영하여 작아지고 일정 시간 경과 후에 완전히 이동도를 보정하는 Vgs와 같게 된다.
도 4j은, 발광 기간(10)에 있어서의 화소의 동작 상태를 도시하는 모식도이다. 샘플링용 트랜지스터(T1)를 오프하여 기록이 종료되고 발광 소자(EL)를 발광시킨다. 구동용 트랜지스터(T2)의 게이트 소스 사이 전압은 일정하기 때문에 구동용 트랜지스터(T2)는 일정 전류(Ids')를 발광 소자(EL)에 흐르고, 애노드 전위(Vel)는 발광 소자(EL)에 Ids'라는 전류가 흐르는 전압(Vx)까지 상승하고, 발광 소자(EL)는 발광한다. 일정 시간 경과 후, 전원 전압은 Vcc로부터 Vss가 되고 재차 Vcc로 되돌아오지만, 구동용 트랜지스터(T2)의 게이트 소스 사이 전압은 일정하기 때문에, 전원 전압이 Vcc인 때는 신호 기록 때의 상태를 유지한 채로 발광하게 된다. 본 회로에서도 발광 소자(EL)는 발광 시간이 길어지면 그 I-V 특성은 변화하여 버린다. 그 때문에 도면중 S점의 전위도 변화한다. 그러나, 구동용 트랜지스터(T2)의 게이트 소스 사이 전압은 일정치로 유지되어 있기 때문에 발광 소자(EL)에 흐르는 전류는 변화하지 않는다. 따라서 발광 소자(EL)의 I-V 특성이 열화되어도, 일정 전류(Ids)가 항상 계속 흐르고, 발광 소자(EL)의 휘도가 변화하는 일은 없다.
그런데 도 3에 도시한 동작 시퀀스에서는, 임계 전압 보정 동작을 1H에서 1회만 행하고 있다. 표시 패널이 고정밀화, 고속화함에 따라 1H(1수평기간)의 시간은 짧아진다. 이 때문에 1수평기간 내에서 임계 전압 보정 동작을 완료하는 것이 곤란해진다. 그래서 임계 전압 보정 동작을 복수의 수평주기에 걸쳐서 반복 시분할적으로 행하는 것이 필요해진다. 도 5는, 이와 같은 시분할 방식의 동작 시퀀스를 도시하는 타이밍 차트이다. 도시하는 바와 같이, 도 5의 동작 시퀀스에서는 임계치 보정 준비 기간(5)의 후, 임계치 보정 기간(6)이 3회 반복되어 있다.
도 5의 타이밍 차트는, 3회 반복되는 임계치 보정 기간(6)에 맞추어서, 구동용 트랜지스터(T2)의 게이트 전위 및 소스 전위의 변화도 나타내고 있다. 도 2에 도시한 화소 회로 구성에서, 도 5에 도시한 동작 시퀀스에 따라 분할 임계 전압 보정 동작을 행하면, 구동용 트랜지스터(T2)의 소스 전압은 완전히 그 임계 전압(Vth)으로는 되지 않고, 급전선(DS)이 고전위(Vcc)인 때의 임계치 보정 기간(6)에 있어서의 구동용 트랜지스터(T2)의 소스 전위의 상승량과, 급전선(DS)이 저전위(Vss)인 때의 임계치 보정 기간에 있어서의 구동용 트랜지스터(T2)의 소스 전위의 하강량이 일치하는 전위로 분할 보정 동작을 반복하게 된다. 이 때문에 분할 보정 동작의 종료 후, 구동용 트랜지스터(T2)의 게이트 소스간 전압(Vgs)은, 반드시 구동용 트랜지스터(T2)의 임계 전압(Vth)을 완전하게 반영하지 않는 상태가 되어, 저(低)계조 표시시에는 얼룩이나 줄무늬라는 화질 불량이 발생할 가능성이 있다.
도 6은, 도 5에 도시한 동작 시퀀스의 결점에 대처한 시분할 보정 방식을 도시하는 타이밍 차트이다. 이해를 용이하게 하기 위해, 도 6의 타이밍 차트는, 도 5에 도시한 타이밍 차트와 같은 표기를 채용하고 있다. 본 동작 시퀀스의 특징 사항으로서, 신호선(SL)에 공급되는 입력 신호(영상 신호)는 1H의 동안에 기준 전압(Vofs), 신호 전압(Vsig)에 더하여, Vofs보다도 낮은 정지 전압(Vini)을 취한다. 본 예에서는, 정지 전압(Vini)은 신호 전압(Vsig)의 후에 신호선(SL)에 출력되고 있고, 다만 Vsig, Vini, Vofs는 모두 적어도 급전선(DS)이 고전위(Vcc)에 있는 때에 출력되고 있다. 영상 신호에 포함되는 정지 전위(Vini)는, 각 분할 임계치 보정 기간(6)의 사이에 임계치 보정 정지 기간(7)을 도입하기 위한 것이다.
이하분할 임계 전압 보정 동작의 시퀀스를 상세히 설명한다. 발광 소자(EL)의 발광 동작 및 소등 동작에 관해서는, 도 5에 도시한 타이밍 차트와 마찬가지이다. 본 동작 시퀀스에서는, 소등 기간(2)에서 신호선(SL)이 기준 전위(Vofs)인 때에 샘플링용 트랜지스터(T1)를 온하여 발광 소자(EL)를 소등하고 있지만, 반드시 이것으로 한정되는 것이 아니고, 신호선(SL)이 Vini인 때에 샘플링용 트랜지스터(T1)를 온하여, 발광 소자(EL)를 소등하여도 좋다.
일정 시간 경과 후, 임계치 보정 준비 기간(5)에서 신호선이 Vofs, 전원이 Vss인 때에 샘플링용 트랜지스터(T1)를 온한다. 이 동작에 의해 구동용 트랜지스터(T2)의 게이트에 Vofs, 소스에 Vss가 입력된다. 여기서 전술한 바와 같이 Vofs-Vss>Vth일 필요가 있다. 그 후 전원 전압을 Vcc로 하여, 임계치 보정 동작을 시작한다.
임계치 보정 동작 시작부터 일정 기간 경과 후 샘플링용 트랜지스터(T1)를 오프한다. 이 때, 구동용 트랜지스터(T2)의 게이트 소스 사이 전압(Vgs)은 Vth보다도 크기 때문에, 전원으로부터 전류가 흐른다. 이로써, 구동용 트랜지스터(T2)의 게이트, 소스 전압은 상승하여 간다. 이 때, 정상적으로 임계치 보정 동작을 행하기 위해 소스 전위가 발광 소자(EL)의 임계 전압과 캐소드 전압의 합 이하이고, 일정 기간 경과 후 재차 샘플링용 트랜지스터(T1)를 온하여 구동용 트랜지스터(T2)의 게이트에 Vofs를 입력한 때에 구동용 트랜지스터(T2)의 Vgs가 임계 전압 이상으로 할 필요가 있다.
일정 기간 경과 후, 신호선을 정지 전위(Vini)로 하여 샘플링용 트랜지스터(T1)를 온하고 구동용 트랜지스터(T2)의 게이트에 정지 전위(Vini)를 입력한다. 이 때 Vini-Vss가 구동용 트랜지스터(T2)의 게이트와 급전선(DS) 사이의 임계 전압(Vthd) 이하이고, 게다가 게이트 애노드 사이 전압을 임계 전압(Vth)보다도 작게 할 필요가 있다.
구동용 트랜지스터(T2)의 게이트에 정지 전위(Vini)를 입력한 후, 샘플링용 트랜지스터(T1)를 오프하여 전원 전위를 재차 저전위(Vss), 신호선 전위를 기준 전위(Vofs)로 한다. 전술한 바와 같이 Vini-Vss는 구동용 트랜지스터(T2)의 게이트와 전원 사이의 임계 전압 이하이기 때문에 전류는 거의 흐르지 않고 게이트, 소스 전위는 유지된다.
다음에 전원 전위를 저전위(Vss)로부터 고전위(Vcc)로 하여 샘플링용 트랜지스터(T1)를 재차 온함으로써 임계치 보정 동작을 재개한다. 이 동작을 반복함으로 써 최종적으로 구동용 트랜지스터(T2)의 게이트 소스 사이 전압은 Vth라는 값을 취한다. 이 때, 발광 소자(EL)의 애노드 전압은 Vofs-Vth≤Vcat+Vthel로 되어 있다.
최후로 신호선 전위가 신호 전위(Vsig)로 된 때, 샘플링용 트랜지스터(T1)를 재차 온하여, 신호 기록과 이동도 보정을 동시에 행한다. 그리고 일정 기간 경과 후에 샘플링용 트랜지스터(T1)를 오프하여 기록을 종료시키고, 발광 소자(EL)를 발광시킨다. 급전선(DS)은 1수평기간 내에서 고전위(Vcc)와 저전위(Vss)라는 값을 취하고 있지만, 구동용 트랜지스터(T2)의 게이트 소스 사이 전압은 일정하기 때문에, 전원 전압이 고전위(Vcc)인 때는 신호 기록할 때의 상태를 유지한 채로 발광하게 된다.
본 회로에서도 발광 소자(EL)는 발광 시간이 길어지면 그 I-V 특성은 변화하여 버린다. 그러나, 구동용 트랜지스터(T2)의 게이트 소스 사이 전압은 일정치로 유지되어 있기 때문에 발광 소자(EL)에 흐르는 전류는 변화하지 않는다. 따라서 발광 소자(EL)의 I-V 특성이 열화되어도, 일정 전류(Ids)가 항상 계속 흐르고, 발광 소자(EL)의 휘도가 변화하는 일은 없다. 본 발명에서는 임계치 보정의 후에 구동용 트랜지스터(T2)에 전류가 흐르기 때문에, 임계치 보정 동작을 빨리 행할 수 있다.
도 7은, 본 발명에 관한 표시 장치의 동작 시퀀스의 다른 실시 형태를 도시하는 타이밍 차트이다. 이해를 용이하게 하기 위해, 도 6에 도시한 타이밍 차트와 같은 표기를 채용하고 있다. 도 7에서는, 도 6에서 신호 출력순이 Vofs→Vsig→Vini였던 것에 대해 Vofs→Vini→Vsig로 되어 있다. 본 실시 형태에서도 신호 전위(Vsig), 정지 전위(Vini), 기준 전위(Vofs)는 모두 적어도 전원 전압이 Vcc인 때 에 출력되고 있다. 본 실시 형태에서는 임계치 보정 동작의 종료시에 구동용 트랜지스터(T2)의 게이트에 정지 전위(Vini)를 입력하여 전원 전압이 저전위(Vss)인 때에 발광 소자(EL)의 애노드 전위가 변동하지 않도록 전위 설정하고 있다.
도 8은, 본 발명에 관한 표시 장치의 동작 시퀀스의 또 다른 실시 형태를 도시하는 타이밍 차트이다. 도 8에서는 1수평기간 내에서 발광 소자(EL)의 애노드 전위를 Vss로 충전할 수 없는 경우에 대비하여, 임계치 보정 준비 기간(5)도 분할하여 행하고 있다. 이하, 본 실시 형태에 있어서의 임계치 보정 준비 동작에 관해 설명한다.
우선, 임계치 보정 준비 기간(5)의 시작에서 전원이 저전위(Vss), 신호선이 기준 전위(Vofs)인 때에 샘플링용 트랜지스터(T1)를 온한다. 샘플링용 트랜지스터(T1)를 온함으로써 구동용 트랜지스터(T2)의 게이트 전압은 기준 전위(Vofs)가 되고, 소스 전압은 저전위(Vss)를 향하여 하강하기 시작한다. 일정 기간 경과 후 전원은 고전위(Vcc)로 되기 때문에, 여기서 샘플링용 트랜지스터(T1)를 오프하여 버리면 발광 소자(EL)는 발광할 우려가 있다. 그 때문에, 샘플링용 트랜지스터(T1)를 계속 온하여, 신호선이 정지 전위(Vini)가 되고 구동용 트랜지스터(T2)의 게이트에 정지 전위(Vini)를 입력한 후에 오프시킨다. 이것이 보정 준비 정지 기간(5a)이다. 샘플링용 트랜지스터(T1)를 오프한 후 전원을 고전위(Vcc)로부터 저전위(Vss)로 변화시키고, 신호선이 기준 전위(Vofs)인 때에 재차 샘플링용 트랜지스터(T1)를 온한다. 이 동작을 반복하여 행함으로써, 구동용 트랜지스터(T2)의 소스 전압은 고전위(Vcc)에 있어서의 상승량과 저전위(Vss)에 있어서의 하강량이 일치한 전위로 상기 동작을 반복하게 된다.
여기서, 급전선(DS)이 Vcc인 때에 구동용 트랜지스터(T2)의 소스가 상승한다는 것은 구동용 트랜지스터(T2)에 전류가 흐르고 있다는 것이다. 즉, 구동용 트랜지스터(T2)의 Vgs가 임계 전압(Vth) 이상이기 때문에, 임계치 보정 준비 동작은 정상적으로 행하여지고 있다고 말할 수 있다. 따라서 정상적으로 임계치 보정 동작을 행할 수 있다.
본 발명에 의해, 급전선(DS)을 패널로 공통화할 수 있고, 저비용화를 실현할 수 있다. 또한 전원이 저전위(Vss)로 되기 전에 구동용 트랜지스터(T2)의 게이트에 정지 전위(Vini)를 입력함으로써 정상적으로 분할 임계치 보정 동작을 행할 수 있고, 얼룩이나 줄무늬라는 화질 불량은 일어나지 않는다.
본 발명에 의해, 임계치 보정 준비 기간을 분할할 수 있기 때문에, 임계치 보정 준비 기간에 있어서 구동용 트랜지스터(T2)의 게이트 소스 사이 전압을 그 임계 전압 이상으로 할 수 있고, 고속화, 고정밀화를 실현할 수 있다.
본 발명에 관한 표시 장치는, 도 9에 도시하는 바와 같은 박막 디바이스 구성을 갖는다. 본 도면은, 절연성의 기판에 형성된 화소의 모식적인 단면 구조를 도시하고 있다. 도시하는 바와 같이, 화소는, 복수의 박막 트랜지스터를 포함하는 트랜지스터부(도면에서는 1개의 TFT를 예시), 보존 용량 등의 용량부 및 유기 EL 소자 등의 발광부를 포함한다. 기판의 위에 TFT 프로세스로 트랜지스터부나 용량부가 형성되고, 그 위에 유기 EL 소자 등의 발광부가 적층되어 있다. 그 위에 접착제를 통하여 투명한 대향 기판을 부착하여 플랫 패널로 하고 있다.
본 발명에 관한 표시 장치는, 도 10에 도시하는 바와 같이 플랫형의 모듈 형상의 것을 포함한다. 예를 들면 절연성의 기판상에, 유기 EL 소자, 박막 트랜지스터, 박막 용량 등으로 이루어지는 화소를 매트릭스형상으로 집적 형성한 화소 어레이부를 마련하고, 이 화소 어레이부(화소 매트릭스부)를 둘러싸도록 접착제를 배치하고, 유리 등의 대향 기판을 부착하여 표시 모듈로 한다. 이 투명한 대향 기판에는 필요에 따라, 컬러 필터, 보호막, 차광막 등을 마련하여도 좋다. 표시 모듈에는, 외부로부터 화소 어레이부에의 신호 등을 입출력하기 위한 커넥터로서 예를 들면 FPC(Flexible Printed Circuit)를 마련하여도 좋다.
이상 설명한 본 발명에 있어서의 표시 장치는, 플랫 패널 형상을 가지며, 다양한 전자기기, 예를 들면, 디지털 카메라, 노트형 퍼스널 컴퓨터, 휴대 전화, 비디오 카메라 등, 전자기기에 입력된, 또는, 전자기기 내에서 생성한 영상 신호를 화상 또는 영상으로서 표시하는 모든 분야의 전자기기의 디스플레이에 적용하는 것이 가능하다. 이하 이와 같은 표시 장치가 적용된 전자기기의 예를 나타낸다.
도 11은 본 발명이 적용된 텔레비전이고, 프런트 패널(12), 필터 유리(13) 등으로부터 구성되는 영상 표시 화면(11)을 포함하고, 본 발명의 표시 장치를 그 영상 표시 화면(11)에 이용함에 의해 제작된다.
도 12는 본 발명이 적용된 디지털 카메라이고, 위가 정면도이고 아래가 배면도이다. 이 디지털 카메라는, 촬상 렌즈, 플래시용의 발광부(15), 표시부(16), 컨트롤 스위치, 메뉴 스위치, 셔터(19) 등을 포함하고, 본 발명의 표시 장치를 그 표시부(16)에 이용함에 의해 제작된다.
도 13은 본 발명이 적용된 노트형 퍼스널 컴퓨터이고, 본체(20)에는 문자 등을 입력할 때 조작되는 키보드(21)를 포함하고, 본체 커버에는 화상을 표시하는 표시부(22)를 포함하고, 본 발명의 표시 장치를 그 표시부(22)에 이용함에 의해 제작된다.
도 14는 본 발명이 적용된 휴대 단말 장치이고, 왼쪽이 연 상태를 도시하고, 오른쪽이 닫은 상태를 도시하고 있다. 이 휴대 단말 장치는, 상측 몸체(23), 하측 몸체(24), 연결부(여기서는 힌지부)(25), 디스플레이(26), 서브디스플레이(27), 픽처 라이트(28), 카메라(29) 등을 포함하고, 본 발명의 표시 장치를 그 디스플레이(26)나 서브디스플레이(27)에 이용함에 의해 제작된다.
도 15는 본 발명이 적용된 비디오 카메라이고, 본체부(30), 전방을 향한 측면에 피사체 촬영용의 렌즈(34), 촬영시의 스타트/스톱 스위치(35), 모니터(36) 등을 포함하고, 본 발명의 표시 장치를 그 모니터(36)로서 이용하도록 제작된다.
본 발명의 실시예들을 구체적으로 설명하였지만, 상기는 설명을 위해 기술된 것으로서, 이에 한정되는 것이 아니며, 본 발명의 청구범위의 범주내에서 벗어나지 않는 범위내에서 다양한 변형 및 변경이 가능하다.
도 1은 본 발명에 관한 표시 장치의 전체 구성을 도시하는 블록도.
도 2는 도 1에 도시한 표시 장치에 조립되는 화소의 구성을 도시하는 회로도.
도 3은 도 1 및 도 2에 도시한 표시 장치의 동작 설명에 제공하는 타이밍 차트.
도 4a 내지 f는 도 2에 도시된 화소의 동작을 설명하기 위한 회로도.
도 4g는 도 7에 도시된 동작을 설명하는 그래프.
도 4h는 도 2에 도시된 화소의 동작을 설명하기 위한 회로도.
도 4i는 도 4h에 도시된 동작을 설명하기 위한 그래프.
도 4j는 도 2에 도시된 화소의 동작을 설명하기 위한 회로도..
도 5 내지 8은 도 1 및 2에 도시된 표시 장치의 다른 동작 시퀀스를 도시하는 타이밍 차트.
도 9는 도 1의 표시 장치의 구성을 도시하는 단면도.
도 10은 도 1의 표시 장치의 모듈 구성을 도시하는 평면도.
도 11은 도 1의 표시 장치를 구비한 텔레비전 세트를 도시하는 사시도.
도 12는 도 1의 표시 장치를 구비한 디지털 카메라를 도시하는 사시도.
도 13은 도 1의 표시 장치를 구비한 노트형 개인용 컴퓨터를 도시하는 사시도.
도 14는 도 1의 표시 장치를 구비한 휴대 단말 장치를 도시하는 모식도.
도 15는 도 1의 표시 장치를 구비한 비디오 카메라를 도시하는 사시도.
도 16은 종래의 표시 장치의 한 예를 도시하는 회로도.
도 17은 종래의 표시 장치의 문제점을 도시하는 그래프.
도 18은 종래의 표시 장치의 다른 예를 도시하는 회로도.

Claims (9)

  1. 화소 어레이부와 구동부를 가지며,
    상기 화소 어레이부는, 행방향으로 배치된 주사선과, 열방향으로 배치된 신호선과, 각 주사선과 각 신호선이 교차하는 부분에 행렬형상으로 배치된 복수의 화소와, 상기 주사선과 평행하게 배치된 복수의 급전선을 구비하고,
    상기 구동부는, 수평주기의 위상차로써 순차로 제어 신호를 각 주사선에 공급하는 스캐너와, 각 수평주기 내에서 기준 전위와 신호 전위가 전환되며 신호 전위를 갖는 영상 신호를 신호선에 공급하는 셀렉터와, 각 수평주기 내에서 고전위와 저전위로 전환되는 전원 전압을 각 급전선에 공통으로 공급하는 전원을 가지며,
    상기 화소는, 한쌍의 전류단중 하나의 전류단이 대응하는 하나의 신호선에 접속하고 제어단에서 대응하는 하나의 주사선에 접속하는 샘플링용 트랜지스터와, 드레인측으로 기능하는 한쌍의 전류단중 하나가 대응하는 급전선에 접속하고 게이트로서 기능하는 제어단에서 상기 샘플링용 트랜지스터의 다른쪽의 전류단에 접속하는 구동용 트랜지스터와, 소스측으로 기능하는 상기 구동용 트랜지스터의 전류단중 하나에 접속한 발광 소자와, 상기 구동용 트랜지스터의 소스와 게이트 사이에 접속한 보존 용량을 가지며,
    상기 샘플링용 트랜지스터는, 대응하는 급전선이 저전위이고 대응하는 신호선이 기준 전위인 때, 제어 신호에 따라 온하여 구동용 트랜지스터의 게이트를 상기 기준 전위로 세트하고 소스를 상기 저전위로 세트하는 준비 동작을 행하고,
    상기 샘플링용 트랜지스터는, 대응하는 급전선의 전위가 저전위로부터 고전위로 전환된 후, 준비 동작이 수행된 후, 제어 신호에 따라 상기 샘플링용 트랜지스터가 오프하기까지의 동안에, 상기 구동용 트랜지스터의 임계 전압을 상기 구동용 트랜지스터의 게이트와 소스 사이에 접속한 상기 보존 용량에 기록하는 보정 동작을 행하고,
    상기 샘플링용 트랜지스터는, 대응하는 급전선이 고전위이고 대응하는 신호선이 신호 전위에 있는 때, 제어 신호에 따라 온하여 상기 신호 전위를 상기 보존 용량에 기록하는 기록 동작을 행하고,
    상기 구동용 트랜지스터는, 상기 보존 용량에 기록된 상기 신호 전위에 따른 구동 전류를 상기 발광 소자에 공급하여 발광 동작을 행하는 것을 특징으로 하는 표시 장치.
  2. 제 1항에 있어서,
    상기 셀렉터는, 각 수평주기 내에서, 기준 전위 및 신호 전위 외에 상기 기준 전위보다 낮은 정지 전위를 더한 3레벨중에서 영상 신호를 전환하고,
    상기 샘플링용 트랜지스터는, 상기 보정 동작을 복수의 수평주기로 나누어서 시분할적으로 반복 행하고, 각 보정 동작에서 기준 전위의 인가후 정지 전위를 구동용 트랜지스터의 게이트에 인가하여 보정 동작을 정지하는 것을 특징으로 하는 표시 장치.
  3. 제 2항에 있어서,
    상기 정지 전위는, 상기 저전위와의 차가 상기 구동용 트랜지스터의 임계 전압 이하인 것을 특징으로 하는 표시 장치.
  4. 제 2항에 있어서,
    상기 샘플링용 트랜지스터는, 상기 준비 동작의 후, 상기 정지 전위를 상기 구동용 트랜지스터의 게이트에 인가하여 상기 구동용 트랜지스터를 오프하는 것을 특징으로 하는 표시 장치.
  5. 제 1항에 있어서,
    상기 스캐너는, 기록 동작의 후 상기 샘플링용 트랜지스터를 오프하여 발광 동작을 시작하고, 상기 샘플링용 트랜지스터를 온하여 대응하는 신호선으로부터 소정 전위를 상기 구동용 트랜지스터의 게이트에 기록하여 상기 발광 소자를 소등하는 것을 특징으로 하는 표시 장치.
  6. 제 5항에 있어서,
    상기 발광 소자는, 애노드에서 상기 구동용 트랜지스터의 소스에 접속되고, 캐소드에서 소정의 캐소드 전위에 접속되고,
    상기 소정 전위는, 상기 캐소드 전위에 상기 발광 소자의 임계 전압과 상기 구동용 트랜지스터의 임계 전압을 더한 것보다도 낮은 것을 특징으로 하는 표시 장 치.
  7. 제 6항에 있어서,
    상기 셀렉터는, 소정 전위로서 상기 기준 전위를 신호선에 공급하는 것을 특징으로 하는 표시 장치.
  8. 화소 어레이부와 구동부를 포함하는 표시 장치를 포함하고,
    상기 화소 어레이부는, 행방향으로 배치된 주사선과, 열방향으로 배치된 신호선과, 각 주사선과 각 신호선이 교차하는 부분에 행렬형상으로 배치된 복수의 화소와, 상기 주사선과 평행하게 배치된 복수의 급전선을 구비하고,
    상기 구동부는, 수평주기의 위상차로써 순차로 제어 신호를 각 주사선에 공급하는 스캐너와, 각 수평주기 내에서 기준 전위와 신호 전위가 전환되며 신호 전위를 갖는 영상 신호를 신호선에 공급하는 셀렉터와, 각 수평주기 내에서 고전위와 저전위로 전환되는 전원 전압을 각 급전선에 공통으로 공급하는 전원을 가지며,
    상기 화소는, 한쌍의 전류단중 하나의 전류단이 대응하는 하나의 신호선에 접속하고 제어단에서 대응하는 하나의 주사선에 접속하는 샘플링용 트랜지스터와, 드레인측으로 기능하는 한쌍의 전류단중 하나가 대응하는 급전선에 접속하고 게이트로서 기능하는 제어단에서 상기 샘플링용 트랜지스터의 다른쪽의 전류단에 접속하는 구동용 트랜지스터와, 소스측으로 기능하는 상기 구동용 트랜지스터의 전류단중 하나에 접속한 발광 소자와, 상기 구동용 트랜지스터의 소스와 게이트 사이에 접속한 보존 용량을 가지며,
    상기 샘플링용 트랜지스터는, 대응하는 급전선이 저전위이고 대응하는 신호선이 기준 전위인 때, 제어 신호에 따라 온하여 구동용 트랜지스터의 게이트를 상기 기준 전위로 세트하고 소스를 상기 저전위로 세트하는 준비 동작을 행하고,
    상기 샘플링용 트랜지스터는, 대응하는 급전선의 전위가 저전위로부터 고전위로 전환된 후, 준비 동작이 수행된 후, 제어 신호에 따라 상기 샘플링용 트랜지스터가 오프하기까지의 동안에, 상기 구동용 트랜지스터의 임계 전압을 상기 구동용 트랜지스터의 게이트와 소스 사이에 접속한 상기 보존 용량에 기록하는 보정 동작을 행하고,
    상기 샘플링용 트랜지스터는, 대응하는 급전선이 고전위이고 대응하는 신호선이 신호 전위에 있는 때, 제어 신호에 따라 온하여 상기 신호 전위를 상기 보존 용량에 기록하는 기록 동작을 행하고,
    상기 구동용 트랜지스터는, 상기 보존 용량에 기록된 상기 신호 전위에 따른 구동 전류를 상기 발광 소자에 공급하여 발광 동작을 행하는 것을 특징으로 하는 전자 기기.
  9. 화소 어레이부와 구동부를 가지며,
    상기 화소 어레이부는, 행방향으로 배치된 주사선과, 열방향으로 배치된 신호선과, 각 주사선과 각 신호선이 교차하는 부분에 행렬형상으로 배치된 복수의 화소와, 상기 주사선과 평행하게 배치된 복수의 급전선을 구비하고,
    상기 구동부는, 수평주기의 위상차로써 순차로 제어 신호를 각 주사선에 공급하는 스캐너와, 각 수평주기 내에서 기준 전위와 신호 전위가 전환되며 신호 전위를 갖는 영상 신호를 신호선에 공급하는 셀렉터와, 각 수평주기 내에서 고전위와 저전위로 전환되는 전원 전압을 각 급전선에 공통으로 공급하는 전원을 가지며,
    상기 화소는, 한쌍의 전류단중 하나의 전류단이 대응하는 하나의 신호선에 접속하고 제어단에서 대응하는 하나의 주사선에 접속하는 샘플링용 트랜지스터와, 드레인측으로 기능하는 한쌍의 전류단중 하나가 대응하는 급전선에 접속하고 게이트로서 기능하는 제어단에서 상기 샘플링용 트랜지스터의 다른쪽의 전류단에 접속하는 구동용 트랜지스터와, 소스측으로 기능하는 상기 구동용 트랜지스터의 전류단중 하나에 접속한 발광 소자와, 상기 구동용 트랜지스터의 소스와 게이트 사이에 접속한 보존 용량을 갖는 표시 장치의 구동 방법으로서,
    상기 구동 방법은;
    대응하는 급전선이 저전위이고 대응하는 신호선이 기준 전위인 때, 제어 신호에 따라 상기 샘플링용 트랜지스터를 온하여 구동용 트랜지스터의 게이트를 상기 기준 전위로 세트하고 소스를 상기 저전위로 세트하는 준비 동작을 행하는 단계;
    상기 샘플링용 트랜지스터에 의해, 대응하는 급전선의 전위가 저전위로부터 고전위로 전환된 후 준비 동작이 수행된 후 제어 신호에 따라 상기 샘플링용 트랜지스터가 오프하기까지의 동안에, 상기 구동용 트랜지스터의 임계 전압을 상기 구동용 트랜지스터의 게이트와 소스 사이에 접속한 상기 보존 용량에 기록하는 보정 동작을 행하는 단계;
    대응하는 급전선이 고전위이고 대응하는 신호선이 신호 전위에 있는 때, 상기 샘플링용 트랜지스터가 제어 신호에 따라 온하여 상기 신호 전위를 상기 보존 용량에 기록하는 기록 동작을 행하는 단계;
    상기 구동용 트랜지스터에 의해, 상기 보존 용량에 기록된 상기 신호 전위에 따른 구동 전류를 상기 발광 소자에 공급하여 발광 동작을 행하는 것을 특징으로 하는 표시 장치의 구동 방법.
KR1020090002563A 2008-02-04 2009-01-13 표시 장치 및 그 구동 방법과 전자기기 KR101544212B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008024052A JP4438869B2 (ja) 2008-02-04 2008-02-04 表示装置及びその駆動方法と電子機器
JPJP-P-2008-024052 2008-02-04

Publications (2)

Publication Number Publication Date
KR20090085516A true KR20090085516A (ko) 2009-08-07
KR101544212B1 KR101544212B1 (ko) 2015-08-12

Family

ID=40430191

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090002563A KR101544212B1 (ko) 2008-02-04 2009-01-13 표시 장치 및 그 구동 방법과 전자기기

Country Status (7)

Country Link
US (1) US8203510B2 (ko)
EP (1) EP2085960B1 (ko)
JP (1) JP4438869B2 (ko)
KR (1) KR101544212B1 (ko)
CN (1) CN101504824B (ko)
SG (1) SG154424A1 (ko)
TW (1) TWI410927B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170080179A (ko) * 2015-12-31 2017-07-10 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5818722B2 (ja) * 2012-03-06 2015-11-18 株式会社ジャパンディスプレイ 液晶表示装置、表示駆動方法、電子機器
JP6074585B2 (ja) * 2012-07-31 2017-02-08 株式会社Joled 表示装置および電子機器、ならびに表示パネルの駆動方法
JP2016138923A (ja) * 2015-01-26 2016-08-04 株式会社ジャパンディスプレイ 表示装置及びその駆動方法
KR102566782B1 (ko) * 2016-03-09 2023-08-16 삼성디스플레이 주식회사 스캔 구동부 및 이를 포함하는 표시 장치

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3596716B2 (ja) * 1996-06-07 2004-12-02 株式会社東芝 アクティブマトリクス型表示装置の調整方法
JP3767877B2 (ja) 1997-09-29 2006-04-19 三菱化学株式会社 アクティブマトリックス発光ダイオード画素構造およびその方法
JP3956347B2 (ja) 2002-02-26 2007-08-08 インターナショナル・ビジネス・マシーンズ・コーポレーション ディスプレイ装置
US7876294B2 (en) 2002-03-05 2011-01-25 Nec Corporation Image display and its control method
JP3613253B2 (ja) 2002-03-14 2005-01-26 日本電気株式会社 電流制御素子の駆動回路及び画像表示装置
JP3750616B2 (ja) * 2002-03-05 2006-03-01 日本電気株式会社 画像表示装置及び該画像表示装置に用いられる制御方法
JP4195337B2 (ja) 2002-06-11 2008-12-10 三星エスディアイ株式会社 発光表示装置及びその表示パネルと駆動方法
JP4103500B2 (ja) * 2002-08-26 2008-06-18 カシオ計算機株式会社 表示装置及び表示パネルの駆動方法
JP2004093682A (ja) 2002-08-29 2004-03-25 Toshiba Matsushita Display Technology Co Ltd El表示パネル、el表示パネルの駆動方法、el表示装置の駆動回路およびel表示装置
JP3832415B2 (ja) 2002-10-11 2006-10-11 ソニー株式会社 アクティブマトリクス型表示装置
JP2005274973A (ja) * 2004-03-24 2005-10-06 Sanyo Electric Co Ltd 表示装置および表示装置制御方法
JP4636006B2 (ja) 2005-11-14 2011-02-23 ソニー株式会社 画素回路及び画素回路の駆動方法、表示装置及び表示装置の駆動方法、並びに、電子機器
JP4983018B2 (ja) 2005-12-26 2012-07-25 ソニー株式会社 表示装置及びその駆動方法
JP4923527B2 (ja) 2005-11-14 2012-04-25 ソニー株式会社 表示装置及びその駆動方法
JP2007148128A (ja) * 2005-11-29 2007-06-14 Sony Corp 画素回路
JP2007304225A (ja) 2006-05-10 2007-11-22 Sony Corp 画像表示装置
JP5037858B2 (ja) 2006-05-16 2012-10-03 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示装置
JP4240059B2 (ja) * 2006-05-22 2009-03-18 ソニー株式会社 表示装置及びその駆動方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170080179A (ko) * 2015-12-31 2017-07-10 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치

Also Published As

Publication number Publication date
JP2009186582A (ja) 2009-08-20
US20090195527A1 (en) 2009-08-06
CN101504824A (zh) 2009-08-12
JP4438869B2 (ja) 2010-03-24
EP2085960B1 (en) 2016-01-13
TWI410927B (zh) 2013-10-01
TW200945296A (en) 2009-11-01
CN101504824B (zh) 2012-01-18
SG154424A1 (en) 2009-08-28
EP2085960A1 (en) 2009-08-05
US8203510B2 (en) 2012-06-19
KR101544212B1 (ko) 2015-08-12

Similar Documents

Publication Publication Date Title
JP4306753B2 (ja) 表示装置及びその駆動方法と電子機器
KR101425892B1 (ko) 표시장치, 표시장치 구동방법 및 전자기기
JP4600780B2 (ja) 表示装置及びその駆動方法
KR101432768B1 (ko) 표시장치 및 그 구동방법과 전자기기
JP5217500B2 (ja) El表示パネルモジュール、el表示パネル、集積回路装置、電子機器及び駆動制御方法
KR101532656B1 (ko) 표시장치 및 그 구동방법과 전자기기
US8138999B2 (en) Display device and electronic apparatus
JP5194781B2 (ja) 表示装置及びその駆動方法と電子機器
KR20090049995A (ko) 표시장치 및 그 구동 방법과 전자기기
JP2008287139A (ja) 表示装置及びその駆動方法と電子機器
KR20080103000A (ko) 표시장치, 그 구동방법, 및 전자기기
JP4591511B2 (ja) 表示装置及び電子機器
JP2008286953A (ja) 表示装置及びその駆動方法と電子機器
KR101516435B1 (ko) 표시 장치 및 그 구동 방법과 전자 기기
KR101544212B1 (ko) 표시 장치 및 그 구동 방법과 전자기기
JP2008203661A (ja) 表示装置及びその駆動方法
KR101502851B1 (ko) 표시장치, 그 표시장치 구동방법 및 전자기기
JP2008203655A (ja) 表示装置及びその駆動方法
JP2010091641A (ja) 表示装置及びその駆動方法と電子機器
JP2009103871A (ja) 表示装置及びその駆動方法と電子機器
JP2010091640A (ja) 表示装置及びその駆動方法と電子機器
JP5879585B2 (ja) 表示装置及びその駆動方法
JP2009244481A (ja) 表示装置及びその駆動方法と電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant