JP2008203661A - 表示装置及びその駆動方法 - Google Patents

表示装置及びその駆動方法 Download PDF

Info

Publication number
JP2008203661A
JP2008203661A JP2007041198A JP2007041198A JP2008203661A JP 2008203661 A JP2008203661 A JP 2008203661A JP 2007041198 A JP2007041198 A JP 2007041198A JP 2007041198 A JP2007041198 A JP 2007041198A JP 2008203661 A JP2008203661 A JP 2008203661A
Authority
JP
Japan
Prior art keywords
potential
signal
line
driving transistor
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2007041198A
Other languages
English (en)
Inventor
Katsuhide Uchino
勝秀 内野
Tetsuo Yamamoto
哲郎 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2007041198A priority Critical patent/JP2008203661A/ja
Publication of JP2008203661A publication Critical patent/JP2008203661A/ja
Pending legal-status Critical Current

Links

Images

Abstract

【課題】信号線に映像信号を供給する駆動部の負荷を軽減する。
【解決手段】サンプリング用トランジスタT1は、信号線SLから供給された信号電位Vsigをサンプリングして保持容量C1に保持する。駆動用トランジスタT2は、給電線DSから電流の供給を受け保持された信号電位Vsigに応じて駆動電流を発光素子ELに流す。スイッチングトランジスタT3は、映像信号Vsigのサンプリングに先立ってオンし駆動用トランジスタの制御端Gを固定電位Vofsにセットするとともに、駆動用トランジスタT2の電流端Sを接地電位Vssにセットする。これにより駆動部は、信号線SLに対して信号電位Vsigのほかに固定電位Vofsを供給する必要が無くなる。電源スキャナ5は給電線DSを接地電位Vssから電源電位Vccに切り換えて駆動用トランジスタのT2の閾電圧Vthに相当する電圧を保持容量C1に保持する。
【選択図】図13

Description

本発明は発光素子を画素に用いたアクティブマトリクス型の表示装置及びその駆動方法に関する。
発光素子として有機ELデバイスを用いた平面自発光型の表示装置の開発が近年盛んになっている。有機ELデバイスは有機薄膜に電界をかけると発光する現象を利用したデバイスである。有機ELデバイスは印加電圧が10V以下で駆動するため低消費電力である。また有機ELデバイスは自ら光を発する自発光素子であるため、照明部材を必要とせず軽量化及び薄型化が容易である。さらに有機ELデバイスの応答速度は数μs程度と非常に高速であるので、動画表示時の残像が発生しない。
有機ELデバイスを画素に用いた平面自発光型の表示装置の中でも、とりわけ駆動素子として薄膜トランジスタを各画素に集積形成したアクティブマトリクス型の表示装置の開発が盛んである。アクティブマトリクス型平面自発光表示装置は、例えば以下の特許文献1ないし5に記載されている。
特開2003−255856 特開2003−271095 特開2004−133240 特開2004−029791 特開2004−093682
図21は従来のアクティブマトリクス型表示装置の一例を示す模式的な回路図である。表示装置は画素アレイ部1と周辺の駆動部とで構成されている。駆動部は水平セレクタ3とライトスキャナ4を備えている。画素アレイ部1は列状の信号線SLと行状の走査線WSを備えている。各信号線SLと走査線WSの交差する部分に画素2が配されている。図では理解を容易にするため、1個の画素2のみを表してある。ライトスキャナ4はシフトレジスタを備えており、外部から供給されるクロック信号ckに応じて動作し同じく外部から供給されるスタートパルスspを順次転送することで、走査線WSに順次制御信号を出力する。水平セレクタ3はライトスキャナ4側の線順次走査に合わせて映像信号を信号線SLに供給する。
画素2はサンプリング用トランジスタT1と駆動用トランジスタT2と保持容量C1と発光素子ELとで構成されている。駆動用トランジスタT2はPチャネル型であり、そのソースは電源ラインに接続し、そのドレインは発光素子ELに接続している。駆動用トランジスタT2のゲートはサンプリング用トランジスタT1を介して信号線SLに接続している。サンプリング用トランジスタT1はライトスキャナ4から供給される制御信号に応じて導通し、信号線SLから供給される映像信号をサンプリングして保持容量C1に書き込む。駆動用トランジスタT2は保持容量C1に書き込まれた映像信号をゲート電圧Vgsとしてそのゲートに受け、ドレイン電流Idsを発光素子ELに流す。これにより発光素子ELは映像信号に応じた輝度で発光する。ゲート電圧Vgsは、ソースを基準にしたゲートの電位を表している。
駆動用トランジスタT2は飽和領域で動作し、ゲート電圧Vgsとドレイン電流Idsの関係は以下の特性式で表される。
Ids=(1/2)μ(W/L)Cox(Vgs−Vth)
ここでμは駆動用トランジスタの移動度、Wは駆動用トランジスタのチャネル幅、Lは同じくチャネル長、Coxは同じくゲート絶縁容量、Vthは同じく閾電圧である。この特性式から明らかなように駆動用トランジスタT2は飽和領域で動作するとき、ゲート電圧Vgsに応じてドレイン電流Idsを供給する定電流源として機能する。
図22は、発光素子ELの電圧/電流特性を示すグラフである。横軸にアノード電圧Vを示し、縦軸に駆動電流Idsをとってある。なお発光素子ELのアノード電圧は駆動用トランジスタT2のドレイン電圧となっている。発光素子ELは電流/電圧特性が経時変化し、特性カーブが時間の経過と共に寝ていく傾向にある。このため駆動電流Idsが一定であってもアノード電圧(ドレイン電圧)Vが変化してくる。その点、図21に示した画素回路2は駆動用トランジスタT2が飽和領域で動作し、ドレイン電圧の変動に関わらずゲートで電圧Vgsに応じた駆動電流Idsを流すことができるので、発光素子ELの特性経時変化に関わらず発光輝度を一定に保つことが可能である。
図23は、従来の画素回路の他の例を示す回路図である。先に示した図21の画素回路と異なる点は、駆動用トランジスタT2がPチャネル型からNチャネル型に変わっていることである。回路の製造プロセス上は、画素を構成する全てのトランジスタをNチャネル型にすることが有利である場合が多い。
しかしながら図23の回路構成では、駆動用トランジスタT2がNチャネル型であるため、そのドレインが電源ラインに接続する一方、ソースSが発光素子ELのアノードに接続することになる。したがって発光素子ELの特性が経時変化した場合、ソースSの電位に影響が現れるため、Vgsが変動し駆動用トランジスタT2が供給するドレイン電流Idsが経時的に変化してしまう。このため発光素子ELの輝度が経時的に変化するという課題がある。
また駆動用トランジスタT2の閾電圧Vthや移動度μも画素毎にばらつく。これらのパラメータμやVthは前述したトランジスタ特性式に含まれるため、Vgsが一定でもIdsが変化してしまう。これにより画素毎に発光輝度が変化し、解決すべき課題となっている。
上述した従来の技術の課題に鑑み、本発明は少ない素子数で構成された単純な画素回路で、発光素子の特性変動、駆動用トランジスタの閾電圧や移動度のばらつきなどの影響を受けることなく、発光輝度の一様な表示装置を提供することを目的とする。特に本発明は、信号線に映像信号を供給する駆動部の負荷を軽減することが可能な表示装置及びその駆動方法を提供することを目的とする。かかる目的を達成するために以下の手段を講じた。即ち本発明は、画素アレイ部とこれを駆動する駆動部とからなり、前記画素アレイ部は、行状の第1走査線及び第2走査線と、列状の信号線と、各第1走査線と各信号線とが交差する部分に配された行列状の画素と、画素の各行に対応して配された給電線とを備え、前記駆動部は、各第1走査線に順次制御信号を出力し、画素を行単位で線順次走査する第1スキャナと、該線順次走査に合わせて制御信号を各第2走査線に出力する第2スキャナと、該線順次走査に合わせて各給電線に第1電位と第2電位で切り換わる電源電圧を供給する電源スキャナと、該線順次走査に合わせて列状の信号線に映像信号となる信号電位を供給する信号セレクタとを備え、前記画素は、発光素子と、サンプリング用トランジスタと、駆動用トランジスタと、スイッチングトランジスタと、保持容量とを含み、前記サンプリング用トランジスタは、その制御端が該第1走査線に接続し、一対の電流端の一方が該信号線に接続し、他方が該駆動用トランジスタの制御端に接続し、前記駆動用トランジスタは、一対の電流端の一方が該発光素子に接続し、他方が該給電線に接続し、前記スイッチングトランジスタは、その制御端が第2走査線に接続し、一対の電流端が固定電位と該駆動用トランジスタの制御端との間に接続し、前記保持容量は、該駆動用トランジスタの制御端と他方の電流端との間に接続している表示装置であって、前記サンプリング用トランジスタは、該第1走査線から供給された制御信号に応じて導通し、該信号線から供給された信号電位をサンプリングして該保持容量に保持し、前記駆動用トランジスタは、第1電位にある該給電線から電流の供給を受け該保持された信号電位に応じて駆動電流を該発光素子に流し、前記スイッチングトランジスタは、映像信号のサンプリングに先立って該給電線が第2電位にあるとき、第2走査線から供給される制御信号に応じてオンし該駆動用トランジスタの制御端を固定電位にセットするとともに、該駆動用トランジスタの他方の電流端を第2電位にセットし、続いて前記電源スキャナは、該給電線を第2電位から第1電位に切り換えて該駆動用トランジスタの閾電圧に相当する電圧を該保持容量に保持することを特徴とする。
好ましくは前記第1スキャナは、該駆動用トランジスタの閾電圧に相当する電圧を該保持容量に保持した後、所定の時間幅の制御信号を第1走査線に出力し、以って前記保持容量に信号電位を保持すると同時に該駆動用トランジスタの移動度に対する補正を信号電位に加える。また前記第1スキャナは、該保持容量に信号電位が保持された時点で、該サンプリング用トランジスタを非導通状態にして該駆動用トランジスタの制御端を該信号線から電気的に切り離し、以って該駆動用トランジスタの他方の電流端の電位変動に制御端の電位が連動し両者間の電圧を一定に維持する。
本発明によれば、有機ELデバイスなどの発光素子を画素に用いたアクティブマトリクス型の表示装置において、各画素が駆動用トランジスタの閾電圧補正機能を備えており、望ましくは駆動用トランジスタの移動度補正機能や有機ELデバイスの経時変動補正機能(ブートストラップ機能)も備えており、高品位の画質を得ることができる。本発明では電源電圧をスイッチングすることにより構成素子数と配線数を最低限に抑えた回路構成で、上述した多様な補正機能を実装することができる。個々の画素の構成素子数がトランジスタ3個と保持容量1個と発光素子1個と少なく、これにより画素のレイアウト面積を小さくすることができる。よって高品位且つ高精細なフラットディスプレイを提供することが可能になる。
本発明では特に画素アレイ部に対して映像信号を供給する駆動部の負荷を軽減するため、スイッチングトランジスタを駆動用トランジスタの制御端(ゲート)と所定の固定電位との間に接続している。このスイッチングトランジスタは閾電圧補正動作の準備段階で機能し、給電線が低電位にあるときオンして駆動用トランジスタの制御端(ゲート)を固定電位にセットすると共に、駆動用トランジスタの電流端(ソース)を低電位にセットする。その後駆動部は、給電線を低電位(第2電位)から高電位(第1電位)に切り換えて駆動用トランジスタの閾電圧に相当する電圧を保持容量に保持する。その際、駆動部は信号線の電位を基準電位と信号電位で切り換える必要はなく、その負荷を軽減することが可能である。換言すると、本発明では特に信号線を基準電位と信号電位で切り換える代わりに、スイッチングトランジスタを用いて駆動用トランジスタのゲートに固定電位を書き込んでいる。この固定電位は信号線から供給される基準電位の代わりとなるものである。かかる構成により、駆動部は信号線に対して線順次で映像信号の信号電位だけを供給すれば良く、表示装置で一般に使われている汎用のシグナルドライバを用いることが可能となり、低コスト化並びに低消費電力化を実現できる。また信号線に供給する信号をパルス化する必要がないため、配線抵抗や配線容量によるパルス波形の劣化を考慮する必要がなくなり、その分配線に対する制限が少なくなり、パネルの大型化及び高精細化が可能になる。
以下図面を参照して本発明の実施の形態を詳細に説明する。図1は本発明の元になった先行開発にかかる表示装置の全体構成を示すブロック図である。図示するように、本表示装置は、画素アレイ部1とこれを駆動する駆動部(3,4,5)とからなる。画素アレイ部1は、行状の走査線WSと、列状の信号線SLと、両者が交差する部分に配された行列状の画素2と、各画素2の各行に対応して配された給電線DSとを備えている。駆動部(3,4,5)は、各走査線WSに順次制御信号を供給して画素2を行単位で線順次走査する制御用スキャナ(ライトスキャナ)4と、この線順次走査に合わせて各給電線DSに第1電位と第2電位で切換る電源電圧を供給する電源スキャナ(ドライブスキャナ)5と、この線順次走査に合わせて列状の信号線SLに映像信号となる信号電位と基準電位を供給する信号セレクタ(水平セレクタ)3とを備えている。なおライトスキャナ4は外部から供給されるクロック信号WSckに応じて動作し同じく外部から供給されるスタートパルスWSspを順次転送することで、各走査線WSに制御信号を出力している。ドライブスキャナ5は外部から供給されるクロック信号DSckに応じて動作し、同じく外部から供給されるスタートパルスDSspを順次転送することで、給電線DSの電位を線順次で切り換えている。
図2は、図1に示した表示装置に組み込まれる画素の構成を示す回路図である。この画素回路は先行開発にかかるものであり、本発明の背景となっている。本発明の理解を容易にするため、この先行開発にかかる画素回路の構成並びに動作を本発明の一部として詳細に説明する。図示するように本画素回路2は、有機ELデバイスなどで代表される二端子型(ダイオード型)の発光素子ELと、Nチャネル型のサンプリング用トランジスタT1と、同じくNチャネル型の駆動用トランジスタT2と、薄膜タイプの保持容量C1とで構成されている。サンプリング用トランジスタT1はそのゲートが走査線WSに接続し、そのソース及びドレインの一方が信号線SLに接続し、他方が駆動用トランジスタT2のゲートGに接続している。駆動用トランジスタT2は、そのソース及びドレインの一方が発光素子ELに接続し、他方が給電線DSに接続している。本形態は駆動用トランジスタT2がNチャネル型であり、ドレイン側が給電線DSに接続し、ソースS側が発光素子ELのアノード側に接続している。発光素子ELのカソードは所定のカソード電位Vcatに固定されている。保持容量C1は駆動用トランジスタT2のソースSとゲートGとの間に接続している。かかる構成を有する画素2に対して、制御用スキャナ(ライトスキャナ)4は、走査線WSを低電位と高電位の間で切り換えることで順次制御信号を出力し、画素2を行単位で線順次走査する。電源スキャナ(ドライブスキャナ)5は、線順次走査に合わせて各給電線DSに第1電位Vccと第2電位Vssで切換る電源電圧を供給している。信号セレクタ(水平セレクタ)3は、線順次走査に合わせて列状の信号線SLに映像信号となる信号電位Vsigと基準電位Vofsを供給している。
かかる構成において、サンプリング用トランジスタT1は、走査線WSから供給された制御信号に応じて導通し、信号線SLから供給された信号電位Vsigをサンプリングして保持容量C1に保持する。駆動用トランジスタT2は、第1電位Vccにある給電線DSから電流の供給を受け保持容量C1に保持された信号電位Vsigに応じて駆動電流を発光素子ELに流す。制御用スキャナ4は、信号線SLが信号電位Vsigにある時間帯にサンプリング用トランジスタT1を導通状態にするため、所定の時間幅の制御信号を走査線WSに出力し、以って保持容量C1に信号電位Vsigを保持すると同時に駆動用トランジスタT2の移動度μに対する補正を信号電位Vsigに加える。
図2に示した画素回路は、上述した移動度補正機能に加え閾電圧補正機能も備えている。即ち電源スキャナ(ドライブスキャナ)5はサンプリング用トランジスタT1が信号電位Vsigをサンプリングする前に、第1タイミングで給電線DSを第1電位Vccから第2電位Vssに切り換える。制御用スキャナ(ライトスキャナ)4は、同じくサンプリング用トランジスタT1が信号電位Vsigをサンプリングする前に、第2タイミングでサンプリング用トランジスタT1を導通させて信号線SLから基準電位Vofsを駆動用トランジスタT2のゲートGに印加すると共に、駆動用トランジスタT2のソースSを第2電位Vssにセットする。電源スキャナ(ドライブスキャナ)5は、第2タイミングの後の第3タイミングで、給電線DSを第2電位Vssから第1電位Vccに切り換えて、駆動用トランジスタT2の閾電圧Vthに相当する電圧を保持容量C1に保持する。かかる閾電圧補正機能より、本表示装置は画素毎にばらつく駆動用トランジスタT2の閾電圧Vthの影響をキャンセルすることができる。なお、第1タイミングと第2タイミングの前後は問わない。
図2に示した画素回路2はさらにブートストラップ機能も備えている。即ちライトスキャナ4は、保持容量C1に信号電位Vsigが保持された時点で、サンプリング用トランジスタT1を非導通状態にして駆動用トランジスタT2のゲートGを信号線SLから電気的に切り離し、以って駆動用トランジスタT2のソース電位の変動にゲート電位が連動しゲートGとソースS間の電圧Vgsを一定に維持する。発光素子ELの電流/電圧特性が経時変動しても、ゲート電圧Vgsを一定に維持することができ、輝度の変化が生じない。
図3は、図2に示した画素の動作説明に供するタイミングチャートである。なおこのタイミングチャートは一例であって、図2に示した画素回路の制御シーケンスは図3のタイミングチャートに限られるものではない。このタイミングチャートは時間軸を共通にして、走査線WSの電位変化、給電線DSの電位変化、信号線SLの電位変化を表してある。走査線WSの電位変化は制御信号を表し、サンプリング用トランジスタT1の開閉制御を行っている。給電線DSの電位変化は、電源電圧Vcc,Vssの切り換えを表している。また信号線SLの電位変化は入力信号の信号電位Vsigと基準電位Vofsの切り換えを表している。またこれらの電位変化と並行に、駆動用トランジスタT2のゲートG及びソースSの電位変化も表している。前述したようにゲートGとソースSの電位差がVgsである。
このタイミングチャートは画素の動作の遷移に合わせて期間を(1)〜(7)のように便宜的に区切ってある。当該フィールドに入る直前の期間(1)では発光素子ELが発光状態にある。その後線順次走査の新しいフィールドに入ってまず最初の期間(2)で給電線DSを第1電位Vccから第2電位Vssに切り換える。次の期間(3)に進み入力信号をVsigからVofsに切り換える。さらに次の期間(4)でサンプリングトランジスタT1をオンする。この期間(2)〜(4)で駆動用トランジスタT2のゲート電圧及びソース電圧を初期化する。その期間(2)〜(4)は閾電圧補正のための準備期間であり、駆動用トランジスタT2のゲートGがVofsに初期化される一方、ソースSがVssに初期化される。続いて閾値補正期間(5)で実際に閾電圧補正動作が行われ、駆動用トランジスタT2のゲートGとソースSとの間に閾電圧Vthに相当する電圧が保持される。実際にはVthに相当する電圧が、駆動用トランジスタT2のゲートGとソースSとの間に接続された保持容量C1に書き込まれることになる。この後書き込み期間/移動度補正期間(6)に進む。ここで映像信号の信号電位VsigがVthに足し込まれる形で保持容量C1に書き込まれると共に、移動度補正用の電圧ΔVが保持容量C1に保持された電圧から差し引かれる。この書き込み期間/移動度補正期間(6)では、信号線SLが信号電位Vsigにある時間帯にサンプリング用トランジスタT1を導通状態にする必要がある。この後発光期間(7)に進み、信号電位Vsigに応じた輝度で発光素子が発光する。その際信号電位Vsigは閾電圧Vthに相当する電圧と移動度補正用の電圧ΔVとによって調整されているため、発光素子ELの発光輝度は駆動用トランジスタT2の閾電圧Vthや移動度μのばらつきの影響を受けることはない。なお発光期間(7)の最初でブートストラップ動作が行われ、駆動用トランジスタT2のゲートG/ソースS間電圧Vgsを一定に維持したまま、駆動用トランジスタT2のゲート電位及びソース電位が上昇する。
この先行開発にかかる画素回路は、構成素子数がトランジスタ2個と容量1個と発光素子1個で少ないにもかかわらず、駆動用トランジスタの閾電圧補正機能、移動度補正機能及び発光素子の経時劣化補正機能など多彩な機能を備えている。その分制御シーケンスが複雑となり、駆動部側の電源スキャナは、給電線に対して第1電位(高電位Vcc)と第2電位(低電位Vss)とで切換る電源電圧を供給しなければならない。また駆動部側の信号線セレクタも、信号線SLに対して1水平周期(1H)ごとに信号電位Vsigと基準電位Vofsとで切換るパルス状の入力信号を供給する必要がある。
以下図4〜図11を参照して、図2に示した先行開発にかかる画素回路の動作をさらに詳しく説明する。まず図4に示したように発光期間(1)では、電源電位がVccにセットされ、サンプリング用トランジスタT1はオフしている。このとき駆動用トランジスタT2は飽和領域で動作するようにセットされているため、発光素子ELに流れる駆動電流Idsは駆動用トランジスタT2のゲートG/ソースS間に印加される電圧Vgsに応じて、前述したトランジスタ特性式で示される値を取る。
続いて図5に示すように準備期間(2),(3)に入ると給電線(電源ライン)の電位をVssにする。このときVssは発光素子ELの閾電圧Vthelとカソード電圧Vcatの和よりも小さくなるように設定している。即ちVss<Vthel+Vcatであるので、発光素子ELは消灯し、電源ライン側が駆動用トランジスタT2のソースとなる。このとき発光素子ELのアノードはVssに充電される。
さらに図6に示すように次の準備期間(4)に入ると、信号線SLの電位がVofsになる一方サンプリング用トランジスタT1がオンして、駆動用トランジスタT2のゲート電位をVofsとする。この様にして発光素子ELのアノード(S)及び駆動用トランジスタT2のゲートGが初期化され、このときのゲート電圧VgsはVofs−Vssの値となる。Vgs=Vofs−Vssは駆動用トランジスタT2の閾電圧Vthよりも大きな値となるように設定されている。この様にVgs>Vthになるように駆動用トランジスタT2を初期化することで、次に来る閾電圧補正動作の準備が完了する。
続いて図7に示すように閾電圧補正期間(5)に進むと、給電線DS(電源ライン)の電位がVccに戻る。電源電圧をVccとすることで発光素子ELのアノードが駆動用トランジスタT2のソースSとなり、図示のように電流が流れる。このとき発光素子ELの等価回路は図示のようにダイオードTelと容量Celの並列接続で表される。アノード電位(即ちソース電位Vss)がVcat+Vthelよりも低いので、ダイオードTelはオフ状態にあり、そこに流れるリーク電流は駆動用トランジスタT2に流れる電流よりもかなり小さい。よって駆動用トランジスタT2に流れる電流はほとんどが保持容量C1と等価容量Celを充電するために使われる。
図8は図7に示した閾電圧補正期間(5)における駆動用トランジスタT2のソース電圧の時間変化を表している。図示するように、駆動用トランジスタT2のソース電圧(即ち発光素子ELのアノード電圧)は時間と共にVssから上昇する。閾電圧補正期間(5)が経過すると駆動用トランジスタT2はカットオフし、そのソースSとゲートGとの間の電圧VgsはVthとなる。このときソース電位はVofs−Vthで与えられる。この値Vofs−Vthは依然としてVcat+Vthelよりも低くなっており、発光素子ELは遮断状態にある。
次に図9に示すように書き込み期間/移動度補正期間(6)に入ると、サンプリング用トランジスタT1を引き続きオンした状態で信号線SLの電位をVofsからVsigに切り換える。このとき信号電位Vsigは階調に応じた電圧となっている。駆動用トランジスタT2のゲート電位はサンプリング用トランジスタT1をオンしているためVsigとなる。一方ソース電位は電源Vccから電流が流れるため時間と共に上昇していく。この時点でも駆動用トランジスタT2のソース電位が発光素子ELの閾電圧Vthelとカソード電圧Vcatの和を超えていないので、駆動用トランジスタT2から流れる電流はもっぱら等価容量Celと保持容量C1の充電に使われる。このとき既に駆動用トランジスタT2の閾電圧補正動作は完了しているため、駆動用トランジスタT2が流す電流は移動度μを反映したものとなる。具体的に言うと移動度μが大きい駆動用トランジスタT2はこのときの電流量が大きく、ソースの電位上昇分ΔVも大きい。逆に移動度μが小さい場合駆動用トランジスタT2の電流量が小さく、ソースの上昇分ΔVは小さくなる。かかる動作により駆動用トランジスタT2のゲート電圧Vgsは移動度μを反映してΔVだけ圧縮され、移動度補正期間(6)が完了した時点で完全に移動度μを補正したVgsが得られる。
図10は、上述した移動度補正期間(6)における駆動用トランジスタT2のソース電圧の時間的な変化を示すグラフである。図示するように駆動用トランジスタT2の移動度が大きいとソース電圧は速く上昇し、それだけVgsが圧縮される。即ち移動度μが大きいとその影響を打ち消すようにVgsが圧縮され、駆動電流が抑制できる。一方移動度μが小さい場合駆動用トランジスタT2のソース電圧はそれほど速く上昇しないので、Vgsも強く圧縮を受けることはない。したがって移動度μが小さい場合、駆動用トランジスタのVgsは小さい駆動能力を補うように大きな圧縮がかからない。
図11は発光期間(7)の動作状態を表している。この発光期間(7)ではサンプリング用トランジスタT1をオフして発光素子ELを発光させる。駆動用トランジスタT2のゲート電圧Vgsは一定に保たれており、駆動用トランジスタT2は前述した特性式に従って一定の電流Ids´を発光素子ELに流す。発光素子ELのアノード電圧(即ち駆動用トランジスタT2のソース電圧)は発光素子ELにIds´という電流が流れるため、Vxまで上昇しこれがVcat+Vthelを超えた時点で発光素子ELが発光する。発光素子ELは発光時間が長くなるとその電流/電圧特性は変化してしまう。そのため図11に示したソースSの電位が変化する。しかしながら駆動用トランジスタT2のゲート電圧Vgsはブートストラップ動作により一定値に保たれているので、発光素子ELに流れる電流Ids´は変化しない。よって発光素子ELの電流/電圧特性が劣化しても、一定の駆動電流Ids´が常に流れていて、発光素子ELの輝度が変化することはない。
以上の説明から明らかなように先行開発にかかる表示装置は、1水平周期(1H)内で駆動用トランジスタの閾電圧補正動作や映像信号の書き込み動作並びに駆動用トランジスタの移動度補正動作を行っている。少ない素子数でこの複雑な動作を実現するため、駆動部側のシグナルドライバ(水平セレクタ)3は、1H内で信号電位と基準電位が切換るパルス状の入力信号を供給している。ここで表示装置を構成するパネルの大型化及び高精細化が進むと、信号線が長くなり配線抵抗や配線容量が大きくなる傾向になる。このためシグナルドライバから出力された映像信号は、そのパルス波形が信号線を伝搬する過程で大きく鈍ってしまい、大型のパネルでは正常な動作を行うことが難しい場合がある。また先行開発に使うシグナルドライバは1Hごとに信号電位と基準電位を切り換える必要があるため、出力周波数が高くなり、その分電力消費が大きくなるので、低消費電力化の障害となっている。
図12は本発明にかかる表示装置の全体構成を表しており、上述した先行開発にかかる表示装置の問題点に対策を施したものである。理解を容易にするため、図1に示した先行開発にかかる表示装置と対応する部分には対応する参照番号を付してある。図示するように本表示装置は、基本的に画素アレイ部1とこれを駆動する駆動部とからなる。好ましくは画素アレイ部1と駆動部は1枚のパネルに一体的に形成されて、フラット形の表示装置となっている。
画素アレイ部1は行状の第1走査線WS及び第2走査線AZと、列状の信号線SLと、各第1走査線WSと各信号線SLとが交差する部分に配された行列状の画素2と、画素2の各行に対応して配された給電線DSとを備えている。駆動部は第1スキャナ(ライトスキャナ)4と第2スキャナ(補正用スキャナ)7と、電源スキャナ(ドライブスキャナ)5と、信号セレクタ(水平セレクタ)3とを備えている。第1スキャナ4は、第1走査線WSを低電位と高電位との間で切り換えることで順次制御信号を出力し、画素2を行単位で線順次走査する。第2スキャナ(補正用スキャナ)7は、この線順次走査に合わせて制御信号を各第2走査線AZに出力する。電源スキャナ(ドライブスキャナ)5は、線順次走査に合わせて各給電線DSに第1電位(高電位)と第2電位(低電位)で切換る電源電圧を供給する。信号セレクタ3は、スキャナ側の線順次走査に合わせて列状の信号線SLに映像信号となる信号電位を供給する。
図13は、図12に示した本発明にかかる表示装置に組み込まれる画素の構成を示す回路図である。理解を容易にするため、図2に示した先行開発にかかる画素回路と対応する部分には対応する参照番号を付してある。本画素回路は発光素子ELとサンプリング用トランジスタT1と駆動用トランジスタT2とスイッチングトランジスタT3と保持容量C1とで構成されている。図2に示した先行開発例と比較すれば明らかなように、本発明の画素回路はスイッチングトランジスタT3が増えている。これに対応して走査線AZと補正用スキャナ7が追加になっている。これにより水平セレクタ3は1Hごとに信号電位と基準電位を切り換える必要がなくなり、表示装置で一般に使われているシグナルドライバをそのまま用いることが出来る。このシグナルドライバは各信号線SLに対して線順次走査に同期し所定の信号電位Vsigを供給するようになっている。
サンプリング用トランジスタT1は、その制御端(ゲート)が第1走査線WSに接続し、一対の電流端(ソース及びドレイン)の一方が信号線SLに接続し、他方が駆動用トランジスタT2の制御端(ゲートG)に接続している。駆動用トランジスタT2は一対の電流端(ソース及びドレイン)の一方が発光素子ELに接続し、他方が給電線DSに接続している。本実施形態ではこの駆動用トランジスタT2がNチャネル型であり、ソースSが発光素子ELのアノードに接続する一方ドレインが給電線DSに接続している。なお発光素子ELのカソードは所定のカソード電位Vcatに接続している。スイッチングトランジスタT3はその制御端(ゲート)が第2走査線AZに接続し、一対の電流端(ソース及びドレイン)が固定電位Vofsと駆動用トランジスタT2の制御端(ゲートG)との間に接続している。保持容量C1は駆動用トランジスタT2の制御端(ゲートG)と他方の電流端(ソースS)との間に接続している。
かかる構成において、サンプリング用トランジスタT1は、第1走査線WSから供給された制御信号に応じて導通し、信号線SLから供給された信号電位Vsigをサンプリングして保持容量C1に保持する。駆動用トランジスタT2は、第1電位(高電位Vcc)にある給電線DSから電流の供給を受け保持された信号電位Vsigに応じて駆動電流を発光素子ELに流す。スイッチングトランジスタT3は、映像信号のサンプリングに先立って給電線DSが第2電位(低電位Vss)にあるとき、第2走査線AZから供給される制御信号に応じてオンし駆動トランジスタT2の制御端(ゲートG)を固定電位Vofsにセットすると共に、駆動用トランジスタT2の他方の電流端(ソースS)を第2電位(低電位Vss)にセットする。続いて電源スキャナ(ドライブスキャナ)5は、給電線DSを第2電位Vssから第1電位Vccに切り換えて駆動用トランジスタT2の閾電圧Vthに相当する電圧を保持容量C1に保持する。かかる構成により、本表示装置は各画素2に形成されている駆動用トランジスタT2の閾電圧Vthのばらつきを補正することが出来る。
本表示装置は上述した閾電圧補正機能加え、駆動用トランジスタT2の移動度補正機能も備えている。即ち第1スキャナ(ライトスキャナ)4は、駆動用トランジスタT2の閾電圧Vthに相当する電圧を保持容量C1に保持した後、所定の時間幅の制御信号を第1走査線WSに出力し、以って保持容量C1に信号電位Vsigを保持すると同時に駆動用トランジスタT2の移動度μに対する補正を信号電位Vsigに加える。
また本発明にかかる表示装置はいわゆるブートストラップ機能を備えており、発光素子ELの電流/電圧特性の経時変化を補正している。即ち第1スキャナ(ライトスキャナ)4は、保持容量C1に信号電位Vsigが保持された時点で、サンプリング用トランジスタT1を非道通状態にして駆動用トランジスタT2の制御端(ゲートG)を信号線SLから電気的に切り離し、以って駆動用トランジスタT2の他方の電流端(ソースS)の電位変動に制御端(ゲートG)の電位が連動し両者間の電圧Vgsを一定に維持している。経時劣化で発光素子ELのアノード電位(即ち駆動トランジスタT2のソース電位)が変動しても、Vgsが一定に保たれるため駆動用トランジスタT2は定電流源として機能し、アノード電位の変動に関わらず常に一定の駆動電流を発光素子ELに供給することが出来る。
図14は、図13に示した本発明にかかる画素回路の動作説明に供するタイミングチャートである。理解を容易にするため図3に示した先行開発にかかる画素回路のタイミングチャートと同じ表記を採用している。即ちこのタイミングチャートは、走査線WS、走査線AZ及び給電線(電源)DSの電位変化を表している。走査線WSがハイレベルになるとサンプリング用トランジスタT1がオンし、走査線AZがハイレベルになるとスイッチングトランジスタT3がオンする。給電線DS(電源ライン)は低電位Vssと高電位Vccとの間で切換る。なお先行開発例と異なり本画素回路は汎用のシグナルドライバで信号線に映像信号を供給しており、その図示を省略している。通常のシグナルドライバは、線順次走査に合わせて1水平周期(1H)ごとに所定の信号電位を列状の信号線に供給している。なおこのタイミングチャートは、走査線や給電線の電位変化に合わせて、駆動用トランジスタT2のゲートG及びソースSの電位変化も表してある。ゲートGとソースSとの間の電位差がVgsであり、駆動用トランジスタT2の出力電流を規定している。
まず発光期間(1)ではトランジスタT1及びT3がオフであり、電源が高電位Vccにある。この時駆動用トランジスタT2はVgsに応じた駆動電流を発光素子ELに供給する。この後当該フィールドに入ってしばらく非発光期間となる。まず最初の準備期間(2)で電源ラインがVccからVssに切換り、駆動用トランジスタT2のソースSがVssになる。次の準備期間(4)でスイッチングトランジスタT3がオンし、駆動用トランジスタT2のゲートGに固定電位Vofsが書き込まれる。これにより駆動用トランジスタT2はVgs=Vofs−Vssとなって閾電圧補正のための準備が完了する。
続いて閾電圧補正期間(5)に入り電源ラインがVssからVccに切換る。これにより駆動用トランジスタT2のソースSの電位が上昇をはじめ、Vgs=Vthとなった所で、駆動用トランジスタT2はカットオフする。その後スイッチングトランジスタT3がオフし、閾電圧補正期間(5)が完了する。この様に本発明では、スイッチングトランジスタT3のオン時間により閾電圧補正期間(5)を規定することが出来る。先行開発例のように閾電圧補正期間を1水平期間(1H)内に収める必要はなく、駆動用トランジスタT2がカットオフするために十分な時間を確保することが出来る。これにより、駆動用トランジスタT2の閾電圧のばらつきを完全にキャンセルすることが可能である。
その後期間(5a)を経て書き込み期間(6)に進む。この時信号線SL上には当該行に割り当てられた信号電位Vsigが出力されており、このタイミングでサンプリング用トランジスタT1がオンする。これにより信号電位Vsigが駆動用トランジスタT2のゲートGに書き込まれる。この時同時に駆動トランジスタT2に流れる電流が保持容量C1に負帰還され、ソースSの電位がΔVだけ上昇する。この負帰還量ΔVが移動度補正量分である。その後非発光期間が終わり発光期間(7)に進んで、駆動用トランジスタT2はVgsに応じて駆動電流を発光素子に供給する。
図15〜図20を参照して、図13に示した本発明にかかる画素回路の動作をさらに詳細に説明する。まず図15に示すように発光期間(1)では、サンプリング用トランジスタT1及びスイッチング用トランジスタT3がオフした状態にある。この時駆動用トランジスタT2は飽和領域で動作するように設定されているため、駆動用トランジスタT2は定電源として動作し所定の駆動電流Idsを発光素子ELに供給する。発光素子ELに流れる電流IdsはVgsに応じて前述したトランジスタ特性式に示される値を取る。
続いて図16に示すように前フィールドの発光期間から当該フィールドの非発光期間に入り、最初の準備期間(2)で電源電圧をVccからVssに切り換える。この時駆動用トランジスタT2は線形領域で動作して、発光素子ELのアノード(S)には電源電位Vssが充電される。ここで電源電位Vssは発光素子ELの閾電圧Vthelとカソード電位Vcatの和よりも小さく設定されており、Vss<Vthel+Vcatである。Vssをこの様に設定することで、発光素子ELは逆バイアス状態となり消光する。このときに流れる電流経路を点線で表してある。
続いて図17に示すように次の準備期間(4)に入るとスイッチングトランジスタT3をオンして駆動用トランジスタT2のゲートGの電位を固定電位Vofsにセットする。これにより駆動用トランジスタT2のゲート/ソース間電圧VgsはVofs−Vssという値になる。Vgs=Vofs−Vss>Vthに設定して、閾電圧補正のための準備動作を完了する。仮にVgs=Vofs−Vssの値が駆動用トランジスタT2の閾電圧Vthより小さいと、次の閾電圧補正動作を行うことは出来ない。
次に図18に示すように閾電圧補正期間(5)に入り、電源電圧をVssからVccに切り換える。これにより電源から保持容量C1に向かって点線のように電流が流れ始める。発光素子ELの等価回路は、図18に示すようにダイオード接続されたトランジスタTelと容量Celとで表される。この時ソースSの電位がVcat+Vthelの値よりも低い限り、発光素子ELに流れるリーク電流は駆動トランジスタT2が供給する電流よりもかなり小さい。よって駆動用トランジスタT2が供給する電流はもっぱら保持容量C1と等価容量Celを充電するために使われる。この充電によりソースSの電位は上昇していき、一定時間経過後ゲートGとソースSとの間の電圧VgsがVthに達したところで駆動用トランジスタT2がカットオフする。このときのソースSの電位はVofs−Vthで表され、これは依然としてVcat+Vthelよりも低いため、発光素子ELには電流がほとんど流れない。
この後図19に示すように、中間期間(5a)を経て書き込み期間/移動度補正期間(6)に進む。即ちスイッチングトランジスタT3をオフして閾電圧キャンセル動作を終了した後、信号線SLの電位をVsigにする。ここでVsigは階調に応じた電圧となっている。続いてサンプリング用トランジスタT1をオンして、駆動用トランジスタT2のゲートGに所望の信号電位であるVsigを書き込む。ここで駆動用トランジスタT2のゲートGの電位はサンプリング用トランジスタT1をオンしているためにVsigとなる。そのため駆動用トランジスタT2がオンし電源Vccから電流が流れ込み、ソースSの電位は時間と共に上昇していく。この時駆動用トランジスタT2のソース電圧は依然として発光素子ELの閾電圧Vthとカソード電圧Vcatの和を超えないので、発光素子ELのリーク電流は駆動用トランジスタT2の出力電流よりもかなり小さく、駆動用トランジスタT2の出力電流はほぼ保持容量C1と等価容量Celを充電するために使われる。この時点では駆動用トランジスタT2の閾電圧補正動作は完了しているため、駆動用トランジスタT2が保持容量C1に負帰還する電流量は、駆動用トランジスタT2の移動度μを反映したものとなる。具体的には駆動用トランジスタT2の移動度μが大きいとき、その出力電流量が大きくなりソースSの電位上昇が早い。逆に駆動用トランジスタT2の移動度μが小さいとき出力電流も小さく、ソースSの電位上昇は遅くなる。この様な負帰還動作によって駆動用トランジスタT2のゲート/ソース間電圧Vgsは移動度μを反映したものとなり、書き込み期間/移動度補正期間(6)が完了した時点で、完全に移動度μのばらつきが補正されたVgsを保持容量C1に保持することが出来る。
最後に図20に示すように発光期間(7)に入ると、サンプリング用トランジスタT1をオフして発光素子ELを発光させる。駆動用トランジスタT2のゲート/ソース間電圧Vgsはブートストラップ動作により一定に保たれるため、駆動用トランジスタT2は一定の電流Ids´´を発光素子ELに流し、ソースSの電位は発光素子ELにIds´´という電流が流れる電圧Vxまで上昇し、発光素子ELは発光する。ここで発光素子ELは発光時間が長くなるとその電流/電圧特性は変化してしまう。このためソースSの電位も変動する。しかしながら駆動用トランジスタT2のゲート/ソース間電圧Vgsは常に一定値に保たれているので、発光素子ELに流れる電流は変化しない。よって発光素子ELの電流/電圧特性が変化しても、一定電流Idsが常に流れ続け、発光素子ELの輝度が変化することはない。
以上の説明から明らかなように、本発明の画素回路は駆動用トランジスタT2のゲートGに固定電位Vofsを書き込むためのスイッチングトランジスタを追加しているため、駆動部側は信号線に1Hで基準電位Vofsと信号電位Vsigが切換る映像信号を出力する必要がなくなる。よって駆動部側は汎用のシグナルドライバを用いることが可能となり、低コスト化及び低消費電力化が実現できる。また閾電圧補正期間(5)はスイッチングトランジスタT3のオン時間によって決定されるため、先行開発例のような1Hの制限幅を超えて閾電圧補正期間(5)の時間長を自在に決定することが可能であり、完全に閾電圧補正動作を行うことが出来る。この様にして本発明にかかる表示装置は、駆動用トランジスタT2の閾電圧Vth及び移動度μのばらつきを抑えることが出来るため、ムラやざらつきのない均一な画質を得ることが出来る。本発明によって駆動部側は信号線に1Hごとで電位が切換るパルス信号を供給する必要がないため、ドライバの消費電力を小さく抑えることが出来る。本発明により、駆動部側は信号線に対してパルス状の信号を供給する必要がなくなり、信号線の配線抵抗や配線容量の影響によるパルス波形の劣化を考慮する必要がなく、パネルの大型化及び高精細化が可能になる。
本発明にかかる表示装置は、図24に示すような薄膜デバイス構成を有する。本図は、絶縁性の基板に形成された画素の模式的な断面構造を表している。図示するように、画素は、複数の薄膜トランジタを含むトランジスター部(図では1個のTFTを例示)、保持容量などの容量部及び有機EL素子などの発光部とを含む。基板の上にTFTプロセスでトランジスター部や容量部が形成され、その上に有機EL素子などの発光部が積層されている。その上に接着剤を介して透明な対向基板を貼り付けてフラットパネルとしている。
本発明にかかる表示装置は、図25に示すようにフラット型のモジュール形状のものを含む。例えば絶縁性の基板上に、有機EL素子、薄膜トランジスタ、薄膜容量等からなる画素をマトリックス状に集積形成した画素アレイ部を設ける、この画素アレイ部(画素マトリックス部)を囲むように接着剤を配し、ガラス等の対向基板を貼り付けて表示モジュールとする。この透明な対向基板には必要に応じて、カラーフィルタ、保護膜、遮光膜等を設けてももよい。表示モジュールには、外部から画素アレイ部への信号等を入出力するためのコネクタとして例えばFPC(フレキシブルプリントサーキット)を設けてもよい。
以上説明した本発明における表示装置は、フラットパネル形状を有し、様々な電子機器、例えば、デジタルカメラ、ノート型パーソナルコンピューター、携帯電話、ビデオカメラなど、電子機器に入力された、若しくは、電子機器内で生成した映像信号を画像若しくは映像として表示するあらゆる分野の電子機器のディスプレイに適用することが可能である。以下この様な表示装置が適用された電子機器の例を示す。
図26は本発明が適用されたテレビであり、フロントパネル12、フィルターガラス13等から構成される映像表示画面11を含み、本発明の表示装置をその映像表示画面11に用いることにより作製される。
図27は本発明が適用されたデジタルカメラであり、上が正面図で下が背面図である。このデジタルカメラは、撮像レンズ、フラッシュ用の発光部15、表示部16、コントロールスイッチ、メニュースイッチ、シャッター19等を含み、本発明の表示装置をその表示部16に用いることにより作製される。
図28は本発明が適用されたノート型パーソナルコンピュータであり、本体20には文字等を入力するとき操作されるキーボード21を含み、本体カバーには画像を表示する表示部22を含み、本発明の表示装置をその表示部22に用いることにより作製される。
図29は本発明が適用された携帯端末装置であり、左が開いた状態を表し、右が閉じた状態を表している。この携帯端末装置は、上側筐体23、下側筐体24、連結部(ここではヒンジ部)25、ディスプレイ26、サブディスプレイ27、ピクチャーライト28、カメラ29等を含み、本発明の表示装置をそのディスプレイ26やサブディスプレイ27に用いることにより作製される。
図30は本発明が適用されたビデオカメラであり、本体部30、前方を向いた側面に被写体撮影用のレンズ34、撮影時のスタート/ストップスイッチ35、モニター36等を含み、本発明の表示装置をそのモニター36に用いることにより作製される。
先行開発にかかる表示装置の全体構成を示すブロック図である。 先行開発にかかる画素回路の構成を示す回路図である。 図2に示した画素回路の動作説明に供するタイミングチャートである。 図2に示した画素回路の動作説明に供する模式図である。 同じく動作説明に供する模式図である。 同じく動作説明に供する模式図である。 同じく動作説明に供する模式図である。 同じく動作説明に供するグラフである。 同じく動作説明に供する模式図である。 同じく動作説明に供するグラフである。 同じく動作説明に供する模式図である。 本発明にかかる表示装置の全体構成を示すブロック図である。 図12に示した本発明にかかる表示装置に組み込まれる画素回路の構成を示す回路図である。 図13に示した画素回路の動作説明に供するタイミングチャートである。 図13に示した画素回路の動作説明に供する模式図である。 同じく動作説明に供する模式図である。 同じく動作説明に供する模式図である。 同じく動作説明に供する模式図である。 同じく動作説明に供する模式図である。 同じく動作説明に供する模式図である。 従来の表示装置の一例を示す回路図である。 従来の表示装置の課題を説明するグラフである。 従来の表示装置の別の例を示す回路図である。 本発明にかかる表示装置のデバイス構成を示す断面図である。 本発明にかかる表示装置のモジュール構成を示す平面図である。 本発明にかかる表示装置を備えたテレビジョンセットを示す斜視図である。 本発明にかかる表示装置を備えたデジタルスチルカメラを示す斜視図である。 本発明にかかる表示装置を備えたノート型パーソナルコンピューターを示す斜視図である。 本発明にかかる表示装置を備えた携帯端末装置を示す模式図である。 本発明にかかる表示装置を備えたビデオカメラを示す斜視図である。
符号の説明
1・・・画素アレイ、2・・・画素、3・・・信号セレクタ、4・・・制御用スキャナ(第1スキャナ)、5・・・電源スキャナ、7・・・補正用スキャナ(第2スキャナ)、T1・・・サンプリング用トランジスタ、T2・・・駆動用トランジスタ、T3・・・スイッチングトランジスタ、C1・・・保持容量、EL・・・発光素子、WS・・・走査線、AZ・・・走査線、DS・・・給電線、SL・・・信号線

Claims (4)

  1. 画素アレイ部とこれを駆動する駆動部とからなり、
    前記画素アレイ部は、行状の第1走査線及び第2走査線と、列状の信号線と、各第1走査線と各信号線とが交差する部分に配された行列状の画素と、画素の各行に対応して配された給電線とを備え、
    前記駆動部は、各第1走査線に順次制御信号を出力し、画素を行単位で線順次走査する第1スキャナと、
    該線順次走査に合わせて制御信号を各第2走査線に出力する第2スキャナと、
    該線順次走査に合わせて各給電線に第1電位と第2電位で切り換わる電源電圧を供給する電源スキャナと、
    該線順次走査に合わせて列状の信号線に映像信号となる信号電位を供給する信号セレクタとを備え、
    前記画素は、発光素子と、サンプリング用トランジスタと、駆動用トランジスタと、スイッチングトランジスタと、保持容量とを含み、
    前記サンプリング用トランジスタは、その制御端が該第1走査線に接続し、一対の電流端の一方が該信号線に接続し、他方が該駆動用トランジスタの制御端に接続し、
    前記駆動用トランジスタは、一対の電流端の一方が該発光素子に接続し、他方が該給電線に接続し、
    前記スイッチングトランジスタは、その制御端が第2走査線に接続し、一対の電流端が固定電位と該駆動用トランジスタの制御端との間に接続し、
    前記保持容量は、該駆動用トランジスタの制御端と他方の電流端との間に接続している表示装置であって、
    前記サンプリング用トランジスタは、該第1走査線から供給された制御信号に応じて導通し、該信号線から供給された信号電位をサンプリングして該保持容量に保持し、
    前記駆動用トランジスタは、第1電位にある該給電線から電流の供給を受け該保持された信号電位に応じて駆動電流を該発光素子に流し、
    前記スイッチングトランジスタは、映像信号のサンプリングに先立って該給電線が第2電位にあるとき、第2走査線から供給される制御信号に応じてオンし該駆動用トランジスタの制御端を固定電位にセットするとともに、該駆動用トランジスタの他方の電流端を第2電位にセットし、
    続いて前記電源スキャナは、該給電線を第2電位から第1電位に切り換えて該駆動用トランジスタの閾電圧に相当する電圧を該保持容量に保持することを特徴とする表示装置。
  2. 前記第1スキャナは、該駆動用トランジスタの閾電圧に相当する電圧を該保持容量に保持した後、所定の時間幅の制御信号を第1走査線に出力し、以って前記保持容量に信号電位を保持すると同時に該駆動用トランジスタの移動度に対する補正を信号電位に加えることを特徴とする請求項1記載の表示装置。
  3. 前記第1スキャナは、該保持容量に信号電位が保持された時点で、該サンプリング用トランジスタを非導通状態にして該駆動用トランジスタの制御端を該信号線から電気的に切り離し、以って該駆動用トランジスタの他方の電流端の電位変動に制御端の電位が連動し両者間の電圧を一定に維持することを特徴とする請求項1記載の表示装置。
  4. 画素アレイ部とこれを駆動する駆動部とからなり、
    前記画素アレイ部は、行状の第1走査線及び第2走査線と、列状の信号線と、各第1走査線と各信号線とが交差する部分に配された行列状の画素と、画素の各行に対応して配された給電線とを備え、
    前記駆動部は、各第1走査線に順次制御信号を出力し、画素を行単位で線順次走査する第1スキャナと、
    該線順次走査に合わせて制御信号を各第2走査線に出力する第2スキャナと、
    該線順次走査に合わせて各給電線に第1電位と第2電位で切り換わる電源電圧を供給する電源スキャナと、
    該線順次走査に合わせて列状の信号線に映像信号となる信号電位を供給する信号セレクタとを備え、
    前記画素は、発光素子と、サンプリング用トランジスタと、駆動用トランジスタと、スイッチングトランジスタと、保持容量とを含み、
    前記サンプリング用トランジスタは、その制御端が該第1走査線に接続し、一対の電流端の一方が該信号線に接続し、他方が該駆動用トランジスタの制御端に接続し、
    前記駆動用トランジスタは、一対の電流端の一方が該発光素子に接続し、他方が該給電線に接続し、
    前記スイッチングトランジスタは、その制御端が第2走査線に接続し、一対の電流端が固定電位と該駆動用トランジスタの制御端との間に接続し、
    前記保持容量は、該駆動用トランジスタの制御端と他方の電流端との間に接続している表示装置の駆動方法であって、
    前記サンプリング用トランジスタが、該第1走査線から供給された制御信号に応じて導通し、該信号線から供給された信号電位をサンプリングして該保持容量に保持し、
    前記駆動用トランジスタが、第1電位にある該給電線から電流の供給を受け該保持された信号電位に応じて駆動電流を該発光素子に流し、
    映像信号のサンプリングに先立って該給電線が第2電位にあるとき、前記スイッチングトランジスタが第2走査線から供給される制御信号に応じてオンし、該駆動用トランジスタの制御端を固定電位にセットするとともに、該駆動用トランジスタの他方の電流端を第2電位にセットし、
    続いて前記電源スキャナが、該給電線を第2電位から第1電位に切り換えて該駆動用トランジスタの閾電圧に相当する電圧を該保持容量に保持することを特徴とする表示装置の駆動方法。
JP2007041198A 2007-02-21 2007-02-21 表示装置及びその駆動方法 Pending JP2008203661A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007041198A JP2008203661A (ja) 2007-02-21 2007-02-21 表示装置及びその駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007041198A JP2008203661A (ja) 2007-02-21 2007-02-21 表示装置及びその駆動方法

Publications (1)

Publication Number Publication Date
JP2008203661A true JP2008203661A (ja) 2008-09-04

Family

ID=39781211

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007041198A Pending JP2008203661A (ja) 2007-02-21 2007-02-21 表示装置及びその駆動方法

Country Status (1)

Country Link
JP (1) JP2008203661A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009047718A (ja) * 2007-08-13 2009-03-05 Sony Corp 有機エレクトロルミネッセンス表示装置、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路、並びに、有機エレクトロルミネッセンス発光部の駆動方法
JP2010079157A (ja) * 2008-09-29 2010-04-08 Seiko Epson Corp 画素回路の駆動方法、発光装置および電子機器
JP2010079158A (ja) * 2008-09-29 2010-04-08 Seiko Epson Corp 画素回路の駆動方法、発光装置および電子機器
JP2010079159A (ja) * 2008-09-29 2010-04-08 Seiko Epson Corp 画素回路の駆動方法、発光装置および電子機器
JP2011002606A (ja) * 2009-06-18 2011-01-06 Seiko Epson Corp 発光装置、発光装置の駆動方法および電子機器
KR101560230B1 (ko) * 2008-12-23 2015-10-15 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004118132A (ja) * 2002-09-30 2004-04-15 Hitachi Ltd 直流電流駆動表示装置
JP2005227310A (ja) * 2004-02-10 2005-08-25 Sanyo Electric Co Ltd 発光素子の駆動方法、画素回路、および表示装置
JP2005346055A (ja) * 2004-06-02 2005-12-15 Samsung Electronics Co Ltd 表示装置及びその駆動方法
JP2006259374A (ja) * 2005-03-17 2006-09-28 Eastman Kodak Co 表示装置
JP2009237592A (ja) * 2009-07-21 2009-10-15 Tohoku Pioneer Corp アクティブ型発光表示パネルの駆動方法および駆動装置
JP2011002845A (ja) * 2003-08-29 2011-01-06 Seiko Epson Corp 電気光学装置の駆動方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004118132A (ja) * 2002-09-30 2004-04-15 Hitachi Ltd 直流電流駆動表示装置
JP2011002845A (ja) * 2003-08-29 2011-01-06 Seiko Epson Corp 電気光学装置の駆動方法
JP2005227310A (ja) * 2004-02-10 2005-08-25 Sanyo Electric Co Ltd 発光素子の駆動方法、画素回路、および表示装置
JP2005346055A (ja) * 2004-06-02 2005-12-15 Samsung Electronics Co Ltd 表示装置及びその駆動方法
JP2006259374A (ja) * 2005-03-17 2006-09-28 Eastman Kodak Co 表示装置
JP2009237592A (ja) * 2009-07-21 2009-10-15 Tohoku Pioneer Corp アクティブ型発光表示パネルの駆動方法および駆動装置

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009047718A (ja) * 2007-08-13 2009-03-05 Sony Corp 有機エレクトロルミネッセンス表示装置、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路、並びに、有機エレクトロルミネッセンス発光部の駆動方法
JP2010079157A (ja) * 2008-09-29 2010-04-08 Seiko Epson Corp 画素回路の駆動方法、発光装置および電子機器
JP2010079158A (ja) * 2008-09-29 2010-04-08 Seiko Epson Corp 画素回路の駆動方法、発光装置および電子機器
JP2010079159A (ja) * 2008-09-29 2010-04-08 Seiko Epson Corp 画素回路の駆動方法、発光装置および電子機器
US8456391B2 (en) 2008-09-29 2013-06-04 Seiko Epson Corporation Pixel circuit driving method, light emitting device, and electronic apparatus including a variable driving signal
KR101560230B1 (ko) * 2008-12-23 2015-10-15 엘지디스플레이 주식회사 유기 발광 다이오드 표시 장치
JP2011002606A (ja) * 2009-06-18 2011-01-06 Seiko Epson Corp 発光装置、発光装置の駆動方法および電子機器

Similar Documents

Publication Publication Date Title
JP4600780B2 (ja) 表示装置及びその駆動方法
JP5309455B2 (ja) 表示装置及びその駆動方法と電子機器
JP4297169B2 (ja) 表示装置及びその駆動方法と電子機器
JP4306753B2 (ja) 表示装置及びその駆動方法と電子機器
JP4470960B2 (ja) 表示装置及びその駆動方法と電子機器
JP4640449B2 (ja) 表示装置及びその駆動方法と電子機器
JP5186888B2 (ja) 表示装置及びその駆動方法と電子機器
JP5194781B2 (ja) 表示装置及びその駆動方法と電子機器
US8138999B2 (en) Display device and electronic apparatus
JP2008233652A (ja) 表示装置及びその駆動方法と電子機器
JP2008287141A (ja) 表示装置及びその駆動方法と電子機器
JP4591511B2 (ja) 表示装置及び電子機器
JP2008286953A (ja) 表示装置及びその駆動方法と電子機器
JP2008241783A (ja) 表示装置及びその駆動方法と電子機器
JP4816653B2 (ja) 表示装置及びその駆動方法と電子機器
JP2008203661A (ja) 表示装置及びその駆動方法
US8203510B2 (en) Display apparatus, driving method for display apparatus and electronic apparatus
JP2009080367A (ja) 表示装置及びその駆動方法と電子機器
KR101502851B1 (ko) 표시장치, 그 표시장치 구동방법 및 전자기기
JP4985303B2 (ja) 表示装置及びその駆動方法と電子機器
JP2008203655A (ja) 表示装置及びその駆動方法
JP2010091641A (ja) 表示装置及びその駆動方法と電子機器
JP2009103871A (ja) 表示装置及びその駆動方法と電子機器
JP2010091640A (ja) 表示装置及びその駆動方法と電子機器
JP2008287140A (ja) 表示装置及び電子機器

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20090223

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20090223

RD05 Notification of revocation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7425

Effective date: 20090226

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20100209

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120228

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20120703