KR20080103000A - 표시장치, 그 구동방법, 및 전자기기 - Google Patents

표시장치, 그 구동방법, 및 전자기기 Download PDF

Info

Publication number
KR20080103000A
KR20080103000A KR1020080046960A KR20080046960A KR20080103000A KR 20080103000 A KR20080103000 A KR 20080103000A KR 1020080046960 A KR1020080046960 A KR 1020080046960A KR 20080046960 A KR20080046960 A KR 20080046960A KR 20080103000 A KR20080103000 A KR 20080103000A
Authority
KR
South Korea
Prior art keywords
signal
transistor
pixel
potential
line
Prior art date
Application number
KR1020080046960A
Other languages
English (en)
Inventor
준이치 야마시타
카쓰히데 우치노
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20080103000A publication Critical patent/KR20080103000A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/001Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background
    • G09G3/002Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background to project the image of a two-dimensional display, such as an array of light emitting or modulating elements or a CRT
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/10OLEDs or polymer light-emitting diodes [PLED]
    • H10K50/11OLEDs or polymer light-emitting diodes [PLED] characterised by the electroluminescent [EL] layers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Optics & Photonics (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명에서는, 화소 어레이부와, 구동부로 이루어지고, 상기 화소 어레이부는, 행형의 제1주사선 및 제2주사선과, 열형의 신호 선과, 행렬형의 화소를 구비하고, 각 화소는, 드라이브 트랜지스터와, 샘플링 트랜지스터와,스위칭 트랜지스터와, 유지용량과, 발광소자를 구비하고, 상기 드라이브 트랜지스터는, 각 제1주사선에 순차로 제어신호를 공급하는 라이트 스캐너와, 각 제2주사선에 순차로 제어신호를 공급하는 드라이브 스캐너와, 각 신호 선에 영상신호가 되는 신호 전위와 소정의 기준전위를 교대로 공급하는 신호 선택기를 갖는 표시장치가 개시되어 있다.
Figure P1020080046960
표시장치, 전자기기, 화소, 주사선, 스캐너.

Description

표시장치, 그 구동방법, 및 전자기기{Display device, driving method thereof, and electronic device}
(관련된 출원에 대한 상호 참조)
본 발명은, 일본특허청에 2007년 5월 21일에 출원된 일본특허출원번호 JP 2007-133864에 관련된 내용을 포함하고, 그 전체 내용은 증명서로 여기에 포함된다.
본 발명은 발광소자를 화소에 사용한 액티브 매트릭스형의 표시장치, 그 구동방법, 및 이러한 종류의 표시장치를 구비한 전자기기에 관한 것이다.
표시장치, 예를 들면 액정 디스플레이는, 다수의 액정화소가 매트릭스 모양으로 배치되고, 표시해야 할 화상정보에 따라 화소마다 입사광의 투과 강도 또는 반사 강도를 제어하여서 화상을 표시한다. 이것은, 유기 EL소자를 화소에 사용한 유기 EL 디스플레이 등에서도 같지만, 액정화소와 달리, 유기EL소자는 자발광 소자다. 유기 EL디스플레이는 액정 디스플레이에 비교해서 화상의 시인성이 높고, 백라이트가 불필요하며, 응답 속도가 높은 등의 이점을 가진다. 또한, 각 발광소자의 휘도 레벨(계조)은 발광소자에 흐르는 전류치에 의해 제어가능하다. 유기 EL디스플레이는, 유기 EL디스플레이가 소위 전류제어형이라는 점에서 액정 디스플레이 등의 전압제어형과는 크게 다르다.
유기 EL디스플레이에 있어서는, 액정 디스플레이와 같이 그 구동방식으로서 단순 매트릭스 방식과 액티브 매트릭스 방식이 있다. 전자는 구조가 단순하지만, 대형 또한 고선명의 디스플레이의 실현이 어려운 등의 문제가 있다. 그러므로, 현재는 액티브 매트릭스 방식의 개발이 열심히 행하여져 있다. 이 방식은, 각 화소회로 내부의 발광소자에 흐르는 전류를, 화소회로 내부에 설치한 능동소자(일반적으로는, 박막트랜지스터(TFT))에 의해서 제어한다. 상기 액티브 매트릭스 방식은, 일본국 공개특허공보 특개 2003-255856, 일본국 공개특허공보 특개 2003-271095, 일본국 공개특허공보 특개 2004-133240, 일본국 공개특허공보 특개 2004-029791, 일본국 공개특허공보 특개 2004-093682 및 일본국 공개특허공보 특개 2006-215213에 기재되어 있다.
종래의 화소회로는, 제어신호를 공급하는 행형의 주사선과 영상신호를 공급하는 열형의 신호선이 교차하는 부분에 배치되어, 적어도 샘플링 트랜지스터, 유지 용량, 드라이브 트랜지스터 및 발광소자를 포함한다. 그 샘플링 트랜지스터는, 주사선으로부터 공급된 제어신호에 따라 도통해서 신호 선으로부터 공급된 영상신호를 샘플링한다. 유지용량은, 샘플링된 영상신호의 신호 전위에 대응한 입력 전압을 유지한다. 드라이브 트랜지스터는, 유지용량에 유지된 입력 전압에 따라 소정의 발광 기간동안 출력 전류를 구동전류로서 공급한다. 한편, 일반적으로, 출력 전류는 드라이브 트랜지스터의 채널 영역의 캐리어 이동도 및 한계 전압에 대하여 의존성을 갖는다. 발광소자는, 드라이브 트랜지스터로부터 공급된 출력 전류에 의해 영상신호에 대응한 휘도로 발광한다.
드라이브 트랜지스터는, 유지용량에 유지된 입력 전압을 게이트에 받아서 소스와 드레인간에 출력 전류를 흘려보내고, 발광소자에 통전한다. 일반적으로, 발광소자의 발광 휘도는 통전량에 비례하고 있다. 또한, 드라이브 트랜지스터의 출력 전류 공급량은 게이트 전압, 즉 유지용량에 기록된 입력 전압에 의해 제어된다. 종래의 화소회로는, 드라이브 트랜지스터의 게이트에 인가되는 입력 전압을 입력 영상신호에 따라 변화시켜서 발광소자에 공급하는 전류량을 제어하고 있다.
상기 드라이브 트랜지스터의 동작 특성은 이하의 식 1로 표현된다:
Ids=(1/2)μ(W/L)Cox(Vgs-Vth)2 ···식 1
이 트랜지스터 특성식 1에 있어서, Ids는 소스와 드레인간에 흐르는 드레인 전류를 나타내고, 화소회로에서는 발광소자에 공급되는 출력 전류다. Vgs는 소스를 기준으로서 게이트에 인가되는 게이트 전압을 의미하고, 화소회로에서는 전술한 입력전압이다. Vth는 트랜지스터의 한계 전압이다. 또 μ는 트랜지스터의 채널을 형성하는 반도체 박막의 이동도를 나타내고 있다. W는 채널 폭을 의미하고, L은 채널 길이를 의미하고, Cox는 게이트 용량을 의미하고 있다. 이 트랜지스터 특성식 1로부터 명백하듯이, 박막트랜지스터는 포화 영역에서 동작할 때, 게이트 전압Vgs가 한계 전압Vth을 넘어서 커지면, 온 상태가 되어서 드레인 전류Ids가 흐른다. 이론적으로, 상기의 트랜지스터 특성식 1로 나타낸 것처럼, 게이트 전압Vgs가 일정하면, 항상 같은 양의 드레인 전류Ids가 발광소자에 공급된다. 따라서, 화면을 구성하는 각 화소에 모두 동일한 레벨의 영상신호를 공급하면, 전체 화소가 동일 휘도로 발광하여, 화면의 균일성을 얻을 수 있다.
그렇지만, 실제로는, 폴리실리콘 등의 반도체박막으로 구성된 박막트랜지스터(TFT)의 개개의 디바이스 특성이 변동된다. 특히, 한계 전압Vth는 일정하지 않지만, 각 화소마다 변화된다. 전술의 트랜지스터 특성식 1로부터 명확하듯이, 각 드라이브 트랜지스터의 한계 전압Vth가 변동하면, 게이트 전압Vgs가 일정하여도, 드레인 전류Ids에 변동되고, 화소마다 휘도가 변동되어서, 화면의 균일성을 손상한다. 종래부터 드라이브 트랜지스터의 한계 전압의 변동을 캔슬하는 기능을 갖는 화소회로가 개발되고 있고, 예를 들면 상기의 일본국 공개특허공보 특개 2004-133240에 개시되어 있다.
그렇지만, 발광소자에 공급된 출력 전류의 변동 요인은, 드라이브 트랜지스터의 한계 전압Vth뿐만 아니다. 상기의 트랜지스터 특성식 1로부터 분명하듯이, 드라이브 트랜지스터의 이동도μ가 변동하는 경우에도, 출력 전류Ids가 변한다. 이 결과, 화면의 균일성이 손상된다. 종래부터 드라이브 트랜지스터의 이동도의 변동을 캔슬하는 기능을 갖는 화소회로가 개발되고 있고, 예를 들면 상기의 일본국 공개특허공보 특개 2006-215213에 개시되어 있다.
종래의 화소회로는, 전술한 한계 전압 보정기능과 이동도 보정기능을 구현하기 위해서, 드라이브 트랜지스터 이외의 트랜지스터를 화소회로 내에 형성할 필요가 있다. 화소의 고선명화를 꾀하기 위해서는, 화소회로를 구성하는 트랜지스터의 소자수는 가능한 한 적은 쪽이 좋다. 예를 들면, 트랜지스터 소자수를 드라이브 트랜지스터와 영상신호를 샘플링하는 샘플링 트랜지스터의 2개로 한정했을 경우, 전술한 한계 전압 보정기능과 이동도 보정기능을 실현하기 위해서, 화소에 공급하는 전원전압을 펄스화 할 필요가 있다.
이 경우, 각 화소에 순차 펄스화한 전원전압(전원 펄스)을 인가하기 위해서, 전원 스캐너가 필요하다. 전원 스캐너는, 각 화소에 안정적으로 구동전류를 공급하기 위해서, 그 출력버퍼의 사이즈를 크게 할 필요가 있다. 이 때문에, 전원 스캐너는 대면적이 요구된다. 화소 어레이부와 일체로 패널 위에 전원 스캐너를 형성했을 경우, 전원 스캐너의 배치 면적이 커져버려, 표시장치의 유효 화면 사이즈를 한정해버린다. 또한, 전원 스캐너는 선 순차 주사의 대부분의 시간동안 각 화소에 구동전류를 계속해서 공급하기 때문에, 그 출력 버퍼의 트랜지스터 특성열화가 심하여서, 장시간 사용의 신뢰성을 얻을 수 없기도 하다.
전술한 종래의 기술의 과제를 감안하여, 본 발명은 화소의 한계 전압보정기능과 이동도 보정기능을 유지하면서, 전원전압의 고정화가 가능한 표시장치를 제공하는 것을 목적으로 한다. 본 발명의 실시예에 따른 표시장치는, 화소 어레이부와 구동부로 이루어지고, 상기 화소 어레이부는, 행형의 제1주사선 및 제2주사선과, 열형의 신호 선과, 상기 제1주사선과 상기 신호 선이 교차하는 부분에 배치된 행렬형의 화소를 구비하고, 각 화소는, 드라이브 트랜지스터와, 샘플링 트랜지스터와, 스위칭 트랜지스터와, 유지용량과, 발광소자를 구비하고, 상기 드라이브 트랜지스터는, P채널형으로 게이트가 되는 제어단자와 소스 및 드레인이 되는 한 쌍의 전류단자를 갖고, 상기 샘플링 트랜지스터는, 그 제어 단자가 제1주사선에 접속하고, 그 한 쌍의 전류단자가 신호 선과 드라이브 트랜지스터의 게이트의 사이에 접속하고, 상기 스위칭 트랜지스터는, 그 제어단자가 제2주사선에 접속하고, 한 쌍의 전류단자의 한쪽이 상기 드라이브 트랜지스터의 소스에 접속하고, 상기 한 쌍의 전류단자의 다른 쪽이 전원 라인에 접속하고, 상기 유지용량은, 상기 드라이브 트랜지스터의 게이트와 소스와의 사이에 접속하고, 상기 발광소자는, 상기 드라이브 트랜지스터의 드레인과 접지 라인과의 사이에 접속하고, 상기 구동부는, 각 제1주사선에 순차로 제어신호를 공급하는 라이트(write) 스캐너와, 각 제2주사선에 순차로 제어신호를 공급하는 드라이브 스캐너와, 각 신호 선에 영상신호가 되는 신호 전위와 소정의 기준전위를 교대로 공급하는 신호 선택기를 갖고, 상기 라이트 스캐너는, 상기 신호 선이 기준전위에 있을 때 상기 제1주사선에 제어신호를 출력해서 화소를 구동하여서, 드라이브 트랜지스터의 한계 전압의 보정동작을 행하고, 상기 라이트 스캐너는, 상기 신호 선이 신호 전위에 있을 때 상기 제1주사선에 제어신호를 출력해서 화소를 구동하여서, 신호 전위를 상기 유지용량에 기록하는 기록동작을 행하고, 상기 드라이브 스캐너는, 신호 전위가 상기 유지용량에 기록된 후, 제2주사선에 제어신호를 출력해서 화소에 통전하여서, 발광소자의 발광 동작을 행한 다.
바람직하게는, 상기 샘플링 트랜지스터 및 스위칭 트랜지스터도 P채널형이며, 화소를 구성하는 트랜지스터를 모두 P채널형으로 한다. 또 상기 라이트 스캐너는, 상기 신호 선이 신호 전위에 있을 때 제1주사선에 제어신호를 출력해서 화소를 구동하여서, 신호전위를 상기 유지용량에 기록함과 동시에, 상기 드라이브 트랜지스터의 이동도의 변동을 보정하는 보정동작을 행한다.
본 발명의 상기 실시예에 따른 표시장치의 각 화소는, 드라이브 트랜지스터와, 샘플링 트랜지스터와, 유지용량과, 발광소자를 구비하고 있다. 본 발명의 상기 실시예에서는, 화소에 스위칭 트랜지스터를 추가하고, 드라이브 트랜지스터는 P채널형을 사용한다. 이렇게 화소회로를 3개의 트랜지스터로 구성하고 또한 드라이브 트랜지스터를 P채널형으로 함으로써, 각 화소에 공급하는 전원전압을 고정화할 수 있다. 전원고정화에 의해 전원 스캐너가 불필요해지고, 화면의 배치 면적에 여유를 갖게 할 수 있다. 각 화소에 추가한 스위칭 트랜지스터를 선 순차 구동하기 위해서, 별도의 스캐너가 필요하게 되지만, 이 스캐너는 전원 펄스를 공급할 필요가 없다. 이 때문에, 큰 출력 버퍼가 요구되지 않고, 배치면적은 비교적 작다. 전원 스캐너와 달리, 스위칭 트랜지스터 제어용의 게이트 펄스를 공급하는 일반적인 스캐너는 열화의 정도가 적고 신뢰성이 높다. 이렇게 종래 필요하였던 전원 스캐너를 없앰으로써, 화소 어레이부의 배치 면적을 확대할 수 있고, 주변 구동부의 신뢰성을 높일 수 있다. 동시에, 드라이브 트랜지스터로서 P채널형을 사용함으로써, 이동 도 보정 동작의 오차가 적어지고, 높은 균일성을 얻을 수 있다.
이하, 도면을 참조해서 본 발명의 바람직한 실시예들을 상세하게 설명한다. 도 1은 본 발명에 따른 표시장치의 제1실시예의 일반적인 구성을 나타내는 블록도다. 도 1에 나타나 있는 바와 같이, 본 표시장치는 화소 어레이부(1)와, 이 화소 어레이부(1)를 구동하는 구동부로 이루어진다. 화소 어레이부(1)는, 행형의 제1주사선WS와, 마찬가지로 행형의 제2주사선DS와, 열형의 신호 선SL과, 각 주사선WS와 각 신호선SL이 교차하는 부분에 배치된 행렬형의 화소(2)를 구비하고 있다. 이때, 본 예는, 각 화소(2)에 RGB삼원색 중 어느 하나를 할당할 수 있고, 컬러 표시가 가능하다. 그렇지만, 상기 표시장치는, 이것에 한정되는 것이 아니고, 단색 표시 패널도 포함한다. 구동부는, 각 주사선WS에 순차로 제어 신호를 공급해서 화소(2)를 행단위로 선 순차 구동하는 라이트 스캐너(4)와, 이 선 순차 구동에 따라 다른 주사선DS에 순차로 제어신호를 공급해서 화소(2)에 소정의 보정동작을 행하게 하는 드라이브 스캐너(5)와, 선 순차 구동에 따라 열형의 신호 선SL에 영상신호가 되는 신호 전위와 기준전위를 공급하는 수평 선택기(신호 선택기)(3)를 구비하고 있다.
도 2는, 도 1에 나타낸 표시장치에 포함되는 화소(2)의 구체적인 구성 및 결선 관계를 나타내는 회로도다. 도 2에 나타나 있는 바와 같이, 이 화소(2)는 유기EL디바이스 등으로 대표되는 발광소자EL과, 샘플링 트랜지스터Tr1과, 드라이브 트랜지스터Tr2과, 스위칭 트랜지스터Tr3과, 유지용량Cs와, 보조 용량Cs ub를 포함한다. 드라이브 트랜지스터Tr2은, P채널형으로 게이트G가 되는 제어 단자와 소스S 및 드레인이 되는 한 쌍의 전류단자를 갖는다. 샘플링 트랜지스터Tr1은, 그 제어 단자가 제1주사선WS에 접속하고, 그 한 쌍의 전류단자가 신호 선SL과 드라이브 트랜지스터Tr2의 게이트G의 사이에 접속하고 있다. 전술한 바와 같이, 신호 선SL에는 수평 선택기(3)로부터 영상신호가 되는 신호 전위Vsig과 소정의 기준전위Vofs가 교대로 되도록 공급되고 있다. 스위칭 트랜지스터Tr3은, 그 게이트가 제2주사선DS에 접속하고, 한 쌍의 전류단자의 한쪽이 드라이브 트랜지스터Tr2의 소스S에 접속하고, 다른 쪽이 전원 라인Vcc에 접속하고 있다. 이때, 이 전원 라인Vcc은 고정 전압으로 되어 있다. 유지용량Cs는, 드라이브 트랜지스터Tr2의 게이트G와 소스S와의 사이에 접속하고 있다. 보조 용량Csub은 일단이 고정 전압Vcc에 접속되고, 타단이 유지용량Cs에 접속되어 있다. 발광소자EL은, 드라이브 트랜지스터Tr2의 드레인과 접지 라인과의 사이에 접속하고 있다. 환언하면, 다이오드형의 발광소자EL은, 애노드가 드라이브 트랜지스터Tr2의 드레인에 접속하고, 캐소드가 접지 라인에 접속하고 있다. 이 접지 라인에는 소정의 캐소드 전압Vcath가 공급되어 있다.
도 2에 나타낸 화소(2)는, 드라이브 트랜지스터Tr2가 P채널형으로 되어 있다. 그 외의 트랜지스터, 즉 샘플링 트랜지스터Tr1 및 스위칭 트랜지스터Tr3은, N채널형 또는 P채널형이어도 좋다. 도 2의 실시예에서는 샘플링 트랜지스터Tr1 및 스위칭 트랜지스터Tr3도 모두 P채널형이고, 화소(2)를 모두 P채널형의 트랜지스터로 구성하고 있다.
상기 구동부는, 전술한 바와 같이, 제1주사선WS에 순차로 제어신호를 공급하는 라이트 스캐너(4)와, 각 제2주사선DS에 순차로 제어신호를 공급하는 드라이브 스캐너(5)와, 각 신호 선SL에 영상신호가 되는 신호 전위Vsig과 소정의 기준전위Vofs를 교대로 공급하는 신호 선택기(3)를 갖는다.
상기 구성에 있어서, 라이트 스캐너(4)는 신호 선SL이 기준전위Vofs일 때 제1주사선WS에 제어신호를 출력해서 화소(2)를 구동함으로써, 드라이브 트랜지스터Tr2의 한계 전압Vth의 보정동작을 행한다. 한층 더, 이 라이트 스캐너(4)는, 신호 선SL이 신호 전위Vsig일 때 제1주사선WS에 제어신호를 출력해서 화소(2)를 구동함으로써, 신호 전위Vsig을 유지용량Cs에 기록하는 기록동작을 행한다. 드라이브 스캐너(5)는, 신호 전위Vsig이 유지용량Cs에 기록된 후, 제2주사선DS에 제어신호를 출력해서 화소(2)에 통전하고, 발광소자EL의 발광 동작을 행한다. 라이트 스캐너(4)는, 신호 선SL이 신호 전위Vsig일 때 제1주사선WS에 제어신호를 출력해서 화소(2)를 구동함으로써, 신호 전위Vsig을 유지용량Cs에 기록함과 동시에, 드라이브 트랜지스터Tr2의 이동도μ의 변동을 보정하는 보정동작을 행한다.
도 3은, 도 2에 나타낸 화소(2)의 동작 설명에 제공하는 타이밍 차트다. 이 타이밍 차트는, 시간축T에 따라 각 주사선WS 및 DS에 인가되는 제어신호의 파형을 나타내고 있다. 표기를 간략화하기 위해서, 이하 제어신호도 대응하는 주사선의 부호와 같은 부호로 나타내기로 한다. 샘플링 트랜지스터Tr1 및 스위칭 트랜지스터Tr3이 모두 P채널형이기 때문에, 주사선WS 및 DS가 로 레벨일 때 온 하고, 하이레벨일 때 오프한다. 이 타이밍 차트는, 각 제어신호WS 및 DS의 파형과 함께, 드라이브 트랜지스터Tr2의 게이트G의 전위변화 및 소스S의 전위변화를 나타낸다. 또 그 타이밍 차트는, 신호 선SL에 인가되는 영상신호의 파형도 나타낸다. 이 영상신호는, 1수평기간(1H기간)내에서, 신호 전위Vsig과 기준전위Vofs가 교대하도록 파형을 갖는다.
도 3의 타이밍 차트는, 타이밍T1∼T9의 기간은 1필드의 기간으로서 설정된다. 1필드 동안 화소 어레이의 각 행이 1회 순차로 주사된다. 이 타이밍 차트는, 1행의 화소에 인가되는 각 제어신호 WS, DS의 파형을 표시한다.
해당 필드가 시작되는 타이밍T1 앞에서는, 샘플링 트랜지스터Tr1이 오프 상태에 있는 한편, 스위칭 트랜지스터Tr3은 온 상태다. 따라서, 드라이브 트랜지스터Tr2는 온 상태의 스위칭 트랜지스터Tr3을 통해 전원전압Vcc에 접속하고 있으므로, 소정의 입력 전압Vgs에 따라 출력 전류Ids를 발광소자EL에 공급하고 있다. 따라서, 타이밍T1 앞의 단계에서는, 발광소자EL은 발광하고 있다. 이 때 드라이브 트랜지스터Tr2에 인가되는 입력 전압Vgs는, 게이트 전위(G)와 소스 전위(S)의 차이로 나타낸다.
해당 필드가 시작되는 타이밍T1에서, 제어신호DS가 로 레벨로부터 하이레벨로 변화된다. 이에 따라, 스위칭 트랜지스터Tr3이 오프하고, 드라이브 트랜지스터Tr2가 전원Vcc로부터 분리된다. 그래서, 발광이 정지해 비발광 기간에 들어간다.
다음 타이밍T2에서, 제어신호DS가 다시 로 레벨이 되어, 스위칭 트랜지스 터Tr3이 온 한다. 이에 따라, 드라이브 트랜지스터Tr2의 소스S가 전원전위Vcc까지 상승될 수 있다. 상기 드라이브 트랜지스터Tr2의 소스S가 전원전위Vcc까지 상승되는 것과 연동해서 드라이브 트랜지스터Tr2의 게이트전위(G)도 위쪽으로 쉬프트한다.
이 후, 신호 선SL이 기준전위Vofs에 있는 타이밍T3에서, 제어신호WS가 로 레벨로 변화되고, 샘플링 트랜지스터Tr1이 온 한다. 따라서, 드라이브 트랜지스터Tr2의 게이트G에 기준전위Vofs가 기록된다. 이 단계에서, 드라이브 트랜지스터Tr2의 입력 전압Vgs는 Vcc-Vofs가 되어, 충분히 한계 전압Vth보다 커서, 드라이브 트랜지스터Tr2는 온 상태로 설정된다. 이 타이밍T2로부터 타이밍T3을 초과한 기간이, 한계 전압 보정을 위한 준비 기간이며, 드라이브 트랜지스터Tr2의 소스S 및 게이트G을 각각 Vcc 및 Vofs에 리셋트하고 있다.
이 후, 타이밍T4에서 제어신호DS가 하이레벨로 설정되어, 스위칭 트랜지스터Tr3이 오프한다. 한편, 샘플링 트랜지스터Tr1은 온 상태 그대로다. 이 경우에는, 드라이브 트랜지스터Tr2의 게이트G을 기준전위Vofs에 고정한 채 전류공급이 차단되어서, 소스S의 전위가 저하되어 간다. 결국, 드라이브 트랜지스터Tr2이 컷 오프한 시점에서 전류가 흐르지 않게 된다. 드라이브 트랜지스터Tr2이 컷 오프했을 때, 소스S와 게이트G와의 사이에는 정확히 드라이브 트랜지스터Tr2의 한계 전압Vth상당의 전위차가 생긴다. 이 전위차는, 드라이브 트랜지스터Tr2의 소스S와 게이트G과의 사이에 접속된 유지용량Cs에 유지되게 된다.
이 후, 타이밍T5에서, 제어신호WS가 하이레벨로 설정되어, 샘플링 트랜지 스터Tr1이 오프한다. 드라이브 트랜지스터Tr2의 게이트G가 신호 선SL로부터 분리되어서, 한계 전압 보정동작이 완료한다. 이상과 같이 타이밍T4로부터 T5까지의 기간이, 한계 전압 보정동작을 위한 기간이다.
다음의 타이밍T6에서, 상기 제어신호WS가 로 레벨이 되고, 샘플링 트랜지스터Tr1이 온 한다. 이 때, 신호 선SL은 신호 전위Vsig로 되어 있다. 따라서, 이 신호전위Vsig이 온 상태의 샘플링 트랜지스터Tr1에 의해 샘플링되어, 드라이브 트랜지스터Tr2의 게이트G에 기록된다. 다음의 타이밍T7에서, 상기 제어 신호WS가 하이레벨이 되고, 샘플링 트랜지스터Tr1이 오프해서 신호 전위Vsig의 기록동작이 완료한다. 즉, 샘플링 트랜지스터Tr1이 온 하는 짧은 기간T6-T7에서 신호 전위Vsig을 드라이브 트랜지스터Tr2의 게이트G에 기록하는 신호 전위 기록동작을 행하고 있다. 이에 따라, 드라이브 트랜지스터Tr2의 입력 전압Vgs는 Vth+Vsig이 된다. 그렇지만, 이 계산된 값은, 기준전위Vofs를 0V라고 했을 때 얻어진다.
이 신호 전위 기록 기간T6-T7에서는, 동시에 드라이브 트랜지스터Tr2의 이동도μ에 대한 보정도 행해지고 있다. 이 이동도 보정분이 타이밍 차트에서는 ΔV로 나타내어진다. 즉, 신호 전위 기록 기간T6-T7에서는, 드라이브 트랜지스터Tr2의 게이트G에 Vsig이 기록되지만, 이 때 동시에 소스S의 전위도 ΔV만큼 변화된다. 따라서, 드라이브 트랜지스터Tr2의 입력 전압Vgs는 정확하게는 Vsig+Vth-ΔV가 된다. 이 변화분ΔV는 정확히 드라이브 트랜지스터Tr2의 이동도μ의 변동을 캔슬하는 방향으로 작용한다. 구체적으로, 드라이브 트랜지스터Tr2 의 이동도μ이 비교적 클 경우, 이 ΔV분도 커져 입력 전압Vgs가 그에 따라 압축되므로, 이동도μ의 영향을 억제할 수 있다. 한편, 이동도μ가 작은 드라이브 트랜지스터Tr2은, ΔV가 작기 때문에 입력전압Vgs는 덜 압축된다. 따라서, 이동도μ이 작을 때, 입력전압Vgs에 큰 압축이 걸리지 않도록 하고, 이동도μ의 변동을 평균화하고 있다.
이 후, 타이밍T8에서, 제어신호DS가 로 레벨이 되어, 스위칭 트랜지스터Tr3이 온 한다. 드라이브 트랜지스터Tr2의 소스S가 전원Vcc에 접속되기 때문에, 전류가 흐르기 시작해 발광소자EL이 발광을 시작한다. 이 때, 부트스트랩 효과로 인해, 드라이브 트랜지스터Tr2의 게이트G도 상승한다. 유지용량Cs에 유지된 게이트 소스간 전압Vgs는 (Vsig+Vth-ΔV)의 값을 유지한다. 이 때의 드레인 전류Ids와 입력 전압Vgs의 관계는, 전번의 트랜지스터 특성식 1의 Vgs에 Vsig-ΔV+Vth를 대입함으로써 이하의 식 2와 같이 주어진다.
Ids=kμ(Vgs-Vth)2=kμ(Vsig-ΔV)2 ···식 2
상기 식 2에 있어서, k=(1/2)(W/L)Cox다. 이 특성식 2로부터 Vth의 항이 캔슬되어 있고, 발광소자EL에 공급되는 출력 전류Ids는 드라이브 트랜지스터Tr2의 한계 전압Vth에 의존하지 않는 것을 안다. 기본적으로, 드레인 전류Ids은 영상신호의 신호 전위Vsig에 의해 정해진다. 환언하면, 발광소자EL은 신호 전위Vsig에 대응한 휘도에서 발광하게 된다. 이때, 신호전위Vsig은 변화분ΔV로 보정되어 있다. 이 보정량ΔV는 정확히 특성식 2의 계수부에 위치 하는 이동도μ의 효과를 상쇄하도록 행한다. 따라서, 드레인 전류Ids는 실질적으로 신호 전위Vsig에만 의존하게 된다.
마지막 타이밍T9에 도달하면, 제어신호DS가 하이레벨이 되어서 스위칭 트랜지스터Tr3이 오프하여서, 발광이 종료하고 해당 필드가 완료된다. 이후, 다음 필드로 천이하여, 다시 Vth보정동작, 신호 전위기록 및 이동도 보정동작, 및 발광 동작을 반복한다.
다음에, 도 4∼도 7을 참조하여, 도 2에 나타낸 화소의 동작을 상세하게 설명한다. 도 4는, 한계값 보정의 준비 기간T2-T4에 있어서의 화소회로의 동작 상태를 나타내고 있다. 도 4에 도시된 것처럼, 상기 준비 기간T2-T4에서는 샘플링 트랜지스터Tr1 및 스위칭 트랜지스터Tr3은 모두 온 하고 있다. 또 신호 선SL은, 기준전위Vofs에 있다. 따라서, 이 준비 기간T2-T4에서는, 드라이브 트랜지스터Tr2의 소스S에 전원전압Vcc이 기록되고, 게이트G에는 기준전위Vofs가 기록된다. 따라서, 드라이브 트랜지스터Tr2의 게이트 전압Vgs는 Vcc-Vofs가 된다. 이 경우에, Vcc-Vofs>|Vth|을 만족시키도록 기준전위Vofs를 설정한다. Vth는 드라이브 트랜지스터Tr2의 한계 전압이다. 이 조건에서는, Vgs>|Vth|이므로, 드라이브 트랜지스터Tr2은 온 상태가 된다. 이 상태에서는 발광소자EL에 불필요한 전류가 흐른다. 이를 막기 위해서, 준비 기간T2-T4은 수μs이하가 되기 위해 짧게 설정하는 것이 바람직하다. 또 기준전위Vofs의 값은 한계전압Vth보다도 다소 크게만 설정하는 것이 바람직하다.
도 5는, 한계 전압 보정기간T4-T5에 있어서의 화소의 동작 상태를 나타내고 있다. 이 상태에서는 스위칭 트랜지스터Tr3이 오프가 된다. 이 결과, 유지용량Cs와 보조 용량Csub에 축적되어 있었던 전하가 드라이브 트랜지스터Tr2을 통해서 발광소자EL의 캐소드 전위Vcath측에 방전한다. 이 방전 과정에서 드라이브 트랜지스터Tr2의 소스 전위는 강하한다. 그 드라이브 트랜지스터Tr2의 소스 전위가 Vofs+|Vth|에 도달한 시점에서, 드라이브 트랜지스터Tr2은 컷오프한다. 이에 따라, 드라이브 트랜지스터Tr2의 게이트G와 소스S의 사이에 접속된 유지용량Cs에는, 드라이브 트랜지스터Tr2의 한계 전압|Vth|이 유지된다. 이렇게 해서, 한계 전압 보정동작을 행한 후, 샘플링 트랜지스터Tr1을 오프한다.
도 6은, 신호 기록 및 이동도 보정기간 T6-T7에 있어서의 화소의 동작 상태를 나타내고 있다. 이 상태에서는, 신호 선SL이 기준전위Vofs로부터 신호 전위Vsig로 변화된다. 다시 샘플링 트랜지스터Tr1은 온 된다. 이에 따라, 드라이브 트랜지스터Tr2의 게이트G에는 신호 전위Vsig이 기록된다. 한편, 드라이브 트랜지스터Tr2의 소스S의 전위는, 유지용량Cs와 보조 용량Csub간의 용량비로 결정되는 커플링이 들어간다. 이에 따라 드라이브 트랜지스터Tr2의 입력 전압Vgs는, 이하의 식 3으로 나타낸 값을 갖는다.
Figure 112008035934152-PAT00001
...식 3
이 상태에서는 점선으로 도시한 바와 같이 드라이브 트랜지스터Tr2을 통과해서 전류가 흐르다. 소스S의 전위가 ΔV만큼 변화되어, 이동도 보정이 행해진다. 즉, 신호 기록 및 이동보정기간T6-T7이 이동도 보정시간t를 규정하고 있다. 이 이 동도 보정시간t는 수μs의 값의 값만큼 짧다. 이동도 보정후의 전류치Ids를 이하의 식 4로 표현한다.
Figure 112008035934152-PAT00002
...식 4
(여기서,
Figure 112008035934152-PAT00003
)
도 7은 발광 기간T8-T9에 있어서의 화소회로의 동작 상태를 보이고 있다. 이 발광 기간동안, 샘플링 트랜지스터Tr1이 오프하는 한편, 스위칭 트랜지스터Tr3이 온이 된다. 이에 따라 정상전류가 전원전위Vcc으로부터 스위칭 트랜지스터Tr3 및 드라이브 트랜지스터Tr2을 통해서 발광소자EL의 캐소드 전위Vcath에 흘러, 발광 동작을 행한다. 이 때 흐르는 정상전류(구동전류Ids)는 드라이브 트랜지스터Tr2의 게이트 전압Vgs에 의해 제어된다. 전술한 바와 같이, 이 입력 전압Vgs는 이미 한계 전압Vth와 이동도μ의 변동 보정이 행해지고 있으므로, 휘도의 변동의 없는 균일성이 높은 화질을 얻을 수 있다. 이때, 이 발광 기간에서는, 드라이브 트랜지스터Tr2의 소스 전위는 Vcc까지 상승하고, 이것과 연동해서 드라이브 트랜지스터Tr2의 게이트 전위도 상승한다.
이상의 설명으로부터 분명하게 나타나 있는 바와 같이, P채널형의 드라이브 트랜지스터를 사용하고 또한 스위칭 트랜지스터Tr3을 추가한 본 발명의 제1실시예에 따른 화소회로에서는, 각 화소에 공급하는 전원전위Vcc가 고정될 수 있다. 이에 따라 전원 펄스를 공급하는 전원 스캐너는 불필요가 되고, 큰 출력 버퍼 사이 즈가 필요없으므로, 패널에 차지하는 화면의 배치면적을 널리 확보할 수 있고, 장기 수명화가 가능하게 된다. 추가로, 일반적으로 드라이브 트랜지스터의 특성 변동은, N채널형과 비교해서 LDD영역을 갖지 않는 P채널형태쪽이 작은 것이 알려져 있다. 그래서, 본 발명에서는 드라이브 트랜지스터Tr2을 P채널형으로 선택함으로써, 그 드라이브 트랜지스터Tr2의 특성 변동을 억제할 수 있고, 또한 보정도 용이해진다. 덧붙여, 본 발명에서는, 드라이브 트랜지스터Tr2에 인가하는 전압진폭은 최대로 Vcc-Vcath정도다. 이 전압Vcc-Vcath는 10V정도이다. 그래서, 예를 들면, 드라이브 트랜지스터Tr2의 내압에 대하여 충분하게 마진을 확보할 수 있고, 게이트 절연막의 박막화를 행하는 것도 가능하다.
다음에, 본 발명에 따른 표시장치의 제2실시예를 설명한다. 이 실시예는, 신호 전위의 레벨에 따라 이동도 보정시간t를 자동적으로 가변 조정할 수 있게 하고 있다. 도 8은 신호전위와 최적 이동도 보정시간과의 관계를 나타내는 그래프다. 세로축에 신호 전위를 나타내고, 가로축에 최적 이동도 보정시간을 나타낸다. 본 발명과 같이 드라이브 트랜지스터Tr2을 P채널형으로 한 경우, 신호 전위가 낮아질수록 구동전류가 커져 발광 휘도가 높아지게 된다. 따라서, 발광 휘도는 신호 전위가 위쪽으로 쉬프트하는 것에 따라, 화이트 레벨로부터 그레이 레벨을 통하여 흑 레벨이 된다. 그래프로부터 분명하게 나타나 있는 바와같이, 신호 전위가 화이트 레벨일 때 최적의 이동도 보정시간은 비교적 짧고, 반대로 신호 전위가 흑 레벨이 되면 최적의 이동도 보정시간이 길게 되는 경향이 있다. 화면의 균일성을 개선해 화질을 높이기 위해서는, 신호 전위에 따라서 이동도 보정시간을 적절하게 제어하 는 것이 바람직하다.
도 9는 본 발명에 따른 표시장치의 제2실시예의 동작 설명에 제공하는 타이밍 차트다. 이해를 쉽게 하기 위해서, 도 3에 나타낸 제1실시예의 타이밍 차트와 대응하는 부분은, 동일한 참조번호로 부착된다. 제2실시예가 상기 제1실예와 다른 점은, 신호 기록 및 이동도 보정기간을 규정하는 제어신호WS의 부극성 펄스의 상승 에지를 둔감하게 한다는 것이다. 이에 따라, 이동도 보정시간t를 신호 전위Vsig의 레벨에 따라 자동적으로 가변조정하는 것이 가능하다.
도 10은, 도 9에 나타낸 타이밍T6-T7에 나타나는 제어신호WS의 부극성 펄스를 확대 표시한 파형도다. 샘플링 트랜지스터Tr1은, P채널형이며, 제어신호WS가 하이레벨로부터 로 레벨로 변화함으로써 온 하고, 반대로 로 레벨로부터 하이레벨로 변화하여서 오프한다. 하이레벨로부터 로 레벨에의 하강 에지는 가파러서, 샘플링 트랜지스터Tr1은 즉시 온 한다. 한편, 로 레벨로부터 하이레벨에의 변화동안 상승 에지 파형이 둔감하였고, 동작점에 따라 오프 타이밍이 다르다. 샘플링 트랜지스터Tr1은 소스측에 신호 전위Vsig이 인가되고, 게이트측에 제어신호WS가 인가된다. 샘플링 트랜지스터Tr1의 동작점은 신호 전위Vsig에 따라 다르다. 신호 전위Vsig이 낮은 화이트 계조에서는 동작점도 낮아서, 샘플링 트랜지스터 Tr1은 비교적 조기 오프한다. 따라서, 화이트 계조의 이동도 보정시간은 비교적 짧다. 이에 대하여, 신호 전위Vsig이 흑계조일 때, 동작 점은 하이레벨에 근접한다. 그래서, 샘플링 트랜지스터Tr1이 오프하는 타이밍은 후방으로 쉬프트하고, 흑계조에서의 이동도 보정시간은 길어진다. 화이트계조와 흑계조의 중 간의 그레이 계조에서는, 그 이동도 보정시간도 중간이 된다. 이렇게 해서, 본 실시예는 신호 전위Vsig의 레벨에 따라 이동도 보정시간을 최적으로 자동 조정하는 것이 가능하다. 이러한 이동도 보정을 행하기 위해서, 샘플링 트랜지스터Tr1은 N채널형보다도 P채널형쪽이 바람직하다.
도 11은, 제2실시예에 사용하는 라이트 스캐너의 실시예를 나타낸 회로도다. 도 11은 라이트 스캐너(4)의 출력부 3단계와 이것에 접속되는 화소 어레이부(1)의 3행(3선)을 모식적으로 의미하고 있다. 라이트 스캐너(4)는 시프트 레지스터 S/R로 형성된다. 라이트 스캐너(4)는, 외부에서 입력되는 클록 신호에 따라 동작하고, 마찬가지로 외부에서 입력되는 스타트 신호를 순차로 전송함으로써, 각 단계에서 순차로 신호를 출력하고 있다. 시프트 레지스터S/R의 각 단계에는 NAND소자가 접속되어 있다. NAND소자는, 인접하는 단계의 시프트 레지스터S/R로부터 출력된 순차 신호를 NAND처리하고, 제어신호의 기초로 되는 구형파형을 생성하고 있다. 이 구형파형은, 인버터를 거쳐서 출력 버퍼에 입력된다. 출력 버퍼는, 시프트 레지스터S/R측으로부터 공급되는 입력 신호에 따라 동작하고, 최종적인 제어신호를 대응하는 화소 어레이부(1)의 주사선WS에 공급하고 있다.
출력 버퍼는 전원전위Vcc과 접지전위Vss와의 사이에 직렬접속 된 한 쌍의 스위칭 소자로 형성된다. 한쪽의 스위칭소자가 P채널형 트랜지스터TrP이고, 타쪽이 N채널형 트랜지스터TrN이다. 이때, 각 출력 버퍼에 접속되는 화소 어레이부(1) 측의 각 라인은, 등가회로적으로 저항성분R과 용량성분C로 표현되어 있다. 이 경우에, 펄스전원(7)이 각 단계의 출력 버퍼의 접지 라인Vss에 접속되 어 있다. 이 펄스 전원(7)은 1H주기로 전원 펄스를 출력하여, 접지 라인Vss에 공급하고 있다. 출력 버퍼는, NAND소자측으로부터 공급되는 입력 펄스에 따라 전원 펄스를 추출하고, 이것을 출력 펄스로서 주사선WS측에 공급하고 있다. 도 11의 하부에 나타나 있는 바와 같이, 해칭된 부극성의 전원 펄스는, 하강 에지가 가파르고 험준하고 상승 에지가 완만하다. 상기 상승 에지의 완만한 부분은, 그대로 추출하여서 제어신호WS로서 사용함으로써 이동도 보정시간의 자동제어에 이용하고 있다.
도 12는, 도 11에 나타낸 라이트 스캐너의 동작 설명에 제공하는 타이밍 차트이다. 도 12에 나타나 있는 바와 같이, 펄스 전원(7)은 1H기간마다 부극성 펄스P를 포함한 전원 펄스 열을 출력버퍼의 접지 라인에 공급하고 있다. 또한, 도 12의 타이밍 차트는, 전원 펄스와 시계열을 맞추고, 출력 버퍼의 입력 펄스와 출력 펄스도 나타내고 있다. 도 12에서는, (N-1)번째 단계 및 N번째 단계의 출력 버퍼에 공급되는 입력 펄스와 출력 펄스를 나타내고 있다. 입력 펄스는 단계마다 1H씩 쉬프트해 가는 사각형 펄스다. (N-1)번째 단계의 출력 버퍼에 입력 펄스가 공급되면, 인버터가 온 해 접지 라인으로부터 펄스 P를 그대로 추출한다. 이 펄스 P가 (N-1)번째 단계의 출력 버퍼의 출력 펄스가 되고, 그대로 대응하는 (N-1)라인째의 주사선WS에 출력된다. 같은 방법으로, N번째 단계의 출력 버퍼에 입력 펄스가 인가되면, 출력 펄스가 N번째 단계의 출력 버퍼로부터 대응하는 주사선WS에 출력된다.
이하, 참고를 위해, 전원 라인을 전원전위Vcc에 고정화하지 않고 펄스화한 표시장치의 예를 설명한다. 도 13은 본 참고예에 따른 표시장치의 전체 구성을 나타내는 블록도다. 도 13에 도시된 것처럼, 본 표시장치는, 화소 어레이부(1)와 이 어레이부(1)를 구동하는 구동부로 이루어진다. 화소 어레이부(1)는, 행형의 주사선WS와, 열형의 신호 선(신호 라인)SL과, 양자가 교차하는 부분에 배치된 행렬 형의 화소(2)와, 각 화소(2)의 각 행에 대응하게 배치된 급전 선(전원 라인)VL을 구비하고 있다. 이때, 본 예는, 각 화소(2)에 RGB삼원색 중 어느 하나를 할당하여서, 컬러 표시가 가능하다. 그렇지만, 상기 표시장치는, 이것에 한정되는 것이 아니고, 단색표시의 디바이스도 포함한다. 구동부는, 각 주사선WS에 순차로 제어신호를 공급해서 화소(2)를 행단위로 선 순차 구동을 행하는 라이트 스캐너(4)와, 상기 선 순차 구동에 따라 각 급전 선에 제1전위와 제2전위 사이에서 변화하는 전원전압을 공급하는 전원 스캐너(6)와, 이 선 순차 구동에 따라 열형의 신호 선SL에 구동신호가 되는 신호 전위와 기준전위를 공급하는 신호 선택기(수평 선택기)(3)를 구비하고 있다.
도 14는, 도 13에 나타낸 참고예에 따른 표시장치에 포함되는 화소(2)의 구체적인 구성 및 결선관계를 나타내는 회로도다. 도 13에 나타나 있는 바와 같이, 이 화소(2)는 유기EL디바이스 등으로 대표되는 발광소자EL과, 샘플링 트랜지스터Tr1과, 드라이브 트랜지스터Tr2과, 유지용량Cs를 포함한다. 샘플링 트랜지스터Tr1은, 그 제어 단자(게이트)기 대응하는 주사선WS에 접속하고, 한 쌍의 전류단자(소스 및 드레인)의 한 쪽이 대응하는 신호 선SL에 접속하고, 다른 쪽이 드라이브 트랜지스터Tr2의 제어 단자(게이트G)에 접속한다. 드라이브 트랜지스터Tr2은, 한 쌍의 전류단자(소스S 및 드레인)의 한쪽이 발광소자EL에 접속하고, 다른 쪽이 대응하는 급전 선VL에 접속하고 있다. 본 예에서는, 드라이브 트랜지스터Tr2가 N채널형이며, 그 드레인이 급전 선VL에 접속하고, 그 소스S가 출력 노드로서 발광소자EL의 애노드에 접속하고 있다. 발광소자EL의 캐소드는 소정의 캐소드 전위Vcath에 접속하고 있다. 유지용량Cs는 드라이브 트랜지스터Tr2의 한 쪽의 전류단자인 소스S와 제어 단자인 게이트G의 사이에 접속된다.
상기 구성에 있어서, 샘플링 트랜지스터Tr1은 주사선WS로부터 공급된 제어신호에 따라 도통하고, 신호 선SL로부터 공급된 신호 전위를 샘플링해서 유지용량Cs에 유지한다. 드라이브 트랜지스터Tr2은, 제1전위(고전위Vdd)에 있는 급전선VL로부터 전류의 공급을 받아 유지용량Cs에 유지된 신호 전위에 따라 구동전류를 발광소자EL에 흘려보낸다. 라이트 스캐너(4)는, 신호 선SL이 신호 전위에 있는 시간주기에서 샘플링 트랜지스터Tr1을 도통상태로 하기 위해서, 소정의 펄스폭의 제어신호를 제어 선WS에 출력하여서, 유지용량Cs에 신호 전위를 유지함과 동시에 드라이브 트랜지스터Tr2의 이동도μ에 대한 보정을 신호 전위에 첨가한다. 이 후, 드라이브 트랜지스터Tr2은 유지용량Cs에 기록된 신호 전위Vsig에 따른 구동전류를 발광소자EL에 공급하여서, 발광동작에 들어간다.
본 화소(2)는, 전술한 이동도 보정기능뿐만 아니라 한계 전압 보정기능도 구비하고 있다. 구체적으로, 전원 스캐너(6)는, 샘플링 트랜지스터Tr1이 신호 전위Vsig을 샘플링하기 전에, 제1타이밍에서 급전 선VL을 제1전위(고전위Vdd)로부터 제2전위(저전위Vss2)로 전환한다. 또 라이트 스캐너(4)는 샘플링 트랜지스터Tr1이 신호 전위Vsig을 샘플링 하기 전에, 제2타이밍에서 샘플링 트랜지 스터Tr1을 도통시켜서 신호 선SL로부터 기준전위Vss1을 드라이브 트랜지스터Tr2의 게이트G에 인가하고, 드라이브 트랜지스터Tr2의 소스S를 제2전위(Vss2)에 세트한다. 전원 스캐너(6)는, 제2타이밍 뒤의 제3타이밍에서, 급전 선VL을 제2전위Vss2로부터 제1전위Vdd로 전환하고, 드라이브 트랜지스터Tr2의 한계 전압Vth에 해당하는 전압을 유지용량Cs에 유지한다. 이러한 한계 전압보정기능에 의해, 본 표시장치는 화소마다 변동하는 드라이브 트랜지스터Tr2의 한계 전압Vth의 영향을 캔슬 할 수 있다.
본 화소(2)는, 부트스트랩 기능도 구비하고 있다. 구체적으로, 라이트 스캐너(4)는 유지용량Cs에 신호 전위Vsig이 유지된 단계에서 주사선WS에 대한 제어신호의 인가를 해제하여, 샘플링 트랜지스터Tr1을 비도통상태로 해서 드라이브 트랜지스터Tr2의 게이트G을 신호 선SL로부터 전기적으로 분리함으로써, 드라이브 트랜지스터Tr2의 소스S의 전위변동에 게이트G의 전위가 연동하고, 게이트G와 소스S간의 전압Vgs를 일정하게 유지할 수 있다.
도 15는, 도 14에 나타낸 화소(2)의 동작 설명에 제공하는 타이밍 차트다. 도 15는 시간축을 공통적으로 하고, 주사선WS의 전위변화, 급전 선VL의 전위변화 및 신호 선SL의 전위변화를 도시한다. 또한 이것들의 전위변화와 병행하여, 드라이브 트랜지스터의 게이트G 및 소스S의 전위변화도 도시되어 있다.
주사선WS에는, 샘플링 트랜지스터Tr1을 온 하기 위한 제어신호 펄스가 인가된다. 이 제어신호 펄스는 화소 어레이부의 선 순차 구동에 따라 1필드(1f)주기로 주사선WS에 인가된다. 이 제어신호 펄스는 1수평주사 주기(1H) 동안 2개의 펄스를 포함한다. 이후, 본 명세서에서는, 최초의 펄스를 제1 펄스P1라고 하고, 후속의 펄스를 제2 펄스P2라고 하는 경우가 있다. 급전 선VL은, 1필드주기(1f)의 동일 사이클에서 고전위Vdd와 저전위Vss2과의 사이에서 전환한다. 신호 선SL에는 1수평주사 주기(1H)내에서 신호 전위Vsig과 기준전위Vss1 사이에서 전환하는 구동신호를 공급하고 있다.
도 15의 타이밍 차트에 나타나 있는 바와 같이, 화소는 앞의 필드의 발광 기간부터 해당 필드의 비발광 기간에 들어가고, 그 후 해당 필드의 발광 기간이 시작된다. 이 비발광기간동안, 준비 동작, 한계 전압 보정동작, 신호 기록동작, 이동도 보정동작을 행한다.
앞 필드의 발광 기간에서는, 급전 선VL이 고전위Vdd에 있고, 드라이브 트랜지스터Tr2이 구동전류Ids를 발광소자EL에 공급하고 있다. 구동전류Ids는 고전위Vdd에 있는 급전 선VL로부터 드라이브 트랜지스터Tr2을 통해 발광소자EL을 지나고, 캐소드 라인에 흘러 들어간다.
다음에, 해당 필드의 비발광 기간에 들어가면, 우선 타이밍T1에서 급전 선VL을 고전위Vdd로부터 저전위Vss2로 전환한다. 이에 따라, 급 전선VL은 Vss2까지 방전되고, 드라이브 트랜지스터Tr2의 소스S의 전위는 저전위Vss2까지 하강한다. 그래서, 발광소자EL의 애노드 전위(즉, 드라이브 트랜지스터Tr2의 소스 전위)는, 역 바이어스 상태로 설정되어서, 구동전류가 흐르지 않게 되어 발광소자 EL이 소등한다. 또 드라이브 트랜지스터의 소스S의 전위강하에 연동해서 게이트G의 전위도 강하한다.
다음의 타이밍T2에서, 주사선WS를 저레벨로부터 고레벨로 전환하여서, 샘플링 트랜지스터Tr1이 도통상태가 된다. 이 때, 신호 선SL은 기준전위Vss1에 있다. 따라서, 드라이브 트랜지스터Tr2의 게이트G의 전위는 도통한 샘플링 트랜지스터Tr1을 통해서 신호 선SL의 기준전위Vss1이 된다. 이 때, 드라이브 트랜지스터Tr2의 소스S의 전위는 기준전위Vss1보다도 충분히 낮은 전위Vss2에 있다. 이와 같이 해서, 드라이브 트랜지스터Tr2의 게이트G와 소스S와의 사이의 전압Vgs가 드라이브 트랜지스터Tr2의 한계 전압Vth보다 커지도록 초기화된다. 타이밍T1로부터 타이밍T3까지의 기간T1-T3은 드라이브 트랜지스터Tr2의 게이트G와 소스S간 전압Vgs를 미리 Vth이상으로 설정하는 준비 기간이다.
이후, 타이밍T3에서, 급전 선VL이 저전위Vss2로부터 고전위Vdd로 천이하고, 드라이브 트랜지스터Tr2의 소스S의 전위가 상승을 시작한다. 드디어, 드라이브 트랜지스터Tr2의 게이트G와 소스S간 전압Vgs가 한계 전압Vth가 될 때 전류가 컷오프한다. 이렇게 해서, 드라이브 트랜지스터Tr2의 한계 전압Vth에 해당하는 전압이 유지용량Cs에 기록된다. 이것이 한계 전압보정동작이다. 이 때, 전류가 유지용량Cs측에 흐르고, 발광소자EL에는 흐르지 않도록 하기 위해서, 발광소자EL이 컷 오프하도록 캐소드 전위Vcath를 설정해 둔다.
타이밍T4에서는 주사선WS가 하이레벨로부터 로 레벨에 되돌아간다. 환언하면, 주사선WS에 인가된 제1 펄스P1이 상쇄되어, 샘플링 트랜지스터는 오프 상태로 된다. 이상의 설명으로부터 분명하게 나타나 있는 바와같이, 제1 펄스P1은 한계 전압 보정동작을 행하기 위해서, 샘플링 트랜지스터Tr1의 게이트에 인가된다.
이후, 신호 선SL이 기준전위Vss1로부터 신호 전위Vsig로 전환한다. 다음에, 타이밍T5에서, 주사선WS가 다시 로 레벨로부터 하이레 벨로 상승한다. 다시 말하면, 제2 펄스P2가 샘플링 트랜지스터Tr1의 게이트에 인가된다. 이에 따라, 샘플링 트랜지스터Tr1은 다시 온 하고, 신호 선SL로부터 신호 전위Vsig을 샘플링한다. 따라서, 드라이브 트랜지스터Tr2의 게이트G의 전위는 신호 전위Vsig이 된다. 이 경우에, 발광소자EL이 먼저 컷오프 상태(하이 임피던스 상태)에 있기 때문에, 드라이브 트랜지스터Tr2의 드레인과 소스의 사이에 흐르는 전류는 전체적으로 유지용량Cs와 발광소자EL의 등가용량에 흘러 들어가 충전을 시작한다. 이후, 샘플링 트랜지스터Tr1이 오프하는 타이밍T6전까지, 드라이브 트랜지스터Tr2의 소스S의 전위는 ΔV만큼 상승한다. 이렇게 해서, 영상신호의 신호 전위Vsig이 한계전압Vth에 더해지는 형태로 유지용량Cs에 기록되고, 이동도 보정용의 전압ΔV가 유지용량Cs에 유지된 전압으로부터 감산된다. 따라서, 타이밍T5로부터 타이밍T6까지 기간T5-T6이 신호 기록기간 및 이동도 보정기간이 된다. 환언하면, 주사선WS에 제2 펄스P2이 인가되면, 신호 기록동작 및 이동도 보정동작이 행해진다. 신호 기록기간 및 이동도 보정기간T5-T6은, 제2 펄스P2의 펄스폭과 같다. 즉, 제2 펄스P2의 펄스폭이 이동도 보정기간을 규정하고 있다.
이렇게, 신호 기록기간T5-T6에서는 신호전위Vsig의 기록과 보정량ΔV의 조정이 동시에 행해진다. 신호전위Vsig이 높을수록 드라이브 트랜지스터Tr2에서 공급하는 전류Ids는 커지고, 보정량ΔV의 절대치도 커진다. 따라서, 발광 휘도 레벨에 따라 이동도 보정을 한다. 신호전위Vsig가 고정된 경우, 드라이브 트랜지스터Tr2의 이동도μ가 클수록, 보정량ΔV의 절대치가 커진다. 환언하면, 이동도μ가 클수록 유지용량Cs에 대한 부귀환량ΔV가 커진다. 그러므로, 화소마다의 이동도μ의 변동을 제거할 수 있다.
최후에, 타이밍T6이 되면, 전술한 바와 같이 주사선WS가 저레벨측으로 전환하고, 샘플링 트랜지스터Tr1은 오프 상태가 된다. 이에 따라, 드라이브 트랜지스터Tr2의 게이트G는 신호 선SL로부터 분리된다. 동시에, 드레인 전류Ids는 발광소자EL을 흐르기 시작한다. 이에 따라, 발광소자EL의 애노드 전위는 구동전류Ids에 따라 상승한다. 발광소자EL의 애노드 전위의 상승은, 드라이브 트랜지스터Tr2의 소스S의 전위상승외에 아무것도 없다. 드라이브 트랜지스터Tr2의 소스S의 전위가 상승하면, 유지용량Cs의 부트스트랩 동작에 기인한 드라이브 트랜지스터Tr2의 게이트G의 전위도 연동해서 상승한다. 게이트 전위의 상승량은 소스 전위의 상승량과 같다. 이 때문에, 발광 기간 동안 드라이브 트랜지스터Tr2의 게이트G와 소스S간 전압Vgs는 일정하게 유지된다. 이 전압Vgs의 값은 한계 전압Vth 및 이동량μ에 대한 신호 전위Vsig를 보정하는 결과이다. 드라이브 트랜지스터Tr2은, 포화 영역에서 동작한다. 즉, 드라이브트랜지스터Tr2은, 게이트G와 소스S간 전압Vgs에 대응한 구동전류Ids를 공급한다. 이 전압Vgs의 값은 한계 전압Vth 및 이동량μ에 대한 신호 전위Vsig를 보정하는 결과이다.
도 16은, 도 13 및 도 14에 나타낸 참고예에 따른 표시장치의 전원 스캐너(6)를 확대한 모식도다. 도 16에 나타나 있는 바와 같이, 전원 스캐너(6)는 각 단계마다 인버터로 형성된 출력버퍼를 갖는다. 이 출력버퍼는, 대응하는 급전 선VL에 전원 펄스를 출력한다. 전술한 것처럼, 상기 참고예에 따른 표시장치는, 전원 라인을 펄스화하고 있다. 그 펄스는, 전원 펄스VL로서 전원 스캐너(6)로부터 화소측에 공급된다. 발광시는 패널 전원이 고전위Vdd에 있어서, 전원 스캐너(6)의 최종단계의 버퍼의 P채널 트랜지스터가 온 하고, 그 전원전압이 화소측에 공급된다. 1화소의 발광 전류는 수μA이다. 수평방향을 따라 1라인(1줄)당 1000화소정도 접속되어 있으므로, 합계의 출력 전류는 수 mA가 된다. 이 구동전류를 흘려보내도 전압강하가 생기지 않도록 하기 위해서, 출력 버퍼의 사이즈를 수mm정도로 크게 배치할 필요가 있어, 배치 면적이 커지게 된다. 한층 더, 항상 발광 전류가 계속해서 흐르고 있으므로, 출력 버퍼의 트랜지스터의 특성열화가 격렬하고, 장시간 사용의 신뢰성을 얻지 못할 수도 있다.
본 발명의 실시예에 따른 표시장치는, 도17에 나타나 있는 바와 같은 박막 디바이스 구성을 갖는다. 본 도면은, 절연성의 기판에 형성된 화소의 모식적인 단면구조를 의미하고 있다. 도 17에 나타나 있는 바와 같이, 화소는, 복수의 박막 트랜지스터를 포함한 트랜지스터부(도면에서는 1개의 TFT를 예시), 유지용량 등의 용량부 및 유기EL소자 등의 발광부를 포함한다. 기판 위에 TFT프로세스로 트랜지스터부와 용량부가 형성되고, 그 위에 유기EL소자 등의 발광부가 적층되어 있다. 그 발광부 위에 접착제를 거쳐서 투명한 대향기판을 붙여서 플랫 패널을 형성한다.
본 발명의 실시예에 따른 표시장치는, 도18에 나타나 있는 바와 같이 플랫 형의 모듈 형상의 표시장치를 포함한다. 예를 들면, 절연성의 기판 위에, 유기EL소자, 박막트랜지스터, 박막용량 등으로 이루어진 화소를 매트릭스 모양으로 집적 형성한 화소 어레이부를 설치한다. 이 화소 어레이부(화소 매트릭스부)를 둘러싸도록 접착제를 배치하고, 유리 등의 대향기판을 붙여서 표시 모듈을 형성한다. 이 투명한 대향기판에는 필요에 따라, 칼라필터, 보호막, 차광막 등이 구비되어도 된다. 표시 모듈에는, 외부에서 화소 어레이부에의 신호 등을 입출력하기 위한 커넥터로서, 예를 들면 FPC(플렉시블 프린트 회로)를 형성해도 된다.
이상에서 설명한 본 발명의 실시예에 따른 표시장치는, 플랫 패널 형상을 갖고, 여러가지 전자기기, 예를 들면 디지탈 카메라, 랩탑 퍼스널 컴퓨터, 휴대전화, 비디오 카메라 등, 전자기기에 입력되었거나 혹은, 전자기기내에서 생성한 구동신호를 화상 또는 영상으로서 표시하는 모든 분야의 전자기기의 디스플레이에 적용하는 것이 가능하다. 이하, 상기 표시장치가 적용된 전자기기의 예를 나타낸다.
도 19는 본 발명이 적용된 텔레비전 세트를 나타낸다. 이 텔레비전 세트는, 프런트 패널(12), 필터 유리(13) 등으로 구성된 영상표시 화면(11)을 포함한다. 이 텔레비전 세트는, 본 발명의 실시예에 따른 표시장치를 그 영상표시 화면(11)으로서 사용하여서 제작된다.
도 20은 본 발명이 적용된 디지탈 카메라이며, 도 20의 상부가 정면도이고 하부가 배면도다. 이 디지탈 카메라는, 촬영 렌즈, 플래쉬용의 발광부(15), 표시부(16), 제어 스위치, 메뉴 스위치, 셔터(19)를 포함한다. 본 발명의 실시예에 따른 표시장치를 그 표시부(16)에 사용하여서 디지털 카메라가 제작된다.
도 21은 본 발명이 적용된 랩탑 퍼스널 컴퓨터이다. 랩탑 퍼스널 컴퓨터의 본체(20)는 문자 등을 입력하기 위해 조작되는 키보드(21)를 포함하고, 랩탑 퍼스널 컴퓨터의 본체 커버에는 화상을 표시하는 표시부(22)를 포함한다. 본 발명의 실시예에 따른 표시장치를 그 표시부(22)에 사용하여서 랩탑 퍼스널 컴퓨터가 제작된다.
도22는 본 발명이 적용된 휴대 단말장치이며, 왼쪽이 열린 상태를 의미하고, 오른쪽이 닫은 상태를 의미하고 있다. 이 휴대 단말장치는, 상측케이싱(23), 하측 케이싱(24), 연결부(이 경우에 힌지부)(25), 디스플레이(26), 서브 디스플레이(27), 픽처 라이트(28), 카메라(29) 등을 포함한다. 휴대 단말장치는, 본 발명의 실시예에 따른 표시장치를 그 디스플레이(26)와 서브 디스플레이(27)에 사용하여서 제작된다.
도 23은 본 실시예가 적용된 비디오 카메라를 나타낸다. 비디오 카메라는, 본체부(30), 전방을 향한 측면에 피사체 촬영용의 렌즈(34), 촬영시의 스타트/스톱 스위치(35), 모니터(36)를 포함한다. 그 비디오 카메라는, 본 발명의 실시예에 따른 표시장치를 그 모니터(36)에 사용함으로써 제작된다.
당업자는, 여러 가지 변경, 조합, 부조합 및 변형이 첨부된 청구항의 범위나 그 동등한 것 내에 있는 한 설계 요구사항과 다른 요소에 따라 일어날 수도 있다는 것을 알아야 한다.
도 1은 본 발명의 제1실시예에 따른 표시장치의 일반적인 구성을 나타내는 블록도,
도 2는 도 1에 나타낸 표시장치의 구체적인 구성을 나타내는 회로도,
도 3은 도 2에 나타낸 표시장치의 제1실시예의 동작 설명에 제공하는 타이밍 차트,
도 4는 마찬가지로 상기 제1실시예의 동작 설명에 제공하는 모식도,
도 5는 마찬가지로 상기 제1실시예의 동작 설명에 제공하는 모식도,
도 6은 마찬가지로 상기 제1실시예의 동작 설명에 제공하는 모식도,
도 7은 마찬가지로 상기 제1실시예의 동작 설명에 제공하는 모식도,
도 8은 본 발명의 제2실시예에 따른 표시장치의 설명에 제공하는 그래프,
도 9는 마찬가지로 상기 제2실시예의 설명에 제공하는 타이밍 차트,
도 10은 마찬가지로 상기 제2실시예의 설명에 제공하는 파형도,
도 11은 제2실시예에 사용하는 라이트 스캐너의 구성을 나타내는 회로도,
도 12는 도 11에 나타낸 라이트 스캐너의 동작 설명에 제공하는 타이밍 차트,
도 13은 참고예에 따른 표시장치의 일반적인 구성을 나타내는 블록도,
도 14는 도 13에 나타낸 표시장치의 구체적인 구성을 나타내는 회로도,
도 15는 상기 참고예에 따른 표시장치의 동작 설명에 제공하는 타이밍 차트,
도16은 마찬가지로 참고예의 설명에 제공하는 모식도,
도17은 본 발명의 실시예에 따른 표시장치의 디바이스 구성의 단면도,
도18은 본 발명의 실시예에 따른 표시장치의 모듈 구성을 나타내는 평면도,
도 19는 본 발명의 실시예에 따른 표시장치를 구비한 텔레비전 세트를 나타내는 사시도,
도20은 본 발명의 실시예에 따른 표시장치를 구비한 디지탈 스틸 카메라를 나타내는 사시도,
도21은 본 발명의 실시예에 따른 표시장치를 구비한 랩탑 퍼스널 컴퓨터의 사시도,
도22는 본 발명의 실시예에 따른 표시장치를 구비한 휴대 단말장치를 나타내는 모식도,
도23은 본 발명의 실시예에 따른 표시장치를 구비한 비디오 카메라를 나타내는 사시도이다.

Claims (5)

  1. 화소 어레이부와,
    구동부로 이루어지고,
    상기 화소 어레이부는,
    행형의 제1주사선 및 제2주사선과,
    열형의 신호 선과,
    상기 제1주사선과 상기 신호 선이 교차하는 부분에 배치된 행렬형의 화소를 구비하고,
    각 화소는,
    드라이브 트랜지스터와,
    샘플링 트랜지스터와,
    스위칭 트랜지스터와,
    유지용량과,
    발광소자를 구비하고,
    상기 드라이브 트랜지스터는, P채널형이고 게이트가 되는 제어단자와 소스 및 드레인이 되는 한 쌍의 전류단자를 갖고,
    상기 샘플링 트랜지스터는, 그 제어 단자가 제1주사선에 접속하고, 그 한 쌍의 전류단자가 신호 선과 상기 드라이브 트랜지스터의 게이트의 사이에 접속하고,
    상기 스위칭 트랜지스터는, 그 제어단자가 제2주사선에 접속하고, 한 쌍의 전류단자의 한쪽이 상기 드라이브 트랜지스터의 소스에 접속하고, 상기 한 쌍의 전류단자의 다른 쪽이 전원 라인에 접속하고,
    상기 유지용량은, 상기 드라이브 트랜지스터의 게이트와 소스와의 사이에 접속하고,
    상기 발광소자는, 상기 드라이브 트랜지스터의 드레인과 접지 라인과의 사이에 접속하고,
    상기 구동부는,
    각 제1주사선에 순차로 제어신호를 공급하는 라이트 스캐너와,
    각 제2주사선에 순차로 제어신호를 공급하는 드라이브 스캐너와,
    각 신호 선에 영상신호가 되는 신호 전위와 소정의 기준전위를 교대로 공급하는 신호 선택기를 갖고,
    상기 라이트 스캐너는, 상기 신호 선이 기준전위에 있을 때 상기 제1주사선에 상기 제어신호를 출력하고 화소를 구동하여서, 드라이브 트랜지스터의 한계 전압의 보정동작을 행하고,
    상기 라이트 스캐너는, 상기 신호 선이 신호 전위에 있을 때 상기 제1주사선에 제어신호를 출력하고 화소를 구동하여서, 신호 전위를 상기 유지용량에 기록하는 기록동작을 행하고,
    상기 드라이브 스캐너는, 신호 전위가 상기 유지용량에 기록된 후, 제2주사선에 제어신호를 출력해서 화소에 통전하여서, 발광소자의 발광 동작을 행하 는 것을 특징으로 하는 표시장치.
  2. 제 1 항에 있어서,
    상기 샘플링 트랜지스터 및 상기 스위칭 트랜지스터도 P채널형이며, 화소를 구성하는 트랜지스터를 모두 P채널형으로 하는 것을 특징으로 하는 표시장치.
  3. 제 1 항에 있어서,
    상기 라이트 스캐너는, 상기 신호 선이 신호 전위에 있을 때 상기 제1주사선에 제어신호를 출력해서 화소를 구동하고, 신호 전위를 상기 유지용량에 기록함과 동시에, 상기 드라이브 트랜지스터의 이동도의 변동을 보정하는 보정동작을 행하는 것을 특징으로 하는 표시장치.
  4. 화소 어레이부와 구동부로 이루어지고, 상기 화소 어레이부는 행형의 제1주사선 및 제2주사선과, 열형의 신호 선과, 각 제1주사선과 각 신호 선이 교차하는 부분에 배치된 행렬형의 화소를 구비하고, 각 화소는, 드라이브 트랜지스터와, 샘플링 트랜지스터와, 스위칭 트랜지스터와, 유지용량과, 발광소자를 구비하고, 상기 드라이브 트랜지스터는, P채널형이고 게이트가 되는 제어 단자와 소스 및 드레 인이 되는 한 쌍의 전류단자를 갖고, 상기 샘플링 트랜지스터는, 그 제어 단자가 제1주사선에 접속하고, 그 한 쌍의 전류단자가 신호 선과 드라이브 트랜지스터의 게이트의 사이에 접속하고, 상기 스위칭 트랜지스터는, 그 제어 단자가 제2주사선에 접속하고, 한 쌍의 전류단자의 한쪽이 상기 드라이브 트랜지스터의 소스에 접속하고, 다른 쪽이 전원 라인에 접속하고, 상기 유지용량은, 상기 드라이브 트랜지스터의 게이트와 소스와의 사이에 접속하고, 상기 발광소자는, 상기 드라이브 트랜지스터의 드레인과 접지 라인과의 사이에 접속하고, 상기 구동부는, 각 제1주사선에 순차로 제어신호를 공급하는 라이트 스캐너와, 각 제2주사선에 순차로 제어신호를 공급하는 드라이브 스캐너와, 각 신호 선에 영상신호가 되는 신호 전위와 소정의 기준전위를 교대로 공급하는 신호 선택기를 구비하는 표시장치의 구동방법으로서,
    상기 신호 선이 기준전위에 있을 때, 상기 라이트 스캐너로부터 제1주사선에 제어신호를 출력해서 상기 화소를 구동하고, 상기 드라이브 트랜지스터의 한계 전압의 보정동작을 행하는 스텝과,
    상기 신호 선이 신호 전위에 있을 때, 상기 라이트 스캐너로부터 제1주사선에 제어신호를 출력해서 상기 화소를 구동하고, 신호전위를 상기 유지용량에 기록하는 기록동작을 행하는 스텝과,
    신호 전위가 상기 유지용량에 기록된 후, 상기 드라이브 스캐너로부터 제2주사선에 제어신호를 출력해서 화소에 통전하고, 발광소자의 발광 동작을 행하는 스텝을 포함하는 것을 특징으로 하는 표시장치의 구동방법.
  5. 청구항 1에 기재된 표시장치를 구비한 전자기기.
KR1020080046960A 2007-05-21 2008-05-21 표시장치, 그 구동방법, 및 전자기기 KR20080103000A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2007-00133864 2007-05-21
JP2007133864A JP2008287141A (ja) 2007-05-21 2007-05-21 表示装置及びその駆動方法と電子機器

Publications (1)

Publication Number Publication Date
KR20080103000A true KR20080103000A (ko) 2008-11-26

Family

ID=40071959

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080046960A KR20080103000A (ko) 2007-05-21 2008-05-21 표시장치, 그 구동방법, 및 전자기기

Country Status (5)

Country Link
US (1) US8988320B2 (ko)
JP (1) JP2008287141A (ko)
KR (1) KR20080103000A (ko)
CN (1) CN101312012B (ko)
TW (1) TWI407407B (ko)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010002498A (ja) * 2008-06-18 2010-01-07 Sony Corp パネルおよび駆動制御方法
JP5157825B2 (ja) * 2008-10-29 2013-03-06 ソニー株式会社 有機elディスプレイの製造方法
JP5308796B2 (ja) * 2008-11-28 2013-10-09 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示装置および画素回路
JP5287210B2 (ja) * 2008-12-17 2013-09-11 ソニー株式会社 表示装置および電子機器
JP2010145578A (ja) * 2008-12-17 2010-07-01 Sony Corp 表示装置、表示装置の駆動方法および電子機器
CN101770737B (zh) * 2009-01-06 2013-09-11 群创光电股份有限公司 图像显示系统与显示面板
JP5299126B2 (ja) * 2009-07-01 2013-09-25 セイコーエプソン株式会社 発光装置および電子機器、並びに画素回路の駆動方法。
CN101667418B (zh) * 2009-09-25 2012-03-28 深圳丹邦投资集团有限公司 一种显示屏显示亮度补偿的方法及其系统
KR101692367B1 (ko) * 2010-07-22 2017-01-04 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
JP5415565B2 (ja) * 2010-09-06 2014-02-12 パナソニック株式会社 表示装置およびその駆動方法
JP6031954B2 (ja) * 2012-11-14 2016-11-24 ソニー株式会社 発光素子、表示装置及び電子機器
TW201426709A (zh) * 2012-12-26 2014-07-01 Sony Corp 顯示裝置、顯示裝置之驅動方法及電子機器
JP6201465B2 (ja) * 2013-07-08 2017-09-27 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
JP2015014764A (ja) 2013-07-08 2015-01-22 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
JP6164059B2 (ja) 2013-11-15 2017-07-19 ソニー株式会社 表示装置、電子機器、及び表示装置の駆動方法
JP2015187672A (ja) * 2014-03-27 2015-10-29 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
JP2016062076A (ja) * 2014-09-22 2016-04-25 Nltテクノロジー株式会社 画素回路、その駆動方法及び表示装置
JP2017026973A (ja) 2015-07-28 2017-02-02 ソニー株式会社 表示パネル、表示装置、及び、電子機器
CN105206217B (zh) * 2015-10-27 2018-02-06 京东方科技集团股份有限公司 显示处理方法、装置及显示器件
DE112017003050T5 (de) 2016-06-20 2019-02-28 Sony Corporation Anzeigeeinrichtung und elektronische Einrichtung
KR102595130B1 (ko) 2017-12-07 2023-10-26 엘지디스플레이 주식회사 발광 표시 장치 및 이의 구동 방법
CN111681611B (zh) * 2020-06-11 2021-06-25 昆山国显光电有限公司 像素电路和显示装置

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3956347B2 (ja) 2002-02-26 2007-08-08 インターナショナル・ビジネス・マシーンズ・コーポレーション ディスプレイ装置
JP3613253B2 (ja) 2002-03-14 2005-01-26 日本電気株式会社 電流制御素子の駆動回路及び画像表示装置
US7109952B2 (en) 2002-06-11 2006-09-19 Samsung Sdi Co., Ltd. Light emitting display, light emitting display panel, and driving method thereof
JP2004093682A (ja) 2002-08-29 2004-03-25 Toshiba Matsushita Display Technology Co Ltd El表示パネル、el表示パネルの駆動方法、el表示装置の駆動回路およびel表示装置
GB0220614D0 (en) * 2002-09-05 2002-10-16 Koninkl Philips Electronics Nv Electroluminescent display devices
GB0223305D0 (en) 2002-10-08 2002-11-13 Koninkl Philips Electronics Nv Electroluminescent display devices
JP3832415B2 (ja) 2002-10-11 2006-10-11 ソニー株式会社 アクティブマトリクス型表示装置
KR100497246B1 (ko) * 2003-04-01 2005-06-23 삼성에스디아이 주식회사 발광 표시 장치 및 그 표시 패널과 구동 방법
US6998788B2 (en) * 2003-06-11 2006-02-14 Au Optronics Corporation Architecture of data driver applied at display elements with current-driven pixels
JP2005099715A (ja) * 2003-08-29 2005-04-14 Seiko Epson Corp 電子回路の駆動方法、電子回路、電子装置、電気光学装置、電子機器および電子装置の駆動方法
TWI286654B (en) * 2003-11-13 2007-09-11 Hannstar Display Corp Pixel structure in a matrix display and driving method thereof
JP2005151015A (ja) * 2003-11-13 2005-06-09 Sony Corp 表示装置およびその駆動方法
GB0400213D0 (en) * 2004-01-07 2004-02-11 Koninkl Philips Electronics Nv Electroluminescent display devices
US20050275352A1 (en) * 2004-06-14 2005-12-15 Au Optronics Corporation. Redundant storage capacitor and method for repairing OLED pixels and driving circuits
KR101080351B1 (ko) * 2004-06-22 2011-11-04 삼성전자주식회사 표시 장치 및 그 구동 방법
KR100604058B1 (ko) * 2004-09-24 2006-07-24 삼성에스디아이 주식회사 직류/직류 변환기와 이를 이용한 발광 표시장치 및 그의구동방법
GB0425188D0 (en) * 2004-11-16 2004-12-15 Koninkl Philips Electronics Nv Active matrix display devices
US20060164345A1 (en) 2005-01-26 2006-07-27 Honeywell International Inc. Active matrix organic light emitting diode display
JP4923410B2 (ja) * 2005-02-02 2012-04-25 ソニー株式会社 画素回路及び表示装置
TWI282537B (en) * 2005-04-21 2007-06-11 Au Optronics Corp Display units
CN101283393B (zh) * 2005-10-12 2013-12-18 皇家飞利浦电子股份有限公司 晶体管控制电路和控制方法、以及使用该电路的有源矩阵显示设备

Also Published As

Publication number Publication date
CN101312012A (zh) 2008-11-26
TWI407407B (zh) 2013-09-01
JP2008287141A (ja) 2008-11-27
US20080291182A1 (en) 2008-11-27
CN101312012B (zh) 2011-03-23
TW200907900A (en) 2009-02-16
US8988320B2 (en) 2015-03-24

Similar Documents

Publication Publication Date Title
KR20080103000A (ko) 표시장치, 그 구동방법, 및 전자기기
KR101425892B1 (ko) 표시장치, 표시장치 구동방법 및 전자기기
KR101432768B1 (ko) 표시장치 및 그 구동방법과 전자기기
US20170098411A1 (en) Pixel selection control method, driving circuit, display apparatus and electronic instrument
KR20090104639A (ko) 표시장치 및 그 구동방법
KR20080077911A (ko) 표시장치 및 그 구동방법과 전자기기
KR20080103001A (ko) 표시장치, 표시장치 구동방법 및 전자기기
KR101516657B1 (ko) 표시장치 및 그 구동방법과 전자기기
KR20080077906A (ko) 표시장치 및 그 구동방법과 전자기기
KR20080102955A (ko) 표시장치 및 그 구동방법과 전자기기
US8139004B2 (en) Display device and electronic apparatus
KR20080087721A (ko) 표시장치, 표시장치의 구동방법 및 전자기기
KR20080057144A (ko) 표시장치, 표시장치의 구동방법 및 전자기기
KR20090071465A (ko) 표시장치 및 그 구동방법과 전자기기
JP4591511B2 (ja) 表示装置及び電子機器
US8022905B2 (en) Display device, driving method of the same and electronic apparatus using the same
CN101140730A (zh) 显示装置和电子设备
KR20080087708A (ko) 표시 장치 및 그 구동 방법과, 전자 기기
JP2009080367A (ja) 表示装置及びその駆動方法と電子機器
US8203510B2 (en) Display apparatus, driving method for display apparatus and electronic apparatus
JP2008203661A (ja) 表示装置及びその駆動方法
KR101502851B1 (ko) 표시장치, 그 표시장치 구동방법 및 전자기기
JP4985303B2 (ja) 表示装置及びその駆動方法と電子機器
JP2009098430A (ja) 表示装置と電子機器
JP2010091640A (ja) 表示装置及びその駆動方法と電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application