KR20080098454A - 직렬 디바이스를 루프백 테스팅하는 방법 및 장치 - Google Patents
직렬 디바이스를 루프백 테스팅하는 방법 및 장치 Download PDFInfo
- Publication number
- KR20080098454A KR20080098454A KR1020087026576A KR20087026576A KR20080098454A KR 20080098454 A KR20080098454 A KR 20080098454A KR 1020087026576 A KR1020087026576 A KR 1020087026576A KR 20087026576 A KR20087026576 A KR 20087026576A KR 20080098454 A KR20080098454 A KR 20080098454A
- Authority
- KR
- South Korea
- Prior art keywords
- receiver
- input
- output
- circuit
- serial port
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/31712—Input or output aspects
- G01R31/31716—Testing of input or output with loop-back
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/30—Marginal testing, e.g. by varying supply voltage
- G01R31/3004—Current or voltage test
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/24—Testing correct operation
- H04L1/242—Testing correct operation by comparing a transmitted test signal with a locally generated replica
- H04L1/243—Testing correct operation by comparing a transmitted test signal with a locally generated replica at the transmitter, using a loop-back
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/30—Marginal testing, e.g. by varying supply voltage
- G01R31/3016—Delay or race condition test, e.g. race hazard test
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Quality & Reliability (AREA)
- Tests Of Electronic Circuits (AREA)
- Dc Digital Transmission (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
- Maintenance And Management Of Digital Transmission (AREA)
- Monitoring And Testing Of Transmission In General (AREA)
- Automotive Seat Belt Assembly (AREA)
- Threshing Machine Elements (AREA)
Abstract
Description
Claims (11)
- 자동 테스트 시스템에서 직렬 포트를 테스팅하기 위한 회로에 있어서,입력부 및 출력부를 갖고, 직렬 포트의 전송 라인으로부터 테스트 신호를 수신하기 위한 수신기;입력부 및 출력부를 갖고, 루프백 연결을 수립하기 위해 그 입력부가 수신기의 출력부에 연결되고, 직렬 포트의 수신 라인에 테스트 신호를 전송하기 위한 전송기; 및수신기의 입력부에 연결되고, 직렬 포트의 전송 라인의 정상상태 특성을 평가하기 위한 파라미터 측정 회로를 포함하는 것을 특징으로 하는 회로.
- 제1 항에 있어서, 상기 파라미터 측정 회로는 전송기의 출력부에 더 연결되고, 직렬 포트의 수신 라인의 정상상태 특성을 평가하기 위한 것을 특징으로 하는 회로.
- 제1 항에 있어서, 수신기의 출력부에 연결되고, 수신기에 의해 수신된 테스트 신호의 타이밍 특성을 측정하기 위한 시간 측정 회로를 더 포함하는 것을 특징으로 하는 회로.
- 제1 항에 있어서, 수신기의 출력부와 전송기의 입력부 사이에 개재되고, 직 렬 포트의 수신 라인에 제공된 테스트 신호에 소정 시간 왜곡을 도입하기 위한 시간 왜곡 회로를 더 포함하는 것을 특징으로 하는 회로.
- 제1 항에 있어서, 수신기의 출력부와 전송기의 입력부 사이에 개재되고 수신기의 출력과 다이렉트 입력사이에서 선택하기 위한 선택기를 더 포함하고, 상기 다이렉트 입력은 수신기에 의해 수신된 테스트 신호와 상이한 소정의 직렬 비트 스트림을 제공하는 것을 특징으로 하는 회로.
- 제1 항에 있어서, 상기 수신기는 제1 및 제2 프로그램가능한 임계치를 갖는 차동 비교기를 포함하는 것을 특징으로 하는 회로.
- 제1 항에 있어서, 상기 전송기는 제1 및 제2 프로그램가능한 레벨을 갖는 차동 구동기를 포함하는 것을 특징으로 하는 회로.
- 자동 테스트 시스템에서 직렬 포트를 테스팅하기 위한 회로에 있어서,입력부 및 출력부를 갖고, 직렬 포트의 전송 라인으로부터 테스트 신호를 수신하기 위한 수신기;입력부 및 출력부를 갖고, 루프백 연결을 수립하기 위해 그 입력부가 수신기의 출력부에 연결되고, 직렬 포트의 수신 라인에 테스트 신호를 전송하기 위한 전송기; 및수신기의 출력부와 전송기의 입력부 사이에 개재되고, 직렬 포트의 수신 라인에 제공된 테스트 신호에 소정 시간 왜곡을 도입하기 위한 시간 왜곡 회로를 포함하는 것을 특징으로 하는 회로.
- 제8 항에 있어서, 수신기의 출력부에 연결되고, 수신기에 의해 수신된 테스트 신호의 타이밍 특성을 측정하기 위한 시간 측정 회로를 더 포함하는 것을 특징으로 하는 회로.
- 자동 테스트 시스템에서 직렬 포트를 테스팅하기 위한 회로에 있어서,입력부 및 출력부를 갖고, 직렬 포트의 전송 라인으로부터 테스트 신호를 수신하기 위한 수신기; 및입력부 및 출력부를 갖고, 루프백 연결을 수립하기 위해 그 입력부가 수신기의 출력부에 연결되고, 직렬 포트의 수신 라인에 테스트 신호를 전송하기 위한 전송기를 포함하고,상기 수신기는 적어도 하나의 프로그램가능한 입력 임계치를 갖고 상기 전송기는 적어도 하나의 프로그램가능한 출력 레벨을 갖는 것을 특징으로 하는 회로.
- 제10 항에 있어서, 상기 수신기는 차동 비교기를 포함하고 상기 전송기는 차동 구동기를 포함하는 것을 특징으로 하는 회로.
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US09/751,633 US7017087B2 (en) | 2000-12-29 | 2000-12-29 | Enhanced loopback testing of serial devices |
| US09/751,633 | 2000-12-29 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR1020037008838A Division KR100881066B1 (ko) | 2000-12-29 | 2001-12-03 | 직렬 디바이스를 루프백 테스팅하는 방법 및 장치 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| KR20080098454A true KR20080098454A (ko) | 2008-11-07 |
Family
ID=25022835
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR1020087026576A Ceased KR20080098454A (ko) | 2000-12-29 | 2001-12-03 | 직렬 디바이스를 루프백 테스팅하는 방법 및 장치 |
| KR1020037008838A Expired - Fee Related KR100881066B1 (ko) | 2000-12-29 | 2001-12-03 | 직렬 디바이스를 루프백 테스팅하는 방법 및 장치 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR1020037008838A Expired - Fee Related KR100881066B1 (ko) | 2000-12-29 | 2001-12-03 | 직렬 디바이스를 루프백 테스팅하는 방법 및 장치 |
Country Status (11)
| Country | Link |
|---|---|
| US (2) | US7017087B2 (ko) |
| EP (1) | EP1366417B1 (ko) |
| JP (1) | JP4323804B2 (ko) |
| KR (2) | KR20080098454A (ko) |
| CN (1) | CN1279445C (ko) |
| AT (1) | ATE354127T1 (ko) |
| AU (1) | AU2002239509A1 (ko) |
| DE (1) | DE60126675T2 (ko) |
| MY (1) | MY141683A (ko) |
| TW (1) | TW552427B (ko) |
| WO (1) | WO2002054240A2 (ko) |
Families Citing this family (44)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7502326B2 (en) * | 2002-04-12 | 2009-03-10 | Broadcom Corporation | Methods used to simultaneously perform automated at-speed testing of multiple gigabit per second high serial pin count devices |
| US7278079B2 (en) * | 2002-04-12 | 2007-10-02 | Broadcom Corporation | Test head utilized in a test system to perform automated at-speed testing of multiple gigabit per second high serial pin count devices |
| EP1353189B1 (en) * | 2002-04-12 | 2006-06-14 | Broadcom Corporation | Systems and methods utilized for automated at-speed testing of high serial pin count multiple gigabit per second devices |
| US7363557B2 (en) * | 2002-04-12 | 2008-04-22 | Broadcom Corporation | System for at-speed automated testing of high serial pin count multiple gigabit per second devices |
| US6894505B2 (en) * | 2002-08-01 | 2005-05-17 | Teradyne, Inc. | Flexible interface for universal bus test instrument |
| US6965221B2 (en) * | 2002-11-12 | 2005-11-15 | O2Micro International Limited | Controller for DC to DC converter |
| EP1464970A1 (en) | 2003-04-04 | 2004-10-06 | Agilent Technologies Inc | Loop-back testing with delay elements |
| JP2005091108A (ja) * | 2003-09-16 | 2005-04-07 | Advantest Corp | ジッタ発生器及び試験装置 |
| US20050259589A1 (en) * | 2004-05-24 | 2005-11-24 | Metrobility Optical Systems Inc. | Logical services loopback |
| DE102004050402A1 (de) * | 2004-10-15 | 2006-04-27 | Marconi Communications Gmbh | Verfahren und Vorrichtung zum Erkennen eines Störeffekts in einem Nachrichtenkanal |
| US7392438B2 (en) * | 2004-11-24 | 2008-06-24 | Fsp Technology Inc. | Automatic safety test system |
| US7403030B2 (en) * | 2004-12-17 | 2008-07-22 | Teradyne, Inc. | Using parametric measurement units as a source of power for a device under test |
| US7271610B2 (en) * | 2004-12-17 | 2007-09-18 | Teradyne, Inc. | Using a parametric measurement unit to sense a voltage at a device under test |
| CN100412813C (zh) * | 2005-09-28 | 2008-08-20 | 鸿富锦精密工业(深圳)有限公司 | 电子组件接收信号灵敏度的测量装置与测量方法 |
| US7477875B2 (en) * | 2005-07-26 | 2009-01-13 | Texas Instruments Incorporated | Built in loop back self test in design or on test board for transceivers |
| KR100780941B1 (ko) * | 2005-08-24 | 2007-12-03 | 삼성전자주식회사 | 잡음주입이 가능한 고속 테스트데이터 발생기 및 이를사용하는 자동 테스트 시스템 |
| CN1963778A (zh) * | 2005-11-11 | 2007-05-16 | 鸿富锦精密工业(深圳)有限公司 | 主板串口测试系统及方法 |
| JP4726679B2 (ja) * | 2006-03-31 | 2011-07-20 | ルネサスエレクトロニクス株式会社 | 半導体試験方法および半導体装置 |
| US7650540B2 (en) * | 2006-07-21 | 2010-01-19 | Intel Corporation | Detecting and differentiating SATA loopback modes |
| JP4720696B2 (ja) * | 2006-09-19 | 2011-07-13 | 横河電機株式会社 | 信号測定装置 |
| WO2008053526A1 (en) * | 2006-10-31 | 2008-05-08 | Fujitsu Limited | Apparatus and method for testing connection of printed board |
| US8803806B2 (en) * | 2007-01-23 | 2014-08-12 | Dell Products L.P. | Notebook computer having an off-motherboard keyboard controller |
| US7801205B2 (en) * | 2007-08-07 | 2010-09-21 | Advantest Corporation | Jitter injection circuit, electronics device, and test apparatus |
| US8090009B2 (en) * | 2007-08-07 | 2012-01-03 | Advantest Corporation | Test apparatus |
| EP2181338A2 (en) | 2007-08-16 | 2010-05-05 | Nxp B.V. | Integrated circuit with rf module, electronic device having such an ic and method for testing such a module |
| CN101373205B (zh) * | 2007-08-21 | 2011-03-16 | 上海摩波彼克半导体有限公司 | 集成电路芯片接口模块的回环测试结构 |
| US7786718B2 (en) * | 2007-12-31 | 2010-08-31 | Teradyne, Inc. | Time measurement of periodic signals |
| US9059632B2 (en) * | 2008-03-24 | 2015-06-16 | O2Micro, Inc. | Controllers for DC to DC converters |
| KR101085565B1 (ko) * | 2008-06-02 | 2011-11-24 | 가부시키가이샤 어드밴티스트 | 시험용 웨이퍼 유닛, 및 시험 시스템 |
| US8026726B2 (en) * | 2009-01-23 | 2011-09-27 | Silicon Image, Inc. | Fault testing for interconnections |
| US8274296B2 (en) * | 2009-11-11 | 2012-09-25 | Advantest Corporation | Test apparatus and electronic device that tests a device under test |
| US8598898B2 (en) | 2010-10-05 | 2013-12-03 | Silicon Image, Inc. | Testing of high-speed input-output devices |
| US8581600B2 (en) * | 2010-12-14 | 2013-11-12 | Hewlett-Packard Development Company, L.P. | Electrical connectivity test apparatus and methods |
| US20120194206A1 (en) * | 2011-01-28 | 2012-08-02 | Advantest Corporation | Measuring Apparatus |
| US8896086B1 (en) * | 2013-05-30 | 2014-11-25 | Freescale Semiconductor, Inc. | System for preventing tampering with integrated circuit |
| CN103345438B (zh) * | 2013-05-31 | 2015-02-18 | 中国兵器工业第二○三研究所 | 串行接口故障检测装置及方法 |
| EP3386107B1 (en) | 2017-04-03 | 2021-07-07 | Nxp B.V. | Data processing circuits |
| KR102264159B1 (ko) * | 2017-06-08 | 2021-06-11 | 삼성전자주식회사 | 외부 루프백 테스트를 수행하는 직렬 통신 인터페이스 회로 및 이를 포함하는 전자 장치 |
| US10896106B2 (en) | 2018-05-10 | 2021-01-19 | Teradyne, Inc. | Bus synchronization system that aggregates status |
| US11201811B2 (en) | 2019-03-18 | 2021-12-14 | International Business Machines Corporation | Multiport network adapter loopback hardware |
| CN114070765B (zh) * | 2021-11-02 | 2023-05-23 | 广东利扬芯片测试股份有限公司 | 通信接口测试电路及方法 |
| KR102854154B1 (ko) * | 2022-04-14 | 2025-09-04 | 주식회사 아도반테스토 | 제1 및 제2 안테나를 사용하여 피시험 장치 및 특성화 장치와 커플링을 설정하기 위한 자동 테스트 장비 컴포넌트, 자동 테스트 장비 및 방법 |
| TWI827272B (zh) * | 2022-09-23 | 2023-12-21 | 英業達股份有限公司 | 交錯差分訊號迴路系統及其方法 |
| US12461141B2 (en) | 2023-03-21 | 2025-11-04 | Teradyne, Inc. | Identifying failures in device cores |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5875293A (en) * | 1995-08-08 | 1999-02-23 | Dell Usa, L.P. | System level functional testing through one or more I/O ports of an assembled computer system |
| US5790563A (en) | 1996-02-05 | 1998-08-04 | Lsi Logic Corp. | Self test of core with unpredictable latency |
| JP3209734B2 (ja) | 1998-09-29 | 2001-09-17 | 松下電器産業株式会社 | 半導体集積回路及びその検査方法 |
| KR100285508B1 (ko) * | 1999-03-25 | 2001-03-15 | 이계철 | 통신장치의 신호 테스트 장치 및 그 방법 |
-
2000
- 2000-12-29 US US09/751,633 patent/US7017087B2/en not_active Expired - Fee Related
-
2001
- 2001-12-03 EP EP01987274A patent/EP1366417B1/en not_active Expired - Lifetime
- 2001-12-03 DE DE60126675T patent/DE60126675T2/de not_active Expired - Lifetime
- 2001-12-03 CN CNB018215246A patent/CN1279445C/zh not_active Expired - Fee Related
- 2001-12-03 AU AU2002239509A patent/AU2002239509A1/en not_active Abandoned
- 2001-12-03 JP JP2002554870A patent/JP4323804B2/ja not_active Expired - Fee Related
- 2001-12-03 WO PCT/US2001/046391 patent/WO2002054240A2/en not_active Ceased
- 2001-12-03 KR KR1020087026576A patent/KR20080098454A/ko not_active Ceased
- 2001-12-03 AT AT01987274T patent/ATE354127T1/de not_active IP Right Cessation
- 2001-12-03 KR KR1020037008838A patent/KR100881066B1/ko not_active Expired - Fee Related
- 2001-12-06 TW TW090130179A patent/TW552427B/zh not_active IP Right Cessation
- 2001-12-12 MY MYPI20015643A patent/MY141683A/en unknown
-
2005
- 2005-12-22 US US11/315,974 patent/US7337377B2/en not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| JP2004525546A (ja) | 2004-08-19 |
| TW552427B (en) | 2003-09-11 |
| KR100881066B1 (ko) | 2009-01-30 |
| DE60126675D1 (de) | 2007-03-29 |
| US20060123304A1 (en) | 2006-06-08 |
| ATE354127T1 (de) | 2007-03-15 |
| KR20030068201A (ko) | 2003-08-19 |
| EP1366417B1 (en) | 2007-02-14 |
| US20020087924A1 (en) | 2002-07-04 |
| DE60126675T2 (de) | 2007-11-15 |
| EP1366417A2 (en) | 2003-12-03 |
| JP4323804B2 (ja) | 2009-09-02 |
| WO2002054240A2 (en) | 2002-07-11 |
| WO2002054240A3 (en) | 2003-10-02 |
| AU2002239509A1 (en) | 2002-07-16 |
| CN1279445C (zh) | 2006-10-11 |
| CN1500246A (zh) | 2004-05-26 |
| US7017087B2 (en) | 2006-03-21 |
| US7337377B2 (en) | 2008-02-26 |
| MY141683A (en) | 2010-06-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR100881066B1 (ko) | 직렬 디바이스를 루프백 테스팅하는 방법 및 장치 | |
| US10673723B2 (en) | Systems and methods for dynamically reconfiguring automatic test equipment | |
| JP7728174B2 (ja) | 試験装置、電気的マージン試験方法及びマージン・テスタ | |
| US6714021B2 (en) | Integrated time domain reflectometry (TDR) tester | |
| US7203460B2 (en) | Automated test of receiver sensitivity and receiver jitter tolerance of an integrated circuit | |
| US7313496B2 (en) | Test apparatus and test method for testing a device under test | |
| US5162728A (en) | Functional at speed test system for integrated circuits on undiced wafers | |
| KR20230108337A (ko) | 고속 입력/출력 마진 테스팅을 위한 시스템, 방법 및 디바이스 | |
| EP1283423A1 (en) | Timing calibration and timing calibration verification of electronic circuit testers | |
| US6381269B1 (en) | Test system with signal injection network for characterizing interference and noise tolerance in a digital signal link | |
| US8610449B2 (en) | Wafer unit for testing and test system | |
| US6856158B2 (en) | Comparator circuit for semiconductor test system | |
| US7208937B2 (en) | Hybrid AC/DC-coupled channel for testing | |
| US20020099513A1 (en) | Systems and methods for testing multi-gigahertz digital systems and components | |
| US7952376B1 (en) | Method and apparatus for equalizer testing | |
| JP2004061487A (ja) | 高速データ出力素子のジッタ測定装置及びトータルジッタ測定方法 | |
| JP4274672B2 (ja) | 半導体装置 | |
| Lee | External loopback testing on high speed serial interface | |
| Fan et al. | Testing HSSIs with or without ATE Instruments | |
| US20140052404A1 (en) | Methods and structure for analyzing different signaling pathways through a test signal selection hierarchy |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A107 | Divisional application of patent | ||
| A201 | Request for examination | ||
| PA0104 | Divisional application for international application |
Comment text: Divisional Application for International Patent Patent event code: PA01041R01D Patent event date: 20081030 |
|
| PA0201 | Request for examination | ||
| PG1501 | Laying open of application | ||
| E902 | Notification of reason for refusal | ||
| PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20081118 Patent event code: PE09021S01D |
|
| E601 | Decision to refuse application | ||
| PE0601 | Decision on rejection of patent |
Patent event date: 20090930 Comment text: Decision to Refuse Application Patent event code: PE06012S01D Patent event date: 20081118 Comment text: Notification of reason for refusal Patent event code: PE06011S01I |
