KR20040025287A - 듀얼 다마신 공정 - Google Patents

듀얼 다마신 공정 Download PDF

Info

Publication number
KR20040025287A
KR20040025287A KR1020020057192A KR20020057192A KR20040025287A KR 20040025287 A KR20040025287 A KR 20040025287A KR 1020020057192 A KR1020020057192 A KR 1020020057192A KR 20020057192 A KR20020057192 A KR 20020057192A KR 20040025287 A KR20040025287 A KR 20040025287A
Authority
KR
South Korea
Prior art keywords
dual damascene
fluorocarbon
layer
recessed region
etch stop
Prior art date
Application number
KR1020020057192A
Other languages
English (en)
Other versions
KR100441685B1 (ko
Inventor
박완재
김일구
하상록
이경우
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR10-2002-0057192A priority Critical patent/KR100441685B1/ko
Priority to JP2003303596A priority patent/JP2004111950A/ja
Priority to US10/654,770 priority patent/US7033944B2/en
Publication of KR20040025287A publication Critical patent/KR20040025287A/ko
Application granted granted Critical
Publication of KR100441685B1 publication Critical patent/KR100441685B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76801Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
    • H01L21/76802Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
    • H01L21/76807Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures
    • H01L21/76808Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics for dual damascene structures involving intermediate temporary filling with material

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

듀얼 다마신 공정을 제공한다. 이 방법은 금속층간절연막을 관통하는 제 1 리세스된 영역을 하부 보호막으로 채우고, 상기 하부 보호막과 상기 금속층간절연막을 동시에 식각하여 상기 제 1 리세스된 영역의 상부에 상기 제 1 리세스된 영역보다 깊이가 얕고 폭이 넓은 제 2 리세스된 영역을 형성하며, 상기 하부 보호막에 대해 상기 금속층간절연막의 식각 선택비가 0.5 내지 1.5의 값이 되는 식각 가스를 사용한다. 따라서, 부산물이나 산화물 기둥의 형성 없이 듀얼 다마신 구조를 형성할 수 있다.

Description

듀얼 다마신 공정{Dual damascene process}
본 발명은 반도체 제조 방법에 관한 것으로, 좀더 상세하게 듀얼 다마신 공정에 관한 것이다.
일반적으로 반도체 배선 형성시 널리 사용되는 금속으로는 텅스텐, 알루미늄, 및 구리등이 있다. 구리는 텅스텐과 알루미늄에 비하여 비저항이 작으며 신뢰성이 우수한 배선 재료이다. 따라서, 반도체 배선을 구리로 대체하려는 연구가 활발히 진행되고 있다.
한편, 구리는 텅스텐과 알루미늄과는 달리 건식 식각에 의한 배선 형성이 어려운 재료이다. 따라서, 건식 식각 공정을 거치지 않으면서 구리로 콘택플러그와 배선을 동시에 형성할 수 있는 방법에 관하여 활발히 연구되고 있으며, 이러한 공정을 듀얼 다마신(dual damascene) 공정이라고 한다. 듀얼 다마신 공정에서는 콘택홀과 배선을 동시에 형성하며, 층간 절연막에 콘택홀과 배선 형성 영역을 미리 형성하고, 구리를 적층한 후 CMP 공정으로 평탄화하여 완성한다.
듀얼 다마신 공정을 위한 듀얼 다마신 구조를 형성하는 종래의 방법은 다음과 같다.
도 1은 종래 기술에 따라 형성된 듀얼 다마신 구조를 갖는 반도체 장치의 단면도를 나타낸다.
도 1의 듀얼 다마신 구조를 형성하는 방법은 다음과 같다. 먼저 반도체 기판(10) 상에 하부막(11)과 층간절연막(12)을 차례로 적층한 후, 상기 층간절연막(12)을 패터닝하고 하부배선(13)을 형성한다. 상기 하부배선(13)과 상기 층간절연막(12) 상의 전면에 제 1 식각 저지막(15), 하부금속층간절연막(17), 제 2 식각 저지막(19), 상부 금속층간절연막(21)을 차례로 형성한다. 이때, 상기 제 1 및 제 2 식각 저지막(15, 19)들은 실리콘 질화막(Si3N4)등으로 형성할 수 있으며 상기 상부 및 하부 금속층간절연막들(21, 17)은 실리콘 산화막 계열의 막질로 형성할 수 있다. 포토레지스트 패턴을 이용하여 상기 상부금속층간절연막(21), 상기 제 2 식각저지막(19), 및 상기 하부금속층간절연막(17)을 차례로 패터닝하여 상기 제 1 식각저지막을 노출시키는 제 1 리세스된 영역(22)을 형성한다. 다른 포토레지스트패턴을 이용하여 상기 상부금속층간절연막(21)을 식각하여 상기 제 2 식각 저지막(19)의 상부에 상기 제 1 리세스된 영역(22)보다 깊이가 얕고 폭이 넓은 제 2 리세스된 영역(23)을 형성하여 상기 제 2 식각 저지막의 일부를 노출시킨다. 이때, 식각 가스로 주로 불화탄소 계열의 가스를 사용한다. 그 후, 상기 노출된 제 2 식각 저지막을 패터닝함과 동시에 상기 제 1 리세스된 영역(22)을 형성하는 과정에서 노출된 상기 제 1 식각 저지막을 패터닝하여 상기 하부배선(13)을 노출시킨다.
상기 식각 과정들에서, 상기 제 1 식각 저지막(15)과 상기 상부금속층간절연막(21)은 종래의 식각 가스를 사용할 때 식각 선택비가 낮아, 제 2 리세스된 영역을 형성하기 위해 상기 상부금속층간절연막(21)을 식각할 때, 상기 제 1 식각 저지막(15)도 식각되고, 더 나아가 상기 하부배선(13)도 식각된다. 따라서, 상기 하부 배선(13)과 식각 가스와 반응하여 부산물(P)을 만들고, 상기 부산물(P)은 세정 공정에서도 잘 제거되지 않아 반도체 소자의 신뢰성을 감소시킨다.
도 2a 내지 도 2c는 다른 종래 기술에 따라 반도체 듀얼 다마신 구조를 형성하는 방법을 나타내는 공정단면도들이다.
도 2a를 참조하면, 도 1의 문제점을 해결하기 위하여, 상기 하부배선(13)과 상기 제 1 식각 저지막(15)을 보호하도록, 도 2a와 같이 제 1 리세스된 영역이 형성된 반도체 기판의 전면 상에 반사방지막(BARC, bottom anti-refractive coating, 25)을 콘포말하게 적층한다.
도 2b를 참조하면, 상기 반사방지막(25)이 적층된 반도체 기판 상에 포토레지스트 패턴(PR)을 형성한 후, 상기 포토레지스트 패턴(PR)을 이용하여, 상기 반사방지막(25)을 에치백하여 상기 상부금속층간절연막(21)을 노출시킨다. 이때, 상기 에치백 공정으로 인해, 상기 포토레지스트 패턴(PR)의 하부에 제 1 반사방지막 패턴(25a)이 남으며 상기 제 1 리세스된 영역의 측벽과 저면을 덮도록 제 2 반사방지막 패턴(25b)이 남는다. 상기 제 2 반사방지막 패턴(25b)의 상단이 도 2b와 같이 상기 제 2 식각 저지막(19) 보다 높게 형성될 수 있다.
도 2c를 참조하면, 상기 포토레지스트 패턴(PR)을 이용하여, 상기 상부금속층간절연막(21)을 건식식각하여 제 2 식각 저지막(19)을 노출키며 상기 제 2 식각 저지막(19) 상에 상기 제 1 리세스된 영역(22)보다 깊이가 얕고 폭이 넓은 제 2 리세스된 영역(23)을 형성한다. 도 2b와 같이 상기 제 2 반사방지막 패턴(25b)의 상단이 상기 제 2 식각 저지막(19) 보다 높게 형성되었을 경우, 제 2 리세스된 영역(23)을 형성하기 위해 상기 상부금속층간절연막(21)이 건식식각되면서, 상기 제 2 반사방지막 패턴(25b)으로 인해 상기 제 2 식각 저지막 상에 산화물 기둥(fence, 21a)이 형성된다. 상기 산화물 기둥(21a)은 후속의 공정에서 여러 문제를 유발한다. 예를 들어 후속공정으로 장벽금속층을 형성할 경우 상기 산화물 기둥(21a)의 프로파일을 따라 증착하기가 어렵다. 따라서, 상기 산화물 기둥(21a)이 형성되지 않으면서, 하부배선(13)을 보호할 수 있는 듀얼 다마신 구조의 형성 방법이 요구된다.
따라서, 상기 문제를 해결하기 위하여, 본 발명의 기술적 과제는 산화물 기둥이 형성되지 않으며 하부배선을 보호할 수 있는 듀얼 다마신 구조의 형성 방법을제공하는데 있다.
도 1은 종래 기술에 따라 형성된 듀얼 다마신 구조를 갖는 반도체 장치의 단면도를 나타낸다.
도 2a 내지 도 2c는 종래 기술에 따라 듀얼 다마신 구조를 형성하는 과정을 나타내는 공정 단면도들이다.
도 3a 내지 도 3f는 본 발명의 바람직한 실시에에 따라 듀얼 다마신 구조를 형성하는 과정을 나타내는 공정 단면도들이다.
상기 기술적 과제를 달성하기 위하여, 본 발명은 금속층간절연막을 관통하는 제 1 리세스된 영역을 하부 보호막으로 채우고, 상기 하부 보호막과 상기 금속층간절연막을 동시에 식각하여 상기 제 1 리세스된 영역의 상부에 상기 제 1 리세스된 영역보다 깊이가 얕고 폭이 넓은 제 2 리세스된 영역을 형성하며, 상기 하부 보호막에 대해 상기 금속층간절연막의 식각 선택비가 0.5 내지 1.5의 값이 되는 식각 가스를 사용하여 상기 제 2 리세스된 영역을 형성하는 것을 특징으로 한다.
좀 더 구체적으로, 본 발명에 따른 듀얼 다마신 공정은 다음과 같다. 먼저, 하부 배선을 갖는 반도체 기판의 전면 상에 제 1 식각 저지막, 하부 금속층간절연막, 제 2 식각 저지막, 및 상부 금속층간절연막을 차례로 형성한다. 상기 상부 금속층간절연막, 상기 제 2 식각저지막, 및 상기 하부 금속층간 절연막을 제 1 식각 공정을 사용하여 연속적으로 패터닝하여 상기 제 1 식각저지막의 소정영역을 노출시키는 제 1 리세스된 영역을 형성한다. 상기 제 1 리세스된 영역의 내부 및 상기 상부 금속층간 절연막 상에 평탄화된 표면을 갖는 하부 보호막을 형성한다. 상기 하부 보호막 및 상기 상부금속층간절연막을 제 2 식각 공정을 사용하여 연속적으로 패터닝하여 상기 제 1 리세스된 영역과 중첩되고 상기 제 1 리세스된 영역보다 넓은 폭을 갖는 제 2 리세스된 영역을 형성하되, 상기 제 2 식각 공정은 상기 상부 금속층간절연막의 식각 선택비가 상기 하부 보호막에 대하여 0.5 내지 1.5인 식각가스를 사용하여 실시하여 상기 제 1 리세스된 영역의 바닥 상에 하부 보호막 패턴을 남긴다. 상기 하부 보호막 패턴을 선택적으로 제거하여 상기 제 1 식각 저지막의 상기 소정영역을 노출시킨다. 적어도 상기 제 1 리세스된 영역에 의해 노출된 상기 제 1 식각 저지막을 제거하여 상기 하부배선을 노출시킨다.
상기 방법에 있어서, 상기 하부 및 상부 금속 층간 절연막들은 바람직하게는 실리콘옥시카바이드(Silicon Oxycarbide, SiOC:H)로 이루어진다. 상기 하부 보호막은 바람직하게는 HSQ(Hydrogen Silsesquioxane)로 이루어진다.
상기 방법에 있어서, 상기 제 2 식각 공정은 고비불화탄소(CVFW)와 저비불화탄소(CXFY)의 혼합 가스를 사용하여 진행될 수 있다. 이때, 상기 고비불화탄소의 화학 구조식 CVFW에 있어서, V/W가 0.5이상이며, 바람직하게 상기 고비불화탄소는 C4F6, C5F8, 및 C4F8으로 이루어지는 그룹에서 선택되는 하나의 화합물이다. 상기 저비불화탄소의 화학 구조식 CXFY에 있어서, X/Y가 0.4이하이며, 바람직하게 상기 저비불화탄소는 CF4및 C2F6으로 이루어지는 그룹에서 선택되는 하나의 화합물이다. 상기 저비불화탄소(CXFY)에 대한 상기 고비불화탄소(CVFW)의 가스 유량비는 바람직하게 0.5 내지 1.5이다.
상기 방법에 있어서, 상기 제 2 식각 공정은 고비불화탄소(CVFW)와 불화수소탄소(CHTFU)의 혼합 가스를 사용하여 진행될 수 있다. 이때, 상기 고비불화탄소의 화학 구조식 CVFW에 있어서, V/W가 0.5이상이며, 바람직하게 상기 고비불화탄소는C4F6, C5F8, 및 C4F8으로 이루어지는 그룹에서 선택되는 하나의 화합물이다. 상기 불화수소탄소 바람직하게 CH3F, CH2F2, 및 CHF3으로 이루어지는 그룹에서 선택되는 하나의 화합물이다. 상기 고비불화탄소(CVFW)에 대한 상기 불화수소탄소(CHTFU)의 가스 유량비는 바람직하게 0.5 내지 1.5이다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 상세히 설명하기로 한다. 그러나, 본 발명은 여기서 설명되어지는 실시예에 한정되지 않고 다른 형태로 구체화될 수도 있다. 오히려, 여기서 소개되는 실시예는 개시된 내용이 철저하고 완전해질 수 있도록 그리고 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 제공되어지는 것이다. 층이 다른 층 또는 기판 상에 있다고 언급되어지는 경우에 그것은 다른 층 또는 기판 상에 직접 형성될 수 있거나 또는 그들 사이에 제 3의 층이 개재될 수도 있다. 도면들에 있어서, 층 및 영역들의 두께는 명확성을 기하기 위하여 과장되어진 것이다. 명세서 전체에 걸쳐서 동일한 참조번호로 표시된 부분들은 동일한 구성요소들을 나타낸다.
도 3a 내지 도 3f는 본 발명의 바람직한 실시예에 따라 듀얼 다마신 구조를 형성하는 방법을 나타내는 공정 단며도들이다.
도 3a를 참조하면, 반도체 기판(100) 상에 하부막(110)과 층간절연막(120)을 차례로 적층한다. 상기 하부막(110)과 상기 층간절연막(120)은 실리콘 산화막 계열의 막으로 이루어질 수 있다. 상기 층간 절연막을 패터닝하여 트렌치를 형성하고 상기 트렌치가 형성된 상기 반도체 기판(100)의 전면 상에 도전막을 적층하여 상기트렌치 안을 채운다. 상기 도전막은 구리, 알루미늄 또는 텅스텐으로 형성할 수 있다. 상기 도전막이 형성된 상기 반도체 기판(100) 상에 대해 CMP 공정을 실시하여 상기 층간 절연막(120)을 노출시키고 상기 트렌치 안에만 도전막을 남겨 하부배선(130)을 형성한다. 상기 하부배선(130)이 형성된 상기 반도체 기판(100)에 제 1 식각 저지막(150), 하부금속층간절연막(170), 제 2 식각 저지막(190), 및 상부금속층간절연막(210)을 차례로 적층한다. 상기 상부금속층간절연막(210) 상에 제 1 포토레지스트 패턴(PR1)을 형성한다. 상기 제 1 및 제 2 식각 저지막들(150, 190)은 실리콘 탄화막(SiC) 또는 실리콘 질화막(Si3N4)으로 이루어질 수 있다. 상기 하부 및 상부 금속층간절연막들(170, 210)은 유전율이 낮은 물질로, 바람직하게는 실리콘옥시카바이드(Silicon oxycarbide, SiOC:H)으로 이루어질 수 있다.
도 3b를 참조하면, 상기 제 1 포토레지스트 패턴(PR 1)을 사용하여 상기 상부금속층간절연막(210), 상기 제 2 식각저지막(190) 및 상기 하부금속층간절연막(170)을 차례로 패터닝하는 제 1 식각 공정을 진행하여, 상기 제 1 식각 저지막(190)을 노출시키는 제 1 리세스된 영역(220)을 형성한다. 상기 제 1 리세스된 영역(220)은 콘택홀이나 비아홀일 수 있다. 상기 제 1 포토레지스트 패턴(PR1)을 제거한다.
도 3c를 참조하면, 상기 제 1 리세스된 영역(220)이 형성된 상기 반도체 기판(100)의 전면 상에 하부 보호막(250)을 형성하여 상기 제 1 리세스된 영역(220)을 채운다. 이때, 상기 하부 보호막(250)은 산화물 계열의 막으로, 바람직하게는HSQ(Hydrogen Silsesquioxane)으로 이루어질 수 있다. 상기 하부 보호막(250)을 CMP 공정으로 평탄화하여 상기 상부금속층간절연막(210) 상에 상기 하부 보호막(250)이 소정의 두께를 갖도록 한다. 상기 평탄화된 상기 하부 보호막(250) 상에 제 2 포토레지스트 패턴(PR2)을 형성한다.
도 3d를 참조하면, 상기 제 2 포토레지스트 패턴(PR2)을 사용하여 상기 하부 보호막(250)과 상기 상부 금속층간절연막(210)을 동시에 패터닝하는 제 2 식각 공정을 실시한다. 이때, 상기 제 2 식각 공정은 인시튜(in-situ) 방식으로 진행되며, 상기 하부 보호막(250)이 상기 제 2 식각 저지막(190)의 높이보다 낮아질 때 정지된다. 상기 제 2 식각 저지막(190)은 상기 하부금속층간절연막(170)을 보호한다. 상기 제 2 식각 공정으로 상기 제 2 식각 저지막(190)의 상부에 상기 제 1 리세스된 영역(220)보다 깊이가 낮고 폭이 넓은 제 2 리세스된 영역(230)이 형성된다. 상기 제 2 리세스된 영역(230)은 주로 배선이 형성될 그루브(groove)의 형태를 갖는다. 상기 제 2 포토레지스트 패턴(PR2)의 하부와 상기 제 1 리세스된 영역(220)의 하부에 각각 제 1 하부 보호막 패턴(250a)과 제 2 하부 보호막 패턴(250b)이 남는다.
상기 제 2 식각 공정에 있어서, 만약 상기 상부 금속층간절연막(210)에 비해 상기 하부 보호막(250)이 매우 빠른 식각율을 갖는다면, 종래기술에서처럼, 상기 제 1 식각 저지막(150)도 패터닝되어 상기 하부배선(130)이 손상될 수 있다. 만약 매우 느린 식각율을 갖는다면, 다른 종래기술에서처럼 상기 하부 보호막(250)의 측벽을 덮는 산화물 기둥이 형성될 수 있다. 따라서, 식각 가스를 조절하여 상기 하부 보호막(250)에 대해 상기 상부 금속층간 절연막(210)이 0.5 내지 1.5의 식각 선택비를 갖도록 한다. 상기 하부 보호막(250)과 상기 제 2 식각 저지막(190)은 적어도 10:1의 식각 선택비를 갖도록 한다. 이를 위해, 상기 식각 가스로 고비불화탄소(CVFW)와 저비불화탄소(CXFY)의 혼합 가스를 사용할 수 있다. 이때, 상기 고비불화탄소의 화학 구조식 CVFW에 있어서, V/W가 0.5이상이며, 바람직하게 상기 고비불화탄소는 C4F6, C5F8, 및 C4F8으로 이루어지는 그룹에서 선택되는 하나의 화합물이다. 상기 저비불화탄소의 화학 구조식 CXFY에 있어서, X/Y가 0.4이하이며, 바람직하게 상기 저비불화탄소는 CF4및 C2F6으로 이루어지는 그룹에서 선택되는 하나의 화합물이다. 상기 식각 가스로 상기 고비불화탄소(CVFW)와 상기 저비불화탄소(CXFY)의 혼합 가스를 사용할 시, 상기 저비불화탄소(CXFY)에 대한 상기 고비불화탄소(CVFW)의 가스 유량비는 바람직하게 0.5 내지 1.5이다. 상기 제 2 식각 공정은 상기 식각 가스로 고비불화탄소(CVFW)와 불화수소탄소(CHTFU)의 혼합 가스를 사용할 수 있다. 이때, 상기 불화수소탄소는 바람직하게 CH3F, CH2F2, 및 CHF3으로 이루어지는 그룹에서 선택되는 하나의 화합물이다. 상기 식각 가스로 고비불화탄소(CVFW)와 불화수소탄소(CHTFU)의 혼합 가스를 사용할 때, 상기 고비불화탄소(CVFW)에 대한 상기 불화수소탄소(CHTFU)의 가스 유량비는 바람직하게 0.5 내지1.5이다.
도 3e를 참조하면, 상기 제 2 포토레지스트 패턴(PR2)을 제거한다. 상기 하부 보호막 패턴들(250a, 250b)을 습식식각으로 제거하며 이때, 불산(HF) 용액을 사용할 수 있다.
도 3f를 참조하면, 상기 상부금속층간절연막(210)을 식각 마스크로 사용하여 상기 노출된 제 2 식각 저지막(190)을 제거한다. 이때, 상기 제 1 리세스된 영역(220)의 하부에 노출된 상기 제 1 식각 저지막(150)도 동시에 제거되며 상기 하부배선(130)이 노출되어 상기 제 1 리세스된 영역(220)과 제 2 리세스된 영역(230)을 구비하는 듀얼 다마신 콘택홀을 완성한다.
후속공정으로 상기 듀얼 다마신 콘택홀이 상기 반도체 기판(100)의 전면 상에 장벽 금속층과 구리막을 차례로 적층한 후, CMP 공정으로 평탄화하여, 듀얼 다마신 구조의 구리 배선을 완성한다.
따라서, 본 발명의 듀얼 다마신 공정에 따르면, 금속층간절연막을 관통하는 제 1 리세스된 영역을 하부 보호막으로 채우고, 상기 하부 보호막과 상기 금속층간절연막을 동시에 식각하여 상기 제 1 리세스된 영역의 상부에 상기 제 1 리세스된 영역보다 깊이가 얕고 폭이 넓은 제 2 리세스된 영역을 형성하며, 상기 하부 보호막에 대해 상기 금속층간절연막의 식각 선택비가 0.5 내지 1.5의 값이 되는 식각 가스를 사용하여 부산물이나 산화물 기둥의 형성이 없이 듀얼 다마신 구조를 형성할 수 있다.

Claims (14)

  1. 하부 배선을 갖는 반도체 기판의 전면 상에 제 1 식각 저지막, 하부 금속층간절연막, 제 2 식각 저지막, 및 상부 금속층간절연막을 차례로 형성하고,
    상기 상부 금속층간절연막, 상기 제 2 식각저지막, 및 상기 하부 금속층간 절연막을 제 1 식각 공정을 사용하여 연속적으로 패터닝하여 상기 제 1 식각저지막의 소정영역을 노출시키는 제 1 리세스된 영역을 형성하고,
    상기 제 1 리세스된 영역의 내부 및 상기 상부 금속층간 절연막 상에 평탄화된 표면을 갖는 하부 보호막을 형성하고,
    상기 하부 보호막 및 상기 상부금속층간절연막을 제 2 식각 공정을 사용하여 연속적으로 패터닝하여 상기 제 1 리세스된 영역과 중첩되고 상기 제 1 리세스된 영역보다 넓은 폭을 갖는 제 2 리세스된 영역을 형성하되, 상기 제 2 식각 공정은 상기 상부 금속층간절연막의 식각 선택비가 상기 하부 보호막에 대하여 0.5 내지 1.5인 식각가스를 사용하여 실시하여 상기 제 1 리세스된 영역의 바닥 상에 하부 보호막 패턴을 남기고,
    상기 하부 보호막 패턴을 선택적으로 제거하여 상기 제 1 식각 저지막의 상기 소정영역을 노출시키고,
    적어도 상기 제 1 리세스된 영역에 의해 노출된 상기 제 1 식각 저지막을 제거하여 상기 하부배선을 노출시키는 것을 포함하는 듀얼 다마신 공정.
  2. 제 1 항에 있어서,
    상기 상부 및 하부 금속 층간 절연막들은 실리콘옥시카바이드(Silicon Oxycarbide, SiOC:H)로 이루어지는 것을 특징으로 하는 듀얼 다마신 공정.
  3. 제 1 항에 있어서,
    상기 하부 보호막은 HSQ(Hydrogen Silsesquioxane)로 이루어지는 것을 특징으로 하는 듀얼 다마신 공정.
  4. 제 1 항에 있어서,
    상기 제 2 식각 공정은 고비불화탄소(CVFW)와 저비불화탄소(CXFY)의 혼합 가스를 식각 가스로 사용하여 진행되는 것을 특징으로 하는 듀얼 다마신 공정.
  5. 제 4 항에 있어서,
    상기 고비불화탄소의 화학 구조식 CVFW에 있어서, V/W가 0.5이상인 것을 특징으로 하는 듀얼 다마신 공정.
  6. 제 5 항에 있어서,
    상기 고비불화탄소는 C4F6, C5F8, 및 C4F8으로 이루어지는 그룹에서 선택되는 하나의 화합물인 것을 특징으로 하는 듀얼 다마신 공정.
  7. 제 4 항에 있어서,
    상기 저비불화탄소의 화학 구조식 CXFY에 있어서, X/Y가 0.4이하인 것을 특징으로 하는 듀얼 다마신 공정.
  8. 제 7 항에 있어서,
    상기 저비불화탄소는 CF4및 C2F6으로 이루어지는 그룹에서 선택되는 하나의 화합물인 것을 특징으로 하는 듀얼 다마신 공정.
  9. 제 4 항에 있어서,
    상기 저비불화탄소(CXFY)에 대한 상기 고비불화탄소(CVFW)의 가스 유량비가 0.5 내지 1.5인 것을 특징으로 하는 듀얼 다마신 공정.
  10. 제 1 항에 있어서,
    상기 제 2 식각 공정은 고비불화탄소(CVFW)와 불화수소탄소(CHTFU)의 혼합 가스를 식각가스로 사용하여 진행되는 것을 특징으로 하는 듀얼 다마신 공정.
  11. 제 10 항에 있어서,
    상기 고비불화탄소의 화학 구조식 CVFW에 있어서, V/W가 0.5이상인 것을 특징으로 하는 듀얼 다마신 공정.
  12. 제 11 항에 있어서,
    상기 고비불화탄소는 C4F6, C5F8, 및 C4F8으로 이루어지는 그룹에서 선택되는 하나의 화합물인 것을 특징으로 하는 듀얼 다마신 공정.
  13. 제 10 항에 있어서,
    상기 불화수소탄소 CH3F, CH2F2, 및 CHF3으로 이루어지는 그룹에서 선택되는 하나의 화합물인 것을 특징으로 하는 듀얼 다마신 공정.
  14. 제 10 항에 있어서,
    상기 고비불화탄소(CVFW)에 대한 상기 불화수소탄소(CHTFU)의 가스 유량비가 0.5 내지 1.5인 것을 특징으로 하는 듀얼 다마신 공정.
KR10-2002-0057192A 2002-09-19 2002-09-19 듀얼 다마신 공정 KR100441685B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR10-2002-0057192A KR100441685B1 (ko) 2002-09-19 2002-09-19 듀얼 다마신 공정
JP2003303596A JP2004111950A (ja) 2002-09-19 2003-08-27 デュアルダマシン工程
US10/654,770 US7033944B2 (en) 2002-09-19 2003-09-04 Dual damascene process

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0057192A KR100441685B1 (ko) 2002-09-19 2002-09-19 듀얼 다마신 공정

Publications (2)

Publication Number Publication Date
KR20040025287A true KR20040025287A (ko) 2004-03-24
KR100441685B1 KR100441685B1 (ko) 2004-07-27

Family

ID=31987484

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0057192A KR100441685B1 (ko) 2002-09-19 2002-09-19 듀얼 다마신 공정

Country Status (3)

Country Link
US (1) US7033944B2 (ko)
JP (1) JP2004111950A (ko)
KR (1) KR100441685B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7696087B2 (en) 2007-10-10 2010-04-13 Hynix Semiconductor Inc. Method of forming a dual damascene pattern of a semiconductor device
CN111095525A (zh) * 2017-09-18 2020-05-01 应用材料公司 选择性蚀刻的自对准过孔工艺

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100632473B1 (ko) * 2004-08-03 2006-10-09 삼성전자주식회사 염기성 물질 확산 장벽막을 사용하는 미세 전자 소자의듀얼 다마신 배선의 제조 방법
JP4492949B2 (ja) 2004-11-01 2010-06-30 ルネサスエレクトロニクス株式会社 電子デバイスの製造方法
US7915735B2 (en) 2005-08-05 2011-03-29 Micron Technology, Inc. Selective metal deposition over dielectric layers
US7569478B2 (en) 2005-08-25 2009-08-04 Tokyo Electron Limited Method and apparatus for manufacturing semiconductor device, control program and computer storage medium
US20090093114A1 (en) * 2007-10-09 2009-04-09 Sean David Burns Method of forming a dual-damascene structure using an underlayer
US7910477B2 (en) * 2007-12-28 2011-03-22 Texas Instruments Incorporated Etch residue reduction by ash methodology
US9425093B2 (en) * 2014-12-05 2016-08-23 Tokyo Electron Limited Copper wiring forming method, film forming system, and storage medium
US10304725B2 (en) * 2016-08-26 2019-05-28 Tokyo Electron Limited Manufacturing methods to protect ULK materials from damage during etch processing to obtain desired features

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1981001196A1 (en) * 1979-10-23 1981-04-30 J Muddle Improved livestock weighing apparatus
US4804052A (en) * 1987-11-30 1989-02-14 Toledo Scale Corporation Compensated multiple load cell scale
US5734128A (en) * 1994-06-07 1998-03-31 Bbbb's Distributing, Inc. Weighing crate for livestock
US5724267A (en) * 1996-07-02 1998-03-03 Richards; James L. Weight measuring apparatus using a plurality of sensors
US6057239A (en) * 1997-12-17 2000-05-02 Advanced Micro Devices, Inc. Dual damascene process using sacrificial spin-on materials
US6340435B1 (en) * 1998-02-11 2002-01-22 Applied Materials, Inc. Integrated low K dielectrics and etch stops
US6329118B1 (en) * 1999-06-21 2001-12-11 Intel Corporation Method for patterning dual damascene interconnects using a sacrificial light absorbing material
KR100340061B1 (ko) * 1999-06-30 2002-06-12 박종섭 반도체소자에서의 개선된 듀얼 대머신 공정
US6362093B1 (en) * 1999-08-20 2002-03-26 Taiwan Semiconductor Manufacturing Company Dual damascene method employing sacrificial via fill layer
JP3346475B2 (ja) * 2000-01-18 2002-11-18 日本電気株式会社 半導体集積回路の製造方法、半導体集積回路
US6720249B1 (en) * 2000-04-17 2004-04-13 International Business Machines Corporation Protective hardmask for producing interconnect structures
KR100399064B1 (ko) * 2000-06-30 2003-09-26 주식회사 하이닉스반도체 반도체 소자 제조방법
US6455411B1 (en) * 2000-09-11 2002-09-24 Texas Instruments Incorporated Defect and etch rate control in trench etch for dual damascene patterning of low-k dielectrics
US6629056B2 (en) * 2001-03-29 2003-09-30 Hee Chul Han Apparatus and method for measuring a weight load exerted by a leg of a lab animal
KR20030002623A (ko) * 2001-06-29 2003-01-09 주식회사 하이닉스반도체 다마신 공정을 이용한 반도체 소자의 제조방법
US6753250B1 (en) * 2002-06-12 2004-06-22 Novellus Systems, Inc. Method of fabricating low dielectric constant dielectric films

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7696087B2 (en) 2007-10-10 2010-04-13 Hynix Semiconductor Inc. Method of forming a dual damascene pattern of a semiconductor device
KR100965031B1 (ko) * 2007-10-10 2010-06-21 주식회사 하이닉스반도체 듀얼 다마신 공정을 이용한 반도체 소자의 제조 방법
CN111095525A (zh) * 2017-09-18 2020-05-01 应用材料公司 选择性蚀刻的自对准过孔工艺

Also Published As

Publication number Publication date
JP2004111950A (ja) 2004-04-08
KR100441685B1 (ko) 2004-07-27
US7033944B2 (en) 2006-04-25
US20040058538A1 (en) 2004-03-25

Similar Documents

Publication Publication Date Title
KR100487948B1 (ko) 이중 다마신 기술을 사용하여 비아콘택 구조체를 형성하는방법
CN108074861B (zh) 半导体结构及其制造方法
US8354347B2 (en) Method of forming high-k dielectric stop layer for contact hole opening
JP2003045969A (ja) デュアルダマシン工程を利用した配線形成方法
US7772112B2 (en) Method of manufacturing a semiconductor device
CN115116938A (zh) 半导体结构及其形成方法
KR100441685B1 (ko) 듀얼 다마신 공정
KR101192410B1 (ko) 절연층들에 대한 식각 선택성을 증가시키기 위해 폴리머잔류물을 이용한 배선 구조 형성 방법
CN1661799B (zh) 半导体器件
KR100607323B1 (ko) 반도체 소자의 금속배선 형성방법
US6319844B1 (en) Method of manufacturing semiconductor device with via holes reaching interconnect layers having different top-surface widths
JPH10116904A (ja) 半導体装置の製造方法
TWI789898B (zh) 互連結構及其形成方法
KR100737701B1 (ko) 반도체 소자의 배선 형성 방법
KR100955838B1 (ko) 반도체 소자 및 그 배선 제조 방법
KR20050046428A (ko) 듀얼 다마신 공정을 이용한 반도체 소자의 형성 방법
KR101138082B1 (ko) 반도체 소자의 듀얼 다마신 패턴 형성방법
KR100458078B1 (ko) 반도체장치의금속배선형성방법
KR20040009252A (ko) 이중 다마신 공정에 의한 비아홀 및 트렌치 구조 및 이를형성하는 방법
JP5891846B2 (ja) 半導体装置の製造方法
KR100427539B1 (ko) 반도체소자의다중금속층형성방법
KR100842670B1 (ko) 반도체 소자 제조방법
KR100727438B1 (ko) 디엘씨 유기절연막을 이용한 금속배선 형성 방법
KR100994368B1 (ko) 반도체 소자의 제조방법
KR20040043931A (ko) 반도체 소자의 층간 절연막 형성 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120706

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20130701

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee