KR20020006792A - 테스트기능을 가진 불휘발성 반도체메모리장치 - Google Patents
테스트기능을 가진 불휘발성 반도체메모리장치 Download PDFInfo
- Publication number
- KR20020006792A KR20020006792A KR1020000040215A KR20000040215A KR20020006792A KR 20020006792 A KR20020006792 A KR 20020006792A KR 1020000040215 A KR1020000040215 A KR 1020000040215A KR 20000040215 A KR20000040215 A KR 20000040215A KR 20020006792 A KR20020006792 A KR 20020006792A
- Authority
- KR
- South Korea
- Prior art keywords
- address
- input
- test
- signal
- output
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/18—Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
- G11C29/20—Address generation devices; Devices for accessing memories, e.g. details of addressing circuits using counters or linear-feedback shift registers [LFSR]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/48—Arrangements in static stores specially adapted for testing by means external to the store, e.g. using direct memory access [DMA] or using auxiliary access paths
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/006—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation at wafer scale level, i.e. wafer scale integration [WSI]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/1201—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details comprising I/O circuitry
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/14—Implementation of control logic, e.g. test mode decoders
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/18—Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
- G11C29/26—Accessing multiple arrays
- G11C29/28—Dependent multiple arrays, e.g. multi-bit arrays
Landscapes
- Tests Of Electronic Circuits (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Read Only Memory (AREA)
Abstract
Description
Claims (6)
- 반도체 메모리 장치에 있어서,외부로부터 입력된 신호에 응답하여 복수개의 어드레스신호들을 발생하는 어드레스카운터와,상기 어드레스신호들의 경로를 통제하는 어드레스 선택 회로와,메모리 어레이와 데이타 입출력핀들사이에 연결되고 소정 갯수의 스위치그룹들로 나뉘어진 복수개의 스위치들과,상기 외부 입력 신호에 응답하여 상기 스위치그룹들의 개폐를 통제하는 스위치 제어 신호들을 발생하는 스위치 제어 회로를 구비하며,상기 데이타 입출력 핀들은 상기 스위치그룹들의 수와 대응되도록 일부가 사용됨을 특징으로 하는 불휘발성 메모리 장치.
- 제 1 항에 있어서,상기 스위치들은 양방향으로 데이타를 전송하도록 설계됨을 특징으로 하는 불휘발성 메모리 장치.
- 제 1 항에 있어서,상기 반도체 메모리 장치가 불휘발성임을 특징으로 하는 반도체 메모리 장치.
- 하나의 웨이퍼에 형성된 다수개의 메모리 칩들에 있어서, 상기 메모리칩들의 각각이,전원전압핀 및 접지전압핀과,소정 갯수의 제어신호핀들과,테스트인에이블 신호 핀 및 클럭 신호 핀과,복수개의 데이타입출력핀들 중 일부와 연결되며,상기 테스트인에이블신호와 상기 클럭신호에 응답하여 복수개의 카운팅신호들을 발생하는 입출력카운터와,상기 카운팅신호에 응답하여 복수개의 어드레스신호들을 발생하는 어드레스카운터와,상기 어드레스신호들의 경로를 통제하는 어드레스 선택 회로와,메모리 어레이와 데이타 입출력핀들사이에 연결되고 소정 갯수의 스위치그룹들로 나뉘어진 복수개의 스위치들과,상기 외부 입력 신호에 응답하여 상기 스위치그룹들의 개폐를 통제하는 스위치 제어 신호들을 발생하는 스위치 제어 회로를 구비하며,상기 일부의 데이타 입출력 핀들의 수는 상기 스위치그룹들의 수와 대응됨을 특징으로 하는 불휘발성 메모리 장치.
- 제 1 항에 있어서,상기 스위치들은 양방향으로 데이타를 전송하도록 설계됨을 특징으로 하는 불휘발성 메모리 장치.
- 제 1 항에 있어서,상기 반도체 메모리 장치가 불휘발성임을 특징으로 하는 반도체 메모리 장치.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000040215A KR100347069B1 (ko) | 2000-07-13 | 2000-07-13 | 테스트기능을 가진 불휘발성 반도체메모리장치 |
TW090110696A TW495976B (en) | 2000-07-13 | 2001-05-04 | Testable nonvolatile semiconductor device |
JP2001141935A JP2002050199A (ja) | 2000-07-13 | 2001-05-11 | テスト機能を有する不揮発性半導体メモリ装置 |
US09/855,275 US6452847B2 (en) | 2000-07-13 | 2001-05-14 | Testable nonvolatile semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000040215A KR100347069B1 (ko) | 2000-07-13 | 2000-07-13 | 테스트기능을 가진 불휘발성 반도체메모리장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020006792A true KR20020006792A (ko) | 2002-01-26 |
KR100347069B1 KR100347069B1 (ko) | 2002-08-03 |
Family
ID=19677827
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000040215A KR100347069B1 (ko) | 2000-07-13 | 2000-07-13 | 테스트기능을 가진 불휘발성 반도체메모리장치 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6452847B2 (ko) |
JP (1) | JP2002050199A (ko) |
KR (1) | KR100347069B1 (ko) |
TW (1) | TW495976B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100500442B1 (ko) * | 2002-11-07 | 2005-07-12 | 삼성전자주식회사 | 반도체 메모리 장치 및 이 장치의 테스트 방법 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100442696B1 (ko) * | 2001-12-19 | 2004-08-02 | 삼성전자주식회사 | 반도체 메모리 소자의 병렬 테스트 시스템 |
US6901027B2 (en) * | 2002-04-30 | 2005-05-31 | Sony Corporation | Apparatus for processing data, memory bank used therefor, semiconductor device, and method for reading out pixel data |
KR100587233B1 (ko) * | 2004-06-14 | 2006-06-08 | 삼성전자주식회사 | 반도체 메모리소자의 번인테스트 방법 |
DE602004032455D1 (de) * | 2004-12-15 | 2011-06-09 | St Microelectronics Srl | Ein nichtflüchtiger Speicher mit Unterstützung von hochparallelem Test auf Waferebene |
JP2008299925A (ja) * | 2007-05-30 | 2008-12-11 | Elpida Memory Inc | 半導体メモリ |
KR20130134609A (ko) * | 2012-05-31 | 2013-12-10 | 에스케이하이닉스 주식회사 | 패드를 통해 전류를 인가하고 측정할 수 있는 반도체 장치 |
KR101962907B1 (ko) * | 2012-06-28 | 2019-03-28 | 에스케이하이닉스 주식회사 | 집적회로 칩 및 메모리 장치 |
EP3011415B1 (en) * | 2013-06-19 | 2018-12-05 | Nokia Technologies Oy | Electronic-scribed input |
KR102505721B1 (ko) * | 2016-03-25 | 2023-03-06 | 에스케이하이닉스 주식회사 | 반도체 장치 및 이를 위한 특성 측정 회로 |
US10237509B1 (en) * | 2016-08-05 | 2019-03-19 | Apple Inc. | Systems with keyboards and head-mounted displays |
CN112466388A (zh) * | 2019-10-17 | 2021-03-09 | 长江存储科技有限责任公司 | 采用有限数量的测试引脚测试存储器件的方法以及利用该方法的存储器件 |
CN111929562B (zh) * | 2020-07-03 | 2023-06-23 | 上海美仁半导体有限公司 | 芯片测试系统、测试方法、芯片的测试响应方法和芯片 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57130300A (en) * | 1981-02-05 | 1982-08-12 | Toshiba Corp | Testing circuit for read-only memory |
JP2717712B2 (ja) * | 1989-08-18 | 1998-02-25 | 三菱電機株式会社 | 半導体記憶装置 |
JPH04205900A (ja) * | 1990-11-29 | 1992-07-28 | Mitsubishi Electric Corp | 半導体記憶装置 |
JP3313591B2 (ja) * | 1996-10-02 | 2002-08-12 | 株式会社東芝 | 半導体装置、半導体装置の検査方法及び半導体装置の検査装置 |
KR100245411B1 (ko) * | 1997-12-20 | 2000-02-15 | 윤종용 | 반도체 장치의 병렬 테스트 회로 |
-
2000
- 2000-07-13 KR KR1020000040215A patent/KR100347069B1/ko active IP Right Grant
-
2001
- 2001-05-04 TW TW090110696A patent/TW495976B/zh not_active IP Right Cessation
- 2001-05-11 JP JP2001141935A patent/JP2002050199A/ja active Pending
- 2001-05-14 US US09/855,275 patent/US6452847B2/en not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100500442B1 (ko) * | 2002-11-07 | 2005-07-12 | 삼성전자주식회사 | 반도체 메모리 장치 및 이 장치의 테스트 방법 |
Also Published As
Publication number | Publication date |
---|---|
TW495976B (en) | 2002-07-21 |
US20020006066A1 (en) | 2002-01-17 |
KR100347069B1 (ko) | 2002-08-03 |
US6452847B2 (en) | 2002-09-17 |
JP2002050199A (ja) | 2002-02-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2607470B2 (ja) | プログラム可能な論理装置 | |
US8024629B2 (en) | Input/output compression and pin reduction in an integrated circuit | |
US5768188A (en) | Multi-state non-volatile semiconductor memory and method for driving the same | |
US5986933A (en) | Semiconductor memory device having variable number of selected cell pages and subcell arrays | |
KR100471514B1 (ko) | 비휘발성 반도체 기억 장치 | |
US6560144B2 (en) | Nonvolatile semiconductor memory device | |
US6584025B2 (en) | Read compression in a memory | |
JP2648840B2 (ja) | 半導体記憶装置 | |
KR100347069B1 (ko) | 테스트기능을 가진 불휘발성 반도체메모리장치 | |
US7697341B2 (en) | Method of testing a non-volatile memory device | |
US20160232978A1 (en) | Memory as a programmable logic device | |
JPH09180477A (ja) | 不揮発性半導体メモリ装置とその読出及びプログラム方法 | |
JPH07130197A (ja) | 多ビットメモリ | |
US6400624B1 (en) | Configure registers and loads to tailor a multi-level cell flash design | |
JPH0679440B2 (ja) | 不揮発性半導体記憶装置 | |
JPH11273377A (ja) | フラッシュメモリ装置のロ―デコ―ダ | |
US6191976B1 (en) | Flash memory margin mode enhancements | |
US5491660A (en) | On-chip operation control for memories | |
JPS628877B2 (ko) | ||
KR0133450B1 (ko) | 불휘발성 반도체 기억장치 및 그 시험방법 | |
JPH10199263A (ja) | 不揮発性半導体記憶装置 | |
McPartland et al. | SRAM embedded memory with low cost, FLASH EEPROM-switch-controlled redundancy | |
US7161848B2 (en) | Data write circuit and data write method for semiconductor storage device | |
US8098532B2 (en) | Non-volatile semiconductor storage device with address search circuit used when writing | |
JPH01151100A (ja) | 不揮発性半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130701 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20140630 Year of fee payment: 13 |
|
FPAY | Annual fee payment |
Payment date: 20150630 Year of fee payment: 14 |
|
FPAY | Annual fee payment |
Payment date: 20160630 Year of fee payment: 15 |
|
FPAY | Annual fee payment |
Payment date: 20170630 Year of fee payment: 16 |
|
FPAY | Annual fee payment |
Payment date: 20180629 Year of fee payment: 17 |