KR20010039870A - 액정 패널의 구동회로 및 액정제어 신호 발생회로와이들을 구비한 액정표시장치 및 액정표시장치의 제어방법 - Google Patents

액정 패널의 구동회로 및 액정제어 신호 발생회로와이들을 구비한 액정표시장치 및 액정표시장치의 제어방법 Download PDF

Info

Publication number
KR20010039870A
KR20010039870A KR1020000053121A KR20000053121A KR20010039870A KR 20010039870 A KR20010039870 A KR 20010039870A KR 1020000053121 A KR1020000053121 A KR 1020000053121A KR 20000053121 A KR20000053121 A KR 20000053121A KR 20010039870 A KR20010039870 A KR 20010039870A
Authority
KR
South Korea
Prior art keywords
liquid crystal
signal
clock signal
crystal panel
driving
Prior art date
Application number
KR1020000053121A
Other languages
English (en)
Other versions
KR100691677B1 (ko
Inventor
이또다까에
Original Assignee
아끼구사 나오유끼
후지쯔 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아끼구사 나오유끼, 후지쯔 가부시끼가이샤 filed Critical 아끼구사 나오유끼
Publication of KR20010039870A publication Critical patent/KR20010039870A/ko
Application granted granted Critical
Publication of KR100691677B1 publication Critical patent/KR100691677B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 간단한 구성에 의해 고속의 화상표시를 실현시키기 위한 액정 패널의 구동회로 및 이를 구비한 액정표시장치와 액정표시장치의 제어방법을 제공하는 것을 과제로 한다.
액정 패널(1)에 화상을 표시하는 액정표시장치로서, 액정 패널(1)을 구동시키는 구동용 드라이버(5)와, 액정 패널(1)에 화상표시 데이터를 전송하기 위한 클록 신호(CK)를 분주(分周)하여 클록 신호(CK1, CK2)를 생성하는 제어 신호 작성회로(90)와, 클록 신호(CK1, CK2)를 전송하는 전송선(12, 13)과, 전송선(12, 13)에 접속되는 동시에, 클록 신호(CK1, CK2)에 의거하여 클록 신호(CK)를 복원하여 구동용 드라이버(5)에 공급하는 배타적 OR 회로(15)를 구비한 것을 특징으로 하는 액정표시장치를 제공한다.

Description

액정 패널의 구동회로 및 액정제어 신호 발생회로와 이들을 구비한 액정표시장치 및 액정표시장치의 제어방법{LIQUID CRYSTAL DISPLAY APPARATUS AND METHOD FOR CONTROLLING THE SAME}
본 발명은 액정표시장치를 제어하기 위한 액정제어 신호를 발생시키는 회로 및 액정 패널의 구동회로와 이들을 구비한 액정표시장치 및 액정표시장치의 제어방법에 관한 것이다.
도 1은 종래의 액정표시장치의 구성을 나타낸 도면이다. 도 1에 나타낸 바와 같이, 이 액정표시장치는 액정 패널(1), 게이트 드라이버(3), 구동용 드라이버(5), 제어 신호 발생회로(9), 전송선(11)을 포함한다.
여기서, 액정 패널(1)은 화상을 표시하고, 게이트 드라이버(3)는 제어 신호 발생회로(9)에 접속되어, 액정 패널(1)에 포함된 게이트 라인(GL)을 선택적으로 구동시킨다. 또한, 구동용 드라이버(5)는 공급된 클록 신호(CK)와 래치 펄스 신호(LP)에 따라 화상표시 데이터(DATA)를 표시하기 위해, 액정 패널(1)에 포함된 소스 라인(SL)을 구동시킨다. 또한, 제어 신호 발생회로(9)는 기판(7) 상에 형성되는 동시에, 클록 신호(CK)와 수평 동기 신호(Hsync)와 수직 동기 신호(Vsync) 및 화상표시 데이터(IN-DATA)가 공급되어 클록 신호(CK)와 래치 펄스(LP) 및 화상표시 데이터(DATA)를 출력한다. 또한, 전송선(11)은 제어 신호 발생회로(9)에 접속되는 동시에, 구동 드라이버 신호 공급용 배선판(16) 상에 형성되어, 각각 클록 신호(CK), 래치 펄스(LP), 화상표시 데이터(IN-DATA)를 전송한다. 여기서, 구동용 드라이버(5)는 구동 드라이버 신호 공급용 배선판(16) 상에 있어서 3개의 전송선(11)과 접속된다.
그렇지만, 최근에는 액정표시장치의 고정밀화와 액정 패널(1)로 이루어진 표시화면의 대용량화에 따라, 화상표시 데이터의 액정 패널(1)로의 전송 속도가 빨라지고 있으며, 예를 들어, SXGA 사이즈(1280 ×1024 도트)의 액정 패널(1)을 갖는 액정표시장치에서는, 평균 54 ㎒의 주파수를 갖는 클록 신호(CK)가 사용된다.
그러나, 상기 액정 패널(1)의 대형화에 의해, 액정 패널(1)을 구동시키기 위한 구동용 드라이버(5)에 접속되는 전송선(11)의 배선 길이는 길어지고 있다.
여기서, 상기와 같이 전송선(11)의 배선 길이가 길어질 경우, 전송선(11)의 용량 성분이나 저항 성분에 의해 부유(浮遊) 용량을 충분히 구동시킬 수 없게 되기 때문에, 종래에 있어서는 전송선(11)의 도중에 버퍼를 설치함으로써 고속의 구동을 확보해야만 한다는 문제가 있었다.
또한, 전송하는 클록 신호(CK)의 주파수가 높으면 높을수록, 불필요 전파 방사에 의한 전자 방해 잡음(Electromagnetic interference - EMI) 레벨이 증가한다는 문제도 있었다.
본 발명은 상술한 문제를 해소하기 위해 안출된 것으로, 간단한 구성에 의해 고속의 화상표시를 실현시키기 위한 액정제어 신호를 발생시키는 회로 및 액정 패널의 구동회로와 이들을 구비한 액정표시장치 및 액정표시장치의 제어방법을 제공하는 것을 목적으로 한다.
상기의 목적은 제 1 클록 신호에 따라 액정 패널을 구동시키는 액정 패널의 구동회로로서, 공급된 제 1 클록 신호보다 주파수가 낮은 제 2 클록 신호에 의거하여 제 1 클록 신호를 복원하는 신호 복원수단과, 신호 복원수단에 접속되고, 신호 복원수단에 있어서 복원된 제 1 클록 신호에 따라 액정 패널을 구동시키는 구동수단을 구비한 것을 특징으로 하는 액정 패널의 구동회로를 제공함으로써 달성된다.
이러한 수단에 따르면, 신호 복원수단은 공급된 제 1 클록 신호보다 주파수가 낮은 제 2 클록 신호에 의거하여 제 1 클록 신호를 복원하기 때문에, 제 1 클록 신호가 화상표시 데이터의 고속의 전송에 사용되는 고주파의 신호였던 경우에도 분주(分周)하여 전송할 수 있다.
또한, 본 발명의 목적은 액정 패널에 화상을 표시하는 액정표시장치로서, 액정 패널을 구동시키는 구동수단과, 액정 패널에 화상표시 데이터를 전송하기 위한 클록 신호를 분주하여 분주신호를 생성하는 분주수단과, 분주수단에 접속되어 분주신호를 전송하는 신호 전송수단과, 신호 전송수단에 접속되어 분주신호에 의거하여 클록 신호를 복원하여 구동수단에 공급하는 신호 복원수단을 구비한 것을 특징으로 하는 액정표시장치를 제공함으로써 달성된다.
이러한 수단에 따르면, 액정 패널에 화상표시 데이터를 전송하기 위한 클록 신호의 주파수가 높아진 경우에 있어서도, 신호 전송수단의 구동을 용이하게 할 수 있다.
여기서, 상기 분주수단은 액정 패널에 화상표시 데이터를 전송하기 위한 클록 신호를 n분주하여 서로 위상이 상이한 n개의 분주신호를 생성하고, 상기 신호 전송수단은 상기 n개의 분주신호를 전송하며, 상기 신호 복원수단은 상기 n개의 분주신호에 의거하여 상기 클록 신호를 복원하는 것으로 할 수 있다.
또한, 상기 액정표시장치는 상기 신호 복원수단에 접속되는 동시에, 복원된 클록 신호를 전송하는 제 2 신호 전송수단을 더 구비하고, 구동수단은 제 2 신호 전송수단에 접속된 것으로 할 수 있다. 한편, 신호 복원수단이 구동수단 내에 설치된 것으로 할 경우, 구동이 용이한 신호 전송수단의 레이아웃의 자유도를 높일 수 있다.
또한, 본 발명의 목적은 액정 패널에 화상을 표시하는 액정표시장치의 제어방법으로서, 액정 패널에 화상표시 데이터를 전송하기 위한 클록 신호를 분주하여 분주신호를 생성하고, 분주신호를 전송하고, 전송된 분주신호에 의거하여 클록 신호를 복원하며, 복원된 클록 신호에 따라 액정 패널을 구동시키는 것을 특징으로 하는 액정표시장치의 제어방법을 제공함으로써 달성된다.
또한, 본 발명의 목적은 액정 패널에 화상표시 데이터를 전송하기 위한 클록 신호를 분주하는 분주수단을 구비한 것을 특징으로 하고, 상기 액정표시장치의 제어방법에 사용되는 액정제어 신호 발생회로를 제공함으로써 달성된다.
도 1은 종래의 액정표시장치의 구성을 나타낸 도면.
도 2는 본 발명의 실시형태 1에 따른 액정표시장치의 전체 구성을 나타낸 블록도.
도 3은 도 2에 나타낸 제어 신호 작성부와 데이터 구동부의 구성을 나타낸 도면.
도 4는 도 3에 나타낸 제어 신호 작성회로와 데이터 제어회로의 구성을 나타낸 도면.
도 5는 도 4에 나타낸 회로의 동작을 설명하는 타이밍차트.
도 6은 본 발명의 실시형태 2에 따른 액정표시장치의 제어 신호 작성부와 데이터 구동부의 구성을 나타낸 도면.
도 7은 도 6에 나타낸 구동용 드라이버의 구성을 나타낸 도면.
* 도면의 주요부분에 대한 부호의 설명
1 : 액정 패널 2 : 박막 트랜지스터(TFT)
3 : 게이트 드라이버 5, 8 : 구동용 드라이버
6 : 입력단자 7, 60 : 기판
9, 61 : 제어 신호 발생회로 11, 12, 13, 14 : 전송선
16, 62, 63 : 구동 드라이버 신호 공급용 배선판
15, 99 : 배타적 OR 회로 20 : 액정표시장치
21 : 제어 신호 작성부 22 : 기준전압 작성부
23 : 전원 작성부 24 : 게이트 구동부
25 : 데이터 구동부 51 : 시프트 레지스터
52 : 래치(latch) 회로 53 : 레벨 시프트 회로
54 : D/A 컨버터 55 : 출력 앰프
90 : 제어 신호 작성회로 91 : 동기(同期) 신호 작성회로
92 : 데이터 제어회로 94∼97 : D 플립플롭
98 : 부정(否定) 논리회로 GL : 게이트 라인
SL : 소스 라인 CL: 액정 용량
이하, 본 발명의 실시형태를 도면을 참조하여 상세하게 설명한다. 또한, 도면 중의 동일 부호는 동일하거나 그에 상당하는 부분을 나타낸다.
[실시형태 1]
도 2는 본 발명의 실시형태 1에 따른 액정표시장치의 전체 구성을 나타낸 도면이다. 도 2에 나타낸 바와 같이, 이 액정표시장치(20)는 액정 패널(1), 게이트 구동부(24), 데이터 구동부(25), 제어 신호 작성부(21), 기준전압 작성부(22), 전원 작성부(23)를 구비한다.
여기서, 액정 패널(1)은 공급되는 화상표시 데이터에 의거하여 화상을 표시하고, 게이트 구동부(24)는 액정 패널(1)에 포함되는 게이트 라인을 구동시킨다. 또한, 데이터 구동부(25)는 화상표시 데이터를 액정 패널(1)에 공급하고, 제어 신호 작성부(21)는 게이트 구동부(24) 및 데이터 구동부(25)에 접속되어 외부로부터 입력신호가 공급된다. 또한, 전원 작성부(23)는 외부로부터 공급되는 입력 전압에 의거하여 내부 전원전압을 작성하여, 기준전압 작성부(22)와 게이트 구동부(24) 및 데이터 구동부(25)에 공급한다. 그리고, 기준전압 작성부(22)는 전원 작성부(23)로부터 공급된 내부 전원전압에 의거하여 기준전압을 작성하여, 데이터 구동부(25)에 공급한다. 여기서, 액정 패널(1)로서는, 게이트 라인과 소스 라인이 교차하여 형성되고, 그의 교점(交點) 근방에 스위칭 소자로서의 박막 트랜지스터(TFT)가 형성된 주지의 액정 패널을 사용할 수 있다.
도 3은 도 2에 나타낸 제어 신호 작성부(21)와 데이터 구동부(25)의 구성을 나타낸 도면이다. 여기서, 각각 특허청구범위에 기재된 구동수단은 도 3에 나타낸 구동용 드라이버(5)에 상당하고, 이와 동일하게 분주수단은 제어 신호 작성회로(90)에 상당하고, 신호 전송수단은 전송선(12, 13)에 상당하며, 신호 복원수단은 배타적 OR 회로(15)에 상당한다.
도 3에 나타낸 바와 같이, 제어 신호 작성부(21) 및 데이터 구동부(25)의 구성은 도 1에 나타낸 구성과 동일하나, 기판(60) 상에 형성된 제어 신호 발생회로(61)와 구동 드라이버 신호 공급용 배선판(62)의 구성이 상이하다.
또한, 기판(60) 상에 설치된 제어 신호 발생회로(61)는 도 2에 나타낸 제어 신호 작성부(21)에 포함되고, 게이트 드라이버(3)는 도 2에 나타낸 게이트 구동부(24)에 포함되며, 구동 드라이버 신호 공급용 배선판(62) 및 구동용 드라이버(5)는 도 2에 나타낸 데이터 구동부(25)에 포함되는 것이다.
도 3에 나타낸 바와 같이, 제어 신호 발생회로(61)는 화상표시 데이터를 전송하기 위한 클록 신호(CK)가 공급되어 클록 신호(CK1, CK2)를 작성하는 제어 신호 작성회로(90)와, 수평 동기 신호(Hsync) 및 수직 동기 신호(Vsync) 또는 데이터 인에이블(enable) 신호 등이 공급되어 래치 펄스(LP) 등의 동기 신호를 작성하는 동기 신호 작성회로(91)와, 화상표시 데이터(IN-DATA)가 공급되어 화상표시 데이터(DATA)를 작성하는 데이터 제어회로(92)를 포함한다.
또한, 제어 신호 작성회로(90)에는 클록 신호(CK1)를 전송하는 전송선(12)과 클록 신호(CK2)를 전송하는 전송선(13)이 접속되고, 동기 신호 작성회로(91)에는 래치 펄스(LP)를 전송하는 전송선(11)이 접속된다. 한편, 데이터 제어회로(92)에는 화상표시 데이터(DATA)를 전송하는 전송선(11)이 접속된다. 여기서, 상기 4개의 전송선(11, 12, 13)은 모두 구동 드라이버 신호 공급용 배선판(62) 상에 설치된다.
또한, 구동 드라이버 신호 공급용 배선판(62) 상에는 2개의 전송선(12, 13)의 한쪽 끝에 접속된 배타적 OR 회로(15)가 설치되며, 배타적 OR 회로(15)에 있어서 생성된 클록 신호(CK3)를 전송하는 전송선(14)이 구동 드라이버 신호 공급용 배선판(62) 상에 설치된다.
그리고, 구동용 드라이버(5)는 전송선(14) 및 2개의 전송선(11)에 접속되고, 전송선(14)을 통하여 클록 신호(CK3)가, 2개의 전송선(11)을 통하여 래치 펄스(LP) 및 화상표시 데이터(DATA)가 각각 공급된다.
여기서, 상기 클록 신호(CK3)는 후술하는 바와 같이 클록 신호(CK)와 동일한 위상과 주기를 가진 클록 신호이다. 따라서, 본 실시형태에 따른 액정표시장치에 있어서는, 클록 신호(CK)가 전송을 위해 일단 제어 신호 작성회로(90)에서 분주되고, 분주함으로써 생성된 위상이 상이한 2개의 클록 신호(CK1, CK2)가 각각 전송선(12, 13)을 통하여 전송된다. 그리고, 이 전송된 2개의 클록 신호(CK1, CK2)에 의거하여 배타적 OR 회로(15)에 의해 클록 신호(CK)가 복원되어 구동용 드라이버(5)에 공급된다.
이것에 의해, 전송선(12, 13)을 전송하는 클록 신호(CK1, CK2)의 주파수는 클록 신호(CK)보다 저감되기 때문에 전송선(12, 13)의 구동이 용이해지는 동시에, 화상표시 데이터용 전송선(11)의 개수를 증가시키지 않고 화상표시 데이터를 액정 패널(1)에 고속으로 전송할 수 있다. 여기서, 액정 패널(1)에 전송된 화상표시 데이터는, 소스 라인(SL)과 게이트 라인(GL)이 선택적으로 활성화됨으로써 온(on)된 박막 트랜지스터(TFT)(2)를 통하여 액정 용량(CL)에 공급된다.
또한, 상기와 같이 전송선(12, 13)을 전송시키는 클록 신호(CK1, CK2)의 주파수가 클록 신호(CK)의 주파수보다 저감되기 때문에, 불필요 전파 방사 강도도 억제된다.
이하에 있어서, 도 3에 나타낸 제어 신호 작성회로(90)와 데이터 제어회로(92)의 구성을 도 4를 참조하여 상세하게 설명한다. 도 4에 나타낸 바와 같이, 제어 신호 작성회로(90)는, 클록 신호(CK)를 입력하여 클록 신호(CK1)를 생성하고 전송선(12)에 공급하는 D 플립플롭(95)과, 클록 신호(CK)를 입력하는 부정 논리회로(98)와, 부정 논리회로(98)에 접속되고 클록 신호(CK2)를 생성하여 전송선(13)에 공급하는 D 플립플롭(96)을 포함한다.
또한, 데이터 제어회로(92)는 2개의 전송선(12, 13)에 접속되고, 클록 신호(CK1, CK2)를 입력하여 클록 신호(CK3)를 생성하는 배타적 OR 회로(99)와, 입력된 화상표시 데이터(IN-DATA)를 배타적 OR 회로(99)에서 생성된 클록 신호(CK3)에 따라 래치함으로써 화상표시 데이터(DATA)를 생성하여 전송선(11)에 공급하는 D 플립플롭(97)을 포함한다.
또한, 도 4에 나타낸 D 플립플롭(94)은 도 3에 나타낸 구동용 드라이버(5)에 포함되는 시프트 레지스터에 포함되는 것으로서, 공급된 화상표시 데이터(DATA)를 배타적 OR 회로(15)에 있어서 생성된 클록 신호(CK3)에 따라 래치하여 화상표시 데이터(OUT-DATA)를 생성한다.
여기서, 도 5에 나타낸 타이밍차트를 참조하여 도 4에 나타낸 회로의 동작을 설명한다. 도 5a에 나타낸 바와 같이, 클록 신호(CK)는 하이(H) 레벨 또는 로우(L) 레벨 중의 어느 하나의 상태를 취할 수 있는 주기 2T의 바이너리(binary) 신호(펄스 신호)이고, 화상표시 데이터의 전송 속도를 규정하는 것이다. 여기서, 예를 들어, 도 5a에 나타낸 바와 같이, 기간 T1∼T2에서는 하이 레벨로 되고, 기간 T2∼T3에서는 로우 레벨로 된다.
그리고, 이 클록 신호(CK)는 D 플립플롭(95)에 있어서 2분주되고, 도 5d에 나타낸 바와 같이, 기간 T1∼T3에서는 하이 레벨, 기간 T3∼T5에서는 로우 레벨로 되는 주기 4T의 클록 신호(CK1)가 생성된다.
한편, 상기 클록 신호(CK)는 부정 논리회로(98)에서 그의 논리 레벨이 반전되고, D 플립플롭(96)에 있어서 2분주된다. 이것에 의해, 도 5e에 나타낸 바와 같이, 기간 T2∼T4에서는 하이 레벨, 기간 T4∼T6에서는 로우 레벨로 되고, 클록 신호(CK1)에 대하여 위상이 1/4 주기 지연된 주기 4T의 클록 신호(CK2)가 생성된다.
또한, 배타적 OR 회로(15, 99)에 있어서는, 상기 2개의 클록 신호(CK1, CK2)에 의거한 배타적 OR 논리연산이 실행되어, 도 5f에 나타낸 클록 신호(CK3)가 생성된다. 여기서, 도 5f에 나타낸 바와 같이, 클록 신호(CK3)는 도 5a에 나타낸 클록 신호(CK)와 위상 및 주기가 동일한 신호이기 때문에, 배타적 OR 회로(15, 99)에 있어서 클록 신호(CK)가 복원되게 된다.
또한, D 플립플롭(97)에 있어서 생성된 화상표시 데이터(DATA)는, 도 5c에 나타낸 바와 같이, 도 5b에 나타낸 화상표시 데이터(IN-DATA)에 대하여 위상이 1/2 주기(시간 T)만큼 지연되고, D 플립플롭(94)에 있어서 생성된 화상표시 데이터(OUT-DATA)는, 도 5g에 나타낸 바와 같이, 도 5c에 나타낸 화상표시 데이터(DATA)에 대하여 위상이 1/2 주기(시간 T)만큼 더 지연된다는 관계에 있다. 따라서, 결과적으로는, 화상표시 데이터(IN-DATA)와 동일하며, 화상표시 데이터(IN-DATA)에 대하여 1 주기(시간 T) 지연된 화상표시 데이터(OUT-DATA)가 D 플립플롭(94)에서 생성되게 된다.
이상과 같이, 본 실시형태 1에 따른 액정표시장치에 있어서는, 화상표시 데이터(DATA)를 전송하기 위한 클록 신호(CK)가 제어 신호 작성회로(90)에서 2분주된다. 그리고, 상기 분주된 신호는 서로 1/4 주기 지연된 2개의 클록 신호(CK1, CK2)로서 각각 전송선(12, 13)을 통하여, 구동 드라이버 신호 공급용 배선판(62)에 전송된다. 이것에 의해, 전송선(12, 13)을 전송하는 클록 신호(CK1, CK2)의 주파수가 클록 신호(CK)의 주파수보다 저감되기 때문에, 전송선(12, 13)의 구동이 용이해진다.
또한, 상기와 같이 2분주된 2개의 클록 신호(CK1, CK2)를 전송선(12, 13)에 의해 전송하고, 상기 전송된 2개의 클록 신호(CK1, CK2)에 의거하여 배타적 OR 회로(15)에 의해 클록 신호(CK)를 복원하여 구동용 드라이버(5)에 공급하는 것으로 하기 때문에, 화상표시 데이터용 전송선(11)의 개수를 증가시키지 않고 화상표시 데이터를 액정 패널(1)에 고속으로 전송할 수 있다.
또한, 본 실시형태 1에 따른 액정표시장치에 의하면, 전송선(12, 13)을 전송시키는 클록 신호(CK1, CK2)의 주파수가 클록 신호(CK)의 주파수보다 저감되기 때문에, 불필요 전파 방사 강도가 억제되고, 전파 규격도 용이하게 충족시킬 수 있다.
[실시형태 2]
도 6은 본 발명의 실시형태 2에 따른 액정표시장치의 제어 신호 작성부와 데이터 구동부의 구성을 나타낸 도면이다. 도 6에 나타낸 바와 같이, 본 실시형태 2에 따른 액정표시장치는 상기 실시형태 1에 따른 액정표시장치와 동일한 구성을 가지나, 데이터 구동부(25)의 구성이 상이한 것이다.
즉, 도 3에 나타낸 바와 같이, 실시형태 1에 따른 액정표시장치의 구동 드라이버 신호 공급용 배선판(62)에는, 전송선(12, 13)의 한쪽 끝에 접속된 배타적 OR 회로(15)와, 배타적 OR 회로(15)에 의해 생성된 클록 신호(CK3)를 전송하는 전송선(14)이 형성되나, 본 실시형태 2에 따른 구동 드라이버 신호 공급용 배선판(63) 상에서는, 클록 신호(CK1)를 전송하는 전송선(12)과 클록 신호(CK2)를 전송하는 전송선(13)이 더 연장되고, 2개의 전송선(12, 13)에 접속된 배타적 OR 회로(15)는 구동용 드라이버(8) 내에 설치된다.
따라서, 본 실시형태 2에 따른 구동용 드라이버(8)에는 클록 신호용으로서 클록 신호(CK1)와 클록 신호(CK2)를 입력하기 위한 2개의 입력단자(6)가 설치된다.
도 7은 도 6에 나타낸 구동용 드라이버(8)의 구성을 나타낸 도면이다. 여기서, 이하에 설명하는 시프트 레지스터(51)에는 도 4에 나타낸 D 플립플롭(94)이 포함된다. 도 7에 나타낸 바와 같이, 구동용 드라이버(8)는 전송선(11)을 통하여 공급된 화상표시 데이터(DATA)를 유지하는 동시에, 내부 설치된 배타적 OR 회로(15)에서 생성된 클록 신호(CK3)에 따라 차례로 화상표시 데이터(OUT-DATA)를 출력하는 시프트 레지스터(51)와, 시프트 레지스터(51)로부터 출력된 화상표시 데이터(OUT-DATA)를 전송선(11)을 통하여 공급된 래치 펄스(LP)에 따라 래치하는 래치 회로(52)와, 공급된 래치 펄스(LP)에 동기하여 래치 회로(52)로부터 화상표시 데이터(OUT-DATA)를 입력하는 동시에, 공급된 기준전압에 의거하여 화상표시 데이터(OUT-DATA)의 전압 레벨을 변환시키는 레벨 시프트 회로(53)와, 공급된 래치 펄스(LP)에 동기하여 레벨 시프트 회로(53)로부터 레벨 변환된 화상표시 데이터(OUT-DATA)를 입력하는 동시에, 입력된 디지털의 화상표시 데이터(OUT-DATA)를 아날로그 신호로 변환시키는 D/A 컨버터(54)와, 공급된 래치 펄스(LP)에 동기하여 D/A 컨버터(54)로부터 아날로그 변환된 화상표시 데이터를 입력하는 동시에, 입력된 아날로그의 화상표시 데이터를 증폭시켜 소스 라인(SL)에 신호(OUT1∼OUTn)로서 출력하는 출력 앰프(55)를 포함한다.
이상과 같은 구성을 갖는 본 실시형태 2에 따른 액정표시장치에 의하면, 상기 실시형태 1에 따른 액정표시장치와 동일한 효과를 나타내는 동시에, 배타적 OR 회로(15)가 구동용 드라이버(8) 내에 설치되기 때문에, 주파수가 저감된 클록 신호(CK1, CK2)를 전송하는 전송선(12, 13)을 구동 드라이버 신호 공급용 배선판(63) 상에 있어서 연장시킬 수 있어, 전송선(12, 13)의 레이아웃의 자유도를 높일 수 있다.
따라서, 본 실시형태 2에 따른 액정표시장치에 있어서는, 장치 내의 원하는 위치에 구동이 용이한 클록 신호(CK1, CK2)를 전송할 수 있다.
또한, 액정 패널(1)의 TFT를 폴리실리콘을 사용하여 형성할 경우에는, 액정 패널(1)이 형성되는 기판과 동일한 기판 상에, 게이트 드라이버(3), 구동용 드라이버(5, 8) 및 배타적 OR 회로(15) 등을 구성하는 회로를 패널 형성 공정에 의해 제작하는 것도 가능하다. 또한, 제어 신호 발생회로(61)를 제작하는 것도 가능하다.
마지막으로, 본 발명에 따른 수단에 대해서 부기(附記)한다.
(1) 액정 패널에 화상을 표시하는 액정표시장치로서, 액정 패널을 구동시키는 구동수단과, 액정 패널에 화상표시 데이터를 전송하기 위한 클록 신호를 분주하여 분주신호를 생성하는 분주수단과, 분주수단에 접속되어 분주신호를 전송하는 신호 전송수단과, 신호 전송수단에 접속되어 분주신호에 의거하여 클록 신호를 복원하여 구동수단에 공급하는 신호 복원수단을 구비한 것을 특징으로 하는 액정표시장치.
(2) 상기 구동수단에 접속되고, 화상표시 데이터를 구동수단에 전송하는 데이터 라인을 더 구비한 (1)에 기재된 액정표시장치.
상술한 바와 같이, 본 발명에 따르면, 화상표시 데이터를 액정 패널에 전송하기 위한 클록 신호의 주파수가 높아진 경우에 있어서도, 분주수단이 상기 클록 신호를 분주하기 때문에, 구동이 용이한 신호에 의해 클록 신호를 구동수단에 전송할 수 있다.
또한, 분주수단은 액정 패널에 화상표시 데이터를 전송하기 위한 클록 신호를 n분주하여 서로 위상이 상이한 n개의 분주신호를 생성하고, 분주수단에 접속된 신호 전송수단은 n개의 분주신호를 전송하며, 신호 전송수단에 접속된 신호 복원수단은 n개의 분주신호에 의거하여 클록 신호를 복원함으로써, 데이터 라인의 개수를 증가시키지 않고 액정 패널에 화상표시 데이터를 고속으로 전송할 수 있다.
또한, 본 발명에 따르면, 액정표시장치 내에 생기는 불필요 전파 방사 강도를 저감시킬 수 있어, 동작의 신뢰성이 보다 높은 액정표시장치를 얻을 수 있다.
또한, 신호 복원수단이 구동수단 내에 설치됨으로써, 신호 전송수단의 레이아웃의 자유도를 높일 수 있고, 액정표시장치 내의 원하는 위치에 구동이 용이한 분주신호를 전송할 수 있다.

Claims (7)

  1. 제 1 클록 신호에 따라 액정 패널을 구동시키는 액정 패널의 구동회로로서,
    공급된 상기 제 1 클록 신호보다 주파수가 낮은 제 2 클록 신호에 의거하여 상기 제 1 클록 신호를 복원하는 신호 복원수단과,
    상기 신호 복원수단에 접속되고, 상기 신호 복원수단에서 복원된 상기 제 1 클록 신호에 따라 상기 액정 패널을 구동시키는 구동수단을 구비한 것을 특징으로 하는 액정 패널의 구동회로.
  2. 액정 패널에 화상을 표시하는 액정표시장치로서,
    상기 액정 패널을 구동시키는 구동수단과,
    상기 액정 패널에 화상표시 데이터를 전송하기 위한 클록 신호를 분주(分周)하여 분주신호를 생성하는 분주수단과,
    상기 분주수단에 접속되고, 상기 분주신호를 전송하는 신호 전송수단과,
    상기 신호 전송수단에 접속되고, 상기 분주신호에 의거하여 상기 클록 신호를 복원하여 상기 구동수단에 공급하는 신호 복원수단을 구비한 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서, 상기 분주수단은 액정 패널에 화상표시 데이터를 전송하기 위한 클록 신호를 n분주하여 서로 위상이 상이한 n개의 분주신호를 생성하고,
    상기 신호 전송수단은 상기 n개의 분주신호를 전송하며,
    상기 신호 복원수단은 상기 n개의 분주신호에 의거하여 상기 클록 신호를 복원하는 액정표시장치.
  4. 제 2 항에 있어서, 상기 신호 복원수단에 접속되고, 복원된 상기 클록 신호를 전송하는 제 2 신호 전송수단을 더 구비하며,
    상기 구동수단은 상기 제 2 신호 전송수단에 접속된 액정표시장치.
  5. 제 2 항에 있어서, 상기 신호 복원수단은 상기 구동수단 내에 설치된 액정표시장치.
  6. 액정 패널에 화상을 표시하는 액정표시장치의 제어방법으로서,
    상기 액정 패널에 화상표시 데이터를 전송하기 위한 클록 신호를 분주하여 분주신호를 생성하고,
    상기 분주신호를 전송하고,
    전송된 상기 분주신호에 의거하여 상기 클록 신호를 복원하며,
    복원된 상기 클록 신호에 따라 상기 액정 패널을 구동시키는 것을 특징으로 하는 액정표시장치의 제어방법.
  7. 상기 액정 패널에 화상표시 데이터를 전송하기 위한 클록 신호를 분주하는 분주수단을 구비한 것을 특징으로 하는, 청구항 6에 기재된 제어방법에 사용되는 액정제어 신호 발생회로.
KR1020000053121A 1999-10-12 2000-09-07 액정 패널의 구동회로 및 액정제어 신호 발생회로와이들을 구비한 액정표시장치 및 액정표시장치의 제어방법 KR100691677B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP99-289938 1999-10-12
JP28993899A JP2001109437A (ja) 1999-10-12 1999-10-12 液晶パネルの駆動回路及び液晶制御信号発生回路とそれらを備えた液晶表示装置及び液晶表示装置の制御方法

Publications (2)

Publication Number Publication Date
KR20010039870A true KR20010039870A (ko) 2001-05-15
KR100691677B1 KR100691677B1 (ko) 2007-03-09

Family

ID=17749696

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000053121A KR100691677B1 (ko) 1999-10-12 2000-09-07 액정 패널의 구동회로 및 액정제어 신호 발생회로와이들을 구비한 액정표시장치 및 액정표시장치의 제어방법

Country Status (4)

Country Link
US (1) US6538633B1 (ko)
JP (1) JP2001109437A (ko)
KR (1) KR100691677B1 (ko)
TW (1) TW544647B (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3520863B2 (ja) * 2000-10-04 2004-04-19 セイコーエプソン株式会社 画像信号補正回路、その補正方法、液晶表示装置及び電子機器
KR100865542B1 (ko) * 2000-12-06 2008-10-27 소니 가부시끼 가이샤 표시장치용 타이밍 발생회로 및 이것을 탑재한 표시장치
TWI261216B (en) * 2002-04-19 2006-09-01 Fujitsu Hitachi Plasma Display Predrive circuit, drive circuit and display device
KR100878244B1 (ko) * 2002-09-12 2009-01-13 삼성전자주식회사 구동 전압 생성 회로 및 이를 이용한 액정 표시 장치
KR100923498B1 (ko) * 2003-03-06 2009-10-27 엘지디스플레이 주식회사 액티브 매트릭스형 액정표시장치 및 그 구동방법
JP2005234241A (ja) * 2004-02-19 2005-09-02 Sharp Corp 液晶表示装置
CN101059941B (zh) * 2006-04-17 2010-08-18 乐金显示有限公司 显示装置及其驱动方法
JP5246726B2 (ja) * 2006-10-05 2013-07-24 株式会社ジャパンディスプレイウェスト シフトレジスタ回路および表示装置
KR101580897B1 (ko) * 2008-10-07 2015-12-30 삼성전자주식회사 디스플레이 드라이버, 이의 동작 방법, 및 상기 디스플레이 드라이버를 포함하는 장치
KR102022698B1 (ko) 2012-05-31 2019-11-05 삼성디스플레이 주식회사 표시 패널

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR930009418B1 (ko) * 1988-12-26 1993-10-04 삼성전관 주식회사 Lcd 구동전압의 위상 변환방법
JP2894039B2 (ja) 1991-10-08 1999-05-24 日本電気株式会社 表示装置
JPH0627437A (ja) * 1992-07-08 1994-02-04 Matsushita Electric Ind Co Ltd 液晶表示装置の駆動方法
JP3050997B2 (ja) * 1992-09-09 2000-06-12 株式会社日立製作所 液晶表示装置
JP2531426B2 (ja) * 1993-02-01 1996-09-04 日本電気株式会社 マルチスキャン型液晶ディスプレイ装置
KR970005937B1 (ko) * 1994-08-26 1997-04-22 삼성전자 주식회사 데이타 인에이블 신호 입력시 엘.씨.디 제어신호 출력회로
JPH08181956A (ja) 1994-12-21 1996-07-12 Sharp Corp 映像情報伝送方法および装置ならびに映像表示装置
KR0150123B1 (ko) * 1995-05-17 1998-10-15 김광호 모드 검출 및 자동 센터링 디스플레이 구동 장치
JPH0993517A (ja) * 1995-09-22 1997-04-04 Toshiba Corp 液晶表示装置
KR100393669B1 (ko) * 1996-08-20 2003-10-17 삼성전자주식회사 액정 표시 장치의 듀얼 클럭 소스 구동회로
JP2950261B2 (ja) 1996-11-28 1999-09-20 日本電気株式会社 液晶表示装置

Also Published As

Publication number Publication date
JP2001109437A (ja) 2001-04-20
US6538633B1 (en) 2003-03-25
KR100691677B1 (ko) 2007-03-09
TW544647B (en) 2003-08-01

Similar Documents

Publication Publication Date Title
US7936345B2 (en) Driver for driving a display panel
KR100365035B1 (ko) 반도체장치 및 표시장치모듈
KR100572218B1 (ko) 평판디스플레이시스템의화상신호인터페이스장치및그방법
KR100376350B1 (ko) 디스플레이 유닛의 구동 회로
KR102396469B1 (ko) 디스플레이 장치
JP2005284217A (ja) データ転送方法および電子装置
JP2005321771A (ja) コラムドライバ及びこれを有する平板表示装置
JP2000020031A (ja) 画像データ処理装置
JP5069389B2 (ja) 平板ディスプレイ装置
JP2010170104A (ja) タイミングコントロール回路およびそれを用いたディスプレイ装置
KR100691677B1 (ko) 액정 패널의 구동회로 및 액정제어 신호 발생회로와이들을 구비한 액정표시장치 및 액정표시장치의 제어방법
KR20220087752A (ko) 데이터 구동 회로 및 그의 클럭 복원 방법과 디스플레이 장치
KR20030066362A (ko) 액정 표시 장치
KR100423135B1 (ko) 저전압 차동 신호전송을 이용한 액정 표시 장치 모듈 및 그 시스템
US20140210699A1 (en) Lcd device based on dual source drivers with data writing synchronous control mechanism and related driving method
US6727876B2 (en) TFT LCD driver capable of reducing current consumption
KR101552983B1 (ko) 액정표시장치의 구동회로 및 구동방법
KR100440839B1 (ko) 구동 장치 및 그것을 포함하고 있는 표시 모듈
US7126376B2 (en) Logic circuit, timing generation circuit, display device, and portable terminal
JP4188457B2 (ja) 液晶表示装置
KR100274222B1 (ko) 액정표시장치
JPH11265168A (ja) 液晶駆動信号転送装置
KR100357690B1 (ko) 차동 신호의 전압 값을 변조하는 디지털 데이터 전송 장치
KR20000052178A (ko) 액정표시장치 구동 시스템
JP2005326440A (ja) 半導体集積回路装置およびその装置を用いた電子装置

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
N231 Notification of change of applicant
N231 Notification of change of applicant
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120130

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee