KR19980703717A - 데이터 복호 장치 - Google Patents

데이터 복호 장치 Download PDF

Info

Publication number
KR19980703717A
KR19980703717A KR1019970707117A KR19970707117A KR19980703717A KR 19980703717 A KR19980703717 A KR 19980703717A KR 1019970707117 A KR1019970707117 A KR 1019970707117A KR 19970707117 A KR19970707117 A KR 19970707117A KR 19980703717 A KR19980703717 A KR 19980703717A
Authority
KR
South Korea
Prior art keywords
data
correction
level
bit
signal
Prior art date
Application number
KR1019970707117A
Other languages
English (en)
Other versions
KR100465361B1 (ko
Inventor
토시유키 나카가와
히로유키 이노
순지 요시무라
시니치 카이
Original Assignee
이데이 노부유키
소니(주)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노부유키, 소니(주) filed Critical 이데이 노부유키
Publication of KR19980703717A publication Critical patent/KR19980703717A/ko
Application granted granted Critical
Publication of KR100465361B1 publication Critical patent/KR100465361B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/20Signal processing not specific to the method of recording or reproducing; Circuits therefor for correction of skew for multitrack recording
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4906Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/00086Circuits for prevention of unauthorised reproduction or copying, e.g. piracy
    • G11B20/00572Circuits for prevention of unauthorised reproduction or copying, e.g. piracy involving measures which change the format of the recording medium
    • G11B20/00615Circuits for prevention of unauthorised reproduction or copying, e.g. piracy involving measures which change the format of the recording medium said format change concerning the logical format of the recording medium, e.g. the structure of sectors, blocks, or frames
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10037A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10305Improvement or modification of read or write signals signal quality assessment
    • G11B20/10361Improvement or modification of read or write signals signal quality assessment digital demodulation process
    • G11B20/1037Improvement or modification of read or write signals signal quality assessment digital demodulation process based on hard decisions, e.g. by evaluating bit error rates before or after ECC decoding
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1423Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code
    • G11B20/1426Code representation depending on subsequent bits, e.g. delay modulation, double density code, Miller code conversion to or from block codes or representations thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M5/00Conversion of the form of the representation of individual digits
    • H03M5/02Conversion to or from representation by pulses
    • H03M5/04Conversion to or from representation by pulses the pulses having two levels
    • H03M5/14Code representation, e.g. transition, for a given bit cell depending on the information in one or more adjacent bit cells, e.g. delay modulation code, double density code
    • H03M5/145Conversion to or from block codes or representations thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/20Disc-shaped record carriers
    • G11B2220/25Disc-shaped record carriers characterised in that the disc is based on a specific recording technology
    • G11B2220/2537Optical discs
    • G11B2220/2545CDs

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer Security & Cryptography (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

채널 비트의 2진 레벨 판정시의 재생 RF 신호 7a의 레벨을 RF 신호 레벨 기억부(20)에 일시 기억시킨다. 채널 비트 데이터 예중의 동일 심볼의 최소 연속 길이, 최소 연속 길이의 조건을 만족하지 않는 장소를 (d'-1) 검출부(16), (k'+1) 검출부(17)에서 검출한다. RF 신호 레벨 기억부(20)에 기억되어 있는 2진 레벨 판정시의 RF신호의 레벨에 기초하여 보정 비트 위치 지정 신호를 출력하는 보정 비트 위치 검출부(18, 19)와 보정 비트 위치 지정 신호(18a, 18b, 19a, 19b)에 기초하여 지정된 비트의 위치의 논리 레벨을 반전시키는 비트 데이터 반전 정보부(15)를 구비한다. 그래서 기록 매체로부터 판독된 신호를 2진환하여 얻은 채널 비트 데이터 중에 동일 심볼의 최소 연속 길이, 최대의 연속 길이의 조건을 만족하지 않는 개소가 있는 경우를 채널 비트 데이터를 보정함으로써 비트 에러율을 개선하고, 또한 스큐 마진을 확보할 수 있다.

Description

데이터 복호 장치
데이터를 전송하거나, 또는 예를 들면 자기디스크, 광디스크, 광자기 디스크 등의 기록매체에 데이터를 기록할 때에, 전송이나 기록에 알맞도록 데이터의 변조가 행해진다. 이러한 변조의 하나로서 블록 부호화가 알려져 있다. 상기 블록 부호화는 데이터 열을 m×i 비트로 이루어진 단위(이하 데이터어라 한다)로 블럭화하고, 이 데이터어를 적당한 부호법칙에 따라서 n×i 비트로 이루어진 부호어로 변환하는 것이다. 그리고 i=1일 때에는 고정길이 부호로 되며, 또한 i가 여러개 선택되었을 때, 즉 i가 2이상으로 최대의 i인 imax=r로 변환했을 때에는 가변 길이 부호로 된다. 이 블록 부호화된 부호는 가변 길이 부호(d, k; m, n; r)로서 나타낸다. 여기에서, i는 구속 길이이고, r은 최대 구속 길이이다. 또한, d 및 k는 부호계열내의 연속되는 1 사이에 들어가는 0의 최소 연속 개수 및 0의 최대 연속 개수이다.
구체적 예로서, 컴팩트 디스크(CD) 시스템에 이용되고 있는 변조방식을 설명한다. 컴팩트 디스크 시스템에서 EFM(Eight to Fourteen Modulation)이 사용되고 있다. 8비트의 데이터어를 14비트의 부호어(채널 비트)에 패턴 변환한 후에, EFM 변조후의 직류성분(DSV)을 감소시키기 위한 3비트의 마진 비트를 부가하여, 마진 비트가 부가된 부호어를 디스크상에 NRZI 변조하여 기록하고 있다. 논리레벨 0의 최소 연속 개수는 2, 논리 레벨 0의 최대 연속 개수는 10의 조건을 만족하도록, 8비트로부터 14비트로의 변환 및 마진 비트의 부가가 이루어진다. 따라서, 이 변조방식의 파라미터는 (2, 10; 8, 17; 1)이다. 채널 비트 데이터열(기록 파형열)의 비트 간격을 T로 하면, 최소 반전 간격(Tmin)은 3(=2+1)T이다. 또한, 최대 반전 간격(Tmax)은 11(=10+1)T이다. 또한, 검출창 폭(Tw)은 (m/n)×T로 나타내며, 그 값은 0.47(=8/17)T이다.
또한, NRZI 변조 후의 동일 심볼의 최소 연속 길이(d')는 3(=d+1=2+1)이고, 동일 심볼의 최대 연속 길이(k')는 11(=k+1= 10+1=11)이다.
상술한 컴팩트 디스크 시스템에 있어서, 광디스크상의 비트를 선속도 방향으로 축소하면 기록밀도를 높게 할 수 있다.
상기의 경우, 최소 반전 간격(Tmin)에 대응하는 최소 비트 길이가 짧게 된다. 이 최소 비트가 레이저빔의 시폿 사이즈보다도 지나치게 작으면, 비트의 검출이 곤란하게 되어, 에러 발생의 원인이 된다.
또한, 디스크의 재생에 있어서, 디스크의 재생면에 대하여 스큐잉이 가해지면 오차율이 악화된다. 디스크의 스큐잉은 디스크와 광축의 기울기이고, 디스크의 비트열 방향과 광축의 기울기인 탄젠셜(tangential) 방향의 스큐잉과, 디스크의 비트열과 직각인 방향과 광축의 기울기인 방사상(radial) 방향의 스큐잉으로 나누어진다. 이 중, 탄젠셜 방향의 스큐잉에 관하여는 비교적 빠르게 오차율이 악화된다. 이 들은 시스템의 설계에 대해, 마진이 감소하게 된다.
또한, 동일 심볼의 연속 길이에 대한 에러의 분포를, 스큐잉의 각각의 방향에 대하여 조사한 바, 탄젠셜 방향의 스큐잉에 대한 오차는 동일 심볼의 연속 길이가 짧은 경우에 주로 발생되고 있다. 구체적으로는 Tmin(d')의 길이를 Tmin-1(d'-1)의 길이로 복호했기 때문에, 오차율이 악화된 것을 알았다. 즉, 상술한 EFM 변조 방식에 있어서는 탄젠셜 방향으로 스큐잉이 발생할 경우는 기록파형열의 비트 간격을 T로 하면, 최소 반전 간격(Tmin)인 3T가 2T로 복호됨으로써 오차의 발생이 많은 것을 알았다.
또한, 이러한 오차는 방사상 방향의 스큐잉, 초점 어긋남 등의 진동에 의해서도 어느 정도 발생하는 것을 알았다. 또한, 스큐잉이나 초점 어긋남 등의 진동이 격심하게 큰 경우에는 최소 반전 간격(Tmin)인 3T가 1T로 복호됨으로써 오차도 발생하는 것을 알았다.
한편, 광디스크에 있어서는 그 제조에 있어서 디스크의 비대칭에 대하여 마진이 어느 정도 허용되고 있고, 재생시에는 중앙 레벨에 대하여 재생파형이 상하비대상이 되는 경우도 고려할 필요가 있다.
종래, 오차율의 악화에 대한 신호처리에 의한 보정방법으로서는 비터비 복호법이 있었다. 비터비 복호법은 부호오차를 작게 하여 기하학적 거리가 가장 짧은 길을 탐색하는 최우 복호법의 하나이고, 가능성이 적은 길을 버림으로써, 확실할것 같은 값의 탐색을 간략화하여 복호하는 방법이다. 또한, 비터비 복호법은 그 내부에 최소 반전 간격( Tmin)을 보상하는 알고리즘을 부가할 수 있다.
그러나, 비터비 복호법은 그 회로가 복잡하고 하드웨어의 규모가 커진다고 하는 결점을 갖고 있다. 또한, 비터비 복호법은 비대칭은 영향을 제거할 필요가 있고, 광디스크와 같은 비대칭이 허용되는 시스템에서는 비대칭에 대한 최적화가 필요하게 되어, 회로가 또한 복잡하게 된다.
상기와 같이, 예를 들면 광디스크 등의 기록매체에 있어서는 스큐잉 마진의 확보가 곤란한 경우가 발생할 수 있다. 특히, 탄젠셜 방향에 대하여 스큐잉 마진은 적어진다.
또한, 예를 들면 고밀도화된 광디스크 등의 기록매체에 있어서는 최소 반전 간격(Tmin)의 안정된 재생이 곤란해지기 때문에, 오차율이 악화된다.
본 발명은 RLL(Run Length Limited) 부호를 이용하여 정보를 기록한 기록매체로부터 판독된 재생 RF 신호를, 적어도 1개의 비교 레벨에 근거하여 복호하여, 채널 비트 데이터를 출력하는 데이터 복호 장치에 관한 것으로, 특히 채널 비트 데이터 중에 동일 심볼의 최소 연속 길이, 최대 연속 길이의 조건을 만족하지 않는 곳이 있는 경우에는 레벨 판정을 행했을 때의 재생 RF 신호 레벨에 근거하여 비트 에러일 확률이 높은 비트를 선정하고, 선정한 비트를 보정하여, 동일 심볼의 최소 연속 길이, 최대 연속 길이의 조건을 만족하는 채널 비트 데이터를 출력하도록 한 데이터 복호 장치에 관한 것이다.
도 1은 본 발명을 적용한 데이터 복호 장치의 구성을 도시한 블럭도이다.
도 2는 도 1에 도시한 데이터 복호 장치에 있어서의 비트 데이터 반전 보정부, (d'-1) 검출부 및 (k'+1) 검출부의 구성을 도시한 회로도이다.
도 3은 도 1에 도시된 데이터 복호 장치에 있어서의 재생 RF 신호 레벨 기억부 및 각 보정비트 위치 검출부의 구성을 도시한 회로도이다.
도 4는 보정비트 위치 검출부의 다른 구성을 도시한 회로도이다.
도 5는 도 1에 도시된 데이터 복호 장치에 있어서의 최소 연속 길이의 조건을 만족하지 않는 경우의 보정 동작을 설명하기 위한 타이밍챠트이다.
도 6은 도 1에 도시된 데이터 복호 장치에 있어서의 최대 연속 길이의 조건을 만족하지 않는 경우의 보정 동작을 설명하기 위한 타이밍챠트이다.
도 7은 도 1에 도시된 데이터 복호 장치에 있어서의 최소 연속 길이의 조건을 만족하지 않은 경우의 다른 보정동작을 설명하기 위한 타이밍챠트이다.
도 8은 본 발명을 적용한 데이터 복호 장치의 다른 구성을 도시한 플로우챠트도이다.
도 9는 도 8에 도시된 데이터 복호 장치에 있어서의 보정동작을 설명하기 위한 타이밍챠트이다.
도 10은 도 8에 도시된 데이터 복호 장치에 있어서의 재생 RF 신호의 아이패턴을 도시한 도이다.
도 11은 본 발명을 적용한 데이터 복호 장치의 다른 구성을 도시한 블럭도이다.
도 12는 도 11에 도시된 데이터 복호 장치에 있어서 파형등화기로서 사용되는 여현등화기의 구성을 도시한 회로도이다.
도 13은 도 11에 도시된 데이터 복호 장치에 있어서의 비대칭 보정 회로의 구성을 도시한 회로도이다.
도 14는 도 11에 도시된 데이터 복호 장치에 있어서의 비트 클럭 생성 회로의 구성을 도시한 회로도이다.
도 15는 도 11에 도시된 데이터 복호 장치에 있어서 1T/2T 검출부로서 사용되는 논리회로의 구성을 도시한 회로도이다.
도 16은 도 11에 도시된 데이터 복호 장치에 있어서 절대치회로로서 사용되는 논리회로의 구성을 도시한 회로도이다.
도 17은 도 11에 도시된 데이터 복호 장치에 있어서 최소 연속 길이 보정비트 위치 검출부로서 사용되는 논리회로의 구성을 도시한 회로도이다.
도 18은 도 11에 도시된 데이터 복호 장치에 있어서 재생 RF 신호 보정 레벨 데이터에 2T로 판별되도록 한 패턴이 입력된 경우의 동작을 도시한 타이밍챠트이다.
도 19는 도 11에 도시된 데이터 복호 장치에 있어서 재생 RF 신호 보정 레벨 데이터에 2T로 판별되도록 한 다른 패턴이 입력된 경우의 동작을 도시한 타이밍챠트이다.
도 20은 도 11에 도시된 데이터 복호 장치에 있어서 재생 RF 신호 보정 레벨 데이터에 1T로 판별되도록 한 패턴이 입력된 경우의 동작을 도시한 타이밍챠트이다.
도 21은 본 발명을 적용한 데이터 복호 장치의 다른 구성을 도시한 플로우챠트도이다.
도 22는 도 21에 도시된 데이터 복호 장치에 있어서의 (d'-2) 검출부 및 이 (d'-2) 검출부에 대응하는 비트 데이터 반전 보정부의 주요부 구성을 도시한 회로도이다.
도 23은 도 21에 도시된 데이터 복호 장치에 있어서의 비트 데이터 반전 보정부의 동작을 설명하기 위한 타이밍챠트이다.
도 24은 도 21에 도시된 데이터 복호 장치에 있어서의 (k'+2) 검출부 및 이 (k'+2) 검출부에 대응하는 비트 데이터 반전 보정부의 주요부 구성을 도시한 회로도이다.
도 25는 도 21에 도시된 데이터 복호 장치에 있어서의 비트 데이터 반전 보정부의 동작을 설명하기 위한 타이밍챠트이다.
본 발명은 이러한 과제를 해결하기 위해서 이루어진 것으로서, 기록매체로부터 판독된 신호를 2치화하여 얻은 채널 비트 데이터 중에, 동일 심볼의 최소 연속 길이, 최대 연속 길이의 조건을 만족하지 않는 곳이 있는 경우는 채널 비트 데이터에 보정을 실시하여, 동일 심볼의 최소 연속 길이, 최대 연속 길이의 조건을 만족하는 채널 비트 데이터를 출력함으로써, 비트 오차율을 개선하며, 또한, 스큐잉 마진을 확보할 수 있도록 한 데이터 복호 장치를 제공하는 것을 목적으로 한다.
본 발명은 부호계열내의 연속되는 1 사이에 들어가는 0의 최소 연속 길이가 d인 기록부호를 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록부호가 기록된 기록매체의 데이터 재생 장치에 있어서의 데이터 복호장치로서, 동일 심볼의 연속 길이가 (d'-1)인 채널 비트 데이터를 검출하는 (d'-1) 검출부와, (d'-1) 검출부에 의해 검출된 동일 심볼의 연속 길이가 (d'-1)인 채널 비트 데이터의 보정위치를 지정하는 보정비트 위치 지정신호를 출력하는 보정비트 위치 검출부와, (d'-1) 검출부에 의해 검출된 동일 심볼의 연속길이가 (d'-1)인 채널 비트 데이터를 동일 심볼의 연속 길이가 d'로 되도록 보정비트 위치검출부에서의 보정비트 위치지정 신호에 근거하여, 보정처리를 행하는 데이터 보정부를 구비한다.
본 발명과 관계되는 데이터 복호 장치에 있어서는 예를 들면 기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교회로 레벨로 복호하여 채널 비트 데이터를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d'-1)≥1일 때에, (d/-1) 구간 직전의 채널 비트 데이터와, (d'-1)구간 직후의 채널 비트 데이터의 대소관계에 의거하여 선택된 보정비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d'-1)≥1일 때에, (d'-1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (d'-1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 작은 측을 보정비트 위치로서 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d'-1)≥1일 때에, (d'-1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d'-1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d'-1)≥2일 때에, (d'-1) 구간내의 선두의 채널 비트 데이터와, (d'-1) 구간내의 최후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명에 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면 (d'-1)≥2일 때에, (d'-1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (d'-1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 큰 측을 보정비트 위치로서 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d'-1)≥2일 때에, (d'-1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d'-1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 데이터 보정부는 예를 들면 보정비트 위치 검출부에서의 보정비트 위치 지정신호로 신호로 지정된 비트 위치의 데이터의 논리 레벨을 반전시킴으로써 보정처리를 행한다.
또한, 본 발명의 부호 계열내의 연속하는 1사이에 들어가는 0의 최소 연속 길이가 d인 기록부호를 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록부호가 기록된 기록매체의 데이터 재생 장치에 있어서의 데이터 복호 장치로서, 역NRZI 변조한 후의 0의 연속길이가 (d-1)인 채널 비트 데이터를 검출하는 (d-1) 검출부와, (d-1) 검출부에 의해 검출된 0의 연속길이가 (d-1)인 채널 비트 데이터의 보정 위치를 지정하는 보정비트 위치 지정신호를 출력하는 보정비트 위치 검출부와, (d-1) 검출부에 의해 검출된 0의 연속길이가 (d-1)인 채널 비트 데이터를 0의 연속 길이가 d가 되도록 보정비트 위치 검출부에서의 보정비트 위치 지정신호에 근거하여 보정처리를 행하는 데이터 보정부를 구비한다.
본 발명과 관계되는 데이터 복호 장치에 있어서는 예를 들면 기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여, 부호계열내의 연속되는 1사이에 들어가는 0의 최소 연속 길이가 d인 채널 비트 데이터를 출력한다.
본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d-1)≥0일 때에, (d-1) 구간 직전의 채널 비트 데이터와, (d-1) 구간 직후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d-1)≥0일 때에, (d-1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (d-1) 구간 직후의 채널 비트, 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 작은 측을 보정비트 위치로서 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d-1)≥0일 때에, (d-1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d-1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소 관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d-1)≥2일 때에, (d-1) 구간내의 선두의 채널 비트 데이터와, (d-1) 구간내의 최후의 채널 비트 데이터의 대소관계에 의거하여 선택한 보정비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d-1)≥2일 때에, (d-1) 구간내의 선두 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (d-1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 큰 측을 보정비트 위치로서 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d-1)≥2일 때에, (d-1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d-1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소 관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 데이터 보정부는 예를 들면 보정비트 위치 검출부에서의 보정비트 위치 지정신호에 근거하여, 지정된 비트 위치의 데이터의 논리 레벨을 반전시키며, 또한, 지정된 비트 위치의 (d-1) 구간의 외측의 비트 위치의 데이터의 논리 레벨을 반전시킴으로써 보정처리를 행한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 데이터 보정부는 예를 들면 보정비트 위치 검출부에서의 보정비트 위치 지정신호에 근거하여, 지정된 비트 위치의 1의 데이터를 (d-1) 구간의 외측의 데이터에 시프트시킴으로써 보정처리를 행한다.
또한, 본 발명은 부호계열내의 연속되는 1 사이에 들어가는 0의 최대 연속 길이가 k인 기록 부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 k'=k+1인 기록부호가 기록된 기록매체의 데이터 재생 장치에 있어서의 데이터 복호 장치로서, 동일 심볼의 연속 길이가 (k'+1)인 채널 비트 데이터를 검출하는 (k'+1) 검출부와, (k'+1) 검출부에 의해 검출된 동일 심볼의 연속 길이가 (k'+1)인 채널 비트 데이터의 보정 위치를 지정하는 보정비트 위치 지정신호를 출력하는 보정비트 위치 검출부와, (k'+1) 검출부에 의해 검출된 동일 심볼의 연속 길이가 (k'+1)인 채널 비트 데이터를 동일 심볼의 연속 길이가 k'가 되도록 보정비트 위치 검출부에서의 보정비트 위치 지정신호에 근거하여 보정처리를 행하는 데이터 보정부를 구비한다.
본 발명과 관계되는 데이터 복호 장치에 있어서는 예를 들면 기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여 채널 비트 데이터를 출력한다.
본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k'+1) 구간 직전의 채널 비트 데이터와, (k'+1) 구간 직후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k'+1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (k'+1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 큰 측을 보정비트 위치로서 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k'+1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (k'+1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k'+1) 구간내의 선두의 채널 비트 데이터와, (k'+1) 구간내의 최후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k'+1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (k'+1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 작은 측을 보정 비트 위치로서 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k'+1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (k'+1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 데이터 보정부는 보정비트 위치 검출부에서의 보정비트 위치 지정신호에 근거하여, 지정된 비트 위치에 데이터의 논리 레벨을 반전시킴으로써 보정처리를 행한다.
또한, 본 발명은 부호계열내의 연속되는 1 사이에 들어가는 0의 최대 연속 길이가 k인 기록부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 k'=k+1인 기록부호가 기록된 기록매체의 데이터 재생 장치에 있어서의 데이터 복호 장치로서, 역NRZI 변조한 후의 0의 연속 길이가 (k+1)인 채널 비트 데이터를 검출하는 (k+1) 검출부와, (k+1) 검출부에 의해 검출된 0의 연속길이가 (k+1)인 채널 비트 데이터의 보정 위치를 지정하는 보정비트 위치 지정신호를 출력하는 보정비트 위치 검출부와, (k+1) 검출부에 의해 검출된 0의 연속길이가 (k+1)인 채널 비트 데이터를 0의 연속길이가 k가 되도록 보정비트 위치 검출부에서의 보정비트 위치 지정신호에 근거하여 보정처리를 행하는 데이터 보정부를 구비한다.
본 발명과 관계되는 데이터 복호 장치에서는 예를 들면 기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여, 부호계열내의 연속되는 1사이에 들어가는 0의 최대 연속 길이가 k인 채널 비트 데이터를 출력한다.
본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k+1) 구간 직전의 채널 비트 데이터와, (k+1) 구간 직후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계없는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k+1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (k+1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 큰 측을 보정 비트 위치로서 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k+1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (k+1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k+1)≥2일 때에, (k+1) 구간내의 선두의 채널 비트 데이터와, (k+1) 구간내의 최후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k+1)≥2일 때에, (k+1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (k+1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가가 작은 측을 보정비트 위치로서 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k+1)≥2일 때에, (k+1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (k+1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과의 대소관계에 근거하여 선택한 보정비트 위치를 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 데이터 보정부는 예를 들면 보정비트 위치 검출부에서의 보정비트 위치 지정신호에 근거하여, 지정된 비트 위치의 데이터의 논리 레벨을 반전시키며, 또한, 지정된 비트 위치의 (k+1) 구간의 외측의 비트 위치 데이터의 논리 레벨을 반전시킴으로써 보정처리를 행한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 데이터 보정부는 예를 들면 보정비트 위치 검출부에서의 보정비트 위치 지정신호에 근거하여, 지정된 비트 위치의 1의 데이터를 (k+1) 구간의 외측의 데이터로 이동시킴으로써 보정처리를 행한다.
또한, 본 발명은 부호계열내의 연속하는 1사이에 들어가는 0의 최소 연속 길이가 d인 기록 부호 중, d≥2를 만족하는 것을 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록부호가 기록된 기록매체의 데이터 재생 장치에 있어서의 데이터 복호 장치에 있어서, 동일 심볼의 연속길이가 (d'-2)인 채널 비트 데이터를 검출하는 (d'-2) 검출부와, (d'-2) 검출부에 의해 검출된 동일 심볼의 연속길이가 (d'-2)인 채널 비트 데이터의 보정위치를 지정하는 보정비트 위치 지정신호를 출력하는 보정비트 위치 검출부와, (d'-2) 검출부에 의해 검출된 동일 심볼의 연속길이가 (d'-2)인 채널 비트 데이터를 동일 심볼의 선속길이가 d'가 되도록 보정비트 위치 검출부에서의 보정비트 위치 지정신호에 근거하여 보정처리를 행하는 데이터 보정부를 구비한다.
본 발명과 관계되는 데이터 복호 장치에 있어서는 예를 들면 기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여 채널 비트 데이터를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d'-2) 구간의 직전과, (d'-2) 구간의 직후를 보정비트 위치로서 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 데이터 보정부는 예를 들면 비트의 논리 레벨을 반전시키는 보정처리를 행한다.
또한, 본 발명은 부호계열내의 연속되는 1사이에 들어가는 0의 최소 연속 길이가 d인 기록부호 중 d≥2를 만족하는 것을 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록부호가 기록된 기록매체의 데이터 재생 장치에 있어서의 데이터 복호 장치로서, 역 NRZI 변조한 후의 0의 연속길이가 (d-2)인 채널 비트 데이터를 검출하는 (d-2) 검출부와, (d-2) 검출부에 의해 검출된 0의 연속길이가 (d-2)인 채널 비트 데이터의 보정위치를 지정하는 보정비트 위치 지정신호를 출력하는 보정비트 위치 검출부와, (d-2) 검출부에 의해 검출된 0의 연속길이가 (d-2)인 채널 비트 데이터를 0의 연속길이가 d가 되도록 보정비트 위치 검출부에서의 보정비트 위치 지정신호에 의거하여 보정처리를 행하는 데이터 보정부를 구비한다.
본 발명과 관계되는 데이터 복호 장치에 있어서는 예를 들면 기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여 채널 비트 데이터를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (d-2) 구간의 직전 및 직후의 비트를 보정비트 위치로서 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 데이터 보정부는 예를 들면 보정비트 위치 검출부가 지정하는 비트의 논리 레벨을 반전하며, 또한 인접하는 양측의 비트의 논리 레벨을 반전한다.
또한, 본 발명은 부호계열내의 연속되는 1사이에 들어가는 0의 최대 연속 길이가 k인 기록부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 k'=k+1인 기록부호가 기록된 기록매체의 데이터 재생 장치에 있어서의 데이터 복호 장치로서, 동일 심볼의 연속길이가 (k'+2)인 채널 비트 데이터를 검출하는 (k'+2) 검출부와, (k'+2) 검출부에 의해 검출된 동일 심볼의 연속길이가 (k'+2)인 채널 비트 데이터의 보정위치를 지정하는 보정비트 위치 지정신호를 출력하는 보정비트 위치 검출부와, (k'+2) 검출부에 의해 검출된 동일 심볼의 연속길이가 (k'+2)인 채널 비트 데이터를 동일 심볼의 연속길이가 (k')가 되도록 보정비트 위치 검출부에서의 보정비트 위치 지정신호에 근거하여 보정처리를 하는 데이터 보정부를 구비한다.
본 발명과 관계되는 데이터 복호 장치에 있어서는 예를 들면 기록매체로부터 판독한 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여 채널 비트 데이터를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k'+2) 구간의 선두 및 최후의 비트를 보정비트 위치로서 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 데이터 보정부는 예를 들면 보정비트 위치 검출부가 지정하는 비트의 논리 레벨을 반전한다.
또한, 본 발명은 부호계열내의 연속하는 1사이에 들어가는 0의 최대 연속 길이가 k인 기록부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 k'=k+1인 기록부호가 기록된 기록매체의 데이터 재생 장치에 있어서의 데이터 복호 장치로서, 역NRZI 변조한 후의 0의 연속길이가 (k+2)인 채널 비트 데이터를 검출하는 (k+2) 검출부와, (k+2) 검출부에 의해 검출되는 0의 연속길이가 (k+2)인 채널 비트 데이터의 보정위치를 지정하는 보정비트 위치 지정신호를 출력하는 보정비트 위치 검출부와, (k+2) 검출부에 의해 검출되는 0의 연속길이가 (k+2)인 채널 비트 데이터를 0의 연속길이가 k가 되도록 보정비트 위치 검출부에서의 보정비트 위치 지정신호에 근거하여 보정처리를 행하는 데이터 보정부를 구비한다.
본 발명과 관계되는 데이터 복호 장치에서는 예를 들면 기록매체로부터 판독된 재장대 RF 신호를 적어도 1개의 비교 레벨로 복호하여 채널 비트 데이터를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 보정비트 위치 검출부는 예를 들면, (k+2) 구간의 선두 및 최후의 비트를 보정비트 위치로서 지정하는 보정비트 위치 지정신호를 출력한다.
또한, 본 발명과 관계되는 데이터 복호 장치에 있어서, 데이터 보정부는 예를 들면 보정비트 위치 검출부가 지정하는 비트의 논리 레벨을 반전하여, 또한 그 양측의 비트의 논리 레벨을 반전한다.
이하, 본 발명의 적합한 실시예를 도면을 참조하면서 상세히 설명한다. 또, 기록매체로서 광디스크를 사용하여, 기록부호로서, 동일 심볼의 최소 연속 길이(연속개수)(d)가 2이고, 또한 동일 심볼의 최대 연속 길이(연속 개수)(k)가 10인 2치 레벨의 (d, k) 기록부호를 사용하여, 이 2치 레벨의 (d, k) 기록부호가 NRZI 변조에 의해서 기록된 광디스크로부터, NRZI 변조된 채널 비트 데이터열을 재생하는 장치를 대표예로서, 발명의 실시예를 설명한다. 여기에서, (d, k) 기록부호는 에지를 나타내는 부호가 되며, NRZI 변조 후의 채널 비트 데이터열은 비트형에 상당하는 레벨을 나타내는 부호가 된다. 또한, NRZI 변조 후의 동일 심볼의 최소 연속 길이(d')는 3(=d+1=2+1)이고, 동일 심볼의 최대 연속 길이(k')는 11(=k+1=10+1) 이다.
도 1은 본 발명과 관계되는 데이터 복호 장치의 구성을 도시한 블럭도이다. 이 데이터 복호 장치(1)는 크게 나누어 입력신호 처리부(2)와 데이터 복후 처리부(3)로 된다. 또한, 이 도 1에 있어서, 데이터 복호 장치의 동작에 직접 관여하지 않는 서보회로 등은 생략되어 있다.
입력신호 처리부(2)는 광디스크(4)를 회전 구동하기 위한 스핀들 모터(5)와, 광디스크(4)의 신호 기록면에 레이저광을 대물렌즈를 통해서 조사함과 동시에, 이 광디스크(4)로부터의 반사광을 수광하여 재생신호(6a)를 출력하는 광픽업(6)과, 광픽업(6)으로부터 출력된 재생신호(6a)를 증폭하는 전치 증폭기(7)와, 전치 증폭기(7)로부터 출력되는 재생 RF 신호(7a)를 파형 정형한 후, 비교 레벨(9a)에 근거하여 2치화한 펄스신호(8a)를 출력하는 파형 정형기(8)와, 파형 정형기(8)로부터 출력되는 펄스신호(8a)를 적분하여 얻은 직류전압과 기준전압을 비교하여 비교 레벨(9a)을 부귀환 제어하는 비교 레벨 설정부(9)와, 파형 정형기(8)로부터 출력되는 펄스신호(8a)에 근거하여 비트클럭(10a)을 생성하여 출력하는 PLL 방식의 비트 클럭 생성부(10)를 구비한다.
데이터 복호 처리부(3)는 비트 클럭(10a)에 근거하여 재생 RF 신호(7a)를 표본화하여, 체적화된 재생 RF 신호를 양자화하여 재생 RF 신호 레벨 데이터(11a)를 출력하는 재생 RF 신호용 A/D 변환기(11)와, 비트 클럭(10a)에 근거하여 비교 레벨(9a)을 포본화하고, 표본화한 비교 레벨을 양자화하여 비교 레벨 데이터(12a)를 출력하는 비교 레벨용 A/D 변환기(12)와, 재생 RF 신호 레벨 데이터(12a)와 비교 레벨 데이터(12a)를 비교하여, 재생 RF 신호 레벨이 비교 레벨 이상인 경우에는 논리 레벨 1의 채널 비트 데이터(2치화 신호)(13a)를, 재생 RF 신호 레벨이 비교 레벨 미만인 경우에는 논리 레벨 0의 채널 비트 데이터(2치화 신호)(13a)를 출력하는 비교회로부(13)와, 재생 RF 신호 레벨 데이터(11a)와 비교 레벨 데이터(12a)를 입력하여, 재생 RF 신호 레벨과 비교 레벨의 차의 절대치를 연산하여, 레벨차 데이터(14a)를 출력하는 레벨차 연산부(14)와, 비트 데이터 반전 보정부(15)와, (d'-1) 검출부(16)와, (k'+1) 검출부(17)와, 최소 연속 길이 보정비트 위치 검출부(18)와, 최대 연속 길이 보정비트 위치 검출부(19)와, 재생 RF 신호 레벨 기억부(20)를 구비한다.
또한, 비교 레벨(9a)을 부귀환 제어하지 않는 경우, 즉, 미리 설정한 고정의 비교 레벨로 파형정형 및 채널 비트 데이터의 2치화 판정을 행하는 경우는 비교 레벨용 A/D 변환기(12)는 불필요하다. 상기의 경우에는 비교 레벨용 A/D 변환기(12)의 출력인 비교 레벨 데이터(12a) 대신에, 미리 설정한 고정 비교 레벨에 대응하는 비교 레벨 데이터를 공급한다.
또한, 데이터 복호 처리부(3)는 재생 RF 신호(7a)를 A/D 변환기(11)로 A/D 변환하여 얻은 재생 RF 신호 레벨 데이터(11a)와 비교 레벨 데이터(12a)를 비교회로부(13)에서 비교하여, 채널 비트 데이터(2치화 신호)(13a)를 얻는 구성으로 하였지만, 파형 정형기(8)로부터 출력하는 펄스 신호(8a)를 비교 클럭 생성부(10)에서 생성한 비트 클럭(10a)에 근거하여 래치하는 것으로 2치화 신호(채널 비트 데이터)를 기다리어, 비트 클럭(10a)에 근거하여 래치하여 얻은 2치화 신호(채널 비트 데이터)를 비트 데이터 반전 보정부(15)로 공급하는 구성으로 하여도 된다.
또한, 레벨차 연산부(14)는 재생 RF 신호 레벨과 비교 레벨의 차의 절대치를 연산하여 레벨차 데이터(14a)를 출력하고, 재생 RF 신호 레벨 기억부(20)는 레벨차 연산부(14)로부터 출력되는 레벨차 데이터(14a)를 기억하는 구성으로 하였지만, 재생 RF 신호 레벨 기억부(20)내에, 재생 RF 신호 레벨 데이터(11a)와 비교 레벨 데이터(12a)를 시계열 순서대로 기억해 두고, 보정비트 위치 검출에 있어서, 재생 RF 신호 레벨 데이터(12a)와 비교 레벨 데이터(12a)의 차의 절대치를 구하도록 해도 된다. 또한, 비교 레벨이 고정되어 있는 경우는 비교 레벨 데이터(12a)를 기억할 필요가 없다.
도 2는 비트 데이터 반전 보정부(15), (d'-1) 검출부(16), 및 (k'+1) 검출부(17)가 구체적인 구성을 도시한 회로도이다. 비트 데이터 반전 보정부(15)는 D형 플립플롭(F1 내지 F14)가 14단 종속 접속되어 구성된 시프트 레지스터와, 제1단, 제2단, 제4단 및 제13단의 D형 플립플롭(F1, F2, F4, F13)에 일시적으로 기억되는 채널 비트 데이터를 반전시키기 위한 2입력 AND 게이트(G1 내지 G8)를 구비한다.
각 D형 플립플롭(F1 내지 F14)의 클럭 입력단자(CK)에는 비트 클럭(10a)이 공급된다. 제1단째의 D형 플립플롭(F1)의 데이터 입력단자(D)에는 비교회로부(13)로부터 출력된 채널 비트 데이터(2치화 신호)(13a)가 공급된다. 각 단의 D형 플립플롭(F1 내지 F13)의 데이터 출력단자(Q)는 다음단의 D형 플립플롭(F2 내지 F14)의 데이터 입력단자(D)에 접속되어 있다. 그리고, 제14단째의 D형 플립플롭(F14)의 데이터 출력단자(Q)에서 복호된 채널 비트 데이터(15a)가 출력된다.
제1단계째, 제2단계째, 제4단계째 및 제13단째의 D형 플립플롭(F1, F2, F4, F13)은 세트 입력단자(S) 및 리셋 입력단자 R을 구비한 셋트-리셋 기능이 부가된 D형 플립플롭이다.
제1단째의 D형 플립플롭(F1)의 리셋 입력단자(R)에는 제1의 AND 게이트(G1)의 출력신호가 공급된다. 제1단째의 D형 플립플롭(F1)의 세트 입력단자(S)에는 제2의 AND 게이트(G2)의 출력신호가 공급된다. 제1의 AND 게이트(G1)의 한쪽의 입력단자에는 최소 연속 길이 보정비트 위치 검출부(18)로부터 출력되는 보정비트 위치 지정신호( 18b)가 공급된다. 제1의 AND 게이트(G1)의 다른쪽의 입력단자는 제1단째의 D형 플립플롭(F1)의 데이터 출력단자(Q)에 접속되어 있다. 제2의 AND 게이트(G2)의 한쪽의 입력단자에는 최소 연속 길이 보정비트 위치 검출부(18)로부터 출력되는 보정비트 위치 지정신호(18b)가 공급된다. 제2의 AND 게이트(G2)의 다른쪽 입력단자는 제1단째의 D형 플립플롭(F1)의 반전 데이터 출력단자(NQ)에 접속되어 있다.
제1단째의 D형 플립플롭(F1)의 Q 출력이 논리 레벨 1의 상태이고, 보정비트 위치 지정신호(18b)가 공급되면, 제1의 AND 게이트(G1)의 출력이 논리 레벨 1로 되며, 이 논리 레벨 1의 출력이 제1단째의 D형 플립플롭(F1)의 리셋 입력단자(F)로 공급되기 때문에, 제1단째의 D형 플립플롭(F1)의 Q 출력이 논리 레벨 0으로 반전된다.
제1단째의 D형 플립플롭(F1)의 Q 출력이 논리 레벨 0, 즉 NQ 출력이 1의 상태이고, 보정비트 위치 지정신호(18b)가 공급되면, 제2의 AND 게이트(G2)의 출력이 논리 레벨 1로 되며, 이 논리 레벨 1의 출력이 제1단째의 D형 플립플롭(F1)의 세트 입력단자(S)로 공급되기 때문에, 제1단째의 D형 플립플롭(F1)은 Q 출력이 논리 레벨 1로 반전된다.
제2단째, 제4단째, 제13단째의 D형 플립플롭(F2, F4, F13)에는 제1단째의 각 AND 게이트(G1, G2)와 같은 회로가 마련되어 있다. 그리고, 최소 연속 길이 보정비트 위치 검출부(18)로부터 보정비트 위치 지정신호(18a)가 공급된 경우는 AND 게이트(G5) 또는 AND 게이트(G6)를 통해 제4단째의 D형 플립플롭(F4)의 출력 데이터가 반전된다. 마찬가지로, 최대 연속 길이 보정비트 위치 검출부(19)로부터 보정비트 위치 지정신호(19b)가 공급된 경우는 AND 게이트(G3) 또는 AND 게이트(G4)를 통해 제2단째의 D형 플립플롭(F2)의 출력 데이터가 반전된다. 또한, 최대 연속 길이 보정비트 위치 검출부(19)로부터 보정비트 위치 지정신호(19a)가 공급된 경우는 AND 게이트(G7) 또는 AND 게이트(G8)를 통해 제13단째의 D형 플립플롭(F13)의 출력 데이터가 반전된다.
(d'-1) 검출부(16)는 2개의 4입력 AND 게이트(G9, G10)와, 각 4입력 AND 게이트(G9, G10)의 각각의 출력이 공급되는 2입력 OR 게이트(G11)를 구비한다. 4입력 AND 게이트(G9)는 제1단째로부터 제4단째의 D형 플립플롭(F1 내지 F4)의 각각의 Q 출력의 논리 레벨이, 0, 1, 1, 0인 경우, 즉, NRZI 변조된 채널 비트 데이터열 중에 있어서, 논리 레벨 1의 연속길이가 2인 경우에, 논리 레벨 1의 논리적 출력을 발생한다. 4입력 AND 게이트(G10)는 제1단째로부터 제4단째의 D형 플립플롭(F1 내지 F4)의 각각의 Q 출력의 논리 레벨이 1, 0, 0, 1인 경우, 즉, NRZI 변조된 채널 비트 데이터열 중에 있어서, 논리 레벨 0의 연속길이가 2인 경우에, 논리 레벨 1의 논리적 출력을 발생한다. 그리고, 이 (d'-1) 검출부(16)는 논리 레벨 1의 연속길이가 2인 경우 및 논리 레벨 0의 연속길이가 2인 경우 중의 어느것이나, 2입력 OR 게이트(G11)를 통해, 최소 연속 길이 d=2에 대하여, (d'-1)의 채널 비트 데이터열을 검출한 것을 나타내는 (d'-1) 검출신호(16a)를 출력한다.
또한, (d'-1) 검출부(16)는 2개의 4입력 AND 게이트(G9, G10)를 2개의 배타적 OR 게이트를 대신하여, 2입력 OR 게이트(G11)를 2입력 AND 게이트를 대신한 구성으로 하고, 제1단째와 제2단째의 D형 플립플롭(F1, F2)의 각 Q 출력의 배타적 논리합 출력과 제3단째와 제4단째의 D형 플립플롭(F3, F4)의 각 Q 출력의 배타적 논리합 출력의 논리적 출력으로서 (d'-1) 검출신호(16a)를 얻도록 할 수도 있다.
여기에서, 이 실시예에서는 NRZI 변조된 채널 비트 데이터열에서 최소 연속 길이의 조건을 만족하고 있는지의 여부를 판별하기 위해서, (d'-1)로 되는 곳을 논리 레벨 0, 또는 논리 레벨 1의 연속길이가 2인 것으로 판정하는 구성을 나타내었지만, NRZI 변조된 채널 비트 데이터를 역 NRZI 변조한 후에, 동일 심볼의 연속길이가 1인 것에 의해 (d-1)인 곳을 판정하도록 해도 된다.
(k'+1) 검출부(17)는 2개의 14입력 AND 게이트(G12, G13)와 , 각 14입력 AND 게이트(G12, G13)의 각각의 출력이 공급되는 2입력 OR 게이트(G14)를 구비한다. 14입력 AND 게이트(G12)는 제1단째와 제14단째의 D형 플립플롭(F1, F14)의 Q 출력이 동시에 논리 레벨 0이고, 제2단째 내지 제13단째까지의 D형 플립플롭(F2 내지 F13)의 Q 출력이 동시에 논리 레벨1인 경우, 즉, NRZI 변조된 채널 비트 데이터열 중에 있어서, 논리 레벨 1의 연속길이가 12인 경우에, 논리 레벨 1의 논리적 출력을 발생한다. 14입력 AND 게이트(G13)는 제1단째와 제14단째의 D형 플립플롭(F1, F14)의 Q 출력이 동시에 논리 레벨 1이고, 제2단째 내지 제13단째까지의 D형 플립플롭(F2 내지 F13)의 Q 출력이 동시에 논리 레벨 0인 경우, 즉, NRZI 변조된 채널 비트 데이터열 중에 있어서, 논리 레벨 0의 연속길이가 12인 경우에, 논리 레벨 1의 논리적 출력을 발생한다. 그리고, 이 (k'+1) 검출부(17)는 논리 레벨 1의 연속길이가 12인 경우 및 논리 레벨 0의 연속길이가 12인 경우 중의 어느것이라도, 2입력 OR 게이트(G14)를 통해, 최대 연속량 k=10에 대하여, (k'+1)의 채널 비트 데이터열을 검출한 것을 나타내는 (k'+1) 검출신호(17a)를 출력한다.
여기에서, 이 실시예에서는 NRZI 변조된 채널 비트 데이터열에서 최대 연속 길이의 조건을 만족하고 있는지의 여부를 판별하기 위해서, (k'+1)로 되는 경우를 논리 레벨 0 또는 논리 레벨 1의 연속길이가 12인 것으로 판정하는 구성을 나타내었지만, NRZI 변조된 채널 비트 데이터를 역 NRZI 변조한 후에, 동일 심볼의 연속길이가 11인 것에 의해 (k+1) 경우를 판정하도록 해도 된다.
또한, 도 2에서는 (d'-1) 검출부(16) 및 (k'+1) 검출부(17)의 구체적 회로예로서, 비트 데이터 반전 보정부(15)를 구성하는 14단계의 시프트 레지스터를 이용하여, 시프트 레지스터의 각단의 출력을 디코드하는 것으로, (d'-1) 및 (k'+1)을 검출하는 회로구성을 나타내었지만, (d'-1) 검출부(16) 및 (k'+1) 검출부(17)는 비교회로부(13)로부터 출력되는 채널 비트 데이터(2치화 신호)(13a)의 논리 레벨이 반전할 때마다 리셋하도록 구성한 카운트를 사용하여, 동일 심볼(동일 논리 레벨)의 연속개수를 계수하여, 연속 개수가 2로 리셋된 경우에는 (d'-1) 검출신호(16a)를 출력시키며, 연속개수가 12에 달한 경우는 (k'+1) 검출신호(17a)를 출력시키도록 해도 된다. 또한, 비트 데이터 반전 보정부(15)는 예를 들면 랜덤 액세스 메모리(RAM)와 그 판독과 기록 제어회로를 사용하여 구성해도 된다.
도 3은 재생 RF 신호 레벨 기억부(20) 및 각 보정비트 위치 검출신호(17a)의 구성을 도시한 회로도이다. 재생 RF 신호 레벨 기억부(20)는 데이터 래치 회로(D1 내지 D14)를 14단 종속접속하고 비트 병렬 입력 1비트 병렬 출력형 시프트 레지스터의 구성으로 하고 있다. 각 데이터 래치 회로(D1 내지 D14)의 클럭 입력단자(CK)에는 비트 클럭(10a)이 공급된다. 제1단째의 데이터 래치 회로(D1)의 데이터 입력단자(D)에는 레벨차 연산부(14)에서 연산된 레벨차 데이터(14a)(재생 RF 신호 레벨과 비교 레벨과의 차의 절대치)가 공급된다. 각 단의 데이터 래치 회로(D1 내지 D13)의 데이터 출력단자(Q)는 다음단의 데이터 래치 회로(D2 내지 D14)의 데이터 입력단자(D)에 접속되어 있다.
도 2에 도시된 비트 데이터 반전 보정부(15)내의 각 D형 플립플롭(F1 내지 F14)은 14비트분의 채널 비트 데이터(2치화 신호)를 시계열 순으로 일시 기억하고 있다. 도 3에 도시된 재생 RF 신호 레벨 기억부(20)내의 각 데이터 래치 회로(D1 내지 D14)는 각 D형 플립플롭(F1 내지 F14)에 격납되어 있는 채널 비트 데이터(2치화 신호)의 2치화 판정을 행하였을 때의 재생 RF 신호 레벨과 비교 레벨의 차의 절대치를 시계열 순서대로 일시 기억하고 있다. D형 플립플롭(F1)에 예를 들면 논리 레벨 1이 격납되어 있는 상태에서는 데이터 래치 회로(D1)에는 논리 레벨 1의 판정을 행했을 때의 재생 RF 신호 레벨과 비교 레벨의 차의 절대치이 격납되어 있다.
최소 연속 길이 보정비트 위치 검출부(18)는 등급비교기(M1)와, 2개의 AND 게이트(G15, G16)를 구비한다. 등급비교기(M1)의 한쪽의 입력단자군(M1a)에는 제1단째의 데이터 래치 회로(D1)의 Q 출력이 공급된다. 등급비교기(M1)의 다른쪽 입력단자군(M1b)에는 제4단째의 데이터 래치 회로(D4)의 Q 출력이 공급된다. 이 등급비교기(M1)는 입력단자군(M1a)으로 공급되는 데이터와 입력단자군(M1b)으로 공급되는 데이터의 대소관계를 판정하고, 입력단자군(M1a)으로 공급되는 데이터 쪽이 입력단자군(M1b)으로 공급되는 데이터 보다도 작은 경우에는 제1의 판정결과(M1c)를 출력하며, 입력단자군(M1b)으로 공급되는 데이터 쪽이 입력단자군(M1a)으로 공급되는 데이터 보다도 작은 경우에는 제2의 판정결과(M1d)를 출력한다.
그리고, 제1 판정결과(M1c)가 AND 게이트(G15)의 한쪽의 입력단자로 공급되며, AND 게이트(G15)의 다른쪽 입력단자에 (d'-1) 검출신호(16a)가 공급되었을 때에는 제1의 판정결과(M1c)가 보정비트 위치 지정신호(18b)로서 출력된다. 또한, 제2의 판정결과(M1d)가 AND 게이트(G16)의 한쪽의 입력단자로 공급되어, AND 게이트(G16)의 다른쪽 입력단자에 (d'-1) 검출신호(16a)가 공급되었을 때에는 제2의 판정결과(M1d)가 보정비트 위치 지정신호(18a)로서 출력된다. 여기에서, 보정비트 위치 지정신호(18a)에 의해서 (d'-1) 구간 직전의 비트가 보정 비트로서 지정되며, 또한, 보정비트 위치 지정신호(18b)에 의해서 (d'-1) 구간 직후의 비트가 보정 비트로서 지정된다.
(d'-1) 검출부(16)에 의해, NRZI 변조된 채널 비트 데이터열 중에 있어서, 동일 심볼의 연속길이가 2인 구간이 검출된 경우, 그 구간 직전의 비트 또는 직후의 비트 중의 어느 것인가를 보정(논리 레벨을 반전) 하면, 최소 연속 길이(d')의 조건을 만족할 수 있다. 도 3에 도시된 최소 연속 길이 보정비트 위치 검출부(18)는 (d'-1)의 구간 직전 및 직후의 비트를 2치화 판정하였을 때의 레벨차 데이터(재생 RF 신호 레벨과 비교 레벨의 차의 절대치)을 비교하여, 그 레벨차 데이터가 작은 쪽의 비트 위치를 보정 대상으로서 지정하고 있다.
최대 연속 길이 보정비트 위치 검출부(19)는 등급비교기(M2)와, 2개의 AND 게이트(G17, G18)를 구비한다. 등급비교기(M2)의 한쪽의 입력단자군(M2a)에는 제1단째의 데이터 래치 회로(D1의 Q 출력이 공급된다. 등급비교기(M2)의 다른쪽 입력단자군(M2b)에는 제14단째의 데이터 래치 회로(D14)의 Q 출력이 공급된다. 이 등급비교기(M2)는 입력단자군(M2a)으로 공급되는 데이터와 입력단자군(M2b)으로 공급되는 데이터의 대소관계를 판정하며, 입력단자군(M2a)으로 공급되는 데이터 쪽이 입력단자군(M2b)으로 공급되는 데이터보다도 큰 경우에는 제1의 판정결과(M2c)를 출력하고, 입력단자군(M2b)으로 공급되는 데이터 쪽이 입력단자군(M2a)으로 공급되는 데이터 보다도 큰 경우에는 제2의 판정결과(M2d)를 출력한다.
그리고, 제1의 판정결과(M2c)가 AND 게이트(G17)의 한쪽의 입력단자로 공급되어, AND 게이트(G17)의 다른쪽 입력단자에 (k'+1) 검출신호(17a)가 공급되었을 때에는 제1의 판정결과(M2c)가 보정비트 위치 지정신호(19b)로서 출력된다. 또한, 제2의 판정결과(M2d)가 AND 게이트(G18)의 한쪽의 입력단자로 공급되며, AND 게이트(G18)의 다른쪽 입력단자에 (k'+1) 검출신호(17a)가 공급되었을 때에는 제2의 판정결과(M2d)가 보정비트 위치 지정신호(19a)로서 출력된다. 여기에서, 보정비트 위치 지정신호(19a)에 의해서 (k'+1) 구간의 선두의 비트가 보정 비트로서 지정되어, 보정비트 위치 지정신호(19b)에 의해서 (k'+1) 구간의 최종의 비트가 보정 비트로서 지정된다.
(k'+1) 검출부(17)에 의해서, NRZI 변조된 채널 비트 데이터열 중에 있어서, 동일 심볼의 연속길이가 12인 구간이 검출된 경우, 그 구간의 선두비트 또는 최종비트 중의 어느 것인가를 보정(논리 레벨을 반전) 하면, 최대 연속 길이(k')의 조건을 만족할 수 있다. 도 3에 도시된 최대 연속 길이 보정비트 위치 검출부(19)는 (k'+1)의 구간 직전 및 직후의 비트를 2치화 판정하였을 때의 레벨차 데이터(재생 RF 신호 레벨과 비교 레벨의 차의 절대치)을 비교하여, 그 레벨차 데이터가 큰 쪽의 비트 위치에 인접하는 비트 위치를 보정대상으로서 지정하고 있다.
상기와 같이, 도 3에서는 최소 연속 길이 및 최대 연속 길이의 조건을 만족하지 않은 경우에, 만족하지 않은 구간의 양외측의 비트의 2치화 판정시의 레벨차 데이터를 이용하여, 보정을 행하는 비트 위치를 선정하는 구성을 나타내었다. 이것에 대하여, 최소 연속 길이 및 최대 연속 길이의 조건을 만족하지 않은 구간의 선두비트 및 최종 비트 2치화 판정시의 레벨차 데이터에 근거하여, 보정을 행하는 위치를 선정하는 것도 가능하다.
도 4는 최소 연속 길이 보정비트 위치 검출부 및 최대 연속 길이 보정비트 위치 검출부의 다른 실시예의 구성을 도시한 회로도이다. 도 4에 도시된 최소 연속 길이 보정비트 위치 검출부(180)는 출력 제어단자(M3e)에 (d'-1) 검출신호(16a)가 공급되어 있는 경우와 비교결과(M3c, M3d)를 출력하도록 구성된 등급비교기 데이터(M3)를 사용하고 있다. 등급비교기(M3)의 한쪽의 입력단자군(M3a)에는 제2단째의 데이터 래치 회군(M3a)의 출력이 공급된다. 등급비교기(M3)의 다른쪽의 입력단자군(M3b)에는 제3단째의 데이터 래치 회로(D3)의 출력이 공급된다.
이 등급비교기(M3)의 입력단자군(M3a)으로 공급되는 데이터 즉, 데이터 래치 회로(D2)의 출력이 입력단자군(M3b)으로 공급되는 데이터 즉, 데이터 래치 회로(D3)의 출력보다도 크고, 또한, 비교판정 결과의 출력이 허가되어 있는 경우는 논리 레벨 1(H 레빌)의 제1의 판정결과(M3c)를 출력한다.
또한, 이 등급비교기(M3)는 한쪽의 입력단자군(M3b)으로 공급되는 데이터 즉, 데이터 래치 회로(D3)의 출력으로 입력단자군(M3a)으로 공급되는 데이터 즉, 데이터 래치 회로(D2)의 출력의 쪽이 크고, 또한, 비교판정 결과의 출력이 허가되어 있는 경우는 논리 레벨 1(n레벨)의 제2의 판정결과(M3d)를 출력한다. 그리고, 이 최소 연속 길이 보정비트 위치 검출부(180)는 제1의 판정결과(M3c)를 보정비트 위치 지정신호(18b)로서 출력하여, 제2의 판정결과(M3d)를 보정비트 위치 지정신호(18a)로서 출력한다.
최대 연속 길이 보정비트 위치 검출부(190)는 출력 제어단자(M4e)에 (k'+1) 검출신호(17a)가 공급되어 있는 경우에 비교결과(M4c, M4d)를 출력하도록 구성된 등급비교기 데이터(M4)를 사용하고 있다. 등급비교기(M4)의 한쪽의 입력단자군(M4a)에는 제2단째의 데이터 래치 회로(D2)의 출력이 공급된다. 등급비교기(M4)의 다른쪽 입력단자군(M4b)에는 제13단째의 데이터 래치 회로(D13)의 출력이 공급된다.
이 등급비교기(M4)는 입력단자군(M4a)으로 공급되는 데이터 즉, 데이터 래치 회로(D2)의 출력이 입력단자군(M4b)으로 공급되는 데이터 즉, 데이터 래치 회로(D13)의 출력보다도 작고, 또한, 비교판정 결과의 출력이 허가되어 있는 경우는 논리 레벨 1(H 레벨)의 제1의 판정결과(M4c)를 출력한다.
또한, 이 등급비교기(M4)는 입력단자군(M4b)으로 공급되는 데이터 즉, 데이터 래치 회로(D13)의 출력이 입력단자군(M4a)으로 공급되는 데이터 즉, 데이터 래치 회로(D2)의 출력의 쪽이 작고, 또한, 비교판정 결과의 출력이 허가되어 있는 경우는 논리 레벨 1(H 레벨)의 제2의 판정결과(M4d)를 출력한다. 그리고, 이 최대 연속 길이 보정비트 위치 검출부(190)는 제1의 판정결과(M4c)를 보정비트 위치 지정신호(19b)로서 출력하여, 제2판정결과(M4d)를 보정비트 위치 지정신호(19a)로서 출력한다.
따라서, 최소 연속 길이 보정비트 위치 검출부(180)는 NRZI 변조된 채널 비트 데이터열 중에 있어서, 동일 심볼의 연속길이가 2구간에 대하여, 그 앞 머리비트의 2치화 판정을 행했을 때의 레벨차 데이터 즉, 데이터 래치 회로(D3)의 출력과, 동일 심볼의 연속길이가 2구간의 최종 비트의 2치화 판정을 행했을 때의 레벨차 데이터 즉, 데이터 래치 회로(D2)의 출력과의 대소관계를 비교하여, 선두 비트의 2치화 판정을 행했을 때의 레벨차 데이터 즉, 데이터 래치 회로(D3)의 출력쪽이 큰 경우는 그 선두비트 직전의 비트를 보정시키는 보정비트 위치 지정신호(18a)를 출력한다. 또한, 최소 연속 길이 보정비트 위치 검출부(180)는 동일 심볼의 연속길이가 2구간의 최종비트의 2치화 판정을 행했을 때의 레벨차 데이터 즉, 데이터 래치 회로(D2)의 출력쪽의 큰 경우는 그 최종 비트 직후의 비트를 보정시키는 보정비트 위치 지정신호(18b)를 출력한다.
최대 연속 길이 보정비트 위치 검출부(190)는 NRZI 변조된 채널 비트 데이터열 중에 있어서, 동일 심볼의 연속길이가 12구간에 대하여, 그 선두비트의 2치화 판정을 행했을 때의 레벨차 데이터 즉, 데이터 래치 회로(D13)의 출력과, 동일 심볼의 연속길이가 12구간의 최종 비트의 2치화 판정을 행했을 때의 레벨차 데이터 즉, 데이터 래치 회로(D2)의 출력과의 대소관계를 비교하여, 선두비트의 2치화 판정을 행했을 때의 레벨차 데이터 즉, 데이터 래치 회로(D13)의 출력쪽이 작은 경우는 그 선두비트 위치를 보정시키는 보정비트 위치 지정신호(19a)를 출력한다. 또한, 이 최대 연속 길이 보정비트 위치 검출부(190)는 동일 심볼의 연속길이가 12구간의 최종비트의 2치화 판정을 행했을 때의 레벨차 데이터 즉, 데이터 래치 회로(D2)의 출력쪽이 작은 경우는 그 최종 비트를 보정시키는 보정비트 위치 지정신호(19b)를 출력한다.
또한, 도 1에서는 재생 RF 신호(7a)를 A/D 변환기(11)로 변환하여 얻은 재생 RF 신호 레벨 데이터(11a)와 비교 레벨 데이터(12a)의 레벨차 데이터(14a)를, 재생 RF 신호 레벨 기억부(20)에서 일시 기억하는 구성을 도시하였지만, A/D 변환기를 사용하지 않고서, 전하 보존형 샘플 홀드회로를 복수조 사용하여, 채널 비트 데이터의 판정을 행했을 때의 재생 RF 신호(7a)의 신호 레벨을 기억하는 구성으로 하여도 된다. 또한, CCD 등의 전하전송 소자를 사용하여, 채널 비트 데이터의 판정을 행했을 때의 재생 RF 신호(7a)의 신호 레벨을 기억하는 구성으로 하여도 된다. 비교 레벨(9a)에 대하여도 마찬가지로, 전하 보존형 샘플 홀드 회로나 CCD 등의 전하 전송 소자를 이용하여, 일시 기억하는 구성으로 하여도 된다.
다음에, 본 발명과 관계되는 데이터 복호 장치의 동작을 설명한다. 도 1에 도시된 광디스크(4)로부터 광픽업(6)에 의해서 판독된 재생신호(6a)는 전치증폭기(7)로 증폭되어, 파형 정형기(8)에서 파형 정형된 후, 2치 레벨의 펄스신호(8a)로 변환되어, 이 펄스신호(8a)에 동기한 비트 클럭(10a)이 비트클럭 생성부(10)에서 생성되어 출력된다.
데이터 복호 처리부(3)내의 각 A/D 변환기(11, 12)는 비트 클럭(10a)에 근거하여 재생 RF 신호(7a), 비교 레벨(9a)을 A/D 변환하여, 재생 RF 신호 레벨 데이터(11a), 비교 레벨 데이터(12a)를 출력한다. 비교회로부(13)는 재생 RF 신호 레벨 데이터(11a)와 비교 레벨 데이터(12a)를 비교하여, 재생 RF 신호 레벨 데이터(11a)가 비교 레벨 데이터(12a)를 초과하고 있는 경우(이상인 경우)는 논리 레벨 1(H 레벨)의 2치화 신호를 채널 비트 데이터(13a)로서 출력하고, 재생 RF 신호 레벨 데이터(11a)가 비교 레벨 데이터(12a)보다 낮은 경우(미만인 경우)는 논리 레벨 0(L 레벨)의 2치화 신호를 채널 비트 데이터(13a)로서 출력한다.
비교회로부(13)로부터 비트 클럭(10a)에 동기하여 출력되는 채널 비트 데이터(2치화 신호)(13a)는 비트 데이터 반전 보정부(15)내의 14단 시프트 레지스터를 통해 출력되며, 도시하지 않은 신호 처리 장치 등으로 공급된다.
레벨차 연산부(14)는 재생 RF 신호 레벨 데이터(11a)와 비교 레벨 데이터(12a)의 차의 절대치를 연산하여, 구한 절대치를 레벨차 데이터(14a)로서 출력한다. 재생 RF 신호 레벨 기억부(20)는 레벨차 데이터(14a)를 시계열 순으로 일시 기억한다.
도 2에 도시한 바와 같이, (d'-1) 검출부(16)는 비트 데이터 반전 보정부(15)내의 제1 내지 제4단째의 D형 플립플롭(F1 내지 F4)의 출력에 근거하여, 동일 심볼의 연속길이가 2인 것을 검출하면, (d'-1) 검출신호(16a)를 최소 연속 길이 보정비트 위치 검출부(18)에 대하여 출력한다.
도 3에 도시한 바와 같이, 최소 연속 길이 보정비트 위치 검출부(18)는 (d'-1) 구간 직전의 비트의 레벨차 데이터와, (d'-1) 구간 직후의 비트의 레벨차 데이터를 비교하여, 직전의 비트의 레벨차 데이터 쪽이 작은 경우는 보정 비트 위치 지정 신호(18a)를 비트 데이터 반전 보정부(15)에 대하여 출력한다. 또한, 최소 연속 길이 보정비트 위치 검출부(18)는 (d'-1) 구간 직후의 비트의 레벨차 데이터 쪽이 작은 경우는 보정비트 위치 지정신호(18b)를 비트 데이터 반전 보정부(15)에 대하여 출력한다.
도 2에 도시된 비트 데이터 반전 보정부(15)는 보정비트 위치 지정신호(18a)가 공급되면, 제4단째의 D형 플립플롭(F4)의 논리 레벨(직전 비트의 논리 레벨)을 반전시킨다. 또한, 비트 데이터 반전 보정부(15)는 보정비트 위치 지정신호(18b)가 공급되면, 제1단째의 D형 플립플롭(F1)의 논리 레벨(직후 비트의 논리 레벨)을 반전시킨다. 이것에 의해서, 동일 심볼의 연속길이(d')가 2구간이 최소 연속 길이(d')=3의 조건을 만족하도록 보정된다.
도 2에 도시된 바와 같이, (k'+1) 검출부(17)는 비트 데이터 반전 보정부(15)내의 제1 내지 제14단째의 D형 플립플롭(F1 내지 F14)의 출력에 근거하여, 동일 심볼의 연속길이가 12인 것을 검출하면, (k'+1) 검출신호(17a)를 최대 연속 길이 보정비트 위치 검출부(19)에 대하여 출력한다.
도 3에 도시한 바와 같이, 최대 연속 길이 보정비트 위치 검출부(19)는 (k'+1) 구간 직전의 비트의 레벨차 데이터와, (k'+1) 구간 직후의 비트의 레벨차 데이터를 비교하여, 직전 비트의 레벨차 데이터 쪽이 큰 경우는 보정비트 위치 지정신호(19a)를 비트 데이터 반전 보정부(15)에 대하여 출력한다. 또한, 최대 연속 길이 보정비트 위치 검출부(19)는 (k'+1) 구간 직후의 비트의 레벨차 데이터이 큰 경우는 보정비트 위치 지정신호(19b)를 비트 데이터 반전 보정부(15)에 대하여 출력한다.
도 2에 도시된 비트 데이터 반전 보정부(15)는 보정비트 위치 지정신호(19a)가 공급되면, 제13단째의 D형 플립플롭(F13)의 논리 레벨(선두 비트의 논리 레벨)을 반전시킨다. 또한, 비트 데이터 반전 보정부(15)는 보정비트 위치 지정신호(19b)가 공급되면, 제2단째의 D형 플립플롭(F2)의 논리 레벨(최종 비트의 논리 레벨)을 반전시킨다. 이것에 의해서, 동일 심볼의 연속길이(k')가 12구간이, 최대 연속 길이(k')=11의 조건을 만족하도록 보정된다.
또한, 도 3에서는 최소 연속 길이 또는 최대 연속 길이의 조건을 만족하지 않은 구간의 양외측의 비트에 착안하여, 그들의 양측의 비트의 2치 레벨을 판정했을 때의 레벨차(재생 RF 신호 레벨과 비교 레벨의 차)에 근거하여 보정하는 비트위치를 선정하고 있지만, 도 4에 도시한 바와 같이, 최소 연속 길이 또는 최대 연속 길이의 조건을 만족하지 않는 구간의 선두 비트와 최종 비트에 착안하여, 선두비트와 최종비트의 2치 레벨을 판정했을 때의 레벨차 즉, 재생 RF 신호 레벨과 비교 레벨의 차에 근거하여, 보정하는 비트 위치를 선정하는 것도 가능하다.
본 발명과 관계되는 데이터 복호 장치(1)는 (d'-1)의 구간의 양외측의 채널 비트 및 (k'+1)의 구간의 선두 또는 최종비트와 같이, 2치 레벨의 판정을 잘 못했다고 생각되는 채널 비트에 대하여, 그 채널 비트 데이터의 2치 레벨을 판정했을 때의 레벨차 즉, 재생 RF 신호 레벨과 비교 레벨의 차가 작은 경우는 2치 레벨의 판정을 틀리게 할 확률이 높기 때문에, 레벨차 즉, 재생 RF 신호 레벨과 비교 레벨의 차가 작은 쪽을 보정하는 것으로, 보다 정밀도가 높은 보정을 가능하게 하는 것이다.
또한, 본 발명과 관계되는 데이터 복호 장치(1)는 (d'-1) 구간이 검출되어, 그 (d'-1) 구간의 양측 중의 어느 한쪽이 틀린다고 생각되는 경우에, 예를 들면, (d'-1) 구간의 선두비트의 레벨차(재생 RF 신호 레벨과 비교 레벨의 차)가, (d'-1) 구간의 최종비트의 레벨차, 즉 재생 RF 신호 레벨과 비교 레벨의 차보다도 큰 경우는 선두비트의 외측의 논리 레벨이 (d'-1)의 구간과 동일한 확률이 높기 때문에, 그 확률이 높은 측의 비트 위치의 데이터를 보정하는 것으로, 정밀도가 높은 보정을 가능하게 하는 것이다.
또한, 본 발명과 관계되는 데이터 복호 장치(1)는 (k'+1) 구간이 검출되어, 그 (k'+1) 구간의 선두비트 또는 최종비트 중의 어느 한쪽이 틀린다고 생각되는 경우에, 레벨차(재생 RF 신호 레벨과 비교 레벨의 차)가 작은 쪽이 2치화 판정을 틀리게 될 확률이 높기 때문에, 그 확률이 높은 측의 비트 위치의 데이터를 보정하는 것으로, 정밀도가 높은 보정을 가능하게 하는 것이다.
도 5는 최소 연속 길이의 조건을 만족하지 않는 경우의 보정 동작을 설명하기 위한 타이밍챠트이다. 도 5(a)에 도시한 재생 RF 신호(7a)를, 도 5(b)에 도시한 비트 클럭(10a)의 상승에 동기하여 A/D 변환하여, A/D 변환하여, A/D 변환하여 얻은 재생 RF 신호 레벨데이터(11a)와 비교 레벨 데이터(12a)를 비교회로부(13)에서 비교하여, 도 5(c)에 도시한 채널 비트 데이터열이 얻어진다. 여기에서, (d'-1)의 구간은 논리 레벨 0 (동일 심볼)의 연속길이 즉, 연속수가 2이고, 도 5(d)에 도시한 역 NRZI 변조 후의 부호 즉, 원부호로서는 논리 레벨 1에 삽입된 논리 레벨 0의 연속수가 1로 되어, 최소 연속 길이 d=2의 조건을 만족할 수 없다.
그리하여, 이 (d'-1)의 구간의 양외측의 비트에 착안한 경우, (d'-1)의 구간 직후의 레벨차 데이터(수치 2) 쪽이, 직전의 레벨차 데이터(수치 4)보다도 작기 때문에, (d'-1)의 구간 직후의 비트를 보정한다.
또한, 이 (d'-1)의 구간내의 선두비트와 최종비트에 착안한 경우, 최종비트의 레벨차 데이터(수치 8)의 쫄이, 선두비트의 레벨차 데이터(수치 6)보다도 크기 때문에, 레벨차 데이터가 큰 쪽(수치 8)에 인접하는 외측의 비트를 보정한다.
이와 같이, 도 5(e)에 도시된 레벨차 데이터(14a) 즉, 재생 RF 신호 레벨 기억부(20)에 기억되어 있는 레벨차 데이터에 근거하여, 보정을 행하는 비트 위치를 선택하고, 선택한 비트 위치의 채널 비트 데이터를 반전시키는 것으로, 도 5(f)에 도시된 바와 같이, 최소 연속 길이의 조건을 만족하는 보정 후의 채널 비트 데이터(15a)를 얻을 수 있다. 그리고, 도시하지 않은 역 NRZI 변조기로, 보정후의 부호를 역 NRZI 변조하는 것으로, 도 5(g)에 도시한 역 NRZI 변조된 보정후의 부호를 얻을 수 있다.
도 6은 최대 연속 길이의 조건을 만족하지 않는 경우의 보정 동작을 설명하기 위한 타이밍챠트이다. 도 6(a)에 도시한 재생 RF 신호(7a)를, 도 6(b)에 도시한 비트 클럭(10a)의 상승에 동기하여 A/D 변환하고, A/D 변환하여 얻은 재생 RF 신호 레벨 데이터(11a)와 비교 레벨 데이터(12a)를 비교회로부(13)에서 비교하며, 도 6(c)에 도시한 채널 비트 데이터열이 복호된다. 여기에서, (k'+1)의 구간은 논리 레벨 0 (동일 심볼)의 연속길이(연속수)가 12이고, 도 6(d)에 도시한 역 NRZI 변조 후의 부호 즉, 원부호로서는 논리 레벨 1에 삽입된 논리 레벨 0의 연속수가 11로 되며, 최대 연속 길이 k=10의 조건을 만족하지 않는다.
그리하여, 이 (k'+1)의 구간의 양외측의 비트에 착안한 경우, (k'+1)의 구간 직전의 레벨차 데이터(수치 8)의 쪽이, 직후의 레벨차 데이터(수치 4)보다도 크기 때문에, 레벨차 데이터가 큰 쪽에 인접하는 비트 즉 직전 비트의 다음 비트를 보정한다.
또한, 이 (k'+1)의 구간의 선두비트와 최종비트의 착안한 경우, 선두비트의 레벨차 데이터(수치 2)인 쪽이, 최종비트의 레벨차 데이터(수치 6)보다도 작기 때문에, 레벨차 데이터가 작은 쪽(수치 2)의 비트 즉, 선두비트를 보정한다.
이와 같이, 도 6(e)에 도시된 레벨차 데이터(14a) 즉, 재생 RF 신호 레벨 기억부(20)에 기억되어 있는 레벨차 데이터에 근거하여, 보정을 행하는 비트 위치를 선택하고, 선택한 비트 위치의 채널 비트 데이터를 반전시키는 것으로, 도 6(f)에 도시된 바와 같이, 최대 연속 길이의 조건을 만족한 보정 후의 채널 비트 데이터(15a)를 얻을 수 있다. 그리고, 도시하지 않은 역 NRZI 변조기로, 보정후의 부호를 역 NRZI 변조하는 것으로, 도 6(g)에 도시한 역 NRZI 변조된 보정후의 부호를 얻을 수 있다.
(d'-1), (k'+1) 구간이 검출된 경우 즉, 최소 연속 길이, 최대 연속 길이를 만족하지 않는 경우에, 보정 비트 위치를 구하기 위해서 필요한 레벨차 데이터는 (d'-1), (k'+1)의 구간의 양측의 비트, 혹은 (d'-1), (k'+1)의 구간의 선두비트와 최종비트의 레벨차 데이터이다. 따라서, 도 3 및 도 4에서, 재생 RF 신호 레벨 기억부(20)는 14비트분의 레벨차 데이터를 일시 기억할 수 있는 구성을 도시하였지만, 14비트분의 레벨차 데이터를 모두 일시 기억해 둘 필요는 없다. 즉, 에를 들면 랜덤 액세스 가능한 메모리(RAM)와, 그 기록 판독을 행하는 회로를 사용하여, 재생 RF 신호 레벨 기억부(20)를 구성하고, 채널 비트 데이터가 반전하는 전후의 2비트의 레벨차 데이터를 시계열과 대응을 부가하여 2조분량만 일시 기억하도록 해도 된다.
또한, 본 실시예에서는 재생 RF 신호 레벨과 비교 레벨과의 차에 근거하여 보정하는 비트 위치를 결정하는 구성에 대하여 설명하였지만, 재생 RF 신호 레벨의 대소관계에만 근거하여, 보정하는 비트 위치를 결정할 수 있게 된다. 왜냐하면, (d'-1)의 43구간 및 (k'+1)의 구간의 양외측의 비트에 대하여 비교하는 경우에도, (d'-1)의 구간 및 (k'+1)의 구간의 선두비트와 최종비트를 비교하는 경우에도, 비교 대상이 되는 2개의 비트의 논리 레벨은 같다고 판정되어 있기 때문에, 비교대상 비트의 논리 레벨이 1일 때는 재생 RF 신호 레벨이 큰 쪽이 비교 레벨의 차가 크다고 판정할 수 있고, 또한, 비교 대상 비트의 논리 레벨이 0일 때는 재생 RF 신호 레벨이 작은 쪽이 비교 레벨의 차가 크다고 판정할 수 있기 때문이다.
또한, 상술한 실시예에서는 비교부(13)에서 얻어진 채널 비트 데이터열에 판하여, 동일 심볼의 연속길이가 (d'-1)인 채널 비트 데이터를 (d'-1) 검출부(16)에 의해 검출하여 비트 데이터 반전 보정부(15)에 의해 최소 연속 길이(d)를 유지하도록 보정처리를 행하도록 하였지만, 예를 들면 도 7에 도시된 바와 같이, 역 NRZI 변조한 후의 0의 연속길이가 (d-1)인 채널 비트 데이터를 검출하고, (d-1) 구간직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d-1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여, 작은 측의 채널 비트 데이터를 반전시킴으로써, 최소 연속 길이(d)를 유지하도록 보정처리를 행할 수 있다.
또한, 도 7은 상술의 도 5에 대응하는 것으로, 재생 RF 신호를 (a)로 나타내고, 비트 클럭을 (b)로 나타내고, 채널 비트 데이터열을 (c)로 나타내고, 역 NRZI 변조 후의 부호(원부호)를 (d)로 나타내며, 레벨차 데이터를 (e)로 나타내고, 최소 연속 길이의 조건을 만족하도록 보정된 역 NRZI 변조 후의 부호를 (f)로 나타낸다.
또한, 상술한 실시예에서는 비교부(13)에 있어서 재생 RF 신호 레벨 데이터(11a)를 1개의 비교 레벨 데이터(12a)와 비교함으로써, 2치화한 채널 비트 데이터를 얻도록 하였지만, 본 발명은 기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여 채널 비트 데이터를 출력하는 것이면 되고, 2개 이상 비교 레벨을 갖는 비교부에 의해 재생 RF 신호로부터 채널 비트 데이터를 생성하는 경우에도 적용할 수 있다.
도 8은 2개의 비교 레벨 L1, L2을 갖는 비교부(13)에 의해 재생 RF 신호로부터 채널 비트 데이터를 생성하도록 한 발명과 관게되는 데이터 복호 장치(100)의 구성을 도시한 블럭도이다.
이 데이터 복호 장치(100)는 크게 나누어 입력신호 처리부(102)와 데이터 복호처리부(103)로 이루어진다. 또, 이 도 8에 있어서, 데이터 복호 장치의 동작에 직접 관여하지 않는 서보회로 등은 생략되어 있다.
입력신호 처리부(102)는 광디스크(104)를 회전 구동하기 위한 스핀들 모터(105)와, 광디스크(104)의 신호 기록면에 레이저광을 대물렌즈를 통해서 조사함과 동시에, 이 광디스크(104)로부터의 반사광을 수광하여 재생신호(106a)를 출력하는 광픽업(106)과, 광픽업(106)으로부터 출력된 재생신호(106a)를 증폭하는 전치증폭기(107)과, 전치 증폭기(107)로부터 출력되는 예를 들면 도 9(a)에 도시된 바와 같은 재생 RF 신호(107a)를 파형 정형한 후, 비교 레벨(L0)에 의거하여 2치화된 펄스신호(108a)를 출력하는 파형 정형기(108)와, 파형 정형기(108)로부터 출력되는 펄스신호(108a)를 적분하여 얻은 직류전압과 기준전압을 비교하여 비교 레벨(L0)을 부귀환 제어하는 비교 레벨 설정부(109)와, 파형 정형기(108)로부터 출력되는 펄스신호(108a)에 근거하여 비트 클럭(110a)을 생성하여 출력하는 PLL 방식의 비트클럭 생성부(110)를 구비한다. 비교 레벨 설정부(109)는 비교 레벨(L0)을 파형 정형기(108)로 공급함과 동시에, 이 비교 레벨(L0)을 중앙 레벨로서 해당 중앙 레벨의 상부 및 하부에 설정된 2개의 비교 레벨(L1, L2)을 데이터 복호처리부(103)로 공급하게 되어 있다.
데이터 복호처리부(103)는 비트 클럭(110a)에 근거하여 재생 RF 신호(107a)를 표본화하고, 표본화한 재생 RF 신호를 양자화하여 재생 RF 신호 레벨 데이터(111a)를 출력하는 재생 RF 신호용 A/D 변환기(111)와, 비트 클럭(110a)에 근거하여 비교 레벨(L0, L1, L2)을 표본화하고, 표본화한 비교 레벨을 양자화하여 비교 레벨 데이터(L10, L11, L12)를 출력하는 비교 레벨용 A/D 변환기(12)와, 재생 RF 신호 레벨 데이터(111a)와 비교 레벨 데이터(L11, L12)를 비교하고, 채널 비트 데이터(역NRZI 변조 후의 신호 즉, 원신호)(113a)를 출력하는 비교부(113)와, 재생 RF 신호 레벨 데이터(111a)와 비교 레벨 데이터(L10) 혹은 비교 레벨 데이터(L11, L12)를 입력하고, 재생 RF 신호 레벨과 비교 레벨(L10) 즉, 중앙 레벨의 차의 절대치를 연산하여, 레벨차 데이터(114a)를 출력하는 레벨차 연산부(114)와, 비트 데이터보정부(115)와, (d-1) 검출부(116)와, (k+1) 검출부(117)와, 최소 연속 길이 보정비트 위치 검출부(118)와, 최대 연속 길이 보정비트 위치 검출부(119)와, 재생 RF 신호 레벨 기억부(120)를 구비한다.
다음에, 이 데이터 복호 장치의 동작을 설명한다. 도 8에 도시된 광디스크(104)로부터 픽업(106)을 통해 판독된 재생신호(106a)는 전치증폭기(107)에서 증폭되고, 파형 정형기(108)에서 파형 정형된 후, 2치 레벨의 펄스신호(108a)로서 출력되어, 이 펄스신호(108a)에 동기한 도 9(b)에 도시된 바와 같이 비트 클럭(110a)이 비트 클럭 생성부(110)에서 생성되어 출력된다.
또한, 이 때의 비트 클럭(110a)은 도 7(b)에 도시된 비교 클럭에 비해 50% 이동하고 있다. 데이터 복호처리부(103)내의 각 A/D 변환기(111, 112)는 비트 클럭(110a)에 근거하여 재생 RF 신호(107a), 비교 레벨(L0, L1, L2)을 A/D 변환하여, 재생 RF 신호 레벨 데이터(111a), 비교 레벨 데이터(L10, L11, L12)를 출력한다. 비교부(113)는 도 10에 도시된 바와 같은 아이패턴을 갖는 재생 RF 신호에 대하여, 그 재생 RF 신호 레벨 데이터(111a)와 비교 레벨(L11, L12)을 비교하여, 재생 RF 신호 레벨 데이터(111a)가 비교 레벨(L11, L12) 사이에 있는 경우에는 논리 레벨 1(H 레벨)이고 비교 레벨(L11, L12) 사이 이외의 경우에는 논리 레벨 0(L 레벨)의 2치화 신호1(13a)를 채널 비트 데이터(역 NRZI 변조 후의 신호 즉, 원신호)으로서 출력한다.
비교부(113)로부터 비트 클럭(110a)에 동기하여 출력되는 채널 비트 데이터(2치화 신호)(113a)는 비트 데이터 보정부(115)를 통해 출력되어, 도시하지 않은 신호처리 장치 등으로 공급된다.
레벨차 연산부(114)는 재생 RF 신호 레벨과 비교 레벨(L10)의 차의 절대치을 연산하여, 구한 절대치를 레벨차 데이터(114a)로서 출력한다. 혹은 재생 RF 신호 레벨과 가로지른 비교 레벨(L11 또는 L12)의 차의 절대치를 출력해도 된다. 재생 RF 신호 레벨 기억부(120)는 레벨차 데이터(114a)를 시계열 순서대로 일시 기억한다.
(d-1) 검출부(116)는 비트 데이터 보정부(115)의 출력에 근거하여, 동일 심볼의 연속길이가 1인 것을 검출하면, (d-1) 검출신호(116a)를 최소 연속 길이 보정비트 위치 검출부(118)에 대하여 출력한다.
최소 연속 길이 보정비트 위치 검출부(118)는 (d-1) 구간 직전의 논리 레벨 0의 비트의 레벨차 데이터와, (d-1) 구간 직후의 논리 레벨 0 비트의 다음 비트의 레벨차 데이터를 비교하여, 절대치이 작은 측을 보정비트로서 지정함과 동시에, 그 근처에서 최소 연속 길이(d)를 유지하는 측의 1비트(1비트 내측의 비트)를 보정 비트로서 지정하는 보정비트 위치 지정신호(118a)를 비트 데이터 보정부(115)에 대하여 출력한다. 혹은 레벨차 데이터가 비교 레벨(L1, L2)에 근거하여 산출되었을 때는 절대치이 작은 쪽을 보정비트로서 지정함과 동시에, 그 근처에서 최소 연속 길이(d)를 유지하는 측의 1비트(1비트 내측의 비트)를 보정비트로서 지정하는 보정비트 위치 지정신호(118a)를 비트 데이터 보정부(115)에 대하여 출력한다. 또한, 최소 연속 길이 보정비트 위치 검출부(118)는 (d-1) 구간의 최초의 논리 레벨 1의 비트의 레벨차 데이터와, (d-1) 구간 후의 논리 레벨 1의 비트의 레벨차 데이터를 비교하여, 절대치이 큰 측을 보정비트로서 지정함과 동시에, 그 근처에서 최소 연속 길이(d)를 유지하는 측의 1비트(1비트 외측의 비트)를 보정 비트로서 지정하는 보정비트 위치 지정신호(118b)를 비트 데이터 보정부(115)에 대하여 출력한다.
비트 데이터 보정부(115)는 보정비트 위치 지정신호(118a, 118b)에 의해 지정된 각 보정 비트의 논리 레벨를 반전시킨다. 이것에 의해서, 부호계내의 연속되는 논리 레벨 1사이에 들어가는 논리 레벨 0이 연속길이(d)가, 1구간이 최소 연속 길이 (d)=2의 조건을 만족하도록 보정된다.
또, 비트 데이터 보정부(115)에서는 보정비트 위치 지정신호(118a, 118b)에 의해 지정된 각 보정비트의 논리 레벨을 반전시키는 대신에, 논리 레벨 1의 보정 비트를 (d-1) 구간의 외측으로 이동시킴으로써, 부호계내의 연속되는 논리 레벨 1 사이에 들어가는 논리 레벨 0의 연속길이(d)가 1구간이 최소 연속 길이(d)=2의 조건을 만족하도록 보정하는 것도 가능하다.
이와 같이, 도 9(d)에 도시된 레벨차 데이터(114a) 즉, 재생 RF 신호 레벨 기억부(120)에 기억되어 있는 레벨차 데이터에 근거하여, 보정을 행하는 비트 위치를 선택하여, 선택한 비트 위치의 채널 비트 데이터를 반전시키는 것으로, 도 9(e)에 도시된 바와 같이, 최소 연속 길이의 조건을 만족하도록 보정된 채널 비트 데이터(역 NRZI 변조 후의 신호즉 원신호)(115a)를 얻을 수 있다.
또한, (k+1) 검출부(117)는 비트 데이터 보정부(115)의 출력에 근거하여, 동일 심볼의 연속길이가 11인 것을 검출하면, (k+1) 검출신호(117a)를 최대 연속 길이 보정비트 위치 검출부(119)에 대하여 출력한다.
최대 연속 길이 보정비트 위치 검출부(119)는 최소 연속 길이 보정비트 위치 검출부(118)와 같은 동작에 의해 보정비트 위치 지정신호(119a) 또는 보정비트 위치 지정신호(119b)를 비트 데이터 보정부(115)에 대하여 출력한다.
비트 데이터 보정부(115)는 보정비트 위치 지정신호(119a, 119b)에 의해 지정된 각 보정비트의 논리 레벨을 반전시킨다. 이것에 의해서, 부호계내의 연속되는 논리 레벨 1의 사이에 들어가는 논리 레벨 0의 연속길이(k)가 11구간이, 최대 연속 길이 k=10의 조건을 만족하도록 보정된다.
상술한 실시예와 같이, 비교 회로 레벨을 경계로 한 2치 레벨로 데이터 복호를 행함에 있어서, 동일 심볼의 연속길이가 최소인 d'인 길이를 (d'-1)의 길이로 복호된 경우에, 비교 레벨을 가로지르는 위치를 끼우기 직전 표본치 및 직후 표본치의 정보를 사용하여 (d'-1)의 길이를 d'의 길이에 의해 확실하게 보정할 수 있고, 최소 반전 간격(Tmin)부근의 데이터 복호 오차를 감소시키어, 비트 오차율을 향상시킬 수 있다.
그런데 흔히, 탄젠셜 방향의 스큐잉 각이 커지면, 오차는 또한 짧은 동일 심볼의 연속길이에도 발생한다. 즉 Tmin(d')의 길이를 Tmin-1(d'-1)의 길이로 틀리게 복호된 경우에 덧붙여, Tmin-2(d'-2)의 길이로 복호되기 때문에 오차율이 악화될 수 있다고 생각된다. 예를 들면, EFM 변조방식에 있어서는 탄젠셜 방향으로 스큐잉이 발생한 경우는 기록파형열의 비트간격을 T로 하면, 최소 반전 간격(Tmin)인 3T가, 2T 또는 1T로 복호됨으로써 오차의 발생이 대부분 발견되었다.
기록 파형열의 비트간격을 T로 하면, Tmin인 3T를 1T로 틀리게 복호된 데이터를, 에지의 양측을 1비트씩 수정함으로써, 1T의 길이를 3T의 길이로, 보다 확실하게 데이터 복호를 행할 수 있다. 즉 부호계열내의 연속되는 1사이에 들어가는 0의 최소 연속 길이가 d인 기록부호 중, d≥2을 만족하는 것을 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록부호가 기록된 기록매체의 데이터 재생 장치에 있어서의 데이터 복호 장치에서는 동일 심볼의 연속길이가 (d'-2)인 채널 비트 데이터에 대하여, 동일 심볼의 연속길이가 d'가 되도록 보정처리를 행함으로써, 최소 반전 간격(Tmin) 부근의 데이터 복호 오차를 감소시키어, 비트 오차율을 향상시킬 수 있다. 혹은 역 NRZI 변조한 후의, 0의 연속길이가 (d-2)인 채널 비트 데이터에 대하여, 0의 연속길이가 d가 되도록 보정처리를 행함으로써, 최소 반전 간격(Tmin)부근의 데이터 복호 오차를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 오차의 발생이 긴 동일 심볼의 연속길이 즉, Tmax(k')의 길이를 Tmax+1(k'+1), 또는 Tmax+2(k'+2)의 길이로 틀리게 복호된 경우에도, 같은 보정을 적용할 수 있다.
즉, 부호계열내의 연속되는 1사이에 들어가는 0의 최대 연속 길이가 k인 기록부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 k'=k+1인 기록부호가 기록된 기록매체의 데이터 재생 장치에 있어서의 데이터 복호 장치에 있어서는 동일 심볼의 연속길이가 (k'+2)인 채널 비트 데이터에 대하여, 동일 심볼의 연속길이가 (k')가 되도록 보정치를 행함으로써, 최대 반전 간격(Tmax)부근의 데이터 복호 오처를 감소시키어, 비트 오차율을 향상시킬 수 있다. 혹은 역 NRZI 변조한 후의, 0의 연속길이가 (k+2)인 채널 비트 데이터에 대하여, 0의 연속길이가 k가 되도록 보정처리를 행함으로써, 최대 반전 간격(Tmax)부근의 데이터 복호 오차를 감소시키어, 비트 오차율을 향상시킬 수 있다.
도 11은 본 발명과 관계되는 데이터 복호 장치의 다른 실시예의 구성을 도시한 블럭도이다. 여기에서는 1T 및 2T의 신호를 3T로 보정하는 기능만을 실현하고 있다. 이 데이터 복호 장치(200)는 크게 나누어 입력신호 처리부(202)와 데이터 복호 처리부(203)로 이루어진다. 또한, 이 도 11에 있어서, 데이터 복호 장치의 동작에 직접 관여하지 않은 서보회로 등은 생략되어 있다.
입력신호 처리부(202)는 광디스크(204)를 회전 구동하기 위한 스핀들 모터(205)와, 광디스크(204)의 신호기록면에 레이저광을 대물렌즈를 통해서 조사함과 동시에, 이 광디스크(204)로부터 반사광을 수광하여 재생신호(206a)를 출력하는 광픽업(206)과, 광픽업(206)으로부터 출력된 재생신호(206a)를 증폭하는 전치증폭기(207)와, 전치증폭기(207)로부터 출력되는 신호의 파형등화를 행하는 파형등화기(208)와, 파형등화기(208)로부터 출력되는 재생 RF 신호를 후술하는 비트클럭(211a)에서 표본화하여, 표본화한 재생 RF 신호를 양자화하여 재생 RF 신호 레벨 데이터(209a)를 출력하는 A/D 변환기(209)와, 재생 RF 신호 레벨 데이터(209a)의 비대칭을 보정하여, 재생 RF 신호 보정 레벨 데이터(210a)를 출력하는 비대칭 보정회로(210)와, 재생 RF 신호 보정 레벨 데이터(210a)에 근거하여 비트 클럭(211a)을 생성하여 출력하는 PL 방식의 비트 클럭 생성회로(211)를 구비한다.
파형 등화기(208)로서는 예를 들면 광학적 주파수 특성에 의해 결정되는 고주파에서의 진폭 저하를 보정하기 위해서, 직선위상형의 고주파 들어올림 필터가 이용된다. 구체적으로는 예를 들면 도 12에 도시된 바와 같은 구성의 여현등화기를 생각할 수 있다. 이 도 12에 도시된 여현등화기는 버퍼 증폭기(301), 저항기(302), 가변저항기(303), 지연선(304) 및 차동증폭기(305)로 이루어진다. 지연선(304)은 지연시간이 τ, 특성 임피던스가 R0인 것으로 한다. 또한, 저항기(302)의 저항값은 R0과 같고, 또한, 가변저항기(303)의 저항치 및 차동증폭기(305)의 입력 임피던스는 R0보다 충분히 큰 것으로 한다. 상기의 경우, 지연선(304)의 a단에서는 전반사가 발생한다. 여현등화기의 주파수 응답을 구하면,
H(ω) = 1-2k.cosωτ
로 된다. 다만, k는 가변 저항기(303)에 의한 감쇠비로 한다. 감쇠비(k) 및 지연시간(τ)을 적절히 선택함으로써, 적절한 파형등화를 행할 수 있다.
비대칭 보정회로(210)의 구성으로서는 여러가지의 것을 고려할 수 있지만, 예를 들면 도 13에 도시된 바와 같은 구성의 것을 사용할 수 있다. 이 도 13에 도시된 비대칭 보정회로(210)는 본건 출원인이 먼저 제안한 특원평 7-201412호와 관계된 것으로, 감산기(502), 진폭 제한기(503) 및 적분기(504)로 이루어진다. 그리고, 입력단자(501)에는 A/D 변환기(209)의 출력인 재생 RF 신호 레벨 데이터(209a)가 입력된다. 이 재생 RF 신호 레벨 데이터(209a)는 비교 레벨(211a)에서 표본화된 표본열이다. 이 재생 RF 신호 레벨 데이터(209a)는 감산기(502)에 의해서 적분기(504)의 출력이 감산된 후, 진폭제한기(503)로 공급됨과 동시에, 출력단자(505)로부터 출력된다. 진폭제한기(503)에 의해 진폭 제한된 신호는 적분기(504)로 적분된다.
그리고, 이 적분기(504)의 적분출력이 감산기(502)로 공급되도록 되어 있다.
이러한 구성의 비대칭 보정회로(210)에서는 진폭제한기(503)의 출력신호가 정레벨의 값을 갖는 시간과 부레벨의 값을 갖는 시간이 같게 되도록, 감산기의 출력이 제어된다. 이것은 단적으로, 재생 RF 신호 레벨 데이터(209a)의 비대칭이 보정되어, 신호의 제로 레벨이 2치화를 위한 임계값과 같게 되는 것을 의미한다. 이렇게하여 비대칭 보정된 신호가 감산기(502)의 출력으로서 얻어지고, 이 감산기(502)의 출력이 재생 RF 신호 보정 레벨 데이터(210a)로서 출력단자(505)로부터 출력된다.
또한, 비트 클럭 생성회로(211)의 구성으로서는 여러 가지를 고려할 수 있지만, 예를 들면 도 14에 도시된 바와 같은 구성의 것을 사용할 수 있다. 이 도 14에 도시된 비트 클럭 생성회로(211)는 본건 출원인이 먼저 제안한 특원평 6-312190호와 관계된 것으로, 위상 검출기(602), 루프 필터(603), 주파수 인입회로(604), D/A 변환기(605) 및 전압 제어 발진기(606)로 이루어진다. 그리고, 입력단자(601)에는 비대칭 보정회로(210)의 출력인 재생 RF 신호 레벨 데이터(210a)가 입력된다.
이 재생 RF 신호 보정 레벨 데이터(210a)는 입력단자(601)를 통해 위상 검출기(602)로 공급된다. 이 위상 검출기(602)에서는 재생 RF 신호 보정 레벨 데이터(210a)에 대하여, 제로 레벨을 삽입하는 2점의 표본치로부터, 표본화 클럭인 비트 클럭(211a)과 재생 RF 신호의 위상차를 연산한다.
위상 검출기(602)로부터 출력되는 위상차 신호는 루프 필터(603) 및 주파수 인입회로(604)에 입력된다.
루프 필터(603)는 k1 이득 증폭기(603A), k2 이득 증폭기(603B), 입력 전환기(603C), 적분기(603D) 및 가산기(603E)로 이루어지고, 전체로 2차의 제어루프를 구성할 수 있도록 전달 특성을 갖고 있다.
주파수 인입회로(604)는 불연속점 검출회로(604A), 계수 전환기(604B) 및 위상동기/비동기 검출회로(604C)로 이루어지며, 불연속점 검출회로(604A)에 의한 위상차 신호의 불연속점의 검출상태에 따라서 계수전환기(604B)를 제어하면서, 위상동기/비동기검출회로(604C)에 의한 검출 출력으로 루프필터(603)의 입력전환기(603C)를 제어하도록 구성되어 있다. 즉, 주파수 인입회로(604)는 비트 클럭(211a)의 주파수가 벗어나 있는 경우에, 위상차신호에 불연속점이 가능한 것을 이용하여, 원하는 주파수를 얻을 수 있도록 루프필터(603)의 적분항의 출력을 조작한다. 루프필터(603)의 출력은 D/A 변환기(605)에서 아날로그 신호로 변환된 후, 전압제어 발진기(606)에 입력되며, 출력단자(607)로부터 출력되는 비트클럭(211a)의 주파수를 제어한다. 이것에 의해, 비트클럭(211a)은 RF 재생신호의 제로 크로스점과 동기를 갖게 된다.
또한, 이 예에서는 재생 RF 신호의 제로 크로스점과 비트클럭의 2개의 상승에지란 180도의 위상관계를 갖는, 즉 비트 클럭의 2개의 상승 에지의 중점에 재생 RF 신호의 제로 크로스점이 오도록 제어가 이루어진다. 이것은 예를 들면, 재생 RF 신호 보정 레벨 데이터(21a)의 제로 레벨을 삽입하는 2점의 표본치의 합을 연산하여, 2점이 상승 에지에 있는 경우에는 상기 합신호를, 또한, 하강 에지에 있는 경우에는 상기 합신호의 극성을 반전시킨 것을 위상차 신호로서 사용함으로써, 실현된다.
재생 RF 신호 보정 레벨 데이터(210a) 표현의 형식으로서는 여러가지의 것을 고려할 수 있지만, 여기에서는 8비트의 2의 보수의 형식으로 한다. 실제의 수치에 대한 8비트의 2의 보수에서의 값을 다음 표 1에 나타낸다.
[표 1]
데이터 복호 처리부(203)는 재생 RF 신호 보정 레벨 데이터(210a)의 부호 비트(210b)가 반전했을 때에 H 레벨로 되는 에지 펄스(231a)를 출력하는 에지 검출회로(231)와, 부호비트(210b)가 에지 검출회로(231)에 의해서 지연된 것인 지연부호비트(210C)에 관하여, 후술하는 보정 비트 위치를 바탕으로 채널 비트 데이터를 보정하여 반전 보정 출력(232a)을 출력하는 비트 데이터 반전 보정부(232)와, 에지 검출회로(231)의 출력인 에지펄스(231a)를 비트 클럭단위로 지연시키는 시프트 레지스터(233)와, 시프트 레지스터(233)의 1 내지 3단째의 출력(233a 내지 233c)에서 1T 및 2T 패턴을 검출하여 1T 검출펄스(234a) 및 2T 검출펄스(234b)를 출력하는 1T/2T 검출부(234)와, 재생 RF 신호 보정 레벨 데이터(210a)의 절대치를 연산하는 절대치회로(235)와, 절대치회로(235)에 의해 얻어진 재생 RF 신호 절대치 데이터(235a)의 일정시간 떨어진 2점에서의 대소 비교를 행하고 비교결과 신호(236a)를 출력하는 절대치 비교부(236)와, 1T 검출펄스(234a), 2T 검출펄스(234b) 및 비교결과신호(236a)를 바탕으로 최소 연속 길이 보정비트의 위치를 검출하여 보정 비트 위치신호(237a, 237b, 237c)를 출력는 최소 연속 길이 보정비트 위치 검출부(237)를 구비한다.
또한, 부호비트(210b)에서는 본 실시예에서 사용하는 8비트의 2보수의 표현 형식인 경우, 표 1로부터 알수 있듯이 최상위비트가 이것에 있어서, 재생 RF 신호 보정 레벨 데이터(210a)가 정 또는 제로의 값을 갖을 때에 L레벨, 음의 값을 갖을 때에 H 레벨로 된다.
데이터 복호 처리부(203)내의 각 시프트 레지스터 및 D형 플립플롭에는 비트 클럭(211a)이 공급된다.
1T/2T 검출부(234)에는 도시하지 않은 시스템 컨트롤러에서 1T 보정 온, 2T 보정 온의 2개의 제어신호도 입력되어 있다.
엣지 검출회로(231)는 입력된 부호 비트(210b)를 지연시키는 D형 플립플롭(241, 242)과, D형 플립플롭(241, 242)의 출력의 배타적 논리합을 갖는 배타적 논리합 회로(243)를 구비한다.
비트 데이터 반전 보정부(232)는 배타적 논리합회로(251, 252, 253)와, D형 플립플롭(252, 255, 256, 257)을 구비한다.
시프트 레지스터(233)는 D형 플립플롭(261, 262, 263)을 구비한다.
1T/2T 검출부(234)로서는 예를 들면, 도 15에 도시된 바와 같이 부논리회로(NOT1, NOT2)와 논리적 회로(AND1, AND2)로 구성된 논리회로가 이용된다. 이 논리회로는 부논리회로(NOT1, NOT2)와 논리적 회로(AND1, AND2)에 의해 다음 표 2에 나타낸 진리값 표의 논리를 실현한 것이다.
[표 2]
절대치회로(235)로서는 예를 들면, 도 16과 같이, 5개의 부정논리적회로 (BAND1 내지 BAND5), 1개의 배타적 논리합 회로(XOR), 5개의 배타적 부정논리합 회로(XNOR1 내지 XNOR5), 1개의 부논리회로(NOT), 12개의 논리적회로(AND1 내지 AND12) 및 6개의 논리합 회로(OR1 내지 OR6)에 의해 구성된 논리회로가 사용된다. 이 논리회로의 경우, 입력값이 -128이 되면 출력이 0으로 되기 때문에, 정확한 연산이 행해지는 범위는 -27 내지 127이다. 이번의 용도에 있어서는 신호레벨이 이 범위에 들어가도록 관리하는 것이 용이하고, 특히 문제가 되지 않는다. 출력은 7비트의 수치로 된다.
절대치 비교부(236)는 재생 RF 신호 절대치 데이터(235a)를 지연시키는 D형 플립플롭(271, 272, 273, 274, 275)과, D형 플립플롭(272)과 D형 플립플롭(275)의 출력(272a, 275a)의 대소를 비교하여 D형 플립플롭(272)의 출력(272a) 쪽이 클때에 H레벨, 그 이외일 때에 L레벨을 출력하는 비교기(276)를 구비한다.
최소 연속 길이 보정 비트 위치 검출부(237)로서는 예를 들면 도 17에 도시한 것같은 구성의 논리회로가 사용된다. 이 논리회로는 마이너스 논리회로(NOT11, NOT12, NOT13), 논리적회로(AND11, AND12, AND13) 및 논리합회로(OR)에 의해, 다음 표 3의 진리값 표의 논리를 실현한 것이다.
[표 3]
여기에서, 보정 비트 위치회로(237a, 237b, 237c)는 비트 데이터 반전 보정부(232)의 입력, D형 플립플롭(255)의 출력, D형 플립플롭(256)의 출력을 각각 반전시키는 제어신호이다.
다음에, 이 데이터 복호장치(200)에 있어서의 데이터 복호처리부(203)의 동작을 설명한다.
재생 연속 길이 보정 비트위치 검출부(237)로부터 출력되는 보정 비트 위치 신호(237a 내지 237c)가 어느 것이나 L레벨일 때는, 부호 비트(210b)는 에지 검출 회로(231) 및 비트 데이터 반전 보정부(232)를 거치는 동안에, 단계 6 비트클럭분만 지연되어, 재생 RF 2값 신호로서 후단에 출력된다.
보정 비트 위치 신호(237a 내지 237c)가 어느 것이나 L레벨인 것은, 표 3의 진리값 표에서, 1T 검출신호(234a) 및 2T 검출신호(234b)가 어느 것이나 L레벨일 때이며, 이것은 표 2의 진리값 표에서, 대응하는 보정이 온으로 되지 않을 때, 혹은 대응하는 패턴을 발생하는 오차가 일어나지 않을 때이다.
다음에, 재생 RF 신호 보정 레벨 데이터(210a)에 2T로 판별되도록 한 패턴이 입력된 경우를 고려한다. 상기의 경우 각부의 파형의 타이밍차트를 도 18에 도시한다. 재생 RF 신호 보정레벨 데이터(210a)는 표본화하기 전의 파형을 실선으로, 표본치를 ●로 나타내고 있다. 여기에서는, 시각(t4 내지 t9)에 걸쳐서 본래 가는 선으로 나타낸 바와 같은 재생 파형을 얻어야 할 곳을 , 탄젠셜 스큐잉 등의 영향으로 실선으로 나타낸 바와 같이 재생파형이 변형된다. 2T 패턴이 생긴 경우, 즉 3T 패턴의 뒤 테두리가 부족하여 2T 패턴으로 된 경우를 나타내고 있다. 여기에서, 2T 패턴에 보이는 부분의 양쪽 인근, 즉 시각(t3)과 시각(t6)의 신호진폭을 비교하면, 오차인 시각(t6)의 신호 진폭 쪽이 작다. 확률적으로 도시와 같은 오차가 발생되는 것이 많기 때문에, 2T 패턴의 양쪽 인근의 신호 진폭을 비교하여, 작은 쪽을 오차로서 극성 반전을 행함으로써, 정확한 데이터로서 복호할 수 있도록 이루어질 확률이 높아진다.
부호비트(210b), 에지펄스(231a)의 지연신호인 시프트 레지스터(233)로부터의 지연출력(233a 내지 233c)은 각각 도 18에 도시하는 바와 같이 이루어진다. 이들로부터, 2T검출 펄스(234b)가 도 18에 도시하는 바와 같이 생성된다.
한편으로, 재생 RF 신호 절대치 데이터(235a), 그 지연신호인 D형 플립플롭(272, 275)의 출력(272a, 275a) 및 이것들의 비교 결과 신호(236a)는 각각 도 18에 도시하는 바와 같이 이루어진다. 회로의 지연을 고려하면, 비교 결과신호(236a)가 2T의 전후의 신호 진폭의 비교 결과를 나타내는 것은 시각(t8)의 시점이다. 이것은 2T 검출 펄스가 출력되는 시각과 일치한다.
이들로부터, 최소 연속 길이 보정 비트 위치 검출부(237)는 보정 위치 신호로서 237a만을 시각(t8)으로 출력한다. 이것이 비트 데이터 반전 보정부(232)에 공급되어, 최종적으로 반전 보정 출력(232a)이 얻어진다. 도 18에서 명백한 바와 같이, 6비트 클럭의 지연 후에, 2T가 3T에 정확하게 보정되어 출력된다.
다음에, 재생 RF 신호 보정 레벨 데이터(210a)에 2T라고 판별되는 것 같이 패턴이 입력된 다른 경우를 고려한다. 상기의 경우 각부의 파형의 타이밍차트를 도 19에 도시한다. 여기에서는 시각(t1 내지 t6)에 걸쳐서 본래 가는 선으로 나타난 것같은 재생파형이 얻어져야 할 곳을, 탄젠셜 스큐잉 등의 영향으로 실선으로 나타낸 것 같이 재생파형이 변형되는, 2T 패턴이 생긴 경우, 즉 3T 패턴의 앞 가장자리가 부족하여 2T패턴으로 된 경우를 나타내고 있다.
도 18에 도시된 경우와 같이, 2T 패턴의 검출과 진폭의 비교가 행하여지고, 반전 보정출력(232a)으로서 정확한 파형이 출력된다.
다음에, 재생 RF 신호 보정 레벨 데이터(210a)에 1T와 판별되는 것 같은 패턴이 입력된 다른 경우를 고려한다. 상기의 경우 각부 파형의 타이밍차트를 도 20에 도시한다. 여기에서는 시각(t1 내지 t8)에 걸쳐서 본래 가는 선으로 나타낸 것과 같은 재생파형이 얻어지는 부분을, 실선으로 나타낸 바와 같이 재생파형이 변형되고, 1T 패턴이 생긴 경우, 즉 3T 패턴의 앞 가장자리와 뒤 가장자리가 부족하여 1T 패턴으로 된 경우를 나타내고 있다. 확률적으로는 도시된 바와 같은 오류를 발생하는 것이 많기 때문에, 1T 패턴을 검출한 경우에는 양쪽 근처를 오류로서 극성 반전을 행함으로써, 정확한 데이터로서 복호할 수 있게 될 확률이 높아진다.
시프트 레지스터(233)로부터의 지연출력(233a 내지 233c)에 따라서 1T 검출 펄스(234a)가 출력된다.
이것에 의해, 최소 연속 길이 보정 비트 위치 검출부(237)는 보정 위치 신호로서 237a, 237b를 시각(t8)에 출력한다. 이것이 비트 데이터 반전 보정부(232)에 공급되어, 최종적으로 반전 보정 출력(232a)이 얻어진다. 도 20에서 명백한 바와 같이, 6비트 클럭의 지연 후에, 1T가 3T에 정확하게 보정되어 출력된다.
또한, 도 21은 본 발명의 데이터 복호자치의 다른 실시예의 구성을 도시한 블럭도이다.
상기 도 21에 도시된 데이터 복호장치는 상술된 도 1에 도시된 데이터 복호장치를 개량한 것이며, (d'-1) 검출부(16)에 대하여 (d'-2) 검출부(26)가 병설되고, 또, (k'+1) 검출부(17)에 (k'+2) 검출부(27)가 병설되어 있다. 또한, 다른 동일한 구성요소에 관하여는 동일 번호를 도면중에 붙이고, 그 상세한 설명을 생략한다.
(d'-2) 검출부(26)는 A/D 변환기(11)에 의해 A/D 변환된 재생 RF 신호 레벨 데이터(11a)를 비교부(13)에서 중앙 레벨을 경계로 1 또는 0의 2값 레벨로 비교함으로써 생성된 2치화신호(채널 비트 데이터)(13a)에 대하여, 최소 반전 간격(Tmin)을 오류 부분을 검출하는 것으로, 예를 들면, (d, k) 부호가 EFM 변조부호이면, 기록 파형열의 비트 간격을 T로 하면 최소 반전 간격(Tmin)인 3T를 잘못하여 1T로 복호된 부분을 검출한다. 그리고 비트 데이터 반전 보정부(15)에서는 채널 비트 데이터열에 있어서 에지 위치의 보정을 행한다.
(d'-2) 검출부(26) 및 이 (d'-2) 검출부(26)에 대응하는 비트 데이터 반전 보정부(15)의 구체적인 주요부 구성예를 도 22에 도시한다. 이 도 22에 도시된 구체적인 구성예에서는 EFM 변조부호(2, 10;8, 17;1)를 사용하여, 기록 파형열의 비트 간격을 T로 하면, 1T로 된 복호데이터를 최소 반전 간격(Tmin)인 3(=2+1)T로 보정한다.
즉, EFM 변조인 경우는 3개의 지연회로(51, 52, 53)를 사용하여 비트 이송행하고, 각 지연회로(51, 52, 53)의 출력점(A, B, C)에 있어서의 데이터가 각각 (1, 0, 1) 또는 (0, 1, 0)으로 되었을 때가 1T의 복호데이터에 상당하기 때문에, 예를 들면 2개의 배타적 논리합회로(51, 62)와 논리적회로(63)에 의해 구성된 (d'-2) 검출부(26)를 사용하여, 이것을 검출한다.
그리고, (d'-2) 검출부(26)에 의한 검출 출력은 타이밍 제어용 래치회로(64)를 통해 비트 데이터 반전 보정부(15)로 이송된다.
비트 데이터 반전 보정부(15)는 (d'-2) 검출부(26)에 의한 검출 출력이 공급되는 2개의 배타적 논리합회로(54, 57)를 구비하고, 지연회로(52)의 출력점(B)에서 복호데이터가 공급되는 2개의 지연회로(55, 56)의 입출력단에, 이들의 배타적 논리합회로(54,57)가 설치되어 있다.
상기 비트 데이터 반전 보정부(15)는 도 23의 타이밍차트에 도시된 바와 같이, (d'-2) 검출부(26)에 의해 1T의 복호데이터가 검출되면, 그 1T의 복호데이터에 대하여 양측의 에지를 배타적 논리합회로(54, 57)에 의해 반전시킨다. 그리고, 이렇게하여 1T 부분이 3T로 보정된 채널 비트 데이터열은 타이밍 제어용 래치회로(58)를 통해 출력된다. 또한, 1T의 복호데이터에 대하여 양측의 에지를 반전시키는 대신에, 표본점을 외측으로 이동시키도록 하여도 된다.
이와 같이, 부호계열내의 연속되는 1 사이에 들어 가는 0의 최소 연속 길이가 d인 기록 부호중 d≥2를 충족시키는 것을 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록 부호가 기록된 기록매체의 데이터 재생장치에 있어서의 데이터 보호 장치에 있어서, 동일 심볼의 연속길이가 (d'-2)인 채널 비트 데이터를 검출하는 (d'-2) 검출부(26)에 의해 검출된 동일 심볼의 연속길이가 (d'-2)인 채널 비트 데이터에 대하여, 비트 데이터 반전 보정부(15)로 동일 심볼의 연속길이가 d'가 되도록 보정처리를 행함으로써, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
또한, 부호계열내의 연속되는 1 사이에 들어가는 0의 최소 연속길이가 d인 기록 부호중 d≥2를 총족시키는 것을 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록 부호가 기록된 기록매체의 재생장치에 있어서의 데이터 복호장치에 있어서, 반대 NRZI 변조한 후의, 0의 연속길이가 (d-2)인 채널 비트 데이터를 검출하는 (d-2) 검출부에 의해 검출된 0의 연속 길이가 (d-2)인 채널 비트 데이터에 대하여, 비트 데이터 반전 보정부(15)에서 0의 연속 길이가 d가 되도록 보정처리를 행하도록 하여도, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차 레이트를 향상시킬 수 있다. 또한, (k'+2) 검출부(27)는 A/D 변환기(11)에 의해 A/D 변환된 재생 RF 신호 레벨 데이터를 비교부(13)에서 중앙 레벨을 경계로 1 또는 0의 2값 레벨에 비교함으로써 생성된 2치화신호(채널 비트 데이터)에 대하여, 최대 반전 간격(Tmax)을 오류부분을 검출하는 것으로, 예를들면, (d, k) 부호가 EFM 변조부호라면, 기록 파형열의 비트간격을 T로 하면 최대 반전 간격(Tmax)인 11T를 틀리게 13T에 복호한 부분을 검출한다. 그리고 비트 데이터 반전 보정부(15)에서는 채널 비트 데이터열에 있어서의 에지위치의 보정을 한다.
(k+2) 검출부(27) 및 이 (k+2) 검출부(27)에 대응하는 비트 데이터 반전 보정부(15)의 구체적인 주요부 구성예를 도 24에 도시한다. 이 도 24에 도시하는 구체적인 구성예에서는 EFM 변조부호(2, 10;8, 17;1)를 사용하여, 기록 파형열의 비트 간격을 T로 하면, 13T로 된 복호데이터를 최대 반전 간격(Tmax)인 11(=10+1)T에 보정한다.
즉, EFM 변조의 경우는 15개의 지연회로(81A 내지 810)를 사용하여 비트 이송을 행하고, 각 지연회로(81A 내지 810)의 출력점에서의 데이터가 각각(1, 0, 0···0, 1) 또는 (0, 1, 1···1, 0)으로 되었을 때가 13T의 복호 데이터에 상당하기 때문에, 예를 들면 2개의 논리적회로(71, 72)와 논리합회로(73)로 구성된 (k'+2) 검출부(27)를 사용하여, 이것을 검출하다.
또한, 비트 데이터 반전 보정부(15)는 (k'+2) 검출부(27)에 의한 검출 출력이 공급되는 2개의 배타적 논리합회로(82, 84)를 구비하고, 지연회로(81C)의 출력점에서 복호데이터가 공급되는 12개의 지연회로(83A 내지 83L)의 입출력단에 배타적 논리합회로(82, 84)가 설치되어 있다.
상기 비트 데이터 반전 보정부(1)는 도 25의 타이밍차트에 도시된 바와 같이, (k'+2) 검출부(27)에 의해 13T의 복호데이터가 검출되면, 그 13T의 복호데이터에 대하여 양측의 에지를 배타적 논리합회로(82, 84)에 의해 반전시킨다. 그리고, 이렇게하여 13T 부분이 11T로 보정된 채널 비트 데이터열은 타이밍 제어용 래치 회로(85)를 통해 출력된다. 13T의 복호데이터에 대하여 양측의 에지를 반전시키는 대신에, 표본점을 내측으로 이동시키도록 하여도 된다.
이와 같이, 부호계열내의 연속되는 1 사이에 들어가는 0의 최대 연속길이가 k인 기록 부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 k'=k+1인 기록 부호가 기록된 기록매체의 데이터 재생장치에 있어서의 데이터 복호장치에 있어서, 동일 심볼의 연속 길이가 (k'+2)인 채널 비트 데이터를 검출하는 (k'+2) 검출부(27)에 의해 검출된 동일 심볼의 연속 길이가 (k'+2)인 채널 비트 데이터에 대하여, 비트 데이터 반전 보정부(15)에서 동일 심볼의 연속 길이가 (k'+2)인 채널 비트 데이터에 대하여, 비트 데이터 반전 보정부(15)에서 동일 심볼의 연속 길이가 (k')가 되도록 보정처리를 행함으로써, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키고, 비트오차율을 향상시킬 수 있다.
또한, 부호계열내의 연속되는 1 사이에 들어가는 0의 최대 연속 길이가 k인 기록 부호를 NRZI 변조한 후의, 동일 심볼의 최대 연소 길이가 k'=k+1인 기록 부호가 기록된 기록매체의 데이터 재생장치에 있어서의 데이터 복호장치에 있어서, 역 NRZI 변조한 후의, 0의 연속 길이가 (k+2)인 채널 비트 데이터를 검출하는 (k+2) 검출부에 의해 검출된 0의 연속길이가 (K+2)인 채널 비트 데이터에 대하여, 비트 데이터 반전 보정부(15)에서 0의 연속 길이가 k가 되도록 보정처리를 행하도록 하여도, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키고 비트 오차율을 향상시킬 수 있다.
여기에서, 상술한 비교 레벨(L1, L2)를 갖는 비교부(113)에 의해 재생 RF신호로부터 채널 비트 데이터를 생성하도록 한 도 8에 도시된 데이터 복호장치에 있어서, (d-1) 검출부(116)에 (d-2) 검출부를 병설함으로써, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 또한 감소시키고, 또한, (k+1) 검출부(117)에 (k+2) 검출부를 병설하도록 하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 또한 감소시키어, 비트 오차율을 향상시키도록 할 수도 있다.
또한, 본 발명과 관계되는 데이터 복호장치는 기록매체가 광 디스크 뿐만 아니라, (d, k) 부호를 사용하여 기록된 광자기디스크 등의 각종 디스크의 재생장치에 이용할 수 있다. 또한, 본 발명과 관계되는 데이터 복호장치는 스큐잉 마진의 확보 뿐만 아니라, 선기록 밀도의 향상에 따른 최소 반전 간격(Tmin)의 판독 오차의 감소에도 유효하다.
여기에서, 파장 634nm에서, NA0.52의 광학 시스템을 구비하여, 두께 1.2mm의 광디스크를 기록매체로 하는 재생장치를 사용하여 EFM 변조 부호를 재생하고, 0°, 탄젠셜 방향으로 ±0.66°원심방향으로 ±0.76°각 스큐잉 각에서의 오차율을 측정한 바, 다음의 표 4에 나타낸 바와 같은 평가 결과를 얻을 수 있다.
[표 4]
상기 표 4에서 명백한 바와 같이 1T, 13T 보저은 탄젠션 방향으로 스큐잉 각이 큰 지점에서 오차율의 향상을 도모하는데 유효하다.
[산업상이용가능성]
본 발명에서는 부호계열내의 연속되는 1 사이에 들어가는 0의 최소 연속길이가 d인 기록 부호를 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록 부호가 기록된 기록 매체의 데이터 재생장치에 있어서의 데이터 복호장치에서, 동일 심볼의 연속 길이가 (d'-1)인 채널 비트 데이터를 검출하는 (d'-1) 검출부에 의해 검출된 동일 심볼의 연속 길이가 (d'-1)인 채널 비트 데이터에 대하여, 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 d'가 되도록 보정처리를 행함으로써, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
본 발명과 관계되는 데이터 복호장치에서는 예를 들면, (d'-1)≥1일 때에, (d'-1) 구간 직전의 채널 비트 데이터와, (d'-1) 구간 직후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 d'가 되도록 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다. 또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면, (d'-1)≥1일때에, (d'-1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (d'-1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 작은 측을 보정 비트위치로서 지정하는 보정 비트 위치 지정 신호를 보정 비트위치 검출부가 출력함으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 d'가 되도록 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 보호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면, (d'-1)≥1일때에, (d'-1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d'-1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속길이가 d'가 되도록 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율를 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면, (d'-1)≥2일때에, (d'-1) 구간내의 선두의 채널 비트 데이터와, (d'-1) 구간내의 최후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 d'가 되도록 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (d'-1)≥2일때에, (d'-1) 구간내에 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (d'-1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 큰 측을 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써 , 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 d'가 되도록 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면, (d'-1)≥2일때에, (d'-1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d'-1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써,이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 d'가 되도록 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 이다.
또한, 본 발명과 관계되는 데이터 보호장치에서는 데이터 보정부에 있어서, 예를 들면 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호로 지정된 비트 위치의 데이터의 논리 레벨을 반전시킴으로써 보정처리를 행하고, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명에서는 부호계열내의 연속하는 1의 사이로 들어가는 0의 최소 연속 길이가 d인 기록 부호를 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록 부호가 기록된 기록매체의 데이터 재생장치에 있어서의 데이터 복호장치에서, 역 NRZI 변조한 후의, 0의 연속 길이가 (d-1)인 채널 비트 데이터를 검출하는 (d-1) 검출부에 의해 검출된 0의 연속 길이가 (d-1)인 채널 비트 데이터에 대하여, 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 0의 연속 길이가 d가 되도록 보정처리를 행함으로써, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
본 발명과 관계되는 데이터 복호장치에서는 예를 들면, (d-1)≥0일 때에, (d-1) 구간 직전의 채널 비트 데이터와, (d-1) 구간의 직후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로서, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에서 0'의 연속 길이가 d가 되도록 보정처리를 행하고, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있었다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (d-1)≥2일 때에, (d-1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨과의선과, (d-1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 큰 측을 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 0의 연속 길이가 d가 되도록 보정처리를 행하고, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (d-1)≥0일때에, (d-1) 구간의 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨과의 차와, (d-1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 작은 측을 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 0의 연속 길이가 d가 되도록 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (d-1)≥0일때에, (d-1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d-1) 구간 직후의 채널 비트데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에서 0의 연속 길이가 d가 되도록 보정처리를 행하고, 최소 반전 간격(Tmin) 부근의 데이터 복호오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (d-1)≥2일 때에, (d-1) 구간내의 선두의 채널 비트 데이터와, (d-1) 구간내의 최후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에서 0의 연속 길이가 d가 되도록 보정처리를 행하고, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (d-1)≥2일 때에, (d-1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d-1) 구간내의 최후의 채널 비트데이터의 레벨 판정시의 재생 RF 신호 레벨과의 대소 관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 0의 연속 길이가 d가 되도록 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 보호장치에서는 데이터 보정부에서, 예를 들면 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여, 지정된 비트 위치의 데이터의 논리레벨을 반전시키고, 또한, 지정된 비트위치의 (d-1) 구간의 외측의 비트 위치의 데이터의 논리 레벨을 반전시킴으로써 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 데이터 보정부에 있어서, 예를 들면 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여, 지정된 비트 위치의 1의 데이터를 (d-1) 구간이 외측의 데이터로 이동시킴으로써 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명에서는 부호 계열내의 연속되는 1 사이에 들어 가는 0의 최대 연속 길이가 k인 기록 부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 k'=k+1인 기록 부호가 기록된 기록매체의 데이터 재생장치에 있어서의 데이터 복호장치에 있어서, 동일 심볼의 연속 길이가 (k'+1)인 채널 비트 데이터를 검출하는 (k'+1) 검출부에 의해 검출된 동일 심볼의 연속 길이가 (k'+1)인 채널 비트 데이터에 대하여, 보정 비트 위치 검출부로부터 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연소 길이가 k'가 되도록 보정처리를 행함으로써, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
본 발명과 관계되는 데이터 복호장치에서는 예를 들면, (k'+1) 구간직전의 채널 비트 데이터와, (k'+1) 구간 직후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 k'가 되도로 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감쇠키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (k'+1)구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (k'+1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF신호 레벨과 비교 레벨의 차가 큰 측을 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로서, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 k'가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (k'+1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (k'+1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 k'가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (k'+1) 구간내의 선두의 채널 비트 데이터와, (k'+1) 구간내의 최후의 채널 비트 데이터의 대소 관계에 근거하여 선택한 보정비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 k'가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (k'+1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (k'+1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 작은 측을 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정붕에 있어서 동일 심볼의 연속 길이가 k'가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (k'+1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (k'+1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 k'가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 데이터 보정부에 있어서, 보정 비트 위치 검출부로부터의 보정 비트 위치 지정 신호에 근거하여, 지정된 비트 위치의 데이터의 논리 레벨을 반전시킴으로써 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명에서는 부호계열내의 연속되는 1 사이에 들어가는0의 최대 연속 길이가 k인 기록 부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 k'=k+1인 기록 부호가 기록된 기록매체의 데이터 재생장치에 있어서의 데이터 복호장치에 있어서, 역 NRZI 변조한 후의 0의 연속 길이가 (k+1)인 채널 비트 데이터 검출하는 (k+1) 검출부에 의해 검출된 0의 연속 길이가 (k+1)인 채널 비트 데이터에 대하여, 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여 데이터 보정부에 있어서 0의 연속 길이가 k가 되도록 보정처리를 행함으로써, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
본 발명과 관계되는 데이터 복호장치에서 예를 들면 (k+1) 구간 직전의 채널 비트 데이터와, (k+1) 구간 직후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 0의 연속 길이가 k가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (k+1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 선과, (k+1) 구간의 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 큰 측의 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트위치 지정 신호에 근거하여, 데이터 보정부에 있어서 0의 연속 길이가 k가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관련되는 데이터 복호장치에서는 예를 들면 (k+1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF신호 레벨과, (k+1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로서, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 0의 연속 길이가 k가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는, 예를 들면 (k+1)≥2일때에, (k+1) 구간내의 선두의 채널 비트 데이터와, (k+1) 구간내의 최후의 채널 비트 데이터의 대소 관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 0의 연속 길이가 k가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (k+1)≥2일 때에, (k+1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (k+1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 작은 측을 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하고, 데이터 보정부에 있어서 0의 연속 길이가 k가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (k+1)≥2일때에, (k+1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (k+1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택 한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서, 0의 연속 길이가 k가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는, 데이터 보정부에 있어서, 예를 들면 보정 비트 위치 검출부로부터 보정 비트 위치 지정 신호에 근거하여, 지정된 비트위치의 데이터의 논리 레벨을 반전시키고, 또한, 지정된 비트 위치의 (k+1) 구간의 외측의 비트 위치의 데이터의 논리 레벨을 반전시킴으로써 보정처리를 행하여, 최대 반전 간격(Tmin) 부근의 데치터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 데이터 보정부에 있어서, 예를 들면 보정 비트 위치 검출부에서는 보정 비트 위치 지정 신호에 근거하여, 지정된 비트 위치의 1의 데이터를 (k+1) 구간 외측의 데이터로 이동시킴으로써 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명에서는 부호계열내의 연속되는 '1 사이에 들어 가는 0의 최소 연속 길이가 d인 기록 부호중 d≥2를 충족시키는 것을 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록 부호가 기록된 기록매체의 데이터 재생장치에 있어서의 데이터 복호장치에 있어서, 동일 심볼의 연속 길이가 (d'-2)인 채널 비트 데이터를 검출하는 (d'-2) 검출부에 의해 검출된 동일 심볼의 연속 길이가 (d'-2)인 채널 비트 데이터에 대하여, 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 d'가 되도록 보정처리를 행함으로써, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (d'-2) 구간 직전과, (d'-2) 구간 직후의 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여 데이터 보정부에 있어서 동일 심볼의 연속 길이가 d'가 되도록 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 데이터 보정부에 있어서, 예를 들면 비트의 논리 레벨을 반전시킴으로써 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명에서는 부호계열내의 연속되는 1 사이에 들어 가는 0의 최소 연소 길이가 d인 기롤 보호중 d≥2를 충족시키는 것을 ZRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록 부호가 기록된 기록매체의 데이터 재생장치에 있어서의 데이터 복호장치에 있어서, 역 NRZI 변조한 후의, 0의 연속 길이가 (d-2)인 채널 비트 데이터를 검출하는 (d-2) 검출부에 의해 검출된 0의 연속 길이가 (d-2)인 채널 비트 데이터에 대하여, 보정 비트위치 검출부로부터의 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 0의 연속 길이가 d가 되도록 보정처리를 행함으로써, 최소 반전 간격(Tmin) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다. 또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (d-2) 구간 직전 및 직후의 비트를 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 d'가 되도록 보정 처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 데이터 보정부에 있어서, 예를 들면 보정 비트 위치 검출부가 지정하는 비트의 논리 레벨을 반전하고, 또한 인접하는 양측의 비트의 논리 레벨을 반전함으로써 보정처리를 행하여, 최소 반전 간격(Tmin) 부근의 데이터 복호오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명에서는 부호계열내의 연속되는 1 사이에 들어가는 0의 최대 연속 길이가 k인 기록 부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 k'=k+1인 기록 부호가 기록된 기록매체의 데이터 재생장치에 있어서의 데이터 복호장치에 있어서, 동일 심볼의 연속 길이가 (k'+2)인 채널 비트 데이터를 검출하는 (k'+2) 검출부에 의해 검출된 동일 심볼의 연속 길이가 (k'+2)인 채널 비트 데이터에 대하여, 보정 비트 위치 검출부로부터의 보정 비트 위치지정 신호에 근거하여 동일 심볼의 연속 길이가 k'가 되도록 보정처리를 행함으로써, 최대 반전 간격(Tmax)부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (k'+2) 구간의 선두 및 최후의 비트를 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 k'가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호 오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서, 데이터 보정부는 보정 비트 위치 검출부가 지정하는 비트의 논리 레벨을 반전함으로써 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명에서는 부호계열내의 연속되는 1 사이에 들어가는 0의 최대 연속 길이가 k인 기록 부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 (k')=k+1인 기록 부호가 기록된 기록매체의 데이터 재생장치에 있어서의 데이터 복호장치에 있어서, 역 NRZI 변조한 후의, 0의 연속 길이가 (k+2)인 채널 비트 데이터를 검출하는 (k+2) 검출부에 의해 검출된 0의 연속 길이가 (k+2)인 채널 비트 데이터에 대하여, 보정 비트 위치 검출부로부터의 보정 비트 위치 지정 신호에 근거하여, 0의 연속 길이가 k가 되도록 보정처리를 행함으로써, 최대 반전 간격(Tmax) 부근의 데이터 복호오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서는 예를 들면 (k+2) 구간의 선두 및 최후의 비트를 보정 비트 위치로부터 보정 비트 위치 지정 신호를 보정 비트 위치 검출부가 출력됨으로써, 이 보정 비트 위치 지정 신호에 근거하여, 데이터 보정부에 있어서 동일 심볼의 연속 길이가 k'가 되도록 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호오류를 감소시키어, 비트 오차율을 향상시킬 수 있다.
또한, 본 발명과 관계되는 데이터 복호장치에서, 데이터 보정부는 예를 들면 보정 비트 위치 검출부가 지정하는 비트의 논리 레벨을 반전하여, 또한 그 양측의 비트의 논리 레벨을 반전함으로써 보정처리를 행하여, 최대 반전 간격(Tmax) 부근의 데이터 복호오류를 감소시키고, 비트 오차율을 향상시킬 수 있다.
본 발명과 관계되는 데이터 복호장치를 사용하는 것으로, 스큐잉에 대한 마진 및, 디포커스에 대한 마진을 증가시킬 수 있다. 또한, 본 발명과 관계되는 데이터 복호장치는 선기록 밀도의 향상에 따르는 최소 반전 간격(Tmin) 및 최대 반전 간격(Tmax)의 판독 오차의 감소에도 유효하다.

Claims (54)

  1. 부호계열내의 연속되는 1 사이에 들어 가는 0의 최소 연속 길이가 d인 기록 부호를 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록부호가 기록된 기록매체의 데이터 재생장치에서의 데이터 복호장치에 있어서,
    동일 심볼의 연속 길이가 (d'-1)인 채널 비트 데이터를 검출하는 (d'-1) 검출부와,
    상기 (d'-1) 검출부에 의해 검출된 동일 심볼의 연속 길이가 (d'-1)인 채널 비트 데이터의 보정위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 보정 비트 위치 검출부와,
    상기 (d'-1) 검출부에 의해 검출된 심볼의 연속 길이가 (d'-1)인 채널 비트 데이터를 동일 심볼의 연속 길이가 d'가 되도록 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여 보정처리를 행하는 데이터 보정부를 구비하는 것을 특징으로 하는 데이터 복호장치.
  2. 제1항에 있어서,
    상기 기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여 채널 비트 데이터를 출력하는 것을 특징으로 하는 데이터 복호장치.
  3. 제2항에 있어서,
    상기 보정 비트 위치 검출부는 (d'-1)≥1일 때에, (d'-1) 구간 직전의 채널 비트 데이터와, (d'-1) 구간 직후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  4. 제3항에 있어서,
    상기 보정 비트 위치 검출부는 (d'-1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF신호 레벨과 비교 레벨의 차와, (d'-1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 작은 측을 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  5. 제2항에 있어서,
    상기 보정 비트 위치 검출부는 (d'-1)≥1일 때에, (d'-1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d'-1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  6. 제2항에 있어서,
    상기 보정 비트 위치 검출부는 (d'-1)≥2일 때에, (d'-1) 구간내의 선두의 채널 비트 데이터와, (d'-1) 구간내의 최후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  7. 제6항에 있어서,
    상기 보정 비트 위치 검출부는 (d'-1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (d'-1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 큰 측을 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  8. 제2항에 있어서,
    상기 보정 비트 위치 검출부는 (d'-1)≥2일 때에, (d'-1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d'-1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  9. 제1항에 있어서,
    상기 데이터 보정부는 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호로 지정된 비트위치의 데이터의 논리 레벨을 반전시킴으로써 보정처리를 행하는 것을 특징으로 하는 데이터 복호장치.
  10. 부호계열내의 연속되는 1 사이에 들어가는 0의 최소 연속 길이가 d인 기록부호를 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d=1인 기록부호가 기록된 기록매체의 데이터 재생장치에서의 데이터 복호장치에 있어서;
    역 NRZI 변조한 후의 0의 연속 길이가 (d-1)인 채널 비트 데이터를 검출하는 (d-1) 검출부와;
    상기 (d-1) 검출부에 의해 검출된 0의 연속 길이가 (d-1)인 채널 비트 데이터의 보정위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 보정 비트 위치 검출부와;
    상기 (d-1) 검출부에 의해 검출된 0의 연속 길이가 (d-1)인 채널 비트 데이터를 0의 연속 길이가 d가 되도록 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여 보정처리를 행하는 데이터 보정부를 구비하는 것을 특징으로 하는 데이터 복호장치.
  11. 제10항에 있어서,
    기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여, 부호계열 중의 연속되는 1 사이에 들어가는 0의 최소 연속 길이가 d인 채널 비트 데이터를 출력하는 것을 특징으로 하는 데이터 복호장치.
  12. 제11항에 있어서,
    상기 보정 비트 위치 검출부는 (d-1)≥0일 때에, (d-1) 구간 직전의 채널 비트 데이터와, (d-1) 구간 직후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  13. 제12항에 있어서,
    상기 보정 비트 위치 검출부는 (d-1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (d-1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF신호 레벨과 비교 레벨의 차가 작은 측을 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  14. 제11항에 있어서,
    상기 보정 비트 위치 검출부 (d-1)≥0일 때에, (d-1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d-1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  15. 제11항에 있어서,
    상기 보정 비트 위치 검출부는 (d-1)≥2일 때에, (d-1) 구간내의 선두의 채널 비트 데이터와, (d-1) 구간내의 최후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  16. 제15항에 있어서,
    상기 보정 비트 위치 검출부는 (d-1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (d-1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 큰 측을 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  17. 제11항에 있어서,
    상기 보정 비트 위치 검출부는 (d-1)≥2일 때에, (d-1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (d-1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  18. 제10항에 있어서,
    상기 데이터 보정부는 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여, 지정된 비트 위치의 데이터의 논리 레벨을 반전시키며, 또한, 지정된 비트 위치의 (d-1) 구간의 외측의 비트 위치의 데이터의 논리 레벨을 반전시킴으로써 보정처리를 하는 것을 특징으로 하는 데이터 복호장치.
  19. 제10항에 있어서,
    상기 데이터 보정부는 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여, 지정된 비트 위치의 1의 데이터를 (d-1) 구간의 외측의 데이터에 시프트시킴으로써 보정처리를 행하는 것을 특징으로 하는 데이터 복호장치.
  20. 부호계열내의 연속되는 1 사이에 들어가는 0의 최대 연속 길이가 k인 기록부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 k'=k+1인 기록부호가 기록된 기록매체의 데이터 재생장치에서의 데이터 복호장치에 있어서, 동일 심볼의 연속 길이가 (k'+1)인 채널비트 데이터를 검출하는 (k'+1) 검출부와, 상기 (k'+1) 검출부에 의해 검출된 동일 심볼의 연속길이가 (k'+1)인 채널 비트 데이터의 보정위치를 지정하는 보정 비트 위치 지정신호를 출력하는 보정 비트 위치 검출부와, 상기 (k'+1) 검출부에 의해 검출된 동일 심볼의 연속 길이가 (k'+1)인 채널 비트 데이터를 동일 심볼의 연속 길이가 k'가 되도록 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여 보정처리를 행하는 데이터 보정부를 구비하는 것을 특징으로 하는 데이터 복호장치.
  21. 제20항에 있어서,
    기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여 채널 비트 데이터를 출력하는 것을 특징으로 하는 데이터 복호장치.
  22. 제21항에 있어서,
    상기 보정 비트 위치 검출부는 (k'+1) 구간 직전의 채널 비트 데이터와, (k'+1) 구간 직후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  23. 제22항에 있어서,
    상기 보정 비트 위치 검출부는 (k'+1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF신호 레벨과 비교 레벨의 차와, (k'+1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 큰 측을 보정 비트 위치로서 지정하는 보정 비트 위치지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  24. 제21항에 있어서,
    상기 보정 비트 위치 검출부는 (k'+1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (k'+1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  25. 제21항에 있어서,
    상기 보정 비트 위치 검출부는 (k'+1) 구간내의 선두의 채널 비트 데이터와, (k'+1) 구간내의 최후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  26. 제25항에 있어서,
    상기 보정 비트 위치 검출부는 (k'+1) 구간내의선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (k'+1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 작은 측을 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  27. 제21항에 있어서,
    상기 보정 비트 위치 검출부는 (k'+1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (k'+1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  28. 제20항에 있어서,
    상기 데이터 보정부는 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여, 지정된 비트 위치의 데이터의 논리레벨을 반전시킴으로써 보정처리를 행하는 것을 특징으로 하는 데이터 복호장치.
  29. 부호계열내의 연속되는 1 사이에 들어가는 0의 최대 연속 길이가 k인 기록부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 k'=k=1인 기록 부호가 기록된 기록매체의 데이터 재생장치의 데이터 복호장치에 있어서;
    역 NRZI 변조한 후의, 0의 연속 길이가 (k+1)인 채널 비트 데이터를 검출하는 (k+1) 검출부와;
    상기 (k+1) 검출부에 의해 검출된 0의 연속 길이가 (k+1)인 채널 비트 데이터의 보정 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 보정 비트 위치 검출부와;
    상기 (k+1) 검출부에 의해 검출된 0의 연속 길이가 (k+1)인 채널 비트 데이터를 0의 연속 길이가 k가 되도록 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여 보정 처리를 하는 데이터 보정부를 구비하는 것을 특징으로 하는 데이터 복호장치.
  30. 제29항에 있어서,
    기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여, 부호계열내의 연속되는 1 사이에 들어가는 0의 최대 연속 길이가 k인 채널 비트 데이터를 출력하는 것을 특징으로 하는 데이터 복호장치.
  31. 제30항에 있어서,
    상기 보정 비트 위치 검출부는 (k+1) 구간 직전의 채널 비트 데이터와, (k+1) 구간 직후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  32. 제31항에 있어서,
    상기 보정 비트 위치 검출부는 (k+1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (k+1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 큰 측을 보정 비트위치로서 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  33. 제30항에 있어서,
    상기 보정 비트위치 검출부는 (k+1) 구간 직전의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (k+1) 구간 직후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  34. 제30항에 있어서,
    상기 보정 비트 위치 검출부는 (k+1)≥2일 때에, (k+1) 구간내의 선두의 채널 비트 데이터와, (k+1) 구간내의 최후의 채널 비트 데이터의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  35. 제34항에 있어서,
    상기 보정 비트 위치검출되는 (k+1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차와, (k+1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과 비교 레벨의 차가 작은 측을 보정 비트위치로서 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  36. 제30항에 있어서,
    상기 보정 비트 위치 검출부는 (k+1)≥2일 때에, (k+1) 구간내의 선두의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과, (k+1) 구간내의 최후의 채널 비트 데이터의 레벨 판정시의 재생 RF 신호 레벨과의 대소관계에 근거하여 선택한 보정 비트 위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  37. 제29항에 있어서,
    상기 데이터 보정부는 상기 보정 비트 위치 검출부에서는 보정 비트 위치 지정 신호에 근거하여, 지정된 비트 위치의 데이터이 논리 레벨을 반전시키며, 또한, 지정된 비트 위치의 (k+1) 구간의 외측의 비트 위치의 데이터의 논리 레벨을 반전시킴으로써 보정처리를 행하는 것을 특징으로 하는 데이터 복호장치.
  38. 제29항에 있어서,
    상기 데이터 보정부는 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여, 지정된 비트 위치의 1의 데이터를 (k+1) 구간의 외측의 데이터에 시프트시킴으로써 보정처리를 하는 것을 특징으로 하는 데이터 복호장치.
  39. 부호계열내의 연속되는 1 사이에 들어 가는 0의 최소 연속 길이가 d인 기록부호중 d≥2을 만족하는 것을 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록부호가 기록된 기록매체의 데이터 재생 장치에 있어서의 데이터 복호장치에 있어서;
    동일 심볼의 연속 길이가 (d'-2)인 채널 비트 데이터를 검출하는 (d'-2) 검출부와, 상기 (d'-2) 검출부에 의해 검출된 심볼의 연속 길이가 (d'-2)인 채널 비트 데이터의 보정위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 보정 비트 위치 검출부와;
    상기 (d'-2) 검출부에 의해 검출된 동일 심볼의 연속 길이가 (d'-2)인 채널 비트 데이터를 동일 심볼의 연속 길이가 d'가 되도록 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여 보정처리를 행하는 데이터 보정부를 구비하는 것을 특징으로 하는 데이터 복호장치.
  40. 제39항에 있어서,
    기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여 채널 비트 데이터를 출력하는 것을 특징으로 하는 데이터 복호장치.
  41. 제40항에 있어서,
    상기 보정 비트 위치 검출부는 (d'-2) 구간의 직전과 (d'-2) 구간의 직후를 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  42. 제41항에 있어서,
    상기 데이터 보정부는 비트의 논리 레벨을 반전시키는 보정처리를 행하는 것을 특징으로 하는 데이터 복호장치.
  43. 부호계열내의 연속되는 1 사이에 들어가는 0의 최소 연속 길이가 d인 기록부호중 d≥2를 만족하는 것을 NRZI 변조한 후의, 동일 심볼의 최소 연속 길이가 d'=d+1인 기록부호가 기록된 기록매체의 데이터 재생장치에 있어서의 데이터 복호장치에 있어서;
    역 NRZI 변조한 후의, 0의 연속 길이가 (d-2)인 채널 비트 데이터를 검출하는 (d-2) 검출부와;
    상기 (d-2) 검출부에 의해 검출된 0의 연속 길이가 (d-2)인 채널 비트 데이터의 보정위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 보정 비트 위치 검출부와;
    상기 (d-2) 검출부에 의해 검출된 0의 연속 길이가 (d-2)인 채널 비트 데이터를 0의 연속 길이가 d가 되도록 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여 보정처리를 행하는 데이터 보정부를 구비하는 것을 특징으로 하는 데이터 복호장치.
  44. 제43항에 있어서, 기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여 채널 비트 데이터를 출력하는 것을 특징으로 하는 데이터 복호장치.
  45. 제44항에 있어서, 상기 보정 비트 위치 검출부는 (d-2) 구간의 직전 및 직후의 비트를 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  46. 제45항에 있어서,
    상기 데이터 보정부는 상기 보정 비트 위치 검출부가 지정하는 비트의 논리 레벨을 반전하고, 또한 인접하는 양측의 비트의 논리 레벨을 반전하는 것을 특징으로 하는 데이터 복호장치.
  47. 부호계열내의 연속되는 1 사이에 들어가는 0의 최대연속 길이가 k인 기록부호를 NRZI 변조한 후의, 동일 심볼의 최대연속 길이가 k'=k+1인 기록 부호가 기록된 기록매체의 데이터 재생장치의 데이터 복호장치에 있어서;
    동일 심볼의 연속 길이가 (k'+2)인 채널 비트 데이터을 검출하는 (k'+2) 검출부와, 상기 (k'+2) 검출부에 의해 검출된 동일 심볼의 연속 길이가 (k'+2)인 채널 비트 데이터의 보정 위치를 지정하는 보정 비트위치 지정 신호를 출력하는 보정 비트 위치 검출부와;
    상기 (k'+2) 검출부에 의해 검출된 동일 심볼의 연속 길이가 (k'+2)인 채널 비트 데이터를 동일 심볼의 연속 길이가 (k')가 되도록 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여 보정처리를 행하는 데이터 보정부를 구비하는 것을 특징으로 하는 데이터 복호장치.
  48. 제47항에 있어서,
    기록 매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨로 복호하여 채널 비트 데이터를 출력하는 것을 특징으로 하는 데이터 복호장치.
  49. 제48항에 있어서,
    상기 보정 비트 위치 검출부는 (k'+2) 구간의 선두 및 최후의 비트를 보정 비트 위치로서 지정하는 보정 비트위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  50. 제49항에 있어서,
    상기 데이터 보정부는 상기 보정 비트 위치 검출부가 지정하는 비트의 논리 레벨을 반전하는 것을 특징으로 하는 데이터 복호장치.
  51. 부호계열내의 연속하는 1 사이에 들어가는 0의 최대 연속 길이가 k인 기록부호를 NRZI 변조한 후의, 동일 심볼의 최대 연속 길이가 k'=k+1인 기록부호가 길고된 기록매체의 데이터 재생장치에서의 데이터 복호장치에 있어서;
    역 NRZI 변조한 후의 0의 연속 길이가 (k+2)인 채널 비트 데이터를 검출하는 (k+2) 검출부와;
    상기 (k+2) 검출부에 의해 검출된 0의 연속 길이가 (k+2)인 채널 비트 데이터의 보정위치를 지정하는 보정 비트 위치 지정 신호를 출력하는 보정 비트 위치 검출부와;
    상기 (k+2) 검출부에 의해 검출된 0의 연속 길이가(k+2)인 채널 비트 데이터를 0의 연속 길이가 k가 되도록 상기 보정 비트 위치 검출부에서의 보정 비트 위치 지정 신호에 근거하여 보정처리를 행하는 데이터 보정부를 구비하는 것을 특징으로 하는 데이터 복호장치.
  52. 제51항에 있어서,
    기록매체로부터 판독된 재생 RF 신호를 적어도 1개의 비교 레벨을 복호하여 채널 비트 데이터를 출력하는 것을 특징으로 하는 데이터 복호장치.
  53. 제52항에 있어서,
    상기 보정 비트 위치 검출부는 (k+2) 구간의 선두 및 최후의 비트를 보정 비트 위치로서 지정하는 보정 비트 위치 지정 신호를 출력하는 것을 특징으로 하는 데이터 복호장치.
  54. 제53항에 있어서,
    상기 데이터 보정부는 상기 보정 비트 위치 검출부가 지정하는 비트의 논리 레벨을 반전하여, 또한 그 양측의 비트의 논리 레벨을 반전하는 것을 특징으로 하는 데이터 복호장치.
KR1019970707117A 1996-02-08 1997-02-07 데이터복호장치 KR100465361B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2253096 1996-02-08
JP96-022530 1996-02-08

Publications (2)

Publication Number Publication Date
KR19980703717A true KR19980703717A (ko) 1998-12-05
KR100465361B1 KR100465361B1 (ko) 2005-05-24

Family

ID=12085362

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970707117A KR100465361B1 (ko) 1996-02-08 1997-02-07 데이터복호장치

Country Status (6)

Country Link
US (1) US6111833A (ko)
EP (1) EP0821360B1 (ko)
KR (1) KR100465361B1 (ko)
CN (1) CN1129134C (ko)
DE (1) DE69724201T2 (ko)
WO (1) WO1997029485A1 (ko)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3539091B2 (ja) * 1996-10-11 2004-06-14 ソニー株式会社 データ復号方法及びデータ復号装置
JP3439979B2 (ja) * 1998-03-13 2003-08-25 富士通株式会社 データ読み取り方法、データ読み取り装置、及び、記録媒体
US6205103B1 (en) * 1998-06-30 2001-03-20 Plasmon Lms, Inc. Enhanced adaptive and selective ISI cancellation for a read channel in storage technologies
KR100354175B1 (ko) * 1998-11-20 2002-09-28 엘지전자 주식회사 데이터 변/복조방법과 이를 이용한 변/복조 장치 및 그 기록매체
JP4193262B2 (ja) * 1999-01-19 2008-12-10 ソニー株式会社 復号装置およびデータ再生装置、並びに復号方法
CN1286103C (zh) * 1999-03-23 2006-11-22 皇家菲利浦电子有限公司 信息载体、编码装置、编码方法、解码装置和解码方法
CN1210711C (zh) * 2000-01-14 2005-07-13 皇家菲利浦电子有限公司 将一个模拟信号转换为一个二进制输出信号的方法
US6732320B1 (en) * 2000-04-28 2004-05-04 Promos Technologies Inc. Method and system for improved error correction in optical media data processing
JP2003534624A (ja) * 2000-05-25 2003-11-18 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 検知器、再現システム、受信器、及び方法
KR100362387B1 (ko) * 2000-08-26 2002-11-23 삼성전자 주식회사 주기 검출 장치 및 방법
SG102605A1 (en) * 2000-12-07 2004-03-26 Inst Data Storage A data processing apparatus and method for d=2 optical channels
EP1402530A1 (en) * 2001-05-10 2004-03-31 Koninklijke Philips Electronics N.V. Signal processor and apparatus for reproducing information
CN100433157C (zh) * 2003-11-24 2008-11-12 联发科技股份有限公司 信息回复方法及其装置
KR100688534B1 (ko) 2005-01-26 2007-03-02 삼성전자주식회사 변조 코드의 부호화 및 복호화방법 및 장치
JPWO2006100981A1 (ja) * 2005-03-18 2008-09-04 日本電気株式会社 情報記録媒体、情報再生装置、情報再生方法
JP4861435B2 (ja) * 2006-12-05 2012-01-25 パイオニア株式会社 情報再生装置及び方法、並びにコンピュータプログラム
JP4861434B2 (ja) * 2006-12-05 2012-01-25 パイオニア株式会社 情報再生装置及び方法、並びにコンピュータプログラム
CN101692635A (zh) * 2007-09-06 2010-04-07 夏普株式会社 通信设备和通信方法
US9087025B2 (en) * 2009-02-05 2015-07-21 Micron Technology, Inc. Data encoding using spare channels in a memory system
US20110090773A1 (en) * 2009-10-16 2011-04-21 Chih-Ching Yu Apparatus for generating viterbi-processed data using an input signal obtained from reading an optical disc
US8493246B2 (en) * 2011-12-20 2013-07-23 General Electric Company Methods and systems for decoding data
US8432780B1 (en) 2012-05-10 2013-04-30 Mediatek Inc. Viterbi decoding apparatus using level information generator supporting different hardware configurations to generate level information to Viterbi decoder and related method thereof
JP2017188179A (ja) * 2016-04-06 2017-10-12 株式会社東芝 磁気記録再生装置および磁気記録再生方法
US10002650B1 (en) * 2016-12-21 2018-06-19 Mediatek Inc. Signal quality detection circuit for generating signal quality detection result according to two-dimensional nominal sampling point pattern and associated signal quality detection method
CN114079780A (zh) * 2020-08-20 2022-02-22 腾讯科技(深圳)有限公司 视频解码方法、视频编码方法、装置、设备及存储介质

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4488142A (en) * 1981-12-31 1984-12-11 International Business Machines Corporation Apparatus for encoding unconstrained data onto a (1,7) format with rate 2/3
JPS59165212A (ja) * 1983-03-08 1984-09-18 Sony Corp 情報信号再生装置
JP3305344B2 (ja) * 1992-01-21 2002-07-22 パイオニア株式会社 光学式記録媒体を用いた情報記録再生装置
JP2911704B2 (ja) * 1993-02-16 1999-06-23 パイオニア株式会社 ディジタル信号再生装置
JPH07111042A (ja) * 1993-10-08 1995-04-25 Hitachi Ltd データ弁別回路
JPH07220409A (ja) * 1994-02-04 1995-08-18 Pioneer Electron Corp ディジタル信号再生装置
JP3417704B2 (ja) * 1995-01-20 2003-06-16 パイオニア株式会社 ディジタル信号再生装置
JP3539091B2 (ja) * 1996-10-11 2004-06-14 ソニー株式会社 データ復号方法及びデータ復号装置

Also Published As

Publication number Publication date
EP0821360A4 (en) 1999-04-21
KR100465361B1 (ko) 2005-05-24
DE69724201D1 (de) 2003-09-25
US6111833A (en) 2000-08-29
DE69724201T2 (de) 2004-06-17
WO1997029485A1 (fr) 1997-08-14
EP0821360B1 (en) 2003-08-20
CN1129134C (zh) 2003-11-26
EP0821360A1 (en) 1998-01-28
CN1183160A (zh) 1998-05-27

Similar Documents

Publication Publication Date Title
KR100465361B1 (ko) 데이터복호장치
US6678230B2 (en) Waveform equalizer for a reproduction signal obtained by reproducing marks and non-marks recorded on a recording medium
US7852729B2 (en) Optical disc apparatus with adjustable constraint length PRML
EP1160785A2 (en) Reproducing apparatus for optical disc recorded in high density
JP2004327013A (ja) 光ディスク媒体および光ディスク装置
JP3886300B2 (ja) 信号処理装置及びその信号処理方法
KR0156485B1 (ko) 부호간 간섭에 의한 신호파형왜곡의 보정기능을 갖는 데이타 변별장치
JPH07262694A (ja) ディジタル信号再生装置
KR20000035065A (ko) 데이터 변/복조방법과 이를 이용한 변/복조 장치 및 그 기록매체
KR20070007927A (ko) 광학 기억 시스템을 위한 dc 제어된 엔코딩
EP1361574A2 (en) Multi-value data recording and reproducing device
JP2002008315A (ja) 光ディスク装置
US6392569B1 (en) Decoding apparatus, data reproduction apparatus, and decoding method
US5151891A (en) Method and apparatus for assigning binary values to sample values of a waveform representing a pattern of recording marks on a record carrier
JP3783281B2 (ja) データ復号装置
EP2254122B1 (en) Method of evaluating reproduced signals and optical disc drive
JP4501960B2 (ja) ビタビ検出器、及び、情報再生装置
JP3995012B2 (ja) データ復号装置
EP0836186B1 (en) Data decoding method and device
JP2000311347A (ja) ドライブ装置
JP2000285612A (ja) データ復号装置及びデータ復号方法
JP2005032311A (ja) 情報再生装置
JP4029437B2 (ja) データ復号装置及びデータ復号方法
JP3485348B2 (ja) Prml再生回路
JP2003520383A (ja) アナログ信号を二進出力信号に変換する方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111220

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20121221

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee