KR102601207B1 - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR102601207B1
KR102601207B1 KR1020160097503A KR20160097503A KR102601207B1 KR 102601207 B1 KR102601207 B1 KR 102601207B1 KR 1020160097503 A KR1020160097503 A KR 1020160097503A KR 20160097503 A KR20160097503 A KR 20160097503A KR 102601207 B1 KR102601207 B1 KR 102601207B1
Authority
KR
South Korea
Prior art keywords
layer
insulating patterns
display area
disposed
light emitting
Prior art date
Application number
KR1020160097503A
Other languages
English (en)
Other versions
KR20180014398A (ko
Inventor
김세호
곽원규
이지은
김요한
박동섭
이광식
이재선
조성호
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020160097503A priority Critical patent/KR102601207B1/ko
Priority to US15/610,566 priority patent/US11489025B2/en
Priority to EP19151369.6A priority patent/EP3489809B1/en
Priority to CN201710623671.7A priority patent/CN107665062B/zh
Priority to CN202210760211.XA priority patent/CN115079868A/zh
Priority to EP17183537.4A priority patent/EP3276463B1/en
Publication of KR20180014398A publication Critical patent/KR20180014398A/ko
Priority to US17/970,497 priority patent/US11974488B2/en
Priority to KR1020230152920A priority patent/KR20230157280A/ko
Application granted granted Critical
Publication of KR102601207B1 publication Critical patent/KR102601207B1/ko
Priority to US18/520,386 priority patent/US20240099095A1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0443Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a single layer of sensing electrodes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0446Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/805Electrodes
    • H10K59/8052Cathodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/821Patterning of a layer by embossing, e.g. stamping to form trenches in an insulating layer
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04103Manufacturing, i.e. details related to manufacturing processes specially suited for touch sensitive devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2203/00Indexing scheme relating to G06F3/00 - G06F3/048
    • G06F2203/041Indexing scheme relating to G06F3/041 - G06F3/045
    • G06F2203/04111Cross over in capacitive digitiser, i.e. details of structures for connecting electrodes of the sensing pattern where the connections cross each other, e.g. bridge structures comprising an insulating layer, or vias through substrate
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/04164Connections between sensors and controllers, e.g. routing lines between electrodes and connection pads
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/10Transparent electrodes, e.g. using graphene
    • H10K2102/101Transparent electrodes, e.g. using graphene comprising transparent conductive oxides [TCO]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/842Containers
    • H10K50/8426Peripheral sealing arrangements, e.g. adhesives, sealants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/871Self-supporting sealing arrangements
    • H10K59/8722Peripheral sealing arrangements, e.g. adhesives, sealants

Abstract

표시장치는 베이스층, 회로층, 발광소자층, 유기층, 터치감지유닛을 포함한다. 베이스층은 표시영역과 비표시영역을 포함한다. 복수 개의 절연패턴들은 비표시영역에 중첩한다. 유기층은 상기 발광소자층 상에 배치되며, 상기 복수 개의 절연패턴들 및 상기 유기발광 다이오드에 중첩한다. 상기 복수 개의 터치 신호라인들의 적어도 일부분은 상기 복수 개의 절연패턴들에 중첩한다.

Description

표시장치{DISPLAY DEVICE}
본 발명은 표시장치에 관한 것으로, 터치감지유닛 일체형 표시장치에 관한 것이다.
텔레비전, 휴대 전화, 태블릿 컴퓨터, 네비게이션, 게임기 등과 같은 멀티 미디어 장치에 사용되는 다양한 표시장치들이 개발되고 있다. 표시장치들의 입력장치로써 키보드 또는 마우스 등을 포함한다. 또한, 최근에 표시장치들은 입력장치로써 터치패널을 구비한다.
본 발명의 목적은 노이즈가 감소된 터치감지유닛 일체형 표시장치에 관한 것이다.
본 발명의 일 실시예에 따른 표시장치는 베이스층, 회로층, 발광소자층, 박막 봉지층, 터치감지유닛을 포함한다. 베이스층은 표시영역과 비표시영역을 포함한다. 화로층은 적어도 하나의 중간 절연층 및 상기 비표시영역에 중첩하는 전원전극을 포함한다. 발광소자층은 상기 회로층 상에 배치된 제1 전극, 발광층, 및 제2 전극을 포함하는 유기발광 다이오드, 상기 제1 전극을 노출시키는 개구부가 정의된 화소정의막, 상기 제2 전극과 상기 전원전극을 연결하며 복수 개의 홀들이 정의된 연결전극, 및 상기 홀들에 중첩하는 복수 개의 절연패턴들을 포함한다. 박막 봉지층은 상기 복수 개의 절연패턴들 및 상기 유기발광 다이오드에 중첩하는 유기층을 포함한다.
터치감지유닛은 적어도 하나의 터치 절연층, 복수 개의 터치전극들, 및 상기 복수 개의 터치전극들에 연결된 복수 개의 터치 신호라인들을 포함하고, 상기 박막 봉지층 상에 배치된다. 상기 복수 개의 터치 신호라인들의 적어도 일부분은 상기 복수 개의 절연패턴들에 중첩한다.
상기 복수 개의 홀들 각각은 상기 복수 개의 절연패턴들 중 대응하는 절연패턴에 의해 커버된다.
상기 연결전극은 제1 투명도전성층, 상기 제1 투명도전성층 상의 금속층, 및 상기 금속층 상의 제2 투명도전성층을 포함할 수 있다.
상기 복수 개의 홀들은 복수 개의 행들을 정의하고, 상기 복수 개의 행들은 제1 방향으로 나열되며, 상기 복수 개의 행들 중 제1 행은 상기 제1 방향과 교차하는 제2 방향으로 나열된 제1 홀들을 포함할 수 있다. 상기 복수 개의 행들 중 제2 행은 상기 제2 방향으로 나열되며 상기 제1 홀들 사이에 배치된 제2 홀들을 포함할 수 있다. 상기 복수 개의 행들 중 제3 행은 상기 제2 방향으로 나열되며 상기 제1 홀들에 대응하는 제3 홀들을 포함할 수 있다.
상기 복수 개의 홀들 중 일부의 홀들은 n×m의 매트릭스 형태로 배열된다.
상기 복수 개의 절연패턴들은, 상기 n×m의 매트릭스 형태의 홀들에 일대일 대응하는 n×m의 매트릭스 형태의 제1 절연패턴들 및 상기 n×m의 매트릭스 형태의 제1 절연패턴들과 이격된 제2 절연패턴들을 포함할 수 있다. 상기 제2 절연패턴들은 상기 제1 절연패턴들의 n개의 행들 사이에 n-1개의 행 및 상기 제1 절연패턴들의 m개의 열들 사이에 m-1개의 열을 정의한다.
상기 복수 개의 절연패턴들은, 상기 n×m의 매트릭스 형태의 홀들에 일대일 대응하는 n×m의 매트릭스 형태의 제1 절연패턴들 및 상기 제1 절연패턴들 중 가장 작은 사각형을 정의하는 4개의 제1 절연패턴들의 중심들에 배치된 제2 절연패턴들을 포함할 수 있다.
상기 복수 개의 절연패턴들은 열 부분(column portion)과 상기 열 부분에 연결된 행 부분(low portion)을 포함하는 제1 절연패턴을 포함할 수 있다. 상기 열 부분은 상기 n×m의 매트릭스 형태의 홀들 중 열 방향으로 나열된 홀들에 중첩하고, 상기 행 부분은 상기 열 방향으로 나열된 홀들의 행 방향에 배치된 홀에 중첩한다.
상기 복수 개의 절연패턴들은 상기 제1 절연패턴을 복수 개 포함할 수 있다. 상기 복수 개의 절연패턴들은 상기 행 방향으로 이격되어 배치된 2개의 제1 절연패턴들 사이에 배치된 제2 절연패턴을 더 포함할 수 있다.
상기 복수 개의 절연패턴들은 각각이 상기 n×m의 매트릭스 형태의 홀들 중 열 방향으로 나열된 일부의 홀들에 중첩하는 열 절연 패턴들(column insulation pattern)을 포함할 수 있다. 상기 n×m의 매트릭스 형태의 홀들의 n개의 행들 사이마다 상기 열 절연 패턴들 중 적어도 하나가 배치된다.
상기 복수 개의 절연패턴들은 상기 화소 정의막과 동일한 두께를 갖고, 동일한 물질을 포함할 수 있다.
상기 비표시영역은 상기 표시영역을 사이에 두고 제1 방향에서 마주하는 제1 비표시영역 및 제2 비표시영역 및 상기 표시영역을 사이에 두고 상기 제1 방향과 교차하는 제2 방향에서 마주하는 제3 비표시영역 및 제4 비표시영역을 포함할 수 있다. 상기 전원전극은 적어도 상기 제1 비표시영역, 상기 제3 비표시영역, 및 상기 제4 비표시영역에 배치되고, 상기 연결전극은 적어도 상기 제3 비표시영역 및 상기 제4 비표시영역에 배치된다.
적어도 상기 제1 비표시영역, 상기 제3 비표시영역, 및 상기 제4 비표시영역에 배치되고, 상기 전원전극에 중첩하는 댐을 더 포함할 수 있다. 상기 적어도 하나의 터치 절연층은 상기 댐에 중첩한다.
상기 댐은 상기 적어도 하나의 중간 절연층 또는 상기 화소 정의막과 동일한 두께를 갖고, 동일한 물질을 포함할 수 있다.
상기 제2 전극은 상기 복수 개의 절연패턴들 중 적어도 일부에 중첩한다.
상기 연결전극은 상기 제1 전극과 동일한 층구조 및 동일한 물질을 포함할 수 있다.
본 발명의 일 실시예에 따른 표시장치는 베이스층, 회로층, 발광소자층, 유기층, 터치감지유닛을 포함한다. 상기 베이스층은 표시영역과 비표시영역을 포함한다. 상기 회로층은 상기 베이스층 상에 배치된다. 상기 발광소자층은 상기 회로층 상에 배치된 발광 다이오드, 상기 발광 다이오드의 제1 전극을 노출시키는 개구부를 구비한 화소정의막, 및 상기 비표시영역 중첩하는 복수 개의 절연패턴들을 포함한다. 상기 유기층은 상기 발광소자층 상에 배치되며, 상기 복수 개의 절연패턴들 및 상기 유기발광 다이오드에 중첩한다. 상기 터치감지유닛은 복수 개의 터치전극들 및 상기 복수 개의 터치전극들에 연결된 복수 개의 터치 신호라인들을 포함한다. 상기 복수 개의 터치 신호라인들의 적어도 일부분은 상기 복수 개의 절연패턴들에 중첩한다.
상기 복수 개의 절연패턴들은 복수 개의 행들을 정의하고, 상기 복수 개의 행들은 제1 방향으로 나열되며, 상기 복수 개의 행들 중 제1 행은 상기 제1 방향과 교차하는 제2 방향으로 나열된 제1 절연패턴들을 포함할 수 있다. 상기 복수 개의 행들 중 제2 행은 상기 제2 방향으로 나열되며 상기 제1 절연패턴들 사이에 배치된 제2 절연패턴들을 포함할 수 있다. 상기 복수 개의 행들 중 제3 행은 상기 제2 방향으로 나열되며 상기 제1 절연패턴들에 대응하는 제3 절연패턴들을 포함할 수 있다.
상기 복수 개의 절연패턴들은 상기 베이스층의 엣지를 따라 연장된 열 부분과 상기 열 부분에 연결된 행 부분을 포함하는 제1 절연패턴들을 포함할 수 있다. 상기 복수 개의 절연패턴들은 서로 이격되어 배치된 2개의 제1 절연패턴들 사이에 배치된 제2 절연패턴을 더 포함할 수 있다.
상기 복수 개의 절연패턴들은 상기 베이스층의 엣지를 따라 연장된 열 절연 패턴들을 포함할 수 있다. 상기 열 절연 패턴들은 제1 열 절연 패턴들 및 제2 열 절연 패턴들을 포함하고, 상기 제1 열 절연 패턴들과 상기 제2 열 절연 패턴들은 서로 교번하게 배치되고, 상기 제2 열 절연 패턴들의 말단은 상기 제1 열 절연 패턴들의 중심에 중첩할 수 있다.
상술한 바에 따르면, 절연패턴들은 박막 봉지층을 구성하는 모노머 용액의 흐름을 제어할 수 있다. 모노머 용액의 표시패널의 엣지영역으로 흐르는 유량을 제어하여 엣지영역까지 평탄한 유기층을 형성할 수 있다. 결과적으로 유기층 상에 배치된 무기층 역시 평탄한 상면을 제공할 수 있다. 무기층 상에 배치된 터치 신호라인들은 제2 전극와 실질적으로 동일한 거리로 이격된다. 또한 상기 이격 거리는 기준 거리보다 클 수 있다. 제2 전극와 터치 신호라인들 사이의 신호 간섭이 방지될 수 있다.
도 1a는 본 발명의 일 실시예에 따른 표시장치의 제1 동작에 따른 사시도이다.
도 1b는 본 발명의 일 실시예에 따른 표시장치의 제2 동작에 따른 사시도이다.
도 1c는 본 발명의 일 실시예에 따른 표시장치의 제3 동작에 따른 사시도이다.
도 2는 본 발명의 일 실시예에 따른 표시장치의 단면도이다.
도 3a 내지 3b는 본 발명의 일 실시예에 따른 표시장치의 사시도이다.
도 4는 본 발명의 일 실시예에 따른 표시장치의 사시도이다.
도 5a는 본 발명의 일 실시예에 따른 표시모듈의 단면도이다.
도 5b는 본 발명의 일 실시예에 따른 표시모듈의 평면도이다.
도 6a는 본 발명의 일 실시예에 따른 화소의 등가회로도이다.
도 6b 및 도 6c는 본 발명의 일 실시예에 따른 유기발광 표시패널의 부분 단면도들이다.
도 7a 내지 도 7c는 본 발명의 일 실시예에 따른 박막 봉지층의 단면도들이다.
도 8a는 본 발명의 일 실시예에 따른 터치감지유닛의 단면도이다.
도 8b 내지 8f는 본 발명의 일 실시예에 따른 터치감지유닛의 평면도이다.
도 9a는 본 발명의 일 실시예에 따른 표시모듈의 단면도이다.
도 9b는 비교예 따른 표시모듈의 단면도이다.
도 10은 본 발명의 일 실시예에 따른 표시모듈의 평면도이다.
도 11a는 본 발명의 일 실시예에 따른 표시모듈의 일부분을 확대한 평면도이다.
도 11b는 도 11a의 I-I'에 대응하는 본 발명의 일 실시예에 따른 표시모듈의 단면도이다.
도 11c는 도 11a의 I-I'에 대응하는 비교예에 따른 표시모듈의 단면도이다.
도 11d는 도 11b의 일부분을 확대한 단면도이다.
도 12a 내지 도 12c는 본 발명의 일 실시예에 따른 표시모듈의 일부분을 확대한 평면도이다.
도 13a 및 도 13b는 본 발명의 일 실시예에 따른 표시모듈의 단면도이다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다. 본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 “상에 있다”, “연결 된다”, 또는 “결합 된다”고 언급되는 경우에 그것은 다른 구성요소 상에 직접 연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다. “및/또는”은 연관된 구성들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, “아래에”, “하측에”, “위에”, “상측에” 등의 용어는 도면에 도시된 구성들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
도 1a는 본 발명의 일 실시예에 따른 표시장치(DD)의 제1 동작에 따른 사시도이다. 도 1b는 본 발명의 일 실시예에 따른 표시장치(DD)의 제2 동작에 따른 사시도이다. 도 1c는 본 발명의 일 실시예에 따른 표시장치(DD)의 제3 동작에 따른 사시도이다.
도 1a에 도시된 것과 같이 제1 동작 모드에서, 이미지(IM)가 표시되는 표시면(IS)은 제1 방향축(DR1)과 제2 방향축(DR2)이 정의하는 면과 평행한다. 표시면(IS)의 법선 방향, 즉 표시장치(DD)의 두께 방향은 제3 방향축(DR3)이 지시한다. 각 부재들의 전면(또는 상면)과 배면(또는 하면)은 제3 방향축(DR3)에 의해 구분된다. 그러나, 제1 내지 제3 방향축들(DR1, DR2, DR3)이 지시하는 방향은 상대적인 개념으로서 다른 방향으로 변환될 수 있다. 이하, 제1 내지 제3 방향들은 제1 내지 제3 방향축들(DR1, DR2, DR3)이 각각 지시하는 방향으로 동일한 도면 부호를 참조한다.
도 1a 내지 도 1c는 플렉서블 표시장치(DD)의 일례로 폴더블 표시장치를 도시하였다. 그러나, 본 발명은 말려지는 롤러블 표시장치 또는 밴디드 표시장치일 수 있고, 특별히 제한되지 않는다. 또한, 본 실시예에서 플렉서블 표시장치를 도시하였으나, 본 발명은 이에 제한되지 않는다. 본 실시예에 따른 표시장치(DD)는 플랫한 리지드 표시장치일 수도 있다. 본 발명에 따른 플렉서블 표시장치(DD)는 텔레비전, 모니터 등과 같은 대형 전자장치를 비롯하여, 휴대 전화, 테블릿, 자동차 네비게이션, 게임기, 스마트 와치 등과 같은 중소형 전자장치 등에 사용될 수 있다.
도 1a에 도시된 것과 같이, 플렉서블 표시장치(DD)의 표시면(IS)은 복수 개의 영역들을 포함할 수 있다. 플렉서블 표시장치(DD)는 이미지(IM)가 표시되는 표시영역(DD-DA) 및 표시영역(DD-DA)에 인접한 비표시영역(DD-NDA)을 포함한다. 비표시영역(DD-NDA)은 이미지가 표시되지 않는 영역이다. 도 1a에는 이미지(IM)의 일 예로 화병을 도시하였다. 일 예로써, 표시영역(DD-DA)은 사각형상일 수 있다. 비표시영역(DD-NDA)은 표시영역(DD-DA)을 에워싸을 수 있다. 다만, 이에 제한되지 않고, 표시영역(DD-DA)의 형상과 비표시영역(DD-NDA)의 형상은 상대적으로 디자인될 수 있다.
도 1a 내지 도 1c에 도시된 것과 같이, 표시장치(DD)는 동작 형태에 따라 정의되는 복수 개의 영역들을 포함할 수 있다. 표시장치(DD)는 벤딩축(BX)에 기초하여(on the basis of) 벤딩되는 벤딩영역(BA), 비벤딩되는 제1 비벤딩영역(NBA1), 및 제2 비벤딩영역(NBA2)을 포함할 수 있다. 도 1b에 도시된 것과 같이, 표시장치(DD)는 제1 비벤딩영역(NBA1)의 표시면(IS)과 제2 비벤딩영역(NBA2)의 표시면(IS)이 마주하도록 내측 벤딩(inner-bending)될 수 있다. 도 1c에 도시된 것과 같이, 표시장치(DD)는 표시면(IS)이 외부에 노출되도록 외측 벤딩(outer-bending)될 수도 있다.
본 발명의 일 실시예에서 표시장치(DD)는 복수 개의 벤딩영역(BA)을 포함할 수 있다. 뿐만 아니라, 사용자가 표시장치(DD)를 조작하는 형태에 대응하게 벤딩영역(BA)이 정의될 수 있다. 예컨대, 벤딩영역(BA)은 도 1b 및 도 1c와 달리 제1 방향축(DR1)에 평행하게 정의될 수 있고, 대각선 방향으로 정의될 수도 있다. 벤딩영역(BA)의 면적은 고정되지 않고, 곡률반경에 따라 결정될 수 있다. 본 발명의 일 실시예에서 표시장치(DD)는 도 1a 및 도 1b에 도시된 동작모드만 반복되도록 구성될 수도 있다.
도 2는 본 발명의 일 실시예에 따른 표시장치(DD)의 단면도이다. 도 2는 제2 방향축(DR2)과 제3 방향축(DR3)이 정의하는 단면을 도시하였다.
도 2에 도시된 것과 같이, 표시장치(DD)는 보호필름(PM), 표시모듈(DM), 광학부재(LM), 윈도우(WM), 제1 접착부재(AM1), 제2 접착부재(AM2), 및 제3 접착부재(AM3)를 포함한다. 표시모듈(DM)은 보호필름(PM)과 광학부재(LM) 사이에 배치된다. 광학부재(LM)는 표시모듈(DM)과 윈도우(WM) 사이에 배치된다. 제1 접착부재(AM1)는 표시모듈(DM)과 보호필름(PM)을 결합하고, 제2 접착부재(AM2)는 표시모듈(DM)과 광학부재(LM)를 결합하고, 제3 접착부재(AM3)는 광학부재(LM)와 윈도우(WM)를 결합한다. 보호필름(PM), 표시모듈(DM), 광학부재(LM), 윈도우(WM), 제1 접착부재(AM1), 제2 접착부재(AM2), 및 제3 접착부재(AM3)의 제2 방향(DR2)에서의 길이들이 모두 동일한 것으로 도 2에 도시되었으나, 본 발명에 따른 표시장치(DD)는 이에 제한되지 않는다.
보호필름(PM)은 표시모듈(DM)을 보호한다. 보호필름(PM)은 외부에 노출된 제1 외면(OS-L)을 제공하고, 제1 접착부재(AM1)에 접착되는 접착면을 제공한다. 보호필름(PM)은 외부의 습기가 표시모듈(DM)에 침투하는 것을 방지하고, 외부 충격을 흡수한다.
보호필름(PM)은 플라스틱 필름을 베이스층으로써 포함할 수 있다. 보호필름(PM)은 플라스틱 필름을 베이스 기판으로써 포함할 수 있다. 보호필름(PM)은 폴리에테르술폰(PES, polyethersulfone), 폴리아크릴레이트(polyacrylate), 폴리에테르이미드(PEI, polyetherimide), 폴리에틸렌나프탈레이트(PEN, polyethylenenaphthalate), 폴리에틸렌테레프탈레이트(PET, polyethyleneterephthalate), 폴리페닐렌설파이드(PPS, polyphenylene sulfide), 폴리아릴레이트(polyarylate), 폴리이미드(PI, polyimide), 폴리카보네이트(PC, polycarbonate), 폴리아릴렌에테르술폰(poly(arylene ethersulfone)) 및 이들의 조합으로 이루어진 그룹에서 선택된 어느 하나를 포함하는 플라스틱 필름을 포함할 수 있다. 보호필름(PM)을 구성하는 물질은 플라스틱 수지들에 제한되지 않고, 유/무기 복합재료를 포함할 수 있다. 보호필름(PM)은 다공성 유기층 및 유기층의 기공들에 충전된 무기물을 포함할 수 있다. 보호필름(PM)은 플라스틱 필름에 형성된 기능층을 더 포함할 수 있다. 상기 기능층은 수지층을 포함할 수 있다. 상기 기능층은 코팅 방식에 의해 형성될 수 있다. 본 발명의 일 실시예에서 보호필름(PM)은 생략될 수 있다.
윈도우(제공하고, 제2 접착부재(AM2)에 접착되는 접착면을 제공한다. 도 1a 내지 도 1cWM)는 외부 충격으로부터 표시모듈(DM)를 보호하고, 사용자에게 입력면을 제공할 수 있다. 윈도우(WM)은 외부에 노출된 제2 외면(OS-U)을 에 도시된 표시면(IS)이 제2 외면(OS-U)일 수 있다.
윈도우(WM)는 베이스 부재로써 플라스틱 필름을 포함할 수 있다. 윈도우(WM)는 다층구조를 가질 수 있다. 윈도우(WM)의 베이스 부재는 유리 기판, 플라스틱 필름, 플라스틱 기판으로부터 선택된 다층구조를 가질 수 있다. 윈도우(WM)는 베젤패턴을 더 포함할 수 있다. 상기 다층구조는 연속공정 또는 접착층을 이용한 접착공정을 통해 형성될 수 있다. 그밖에 윈도우(WM)는 베이스 부재에 배치된 기능성층을 더 포함할 수 있다. 기능성층은, 하드 코팅층, 지문 방지층, 반사 방지층, 셀프 힐링층 등을 포함할 수 있다.
광학부재(LM)는 외부광 반사율을 감소시킨다. 광학부재(LM)는 적어도 편광필름을 포함할 수 있다. 광학부재(LM)는 위상차 필름을 더 포함할 수 있다. 본 발명의 일 실시예에서 광학부재(LM)는 생략될 수 있다.
표시모듈(DM)은 표시패널(DP) 및 터치감지유닛(TS)을 포함할 수 있다. 표시패널(DP)은 유기발광 표시패널일 수 있으나, 특별히 제한되지 않는다. 예컨대, 표시패널(DP)은 또 다른 자발광 표시패널인 퀀텀닷 발광 표시패널일 수 있다. 퀀텀닷 발광 표시패널은 발광층이 퀀텀닷, 및 퀀텀로드를 포함한다. 이하 표시패널(DP)은 유기발광 표시패널로 설명된다.
터치감지유닛(TS)은 유기발광 표시패널(DP) 상에 직접 배치된다. 본 명세서에서 "직접 배치된다"는 것은 별도의 접착층을 이용하여 부착하는 것을 제외하며, 연속공정에 의해 형성된 것을 의미한다.
유기발광 표시패널(DP)은 입력된 영상 데이터에 대응하는 이미지(IM, 도 1a 참조)를 생성한다. 유기발광 표시패널(DP)은 두께 방향(DR3)에서 마주하는 제1 표시패널면(BS1-L) 및 제2 표시패널면(BS1-U)을 제공한다. 본 실시예에서 유기발광 표시패널(DP)을 예시적으로 설명하였으나, 표시패널은 이에 제한되지 않는다.
터치감지유닛(TS)은 외부입력의 좌표정보를 획득한다. 터치감지유닛(TS)은 예컨대, 정전용량 방식으로 외부입력을 감지할 수 있다. 본 발명에서 터치감지유닛(TS)의 동작방식은 특별히 제한되지 않고, 본 발명의 일 실시예에서 터치감지유닛(TS)은 전자기 유도방식 또는 압력 감지방식으로 외부입력을 감지할 수도 있다.
별도로 도시하지 않았으나, 본 발명의 일 실시예에 따른 표시모듈(DM)은 반사방지층을 더 포함할 수도 있다. 반사방지층은 컬러필터 또는 도전층/절연층/도전층의 적층 구조물을 포함할 수 있다. 반사방지층은 외부로부터 입사된 광을 흡수 또는 상쇄간섭 또는 편광시켜 외부광 반사율을 감소시킬 수 있다. 반사방지층은 광학부재(LM)의 기능을 대체할 수 있다.
제1 접착부재(AM1), 제2 접착부재(AM2), 및 제3 접착부재(AM3) 각각은 광학투명접착필름(OCA, Optically Clear Adhesive film) 또는 광학투명접착수지(OCR, Optically Clear Resin) 또는 감압접착필름(PSA, Pressure Sensitive Adhesive film)과 같은 유기 접착층일 수 있다. 유기 접착층은 폴리우레탄계, 폴리아크릴계, 폴리에스테르계, 폴리에폭시계, 폴리초산비닐계 등의 접착물질을 포함할 수 있다. 결과적으로 유기 접착층은 유기층의 하나에 해당한다.
별도로 도시하지 않았으나, 표시장치(DD)는 도 1a 내지 도 1c에 도시된 상태를 유지하기 위해 상기 기능층들을 지지하는 프레임 구조물을 더 포함할 수 있다. 프레임 구조물은 관절 구조 또는 힌지 구조를 포함할 수 있다.
도 3a 및 도 3b는 본 발명의 일 실시예에 따른 표시장치(DD-1)의 사시도이다. 도 3a는 펼쳐진 상태의 표시장치(DD-1)를 도시하였고, 도 3b는 밴딩된 상태의 표시장치(DD-1)를 도시하였다. 도 4는 본 발명의 일 실시예에 따른 표시장치(DD-2)의 사시도이다.
도 3a 및 도 3b에 도시된 것과 같이, 표시장치(DD-1)는 하나의 벤딩영역(BA)과 하나의 비벤딩영역(NBA)을 포함할 수 있다. 표시장치(DD-1)의 비표시영역(DD-NDA)이 벤딩될 수 있다. 다만, 본 발명의 일 실시예에서 표시장치(DD-1)의 벤딩영역은 변경될 수 있다.
본 실시예에 따른 표시장치(DD-1)는, 도 1a 내지 도 1c에 도시된 표시장치(DD)와 다르게, 하나의 형태로 고정되어 작동할 수 있다. 표시장치(DD-1)는 도 3b에 도시된 것과 같이 밴딩된 상태로 작동하는 밴디드 표시장치일 수 있다. 표시장치(DD-1)는 벤딩된 상태로 프레임 등에 고정되고, 프레임이 전자장치의 하우징과 결합될 수 있다.
본 실시예에 따른 표시장치(DD-1)는 도 2에 도시된 것과 동일한 단면 구조를 가질 수 있다. 다만, 비벤딩영역(NBA)과 벤딩영역(BA)이 다른 적층 구조를 가질 수 있다. 비벤딩영역(NBA)은 도 2에 도시된 것과 동일한 단면 구조를 갖고, 벤딩영역(BA)은 도 2에 도시된 것과 다른 단면 구조를 가질 수 있다. 벤딩영역(BA)에는 광학부재(LM) 및 윈도우(WM)가 미배치될 수 있다. 즉, 광학부재(LM) 및 윈도우(WM)는 비벤딩영역(NBA)에만 배치될 수 있다. 제2 접착부재(AM2) 및 제3 접착부재(AM3) 역시 벤딩영역(BA)에 미배치될 수 있다.
도 4에 도시된 것과 같이, 표시장치(DD-2)는 하나의 벤딩영역(BA)과 하나의 비벤딩영역(NBA)을 포함할 수 있다. 표시장치(DD-2)의 제1 방향(DR1)으로 연장된 엣지를 따라 하나의 벤딩영역(BA)이 정의될 수 있다. 다만, 본 발명의 일 실시예에서 표시장치(DD-2)는 제2 방향(DR2)에서 마주하는 2개의 벤딩영역들을 포함할 수도 있다. 2개의 벤딩영역들은 제1 방향(DR1)으로 연장되고 제2 방향(DR2)에서 마주하는 2개의 엣지들을 따라 각각 연장될 수 있다.
도 5a는 본 발명의 일 실시예에 따른 표시모듈(DM)의 단면도이다. 도 5b는 본 발명의 일 실시예에 따른 유기발광 표시패널(DP)의 평면도이다. 도 6a은 본 발명의 일 실시예에 따른 화소(PXi)의 등가회로도이다. 도 6b 및 도 6c는 본 발명의 일 실시예에 따른 유기발광 표시패널(DP)의 부분 단면도들이다.
도 5a에 도시된 것과 같이, 유기발광 표시패널(DP)은 베이스층(SUB), 베이스층(SUB) 상에 배치된 회로층(DP-CL), 발광소자층(DP-OLED), 및 박막 봉지층(TFE)을 포함한다. 베이스층(SUB)은 적어도 하나의 플라스틱 필름을 포함할 수 있다. 베이스층(SUB)은 플렉서블한 기판으로 플라스틱 기판, 유리 기판, 메탈 기판, 또는 유/무기 복합재료 기판 등을 포함할 수 있다.
회로층(DP-CL)은 적어도 하나의 중간 절연층, 복수 개의 도전층들 및 반도체층을 포함할 수 있다. 회로층(DP-CL)의 복수 개의 도전층들은 신호라인들 또는 화소의 구동회로를 구성할 수 있다. 발광소자층(DP-OLED)은 적어도 유기발광 다이오드들을 포함한다. 박막 봉지층(TFE)은 발광소자층(DP-OLED)을 밀봉한다. 박막 봉지층(TFE)은 무기층과 유기층을 포함한다. 박막 봉지층(TFE)은 적어도 2개의 무기층들과 그 사이에 배치된 유기층을 포함할 수 있다. 무기층들은 수분/산소로부터 발광소자층(DP-OLED)을 보호하고, 유기층은 먼지 입자와 같은 이물질로부터 발광소자층(DP-OLED)을 보호한다. 무기층은 실리콘 나이트라이드층, 실리콘 옥시 나이트라이드층 및 실리콘 옥사이드층, 티타늄옥사이드층, 또는 알루미늄옥사이드층 등을 포함할 수 있다. 유기층은 아크릴 계열 유기층을 포함할 수 있고, 이에 제한되지 않는다.
터치감지유닛(TS)은 박막 봉지층(TFE) 상에 직접 배치된다. 터치감지유닛(TS)은 터치전극들과 터치 신호라인들을 포함한다. 터치전극들과 터치 신호라인들은 단층 또는 다층구조를 가질 수 있다.
터치전극들과 터치 신호라인들은 ITO(indium tin oxide), IZO(indium zinc oxide), ZnO(zinc oxide), ITZO(indium tin zinc oxide), PEDOT, 금속 나노 와이어, 그라핀을 포함할 수 있다. 터치전극들과 터치 신호라인들은 금속층, 예컨대 몰리브덴, 은, 티타늄, 구리, 알루미늄, 또는 이들의 합금을 포함할 수 있다. 터치전극들과 터치 신호라인들은 동일한 층구조를 갖거나, 다른 층구조를 가질 수 있다. 터치감지유닛(TS)에 대한 구체적인 내용은 후술한다.
도 5b에 도시된 것과 같이, 유기발광 표시패널(DP)은 평면상에서 표시영역(DA)과 비표시영역(NDA)을 포함한다. 본 실시예에서 비표시영역(NDA)은 표시영역(DA)의 테두리를 따라 정의될 수 있다. 유기발광 표시패널(DP)의 표시영역(DA) 및 비표시영역(NDA)은 표시장치(DD)의 표시영역(DD-DA) 및 비표시영역(DD-NDA)에 각각 대응한다. 유기발광 표시패널(DP)의 표시영역(DA) 및 비표시영역(NDA)은 표시장치(DD)의 표시영역(DD-DA) 및 비표시영역(DD-NDA)과 반드시 동일할 필요는 없고, 유기발광 표시패널(DP)의 구조/디자인에 따라 변경될 수 있다.
유기발광 표시패널(DP)은 구동회로(GDC), 복수 개의 신호라인들(SL-Vint, SL-VDD, EL, GL, DL, SL-D), 전원전극(E-VSS), 및 복수 개의 화소들(PX)을 포함한다. 복수 개의 화소들(PX)이 배치된 영역이 표시영역(DA)으로 정의될 수 있다.
구동회로(GDC)는 주사 구동회로(GDC)를 포함할 수 있다. 주사 구동회로(GDC)는 복수 개의 주사 신호들을 생성하고, 복수 개의 주사 신호들을 후술하는 복수 개의 주사 라인들(GL)에 순차적으로 출력한다. 또한, 주사 구동회로(GDC)는 복수 개의 발광 제어 신호들을 생성하고, 후술하는 복수 개의 발광 제어 라인들(EL)에 복수 개의 발광 제어 신호들을 출력한다.
도 5b에서 복수 개의 주사 신호들과 복수 개의 발광 제어 신호들이 하나의 주사 구동회로(GDC)로부터 출력되는 것으로 도시하였지만, 본 발명은 이에 한정되는 것은 아니다. 본 발명의 일 실시예에서, 복수 개의 주사 구동회로가 복수 개의 주사 신호들을 분할하여 출력하고, 복수 개의 발광 제어 신호들을 분할하여 출력할 수 있다. 또한, 본 발명의 일 실시예에서, 복수 개의 주사 신호들을 생성하여 출력하는 구동회로와 복수 개의 발광 제어 신호들을 생성하여 출력하는 구동회로는 별개로 구분될 수 있다. 도 5b에 도시된 주사 구동회로(GDC)와 제2 방향에서 마주하는 또 다른 주사 구동회로가 더 배치될 수 있다.
주사 구동회로(GDC)는 회로층(DP-CL)에 포함될 수 있다. 주사 구동회로(GDC)는 화소(PX)의 구동회로와 동일한 공정을 통해 형성된 복수 개의 박막 트랜지스터들을 포함할 수 있다.
별도로 도시하지 않았으나, 유기발광 표시패널(DP)은 패드들(PD)에 COF(chip on film) 형태로 결합된 데이터 구동회로를 더 포함할 수 있다. 본 발명의 일 실시예에서 데이터 구동회로 역시 회로층(DP-CL)에 집적화될 수 있다.
복수 개의 신호라인들(GL, DL, EL, SL-VDD, SL-Vint, SL-D)은 주사 라인들(GL), 발광 제어 라인들(EL), 데이터 라인들(DL), 전원 라인(SL-VDD), 초기화 전압 라인(SL-Vint), 및 더미 신호 라인(SL-D)을 포함할 수 있다. 복수 개의 신호라인들(GL, DL, EL, SL-VDD, SL-Vint, SL-D)은 회로층(DP-CL)에 포함되고, 일부의 라인은 생략될 수도 있다. 패드들(PD)은 복수 개의 신호라인들(GL, DL, EL, SL-VDD, SL-Vint, SL-D)의 말단에 연결될 수 있다.
주사 라인들(GL)은 복수 개의 화소들(PX) 중 대응하는 화소(PX)에 각각 연결되고, 데이터 라인들(DL)은 복수 개의 화소들(PX) 중 대응하는 화소(PX)에 각각 연결된다. 발광 제어 라인들(EL) 각각은 주사 라인들(GL) 중 대응하는 주사 라인에 나란하게 배열될 수 있다.
전원 라인(SL-VDD)은 복수 개의 화소들(PX)에 연결되며, 복수 개의 화소들(PX)에 제1 전원전압을 제공할 수 있다. 전압 라인(SL-VDD)은 제1 방향(DR1)으로 연장하는 복수의 라인들 및 제2 방향(DR2)으로 연장하는 복수의 라인들을 포함할 수 있다.
초기화 전압 라인(SL-Vint)은 복수 개의 화소들(PX)에 초기화 전압을 제공할 수 있다. 초기화 전압 라인(SL-Vint)은 제1 방향(DR1)으로 연장하는 복수의 라인들 및 제2 방향(DR2)으로 연장하는 복수의 라인들을 포함할 수 있다.
더미 신호 라인(SL-D)은 주사 구동회로(GDC)에 제어신호들을 제공할 수 있다. 더미 신호 라인(SL-D)은 전원전극(E-VSS)에 제2 전원전압을 제공할 수 있다. 상기 제2 전원전압은 상기 제1 전원전압과 다른 레벨을 갖는다. 상기 제2 전원전압은 상기 제1 전원전압보다 낮은 레벨을 가질 수 있다.
전원전극(E-VSS)은 비표시영역(NDA)에 배치되고, 베이스층(SUB)의 테두리를 따라 연장된 형상을 갖는다. 도 5b에 도시된 것과 같이, 전원전극(E-VSS)은 3개의 테두리와 마주하는 형상을 가질 수 있다. 전원전극(E-VSS) 역시 회로층(DP-CL)에 포함될 수 있다.
도 6a에는 복수 개의 데이터 라인들(DL1~DLm) 중 k번째 데이터 라인(DLk)에 연결된 i번째 화소(PXi)를 예시적으로 도시하였다. i번째 화소(PXi)는 i번째 주사 라인(SLi)에 인가된 i번째 주사 신호(Si)에 응답하여 활성화된다.
i번째 화소(PXi)는 유기발광 다이오드(OLED) 및 유기발광 다이오드를 제어하는 화소 구동회로를 포함한다. 화소 구동회로는 7개의 박막 트랜지스터들(T1~T7) 및 하나의 커패시터(Cst)를 포함할 수 있다. 7개의 박막 트랜지스터들(T1~T7) 및 하나의 커패시터(Cst)를 포함하는 화소 구동회로를 예시적으로 도시하였으나, 화소(PXi)는 유기발광 다이오드(OLED)를 구동하기 위한 구동회로로써 제1 트랜지스터(T1, 또는 구동 트랜지스터), 제2 트랜지스터(T2, 또는 스위칭 트랜지스터), 및 커패시터(Cst)를 포함하면 충분하고, 화소 구동회로는 다양하게 변형될 수 있다.
구동 트랜지스터는 유기발광 다이오드(OLED)에 공급되는 구동전류를 제어한다. 제2 트랜지스터(T2)의 출력전극은 유기발광 다이오드(OLED)와 전기적으로 연결된다. 제2 트랜지스터(T2)의 출력전극은 유기발광 다이오드(OLED)의 제1 전극과 직접 접촉하거나, 다른 트랜지스터(본 실시예에서 제6 트랜지스터(T6))를 경유하여 연결될 수 있다.
제어 트랜지스터의 제어 전극은 제어 신호를 수신할 수 있다. i번째 화소(PXi)에 인가되는 제어 신호는 i-1번째 주사 신호(Si-1), i번째 주사 신호(Si), i+1번째 주사 신호(Si+1), 데이터 신호(Dk), 및 i번째 발광 제어 신호(Ei)를 포함할 수 있다. 본 발명의 실시예에서 제어 트랜지스터는 제1 트랜지스터(T1) 및 제3 내지 제7 트랜지스터들(T3~T7)을 포함할 수 있다.
제1 트랜지스터(T1)는 k번째 데이터 라인(DLk)에 접속된 입력전극, i번째 주사 라인(GLi)에 접속된 제어 전극, 및 제2 트랜지스터(T2)의 출력전극에 접속된 출력전극을 포함한다. 제1 트랜지스터(T1)는 i번째 주사 라인(GLi)에 인가된 주사 신호(Si, 이하 i번째 주사 신호)에 의해 턴-온되고, k번째 데이터 라인(DLk)에 인가된 데이터 신호(Dk)를 스토리지 커패시터(Cst)에 제공한다.
도 6b는 도 6a에 도시된 등가회로의 제1 트랜지스터(T1)에 대응하는 부분의 단면을 도시하였다. 도 6c는 도 6a에 도시된 등가회로의 제2 트랜지스터(T2), 제6 트랜지스터(T6) 및 유기발광 다이오드(OLED)에 대응하는 부분의 단면을 도시하였다.
도 6b 및 도 6c를 참조하면, 베이스층(SUB) 상에 버퍼층(BFL)이 배치될 수 있다. 버퍼층(BFL)은 베이스층(SUB)과 도전성 패턴들 또는 반도체 패턴들의 결합력을 향상시킨다. 버퍼층(BFL)은 무기층을 포함할 수 있다. 별도로 도시되지 않았으나, 이물질이 유입되는 것을 방지하는 배리어층이 베이스층(SUB)의 상면에 더 배치될 수도 있다. 버퍼층(BFL)과 배리어층은 선택적으로 배치/생략될 수 있다.
버퍼층(BFL) 상에 제1 트랜지스터(T1)의 반도체 패턴(OSP1: 이하 제1 반도체 패턴), 제2 트랜지스터(T2)의 반도체 패턴(OSP2: 이하 제2 반도체 패턴), 제6 트랜지스터(T6)의 반도체 패턴(OSP6: 이하 제6 반도체 패턴)이 배치된다. 제1 반도체 패턴(OSP1), 제2 반도체 패턴(OSP2), 및 제6 반도체 패턴(OSP6)은 아몰포스 실리콘, 폴리 실리콘, 금속 산화물 반도체에서 선택될 수 있다.
제1 반도체 패턴(OSP1), 제2 반도체 패턴(OSP2) 및 제6 반도체 패턴(OSP6) 위에는 제1 절연층(10)이 배치될 수 있다. 도 6b 및 도 6c에서는 제1 절연층(10)이 제1 반도체 패턴(OSP1), 제2 반도체 패턴(OSP2) 및 제6 반도체 패턴(OSP6)을 커버하는 층 형태로 제공되는 것을 예시적으로 도시하였으나, 제1 절연층(10)은 제1 반도체 패턴(OSP1), 제2 반도체 패턴(OSP2) 및 제6 반도체 패턴(OSP6) 에 대응하여 배치된 패턴으로 제공될 수도 있다.
제1 절연층(10)은 복수 개의 무기층들을 포함할 수 있다. 복수 개의 무기층들은 실리콘 나이트라이드층, 실리콘 옥시 나이트라이드층 및 실리콘 옥사이드층을 포함할 수 있다.
제1 절연층(10) 상에는 제1 트랜지스터(T1)의 제어 전극(GE1: 이하, 제1 제어전극), 제2 트랜지스터(T2)의 제어 전극(GE2: 이하, 제2 제어전극), 제6 트랜지스터(T6)의 제어 전극(GE6: 이하, 제6 제어전극)이 배치된다. 제1 제어 전극(GE1), 제2 제어 전극(GE2), 제6 제어 전극(GE6)은 주사 라인들(GL, 도 5a 참조)과 동일한 포토리소그래피 공정에 따라 제조될 수 있다.
제1 절연층(10) 상에는 제1 제어 전극(GE1), 제2 제어 전극(GE2) 및 제6 제어 전극(GE6)을 커버하는 제2 절연층(20)이 배치될 수 있다. 제2 절연층(20)은 평탄한 상면을 제공할 수 있다. 제2 절연층(20)은 유기 물질 및/또는 무기 물질을 포함할 수 있다.
제2 절연층(20) 상에 제1 트랜지스터(T1)의 입력전극(SE1: 이하, 제1 입력전극) 및 출력전극(DE1: 제1 출력전극), 제2 트랜지스터(T2)의 입력전극(SE2: 이하, 제2 입력전극) 및 출력전극(DE2: 제2 출력전극), 제6 트랜지스터(T6)의 입력전극(SE6: 이하, 제6 입력전극) 및 출력전극(DE6: 제6 출력전극)이 배치된다.
제1 입력전극(SE1)과 제1 출력전극(DE1)은 제1 절연층(10) 및 제2 절연층(20)을 관통하는 제1 관통홀(CH1)과 제2 관통홀(CH2)을 통해 제1 반도체 패턴(OSP1)에 각각 연결된다. 제2 입력전극(SE2)과 제2 출력전극(DE2)은 제1 절연층(10) 및 제2 절연층(20)을 관통하는 제3 관통홀(CH3)과 제4 관통홀(CH4)을 통해 제2 반도체 패턴(OSP2)에 각각 연결된다. 제6 입력전극(SE6)과 제6 출력전극(DE6)은 제1 절연층(10) 및 제2 절연층(20)을 관통하는 제5 관통홀(CH5)과 제6 관통홀(CH6)을 통해 제6 반도체 패턴(OSP6)에 각각 연결된다. 한편, 본 발명의 다른 실시예에서 제1 트랜지스터(T1), 제2 트랜지스터(T2), 및 제6 트랜지스터(T6) 중 일부는 바텀 게이트 구조로 변형되어 실시될 수 있다.
제2 절연층(20) 상에 제1 입력전극(SE1), 제2 입력전극(SE2), 제6 입력전극(SE6), 제1 출력전극(DE1), 제2 출력전극(DE2), 제6 출력전극(DE6)을 커버하는 제3 절연층(30)이 배치된다. 제3 절연층(30)은 유기층 및/또는 무기층을 포함한다. 특히, 제3 절연층(30)은 평탄면을 제공하기 위해서 유기물질을 포함할 수 있다.
제1 절연층(10), 제2 절연층(20), 및 제3 절연층(30)은 중간 절연층으로 정의될 수 있다. 제1 절연층(10), 제2 절연층(20), 및 제3 절연층(30) 중 어느 하나는 화소의 회로 구조에 따라 생략될 수 있다.
제3 절연층(30) 상에는 화소정의막(PDL) 및 유기발광 다이오드(OLED)가 배치된다. 제3 절연층(30) 상에 제1 전극(AE)이 배치된다. 제1 전극(AE)은 제3 절연층(30)을 관통하는 제7 관통홀(CH7)을 통해 제6 출력전극(DE6)에 연결된다. 화소정의막(PDL)에는 개구부(OP)가 정의된다. 화소정의막(PDL)의 개구부(OP)는 제1 전극(AE)의 적어도 일부분을 노출시킨다.
화소(PX)는 평면 상에서 화소 영역에 배치될 수 있다. 화소 영역은 발광영역(PXA)과 발광영역(PXA)에 인접한 비발광영역(NPXA)을 포함할 수 있다. 비발광영역(NPXA)은 발광영역(PXA)을 에워싸을수 있다. 본 실시예에서 발광영역(PXA)은 개구부(OP)에 의해 노출된 제1 전극(AE)의 일부영역에 대응하게 정의되었다.
정공 제어층(HCL)은 발광영역(PXA)과 비발광영역(NPXA)에 공통으로 배치될 수 있다. 별도로 도시되지 않았으나, 정공 제어층(HCL)과 같은 공통층은 복수 개의 화소들(PX, 도 5a 참조)에 공통으로 형성될 수 있다.
정공 제어층(HCL) 상에 발광층(EML)이 배치된다. 발광층(EML)은 개구부(OP)에 대응하는 영역에 배치될 수 있다. 즉, 발광층(EML)은 복수 개의 화소들(PX) 각각에 분리되어 형성될 수 있다. 발광층(EML)은 유기물질 및/또는 무기물질을 포함할 수 있다. 본 실시예에서 패터닝된 발광층(EML)을 예시적으로 도시하였으나, 발광층(EML)은 복수 개의 화소들(PX)에 공통적으로 배치될 수 있다. 이때, 발광층(EML)은 백색 광을 생성할 수 있다. 또한, 발광층(EML)은 다층구조를 가질 수 있다.
발광층(EML) 상에 전자 제어층(ECL)이 배치된다. 별도로 도시되지 않았으나, 전자 제어층(ECL)은 복수 개의 화소들(PX, 도 5a 참조)에 공통으로 형성될 수 있다.
전자 제어층(ECL) 상에 제2 전극(CE)이 배치된다. 제2 전극(CE)은 복수 개의 화소들(PX)에 공통적으로 배치된다.
제2 전극(CE) 상에 박막 봉지층(TFE)이 배치된다. 박막 봉지층(TFE)은 복수 개의 화소들(PX)에 공통적으로 배치된다. 본 실시예에서 박막 봉지층(TFE)은 제2 전극(CE)을 직접 커버한다. 본 발명의 일 실시예에서, 박막 봉지층(TFE)과 제2 전극(CE) 사이에는, 제2 전극(CE)을 커버하는 캡핑층이 더 배치될 수 있다. 이때 박막 봉지층(TFE)은 캡핑층을 직접 커버할 수 있다.
도 7a 내지 도 7c는 본 발명의 일 실시예에 따른 박막 봉지층들(TFE1, TFE2, TFE3)의 단면도들이다. 이하, 도 7a 내지 도 7c를 참조하여 본 발명의 일 실시예들에 따른 박막 봉지층들(TFE1, TFE2, TFE3)을 설명한다.
도 7a에 도시된 것과 같이, 박막 봉지층(TFE1)는 n개의 무기층들(IOL1 내지 IOLn)을 포함할 수 있다. 박막 봉지층(TFE1)는 n-1개의 유기층들(OL1 내지 OLn-1)을 포함하고, n-1개의 유기층들(OL1 내지 OLn-1)은 n개의 무기층들(IOL1 내지 IOLn)과 교번하게 배치될 수 있다. n-1개의 유기층들(OL1 내지 OLn-1)은 평균적으로 n개의 무기층들(IOL1 내지 IOLn)보다 더 큰 두께를 가질 수 있다.
n개의 무기층들(IOL1 내지 IOLn) 각각은 1개의 물질을 포함하는 단층이거나, 각각이 다른 물질을 포함하는 복층을 가질 수 있다. n-1개의 유기층들(OL1 내지 OLn-1) 각각은 유기 모노머들을 증착 또는 프린팅 또는 코팅하여 형성될 수 있다. 유기 모노머들은 아크릴계 모노머를 포함할 수 있다.
도 7b 및 도 7c에 도시된 것과 같이, 박막 봉지층들(TFE2, TFE3) 각각에 포함된 무기층들은 서로 동일하거나 다른 무기물질을 가질 수 있고, 서로 동일하거나 다른 두께를 가질 수 있다. 박막 봉지층들(TFE2, TFE3) 각각에 포함된 유기층들은 서로 동일하거나 다른 유기물질을 가질 수 있고, 서로 동일하거나 다른 두께를 가질 수 있다.
도 7b에 도시된 것과 같이, 박막 봉지층(TFE2)는 순차적으로 적층된 제1 무기층(IOL1), 제1 유기층(OL1), 제2 무기층(IOL2), 제2 유기층(OL2), 및 제3 무기층(IOL3)을 포함할 수 있다.
제1 무기층(IOL1)은 2층 구조를 가질 수 있다. 제1 서브층(S1)과 제2 서브층(S2)은 서로 다른 무기물질을 포함할 수 있다.
도 7c에 도시된 것과 같이, 박막 봉지층(TFE3)는 순차적으로 적층된 제1 무기층(IOL10), 제1 유기층(OL1) 및 제2 무기층(IOL20)을 포함할 수 있다. 제1 무기층(IOL10)은 2층 구조를 가질 수 있다. 제1 서브층(S10)과 제2 서브층(S20)은 서로 다른 무기물질을 포함할 수 있다.제2 무기층(IOL20)은 2층 구조를 가질 수 있다. 제2 무기층(IOL20)은 서로 다른 증착 환경에서 증착된 제1 서브층(S100)과 제2 서브층(S200)을 포함할 수 있다. 제1 서브층(S100)은 저전원 조건에서 증착되고 제2 서브층(S200)은 고전원 조건에서 증착될 수 있다. 제1 서브층(S100)과 제2 서브층(S200)은 동일한 무기물질을 포함할 수 있다.
도 8a는 본 발명의 일 실시예에 따른 터치감지유닛(TS)의 단면도이다. 도 8b 내지 8f는 본 발명의 일 실시예에 따른 터치감지유닛(TS)의 평면도이다.
도 8a에 도시된 것과 같이, 터치감지유닛(TS)은 제1 도전층(TS-CL1), 제1 절연층(TS-IL1, 이하 제1 터치 절연층), 제2 도전층(TS-CL2), 및 제2 절연층(TS-IL2, 이하 제2 터치 절연층)을 포함한다. 제1 도전층(TS-CL1)은 박막 봉지층(TFE) 상에 직접 배치된다. 이에 제한되지 않고, 제1 도전층(TS-CL1)과 박막 봉지층(TFE) 사이에는 또 다른 무기층 또는 유기층이 더 배치될 수 있다. 제1 도전층(TS-CL1) 및 제2 도전층(TS-CL2) 각각은 단층구조를 갖거나, 제3 방향축(DR3)을 따라 적층된 다층구조를 가질 수 있다. 다층구조의 도전층은 투명 도전층들과 금속층들 중 적어도 2이상을 포함할 수 있다. 다층구조의 도전층은 서로 다른 금속을 포함하는 금속층들을 포함할 수 있다. 투명 도전층은 ITO(indium tin oxide), IZO(indium zinc oxide), ZnO(zinc oxide), ITZO(indium tin zinc oxide), PEDOT, 금속 나노 와이어, 그라핀을 포함할 수 있다. 금속층은 몰리브덴, 은, 티타늄, 구리, 알루미늄, 및 이들의 합금을 포함할 수 있다. 예컨대, 제1 도전층(TS-CL1) 및 제2 도전층(TS-CL2) 각각은 티타늄/알루미늄/티타늄의 3층 구조를 가질 수 있다.
제1 도전층(TS-CL1) 및 제2 도전층(TS-CL2) 각각은 복수 개의 패턴들을 포함한다. 이하, 제1 도전층(TS-CL1)은 제1 도전패턴들을 포함하고, 제2 도전층(TS-CL2)은 제2 도전패턴들을 포함하는 것으로 설명된다. 제1 도전패턴들과 제2 도전패턴들 각각은 터치전극들 및 터치 신호라인들을 포함할 수 있다.
제1 터치 절연층(TS-IL1) 및 제2 터치 절연층(TS-IL2) 각각은 무기물 또는 유기물을 포함할 수 있다. 무기물은 알루미늄 옥사이드, 티타늄 옥사이드, 실리콘 옥사이드 실리콘옥시나이트라이드, 지르코늄옥사이드, 및 하프늄 옥사이드 중 적어도 하나를 포함할 수 있다. 유기물은 아크릴계 수지, 메타크릴계 수지, 폴리이소프렌, 비닐계 수지, 에폭시계 수지, 우레탄계 수지, 셀룰로오스계 수지, 실록산계 수지, 폴리이미드계 수지, 폴리아미드계 수지 및 페릴렌계 수지 중 적어도 어느 하나를 포함할 수 있다.
제1 터치 절연층(TS-IL1) 및 제2 터치 절연층(TS-IL2) 각각은 단층 또는 다층구조를 가질 수 있다. 제1 터치 절연층(TS-IL1) 및 제2 터치 절연층(TS-IL2) 각각은 무기층 및 유기층 중 적어도 어느 하나를 가질 수 있다. 무기층 및 유기층은 화학 기상 증착 방식에 의해 형성될 수 있다.
제1 터치 절연층(TS-IL1)은 제1 도전층(TS-CL1) 및 제2 도전층(TS-CL2)을 절연시키면 충분하고 그 형상은 제한되지 않는다. 제1 도전패턴들과 제2 도전패턴들의 형상에 따라 제1 터치 절연층(TS-IL1)의 형상은 변경될 수 있다. 제1 터치 절연층(TS-IL1)은 박막 봉지층(TFE)을 전체적으로 커버하거나, 복수 개의 절연 패턴들을 포함할 수 있다. 복수 개의 절연 패턴들은 후술하는 제1 연결부들(CP1) 또는 제2 연결부들(CP2)에 중첩하면 충분하다.
본 실시예에서 2층형 터치 감지 유닛을 예시적으로 도시하였으나 이에 제한되지 않는다. 단층형 터치 감지 유닛은 도전층 및 도전층을 커버하는 절연층을 포함한다. 도전층은 터치전극들 및 터치전극들에 연결된 터치 신호라인들을 포함한다. 단층형 터치 감지 유닛은 셀프 캡 방식으로 좌표정보를 획득할 수 있다.
도 8b에 도시된 것과 같이, 터치감지유닛(TS)은 제1 터치전극들(TE1-1 내지 TE1-4), 제1 터치전극들에 연결된 제1 터치 신호라인들(SL1-1 내지 SL1-4), 제2 터치전극들(TE2-1 내지 TE2-5), 및 제2 터치전극들(TE2-1 내지 TE2-5)에 연결된 제2 터치 신호라인들(SL2-1 내지 SL2-5), 제1 터치 신호라인들(SL1-1 내지 SL1-4)과 제2 터치 신호라인들(SL2-1 내지 SL2-5)에 연결된 패드부(PADa)를 포함할 수 있다. 도 8b에서는 4개의 제1 터치전극들(TE1-1 내지 TE1-4)과 5개의 제2 터치전극들(TE2-1 내지 TE2-5)을 포함하는 터치감지유닛(TS)을 예시적으로 도시하였으나, 이에 제한되는 것은 아니다.
제1 터치전극들(TE1-1 내지 TE1-4) 각각은 복수 개의 터치 개구부들이 정의된 메쉬 형상을 가질 수 있다. 제1 터치전극들(TE1-1 내지 TE1-4) 각각은 복수 개의 제1 터치 센서부들(SP1)과 복수 개의 제1 연결부들(CP1)를 포함한다. 제1 터치 센서부들(SP1)은 제1 방향(DR1)을 따라 나열된다. 제1 연결부들(CP1) 각각은 제1 터치 센서부들(SP1)은 중 인접하는 2개의 제1 터치 센서부들(SP1)을 연결한다. 구체적으로 도시하지 않았으나, 제1 터치 신호라인들(SL1-1 내지 SL1-4) 역시 메쉬 형상을 가질 수 있다.
제2 터치전극들(TE2-1 내지 TE2-5)은 제1 터치전극들(TE1-1 내지 TE1-4)과 절연 교차한다. 제2 터치전극들(TE2-1 내지 TE2-5) 각각은 복수 개의 터치 개구부들이 정의된 메쉬 형상을 가질 수 있다. 제2 터치전극들(TE2-1 내지 TE2-5) 각각은 복수 개의 제2 터치 센서부들(SP2)과 복수 개의 제2 연결부들(CP2)를 포함한다. 제2 터치 센서부들(SP2)은 제2 방향(DR2)을 따라 나열된다. 제2 연결부들(CP2) 각각은 제2 터치 센서부들(SP2)은 중 인접하는 2개의 제2 터치 센서부들(SP2)을 연결한다. 제2 터치 신호라인들(SL2-1 내지 SL2-5) 역시 메쉬 형상을 가질 수 있다.
제1 터치전극들(TE1-1 내지 TE1-4)과 제2 터치전극들(TE2-1 내지 TE2-5)은 정전 결합된다. 제1 터치전극들(TE1-1 내지 TE1-4)에 터치 감지 신호들이 인가됨에 따라 제1 터치 센서부들(SP1)과 제2 터치 센서부들(SP2) 사이에 커패시터들이 형성된다.
복수 개의 제1 터치 센서부들(SP1), 복수 개의 제1 연결부들(CP1), 및 제1 터치 신호라인들(SL1-1 내지 SL1-4), 복수 개의 제2 터치 센서부들(SP2), 복수 개의 제2 연결부들(CP2), 및 제2 터치 신호라인들(SL2-1 내지 SL2-5) 중 일부는 도 8a에 도시된 제1 도전층(TS-CL1)을 패터닝하여 형성하고, 다른 일부는 도 8a에 도시된 제2 도전층(TS-CL2)을 패터닝하여 형성할 수 있다.
복수 개의 제1 연결부들(CP1)과 복수 개의 제2 연결부들(CP2)이 서로 교차하는 터치감지유닛(TS)을 예시적으로 도시하였으나, 이에 제한되지 않는다. 예컨대, 제2 연결부들(CP2) 각각은 복수 개의 제1 연결부들(CP1)에 비중첩하도록 V자 형태로 변형될 수 있다. V자 형태의 제2 연결부들(CP2)은 제1 터치 센서부들(SP1)에 중첩할 수 있다. 본 실시예에서 마름모 형상의 제1 터치 센서부들(SP1)과 제2 터치 센서부들(SP2)를 예시적으로 도시하였으나, 이에 제한되지 않는다.
도 8c에 도시된 것과 같이, 박막 봉지층(TFE) 상에 제1 도전패턴들이 배치된다. 제1 도전패턴들은 제2 연결부들(CP2)을 포함할 수 있다. 브릿지 패턴들(CP2)은 박막 봉지층(TFE) 상에 직접 배치될 수 있다. 브릿지 패턴들(CP2)은 도 8b에 도시된 제2 연결부들(CP2)에 대응한다.
도 8d에 도시된 것과 같이, 박막 봉지층(TFE) 상에 브릿지 패턴들(CP2)을 커버하는 제1 터치 절연층(TS-IL1)이 배치된다. 제1 터치 절연층(TS-IL1)에는 브릿지 패턴들(CP2)을 부분적으로 노출시키는 콘택홀들(CH)이 정의된다. 포토리소그래피 공정에 의해 콘택홀들(CH)이 형성될 수 있다.
도 8e에 도시된 것과 같이, 제1 터치 절연층(TS-IL1) 상에 제2 도전패턴들이 배치된다. 제2 도전패턴들은 복수 개의 제1 터치 센서부들(SP1), 복수 개의 제1 연결부들(CP1), 및 제1 터치 신호라인들(SL1-1 내지 SL1-4), 복수 개의 제2 터치 센서부들(SP2) 및 제2 터치 신호라인들(SL2-1 내지 SL2-5)을 포함할 수 있다. 별도로 도시하지 않았으나, 제1 터치 절연층(TS-IL1) 상에 제2 도전패턴들을 커버하는 제2 터치 절연층(TS-IL2)이 배치된다.
본 발명의 다른 일 실시예에서 제1 도전패턴들은 제1 터치전극들(TE1-1 내지 TE1-4) 및 제1 터치 신호라인들(SL1-1 내지 SL1-4)을 포함할 수 있다. 제2 도전패턴들은 제2 터치전극들(TE2-1 내지 TE2-5) 및 제2 터치 신호라인들(SL2-1 내지 SL2-5)을 포함할 수 있다. 이때, 제1 터치 절연층(TS-IL1)에는 콘택홀들(CH)이 정의되지 않는다.
또한, 본 발명의 일 실시예에서 제1 도전패턴들과 제2 도전패턴들은 서로 바뀔 수 있다. 즉, 제2 도전패턴들이 브릿지 패턴들(CP2)을 포함할 수 있다.
또한, 본 발명의 일 실시예에서 제1 도전패턴들은 제1 터치 신호라인들(SL1-1 내지 SL1-4) 및 제2 터치 신호라인들(SL2-1 내지 SL2-5)에 대응하는 더미 신호라인들을 더 포함할 수 있다. 서로 대응하는 더미 신호라인과 터치 신호라인은 제1 터치 절연층(TS-IL1)을 관통하는 콘택홀들(CH)을 통해 연결될 수 있다. 더미 신호라인은 터치 신호라인의 저항을 낮춘다.
도 8f은 도 8e의 BB영역의 부분 확대도이다. 도 8f에 도시된 것과 같이, 제1 터치 센서부(SP1) 및 제2 터치 센서부(SP2)는 비발광영역(NPXA)에 중첩한다. 제1 터치 센서부(SP1) 및 제2 터치 센서부(SP2)에는 복수 개의 메쉬홀들(TS-OPR, TS-OPG, TS-OPB)이 정의된다. 복수 개의 메쉬홀들(TS-OPR, TS-OPG, TS-OPB)은 발광영역들(PXA-R, PXA-G, PXA-B)에 일대일 대응할 수 있다.
발광영역들(PXA-R, PXA-G, PXA-B)은 도 6c의 발광영역(PXA)과 같이 정의될 수 있다. 발광영역들(PXA-R, PXA-G, PXA-B)마다 유기발광 다이오드들(OLED)이 배치된다. 유기발광 다이오드들(OLED)은 제1 컬러광을 생성하는 제1 유기발광 다이오드들, 제2 컬러광을 생성하는 제2 유기발광 다이오드들, 및 제3 컬러광을 생성하는 제3 유기발광 다이오드들을 포함할 수 있다.
발광영역들(PXA-R, PXA-G, PXA-B)은 유기발광 다이오드(OLED, 도 6c 참조)의 발광층(EML, 도 6c 참조)에서 발광하는 컬러에 따라 다른 면적을 가질 수 있다. 유기발광 다이오드의 종류에 따라 발광영역들(PXA-R, PXA-G, PXA-B)의 면적이 결정될 수 있다. 발광영역들(PXA-R, PXA-G, PXA-B)은 적어도 2개의 그룹으로 구분될 수 있다. 도 8f에는 3개의 그룹으로 구분되는 발광영역들(PXA-R, PXA-G, PXA-B)을 도시하였다.
복수 개의 메쉬홀들(TS-OPR, TS-OPG, TS-OPB)은 서로 다른 면적을 갖는 몇개 그룹들로 구분될 수 있다. 적어도 2개 그룹으로 구분될 수 있다. 도 8f에는 제1 면적의 제1 메쉬홀들(TS-OPR), 제1 면적과 다른 제2 면적의 제2 메쉬홀들(TS-OPG), 및 제1 면적, 및 제2 면적과 다른 제3 면적의 제3 메쉬홀들(TS-OPG)을 예시적으로 도시하였다. 메쉬홀들(TS-OPR, TS-OPG, TS-OPB)의 면적은 메쉬홀들(TS-OPR, TS-OPG, TS-OPB)에 중첩하는 유기발광 다이오드(OLED)의 종류 따라 결정될 수 있다.
제1 터치 센서부(SP1) 및 제2 터치 센서부(SP2) 각각은 복수 개의 메쉬홀들(TS-OPR, TS-OPG, TS-OPB)을 정의하는 메쉬선들을 포함할 수 있다. 메쉬선들은 제1 방향(DR1) 및 제2 방향(DR2)에 교차하는 제4 방향(DR4)으로 연장된 제1 메쉬선들과 제4 방향(DR4)과 교차하는 제5 방향(DR5)으로 연장된 제2 메쉬선들을 포함할 수 있다. 제1 및 제2 메쉬선의 선폭은 수 마이크로일 수 있다.
도 8f에는 하나의 메쉬홀(TS-OPR)을 정의하는 4개의 메쉬선 유닛들(M1, M2, M3, M4)을 별도로 표시하였다. 메쉬선 유닛들은 제1 메쉬선들 및 제2 메쉬선들의 일부를 이룬다. 제1 메쉬선 유닛(M1)과 제2 메쉬선 유닛(M2)은 제4 방향(DR4)에서 마주하고, 제3 메쉬선 유닛(M3)과 제4 메쉬선 유닛(M4)은 제5 방향(DR5)에서 마주한다.
이상에서, 메쉬홀들(TS-OPR, TS-OPG, TS-OPB)이 발광영역들(PXA-R, PXA-G, PXA-B)에 일대일 대응하는 것으로 도시하였으나, 이에 제한되지 않는다. 하나의 메쉬홀은(TS-OPR, TS-OPG, TS-OPB)은 2 이상의 발광영역들(PXA-R, PXA-G, PXA-B)에 대응할 수 있다.
발광영역들(PXA-R, PXA-G, PXA-B)의 면적이 다양한 것을 예시적으로 도시하였으나, 이에 제한되지 않는다. 발광영역들(PXA-R, PXA-G, PXA-B)의 크기는 서로 동일할 수 있고, 또한 메쉬홀들(TS-OPR, TS-OPG, TS-OPB)의 크기도 서로 동일할 수 있다.
도 9a는 본 발명의 일 실시예에 따른 표시모듈(DM)의 단면도이다. 도 9b는 비교예 따른 표시모듈의 단면도이다. 도 9a 및 도 9b는 도 5a의 AA 영역을 확대 도시하였다. 도 10은 본 발명의 일 실시예에 따른 표시모듈(DM)의 평면도이다.
표시영역(DA)에 배치된 회로층(DP-CL), 발광소자층(DP-OLED), 및 박막 봉지층(TFE)의 적층구조는 도 6b 및 도 6c를 참조하여 설명한 적층구조와 동일한 바, 상세한 설명은 생략한다. 다만, 정공 제어층(HCL)과 전자 제어층(ECL)은 미 도시되었다. 표시영역(DA)에 배치된 터치감지유닛(TS)의 적층구조 역시 도 8a 내지 도 8f를 참조하여 설명한 구성과 동일한 바 상세한 설명은 생략한다. 제1 무기층(IOL1)과 유기층(OL) 및 제2 무기층(IOL2)을 포함하는 박막 봉지층(TFE)이 예시적으로 도시되었다. 이하, 비표시영역(NDA)을 중심으로 설명한다.
회로층(DP-CL)을 구성하는 주사 구동회로(GDC)는 비표시영역(NDA)에 배치된다. 주사 구동회로(GDC)는 화소 트랜지스터(T6)과 동일한 공정을 통해 형성된 적어도 하나의 트랜지스터(GDC-T)를 포함한다. 주사 구동회로(GDC)는 화소 트랜지스터(T6)의 입력전극과 동일한 층 상에 배치된 신호라인들(GDC-SL)을 포함한다. 초기화 전압 라인(SL-Vint) 및 전원전극(E-VSS) 역시 화소 트랜지스터(T6)의 입력전극과 동일한 층 상에 배치된다. 초기화 전압 라인(SL-Vint), 전원전극(E-VSS), 및 화소 트랜지스터(T6)의 입력전극은 동일한 공정을 통해 형성되므로, 동일한 층구조 및 동일한 물질을 포함할 수 있다.
10에 도시된 것과 같이, 전원전극(E-VSS)은 주사 구동회로(GDC)의 외측에 배치된다. 전원전극(E-VSS)은 베이스층(SUB)의 테두리를 따라 연장될 수 있다. 비표시영역은 표시영역(DA)을 사이에 두고 제1 방향(DR1)에서 마주하는 제1 비표시영역(NDA1) 및 제2 비표시영역(NDA2)을 포함할 수 있다. 비표시영역은 표시영역(DA)을 사이에 두고 제2 방향(DR2)에서 마주하는 제3 비표시영역(NDA3) 및 제4 비표시영역(NDA4)을 포함할 수 있다. 전원전극(E-VSS)은 제1 비표시영역(NDA1), 제3 비표시영역(NDA3), 및 제4 비표시영역(NDA4) 중 적어도 어느 하나의 비표시영역에 배치될 수 있다. 전원전극(E-VSS)은 제1 비표시영역(NDA1), 제3 비표시영역(NDA3), 및 제4 비표시영역(NDA4)에 배치될 수 있다.
다시 도 9a를 참조하면, 제3 절연층(30) 상에 연결전극(E-CNT)이 배치된다. 연결전극(E-CNT)은 전원전극(E-VSS)과 제2 전극(CE)을 연결한다. 연결전극(E-CNT)은 제2 전원전압을 전원전극(E-VSS)으로부터 제2 전극(CE)에 전달한다. 연결전극(E-CNT)은 제1 전극(AE)과 동일한 공정을 통해 형성되므로, 동일한 층구조 및 동일한 물질을 포함할 수 있다. 연결전극(E-CNT)과 제1 전극(AE)은 동일한 두께를 가질 수 있다.
연결전극(E-CNT)은 제1 비표시영역(NDA1), 제3 비표시영역(NDA3), 및 제4 비표시영역(NDA4) 중 적어도 어느 하나의 비표시영역에 배치될 수 있다. 연결전극(E-CNT)은 제1 비표시영역(NDA1), 제3 비표시영역(NDA3), 및 제4 비표시영역(NDA4)에 배치될 수 있다.
연결전극(E-CNT)에는 복수 개의 홀들(CNT-H)이 정의된다. 복수 개의 홀들(CNT-H)은 제3 절연층(30)을 형성하는 과정에서 발생하는 가스들을 배출시킨다. 연결전극(E-CNT) 상에 복수 개의 홀들(CNT-H)에 중첩하는 복수 개의 절연패턴들(IP)이 배치된다. 복수 개의 절연패턴들(IP)은 복수 개의 홀들(CNT-H)에 일대일 대응할 수 있다.
복수 개의 절연패턴들(IP) 단층일 수 있고, 화소정의막(PDL)과 동시에 형성될 수 있다. 복수 개의 절연패턴들(IP)은 화소정의막(PDL)과 동일한 공정에 의해 형성되므로 동일한 두께를 갖고 동일한 물질을 포함할 수 있다. 복수 개의 절연패턴들(IP)은 화소정의막(PDL)보다 작은 두께를 가질수도 있다.
제2 전극(CE)은 복수 개의 절연패턴들(IP) 중 적어도 일부에 중첩한다. 제2 전극(CE)은 연결전극(E-CNT)의 복수 개의 절연패턴들(IP)에 미중첩하는 부분에 접촉한다.
도 9a에 도시된 것과 같이, 비표시영역(NDA)에는 댐들(DM1, DM2)이 배치될 수 있다. 본 실시예에서는 제2 방향(DR2)으로 이격된 제1 댐(DM1) 및 제2 댐(DM2)이 도시되었다. 별도로 도시되지 않았으나, 제1 댐(DM1) 및 제2 댐(DM2)은 평면 상에서 표시영역(DA)을 둘러싸며 배치될 수 있다. 제1 댐(DM1) 및 제2 댐(DM2)은 적어도 제1 비표시영역(NDA1), 제3 비표시영역(NDA3), 및 제4 비표시영역(NDA4)에 배치될 수 있다.
제1 댐(DM1)은 전원전극(E-VSS) 상에 배치될 수 있다. 제1 댐(DM1)은 단층일 수 있고, 화소정의막(PDL)과 동시에 형성될 수 있다. 제1 댐(DM1)은 화소정의막(PDL)과 동일한 공정에 의해 형성되므로 동일한 두께를 갖고 동일한 물질을 포함할 수 있다. 제1 댐(DM1)은 화소정의막(PDL)보다 작은 두께를 가질 수도 있다.
제2 댐(DM2)은 제1 댐(DM1)의 외측에 배치될 수 있다. 예컨대, 제1 댐(DM1)와 표시영역(DA) 사이의 거리보다 제2 댐(DM2)와 표시영역(DA) 사이의 거리보다 클 수 있다.
제2 댐(DM2)은 전원전극(E-VSS)의 일부를 커버할 수 있다. 제2 댐(DM2)은 복층 구조를 가질 수 있다. 하측부분은 제3 절연층(30)과 동시에 형성될 수 있고, 상측부분은 화소정의막(PDL)과 동시에 형성될 수 있다.
제1 무기층(IOL1)은 제1 댐(DM1) 및 제2 댐(DM2)을 커버할 수 있다. 제1 무기층(IOL1)의 엣지는 제2 절연층(20)에 접촉할 수 있다. 유기층(OL)은 절연패턴들(IP)에 중첩하며, 그 엣지가 제1 댐(DM1) 및 제2 댐(DM2)에 중첩한다. 유기층(OL)의 엣지는 제2 댐(DM2)의 외측에 배치되지 않는 것이 바람직하다. 제2 무기층(IOL2)은 제1 댐(DM1) 및 제2 댐(DM2)에 중첩할 수 있다. 제2 무기층(IOL2)의 엣지는 제1 무기층(IOL1)에 접촉할 수 있다.
제1 터치 절연층(TS-IL1)은 제1 댐(DM1) 및 제2 댐(DM2)에 중첩할 수 있다. 제1 터치 절연층(TS-IL1)의 엣지는 제2 무기층(IOL2)에 접촉할 수 있다.
제1 터치 절연층(TS-IL1) 상에 배치된 터치 신호라인들(SL2)의 적어도 일부분은 복수 개의 절연패턴들(IP)에 중첩한다. 터치 신호라인들(SL2) 전체가 복수 개의 절연패턴들(IP)에 중첩할 필요는 없으며, 일부의 터치 신호라인들(SL2)의 일부분이 절연패턴들(IP)에 중첩하면 충분하다.
도 9a에 도시된 것과 같이, 본 실시예에 따른 터치 감지 유닛(TS)의 터치 신호라인들(SL2)은 상대적으로 평탄한 면 상에 배치된다. 도 9b에 도시된 비교예 다르면 터치 신호라인들(SL2) 중 일부는 경사면에 상에 배치된다. 비교예에 따르면, 도 9a에 도시된 절연패턴(IP)이 생략되었기 때문에, 유기층(OL)의 두께가 베이스층(SUB)의 에지로 갈수록 점차적으로 감소되었기 때문이다. 본 실시예와 비교예의 유기층(OL)의 두께가 감소하는 영역의 제2 방향(DR2)에 따른 길이를 비교하면, 비교예가 본 실시예보다 더 큰 것을 알 수 있다. 이에 대한 상세한 설명은 도 11b 및 도 11c를 참조하여 후술한다.
터치 신호라인들(SL2, 도 9b 참조)의 위치에 따라 제2 전극(CE)과의 거리가 달라지면 노이즈가 발생한다. 특히, 가장 외측에 터치 신호라인(SL2)과 제2 전극(CE)의 커패시턴스가 증가하여 특정한 신호라인에만 노이즈가 증가할 수 있다. 또한, 주사 구동회로(GDC)의 신호라인들(GDC-SL)에 의한 노이즈가 가장 외측에 터치 신호라인(SL2)에 집중될 수 있다. 주사 구동회로(GDC)의 신호라인들(GDC-SL) 중 교류신호가 인가되는 신호라인에 의해 상기 노이즈가 증폭될 수 있다.
도 11a는 본 발명의 일 실시예에 따른 표시모듈의 일부분을 확대한 평면도이다. 도 11b는 도 11a의 I-I'에 대응하는 본 발명의 일 실시예에 따른 표시모듈의 단면도이다. 도 11c는 도 11a의 I-I'에 대응하는 비교예에 따른 표시모듈의 단면도이다. 도 11d는 도 11b의 일부분을 확대한 단면도이다. 도 11a는 도 10의 CC 영역에 대응한다. 도 11b 및 11c는 박막 봉지층을 형성하는 단계를 도시하였다.
도 11a에 도시된 것과 같이, 복수 개의 절연패턴들(IP)은 복수 개의 홀들(CNT-H)에 일대일 대응할 수 있다. 복수 개의 홀들(CNT-H)은 복수 개의 행들(H-L1 내지 H-L8)을 정의하고, 복수 개의 행들(H-L1 내지 H-L8)은 제1 방향(DR1)으로 나열된다. 복수 개의 행들(H-L1 내지 H-L8)은 제2 방향(DR2)으로 나열된 홀들을 포함하고, 복수 개의 행들(H-L1 내지 H-L8)은 다른 개수의 홀들을 포함할 수 있다. 복수 개의 홀들(CNT-H)의 평면상 형상은 제한되지 않는다.
복수 개의 행들 중 제1 행(H-L1)의 홀들은 제1 홀로 정의되고, 복수 개의 행들 중 제2 행(H-L2)의 홀들은 제2 홀로 정의될 수 있다. 복수 개의 행들 중 제3 행(H-L3)의 홀들은 제3 홀로 정의될 수 있다.
제1 행(H-L1)과 제3 행(H-L3)은 동일한 개수의 홀들을 포함할 수 있다. 제1 홀들과 제3 홀들은 정렬될 수 있다. 제2 홀들은 제1 홀들 사이에 배치된다.
복수 개의 절연패턴들(IP)은 복수 개의 홀들(CNT-H)의 배열과 동일한 배열을 갖는다. 복수 개의 절연패턴들(IP)은 액상 유기물질의 흐름을 제어할 수 있다.
도 11b에 도시된 것과 같이, 유기층(OL, 도 9a 참조)을 형성하기 위해 액상 유기물질을 제1 무기층(IOL1) 상에 제공한다. 액상 유기물질은 잉크젯 헤드로부터 제공될 수 있다. 표시영역(DA, 도 9a 참조)의 엣지 부분에 제공된 액상의 유기물질은 비표시영역(NDA)으로 흐른다. 복수 개의 절연패턴들(IP)은 액상 유기물질의 유량을 제어할 수 있다. 제1 댐(DM1) 및 제2 댐(DM2)는 액상의 유기물질이 흘러 넘치는 것을 방지할 수 있다. 별도로 도시하지 않았으나 액상 유기물질의 유량/유속을 제어하기 위해 제1 무기층(IOL1) 상에 소수성 또는 친수성 플라즈마 처리를 실시할 수 있다.
도 11b 및 도 11c는 2개의 경로들(FP, FP-S)을 각각 도시하였다. 도 11b는 본 실시예에 따른 경로를 도시하였고, 도 11c는 비교예에 따른 경로를 도시하였다. 본 실시예에 따른 경로(FP)를 참조하면, 복수 개의 절연패턴들(IP)은 액상 유기물질의 유속을 감소시킨다. 베이스층(SUB)의 에지를 향하여 액상 유기물질이 천천히 흐른다. 또한, 복수 개의 절연패턴들(IP)이 두께를 보상하기 때문에 상대적으로 유기층(OL, 도 9a 참조)은 비표시영역(NDA, 도 9a 참조)에서 균일한 두께를 갖는다.
비교예의 경로(FP-S)에 따르면 유속이 감소되지 않기 때문에 베이스층(SUB)의 에지로 갈수록 유기층(OL, 도 9b)의 두께가 낮아진다. 따라서 유기층(OL, 도 9b 참조)은 비표시영역(NDA, 도 9a 참조)에서 불균일한 두께를 갖는다.
제1 경로(FP)에 따르면, 액상 유기물질의 유량/유속이 제어됨으로써 비표시영역(NDA)에서도 균일하고 평탄한 유기층을 형성할 수 있다. 도 11a에 도시된 것과 같이, 홀수행 사이에 짝수행의 절연패턴들(IP)이 됨으로써 홀수행에 대응하는 경로들(FP1, 이하 제1 경로)과 짝수 행에 대응하는 경로들(FP2, 이하 제2 경로)을 모두 제어할 수 있다.
절연패턴들(IP)은 액상 유기물질의 유량/유속을 제어할 뿐만이니라, 연결전극(E-CNT)의 손상을 방지한다. 도 11d에 도시된 것과 같이, 연결전극(E-CNT)은 제1 투명도전성층(TCO1), 제1 투명도전성층(TCO1) 상의 금속층(ML), 및 금속층(ML) 상의 제2 투명도전성층(TCO2)을 포함할 수 있다. 제1 투명도전성층(TCO1) 및 제2 투명도전성층(TCO2)은 ITO(indium tin oxide), IZO(indium zinc oxide), ZnO(zinc oxide) 또는 ITZO(indium tin zinc oxide)을 포함할 수 있다. 금속층(ML)은 알루미늄, 구리, 은 등 전도성이 높은 금속을 포함할 수 있다.
절연패턴들(IP)은 복수 개의 홀들(CNT-H)에 의해 노출된 금속층(ML)의 절단면을 커버할 수 있다. 따라서 금속층(ML)의 부식이 방지된다.
도 12a 내지 도 12c는 본 발명의 일 실시예에 따른 표시모듈의 일부분을 확대한 평면도이다. 도 12a 내지 도 12c는 도 11a에 대응하는 평면도이다. 이하 도 11a 내지 도 11d를 참조하여 설명한 구성과 동일한 구성에 대한 상세한 설명은 생략한다.
도 12a에 도시된 것과 같이, 복수 개의 홀들(CNT-H)은 n×m의 매트릭스 형태로 배열될 수 있다. 여기서 n과 m은 2 이상의 자연수이다. 4×6의 매트릭스 형태의 홀들(CNT-H)이 예시적으로 도시되었다. 연결전극(E-CNT)에 정의된 모든 홀들이 매트릭스 형태로 배열될 필요는 없으며, 일부 영역에 정의된 홀들이 매트릭스 형태로 배열될 수 있다. 예컨대, 다른 일부 영역에 정의된 홀들(CNT-H)은 도 11a같이 배열될 수 있다.
상기 절연패턴들은 복수 개의 홀들(CNT-H)에 중첩하는 제1 절연패턴들(IP1)과 복수 개의 홀들(CNT-H)에 비중첩하는 제2 절연패턴들(IP2)을 포함할 수 있다. 제1 절연패턴들(IP1)은 매트릭스 형태의 홀들에 일대일 대응하도록 n×m의 매트릭스 형태로 배치될 수 있다.
제2 절연패턴들(IP2)은 제1 절연패턴들(IP1)과 이격되어 배치된다. 제2 절연패턴들(IP2)은 제1 절연패턴들(IP1)의 n개의 행들 사이에 n-1개의 행 및 제1 절연패턴들(IP1)의 m개의 열들 사이에 m-1개의 열을 정의할 수 있다. 제2 절연패턴들(IP2)은 제1 절연패턴들(IP1) 중 가장 작은 사각형을 정의하는 4개의 제1 절연패턴들의 중심들에 배치될 수 있다.
평면상에서 제2 절연패턴들(IP2)의 길이들은 제2 절연패턴들(IP2)과 제1 절연패턴들(IP1) 사이의 간격보다 크다. 예컨대, 제2 절연패턴들(IP2)의 길이들은 제2 절연패턴들(IP2)과 제1 절연패턴들(IP1) 사이의 간격보다 2배 이상 클 수 있다.
제1 절연패턴들(IP1)은 도 11a에 도시된 제1 경로들(FP1)과 동일한 경로(FP10)를 제어하고, 제2 절연패턴들(IP2)은 도 11a에 도시된 제2 경로들(FP2)에 대응하는 경로(FP10)를 제어할 수 있다.
도 12b에 도시된 것과 같이, 절연패턴들은 형상이 서로 다른 제1 절연패턴들(IP10)과 제2 절연패턴들(IP20)을 포함할 수 있다.
제1 절연패턴들(IP10)은 열 부분(IP-C, column portion)과 열 부분(IP-C)에 연결된 행 부분(IP-L, low portion)을 포함할 수 있다. 열 부분(IP-C, column portion)은 베이스층(SUB, 도 10 참조)의 제1 방향(DR1)으로 연장된 엣지를 따라 연장된 형상을 가질 수 있다. 제2 절연패턴들(IP20)은 홀들(CNT-H)에 대응하는 형상을 가질 수 있다. 절연패턴들은 열 부분(IP-C)과 행 부분(IP-L)을 포함하되, 제1 절연패턴들(IP10)과 다른 형상의 제3 절연패턴들(IP30)을 더 포함할 수 있다.
제1 절연패턴들(IP10)의 행 부분(IP-L) 및 제2 절연패턴들(IP20)에 의해 도 11a에 도시된 제1 경로들(FP1)과 동일한 경로(FP100)를 제어하고, 제1 절연패턴들(IP10)의 열 부분(IP-C)은 도 11a에 도시된 제2 경로들(FP2)에 대응하는 경로(FP200)를 제어할 수 있다.
도 12b에는 n×m의 매트릭스 형태로 배열된 복수 개의 홀들(CNT-H)을 도시하였으나, 이에 제한되지 않는다. 예컨대, 다른 일부 영역에 정의된 홀들(CNT-H)은 도 11a같이 배열될 수 있다.
도 12c에 도시된 것과 같이, 절연패턴들은 n×m의 매트릭스 형태로 배열된 의 홀들(CNT-H) 중 열 방향으로 나열된 일부의 홀들에 중첩하는 열 절연 패턴들(IP-C1, IP-C2, column insulation pattern)을 포함할 수 있다.
제1 열 절연 패턴(IP-C1)과 제2 열 절연 패턴(IP-C2)은 인접한 서로 다른 해의 홀들에 중첩한다. 제1 열 절연 패턴(IP-C1)과 제2 열 절연 패턴(IP-C2)은 제2 방향(DR2)에서 보았을 때 서로 중첩한다. 제2 열 절연 패턴(IP-C2)을 제1 열 절연 패턴(IP-C1)을 향해 제2 방향(DR2)으로 시프트 시키면, 일부분이 중첩한다. 제1 열 절연 패턴들(IP-C1)과 제2 열 절연 패턴들(IP-C2)은 서로 교번하게 배치되고, 상기 제2 열 절연 패턴들(IP-C2)의 말단은 제1 열 절연 패턴들(IP-C1)의 중심영역에 중첩할 수 있다. 여기서 중심영역의 경계는 제1 열 절연 패턴들(IP-C1)의 말단으로부터 제1 열 절연 패턴들(IP-C1) 길이의 10% 내측에 정의될 수 있다.
제1 열 절연 패턴(IP-C1)과 제2 열 절연 패턴(IP-C2)이 상호보완적으로 도 11a에 도시된 제1 경로들(FP1)과 동일한 경로(FP1000) 및 제2 경로들(FP2)에 대응하는 경로(FP2000)를 제어한다.
도 13a 및 도 13b는 본 발명의 일 실시예에 따른 표시모듈의 단면도이다. 도 13a 및 도 13b는 도 9a에 대응하는 단면을 도시하였다. 이하 도 9a 내지 도 12c를 참조하여 설명한 구성과 동일한 구성에 대한 상세한 설명은 생략한다.
도 13a에 도시된 것과 같이, 연결전극(E-CNT)에 정의된 홀들(CNT-H)은 생략될 수 있다. 즉 연결전극(E-CNT)은 홀들(CNT-H)을 구비하지 않는다. 홀들(CNT-H)과 무관하게 절연패턴들(IP)은 연결전극(E-CNT) 상에 배치될 수 있다. 절연패턴들(IP)은 평면상에서 도 11a, 도 12a 내지 도 12c에 도시된 배열과 형상을 가질 수 있다.
도 13b에 도시된 것과 같이, 연결전극(E-CNT)이 생략될 수 있다. 절연패턴들은 제3 절연층(30) 상에 직접 배치될 수 있다. 절연패턴들(IP)은 평면상에서 도 11a, 도 12a 내지 도 12c에 도시된 배열과 형상을 가질 수 있다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
T1: 제1 박막 트랜지스터 T2: 제1 박막 트랜지스터
OLED: 유기발광 다이오드 AE: 제1 전극
CE: 제2 전극 IP: 절연패턴
E-CNT: 연결전극 E-VSS: 전원전극
DM1, DM2: 댐

Claims (22)

  1. 표시영역과 비표시영역을 포함하는 베이스층;
    적어도 하나의 중간 절연층 및 상기 비표시영역에 중첩하는 전원전극을 포함하며, 상기 베이스층 상에 배치된 회로층;
    상기 회로층 상에 배치된 제1 전극, 발광층, 및 제2 전극을 포함하는 유기발광 다이오드, 상기 제1 전극을 노출시키는 개구부가 정의된 화소정의막, 상기 제2 전극과 상기 전원전극을 연결하며 복수 개의 홀들이 정의된 연결전극, 및 상기 홀들에 중첩하며 서로 이격된 제1 절연패턴들을 포함하는 복수 개의 절연패턴들을 포함하는 발광소자층;
    상기 제1 절연패턴들 및 상기 유기발광 다이오드에 중첩하는 유기층을 포함하고, 상기 발광소자층 상에 배치된 박막 봉지층; 및
    적어도 하나의 터치 절연층, 복수 개의 터치전극들, 및 상기 복수 개의 터치전극들에 연결된 복수 개의 터치 신호라인들을 포함하고, 상기 박막 봉지층 상에 배치된 터치감지유닛을 포함하고,
    상기 복수 개의 터치 신호라인들의 적어도 일부분은 상기 제1 절연패턴들에 중첩하고,
    상기 복수 개의 홀들은 복수 개의 행들을 정의하고, 상기 복수 개의 행들은 제1 방향으로 나열되며,
    상기 복수 개의 행들 중 제1 행은 상기 제1 방향과 교차하는 제2 방향으로 나열된 제1 홀들을 포함하고,
    상기 복수 개의 행들 중 제2 행은 상기 제2 방향으로 나열되며 상기 제1 홀들 사이에 배치된 제2 홀들을 포함하고,
    상기 복수 개의 행들 중 제3 행은 상기 제2 방향으로 나열되며 상기 제1 홀들에 대응하는 제3 홀들을 포함하는 표시장치.
  2. 제1 항에 있어서,
    상기 복수 개의 홀들 각각은 상기 복수 개의 절연패턴들 중 대응하는 절연패턴에 의해 커버된 것을 특징으로 하는 표시장치.
  3. 제1 항에 있어서,
    상기 연결전극은 제1 투명도전성층, 상기 제1 투명도전성층 상의 금속층, 및 상기 금속층 상의 제2 투명도전성층을 포함하는 표시장치.
  4. 삭제
  5. 표시영역과 비표시영역을 포함하는 베이스층;
    적어도 하나의 중간 절연층 및 상기 비표시영역에 중첩하는 전원전극을 포함하며, 상기 베이스층 상에 배치된 회로층;
    상기 회로층 상에 배치된 제1 전극, 발광층, 및 제2 전극을 포함하는 유기발광 다이오드, 상기 제1 전극을 노출시키는 개구부가 정의된 화소정의막, 상기 제2 전극과 상기 전원전극을 연결하며 복수 개의 홀들이 정의된 연결전극, 및 상기 홀들에 중첩하며 서로 이격된 제1 절연패턴들을 포함하는 복수 개의 절연패턴들을 포함하는 발광소자층;
    상기 제1 절연패턴들 및 상기 유기발광 다이오드에 중첩하는 유기층을 포함하고, 상기 발광소자층 상에 배치된 박막 봉지층; 및
    적어도 하나의 터치 절연층, 복수 개의 터치전극들, 및 상기 복수 개의 터치전극들에 연결된 복수 개의 터치 신호라인들을 포함하고, 상기 박막 봉지층 상에 배치된 터치감지유닛을 포함하고,
    상기 복수 개의 터치 신호라인들의 적어도 일부분은 상기 제1 절연패턴들에 중첩하고,
    상기 복수 개의 홀들 중 일부의 홀들은 n×m의 매트릭스 형태로 배열된 표시장치.
  6. 제5 항에 있어서,
    상기 복수 개의 절연패턴들은,
    상기 n×m의 매트릭스 형태의 홀들에 일대일 대응하는 n×m의 매트릭스 형태의 제1 절연패턴들; 및
    상기 n×m의 매트릭스 형태의 제1 절연패턴들과 이격된 제2 절연패턴들을 포함하고,
    상기 제2 절연패턴들은 상기 제1 절연패턴들의 n개의 행들 사이에 n-1개의 행 및 상기 제1 절연패턴들의 m개의 열들 사이에 m-1개의 열을 정의하는 표시장치.
  7. 제5 항에 있어서,
    상기 복수 개의 절연패턴들은,
    상기 n×m의 매트릭스 형태의 홀들에 일대일 대응하는 n×m의 매트릭스 형태의 제1 절연패턴들; 및
    상기 제1 절연패턴들 중 가장 작은 사각형을 정의하는 4개의 제1 절연패턴들의 중심들에 배치된 제2 절연패턴들을 포함하는 표시장치.
  8. 제5 항에 있어서,
    상기 복수 개의 절연패턴들은 열 부분(column portion)과 상기 열 부분에 연결된 행 부분(low portion)을 포함하는 제1 절연패턴을 포함하고,
    상기 열 부분은 상기 n×m의 매트릭스 형태의 홀들 중 열 방향으로 나열된 홀들에 중첩하고, 상기 행 부분은 상기 열 방향으로 나열된 홀들의 행 방향에 배치된 홀에 중첩하는 표시장치.
  9. 제8 항에 있어서,
    상기 복수 개의 절연패턴들은 상기 제1 절연패턴을 복수 개 포함하고,
    상기 복수 개의 절연패턴들은 상기 행 방향으로 이격되어 배치된 2개의 제1 절연패턴들 사이에 배치된 제2 절연패턴을 더 포함하는 표시장치.
  10. 제5 항에 있어서,
    상기 복수 개의 절연패턴들은 각각이 상기 n×m의 매트릭스 형태의 홀들 중 열 방향으로 나열된 일부의 홀들에 중첩하는 열 절연 패턴들(column insulation pattern)을 포함하고,
    상기 n×m의 매트릭스 형태의 홀들의 n개의 행들 사이마다 상기 열 절연 패턴들 중 적어도 하나가 배치된 표시장치.
  11. 제1 항에 있어서,
    상기 복수 개의 절연패턴들은 상기 화소 정의막과 동일한 두께를 갖고, 동일한 물질을 포함하는 표시장치.
  12. 제1 항에 있어서,
    상기 비표시영역은,
    상기 표시영역을 사이에 두고 제1 방향에서 마주하는 제1 비표시영역 및 제2 비표시영역; 및
    상기 표시영역을 사이에 두고 상기 제1 방향과 교차하는 제2 방향에서 마주하는 제3 비표시영역 및 제4 비표시영역을 포함하고,
    상기 전원전극은 적어도 상기 제1 비표시영역, 상기 제3 비표시영역, 및 상기 제4 비표시영역에 배치되고,
    상기 연결전극은 적어도 상기 제3 비표시영역 및 상기 제4 비표시영역에 배치된 표시장치.
  13. 제12 항에 있어서,
    적어도 상기 제1 비표시영역, 상기 제3 비표시영역, 및 상기 제4 비표시영역에 배치되고, 상기 전원전극에 중첩하는 댐을 더 포함하는 표시장치.
  14. 제13 항에 있어서,
    상기 적어도 하나의 터치 절연층은 상기 댐에 중첩하는 표시장치.
  15. 제13 항에 있어서,
    상기 댐은 상기 적어도 하나의 중간 절연층 또는 상기 화소 정의막과 동일한 두께를 갖고, 동일한 물질을 포함하는 표시장치.
  16. 제1 항에 있어서,
    상기 제2 전극은 상기 복수 개의 절연패턴들 중 적어도 일부에 중첩하는 표시장치.
  17. 제1 항에 있어서,
    상기 연결전극은 상기 제1 전극과 동일한 층구조 및 동일한 물질을 포함하는 표시장치.
  18. 표시영역과 비표시영역을 포함하는 베이스층;
    상기 베이스층 상에 배치된 회로층;
    상기 회로층 상에 배치된 발광 다이오드, 상기 발광 다이오드의 제1 전극을 노출시키는 개구부를 구비한 화소정의막, 및 상기 비표시영역에 중첩하며 서로 이격된 제1 절연패턴들을 포함하는 복수 개의 절연패턴들을 포함하는 발광소자층;
    상기 발광소자층 상에 배치되며, 상기 제1 절연패턴들 및 상기 발광 다이오드에 중첩하는 유기층; 및
    복수 개의 터치전극들 및 상기 복수 개의 터치전극들에 연결된 복수 개의 터치 신호라인들을 포함하고, 상기 유기층 상에 배치된 터치감지유닛을 포함하고,
    상기 복수 개의 터치 신호라인들의 적어도 일부분은 상기 제1 절연패턴들에 중첩하고,
    상기 복수 개의 절연패턴들은 복수 개의 행들을 정의하고, 상기 복수 개의 행들은 제1 방향으로 나열되며,
    상기 복수 개의 행들 중 제1 행은 상기 제1 방향과 교차하는 제2 방향으로 나열된 제1 절연패턴들을 포함하고,
    상기 복수 개의 행들 중 제2 행은 상기 제2 방향으로 나열되며 상기 제1 절연패턴들 사이에 배치된 제2 절연패턴들을 포함하고,
    상기 복수 개의 행들 중 제3 행은 상기 제2 방향으로 나열되며 상기 제1 절연패턴들에 대응하는 제3 절연패턴들을 포함하는 표시장치
  19. 삭제
  20. 표시영역과 비표시영역을 포함하는 베이스층;
    상기 베이스층 상에 배치된 회로층;
    상기 회로층 상에 배치된 발광 다이오드, 상기 발광 다이오드의 제1 전극을 노출시키는 개구부를 구비한 화소정의막, 및 상기 비표시영역에 중첩하며 서로 이격된 제1 절연패턴들을 포함하는 복수 개의 절연패턴들을 포함하는 발광소자층;
    상기 발광소자층 상에 배치되며, 상기 제1 절연패턴들 및 상기 발광 다이오드에 중첩하는 유기층; 및
    복수 개의 터치전극들 및 상기 복수 개의 터치전극들에 연결된 복수 개의 터치 신호라인들을 포함하고, 상기 유기층 상에 배치된 터치감지유닛을 포함하고,
    상기 복수 개의 터치 신호라인들의 적어도 일부분은 상기 제1 절연패턴들에 중첩하며,
    상기 복수 개의 절연패턴들은 상기 베이스층의 엣지를 따라 연장된 열 부분과 상기 열 부분에 연결된 행 부분을 포함하는 제1 절연패턴들을 포함하는 표시장치.
  21. 제20 항에 있어서,
    상기 복수 개의 절연패턴들은 서로 이격되어 배치된 2개의 제1 절연패턴들 사이에 배치된 제2 절연패턴을 더 포함하는 표시장치.
  22. 표시영역과 비표시영역을 포함하는 베이스층;
    상기 베이스층 상에 배치된 회로층;
    상기 회로층 상에 배치된 발광 다이오드, 상기 발광 다이오드의 제1 전극을 노출시키는 개구부를 구비한 화소정의막, 및 상기 비표시영역에 중첩하며 서로 이격된 제1 절연패턴들을 포함하는 복수 개의 절연패턴들을 포함하는 발광소자층;
    상기 발광소자층 상에 배치되며, 상기 제1 절연패턴들 및 상기 발광 다이오드에 중첩하는 유기층; 및
    복수 개의 터치전극들 및 상기 복수 개의 터치전극들에 연결된 복수 개의 터치 신호라인들을 포함하고, 상기 유기층 상에 배치된 터치감지유닛을 포함하고,
    상기 복수 개의 터치 신호라인들의 적어도 일부분은 상기 제1 절연패턴들에 중첩하고,
    상기 복수 개의 절연패턴들은 상기 베이스층의 엣지를 따라 연장된 열 절연 패턴들을 포함하고,
    상기 열 절연 패턴들은 제1 열 절연 패턴들 및 제2 열 절연 패턴들을 포함하고, 상기 제1 열 절연 패턴들과 상기 제2 열 절연 패턴들은 서로 교번하게 배치되고, 상기 제2 열 절연 패턴들의 말단은 상기 제1 열 절연 패턴들의 중심영역에 중첩하는 표시장치.





KR1020160097503A 2016-07-29 2016-07-29 표시장치 KR102601207B1 (ko)

Priority Applications (9)

Application Number Priority Date Filing Date Title
KR1020160097503A KR102601207B1 (ko) 2016-07-29 2016-07-29 표시장치
US15/610,566 US11489025B2 (en) 2016-07-29 2017-05-31 Touch sensing unit integrated display device including outgassing holes
CN201710623671.7A CN107665062B (zh) 2016-07-29 2017-07-27 显示装置
CN202210760211.XA CN115079868A (zh) 2016-07-29 2017-07-27 显示装置
EP19151369.6A EP3489809B1 (en) 2016-07-29 2017-07-27 Display device
EP17183537.4A EP3276463B1 (en) 2016-07-29 2017-07-27 Display device
US17/970,497 US11974488B2 (en) 2016-07-29 2022-10-20 Touch sensing unit integrated display device including outgassing holes
KR1020230152920A KR20230157280A (ko) 2016-07-29 2023-11-07 표시장치
US18/520,386 US20240099095A1 (en) 2016-07-29 2023-11-27 Touch sensing unit integrated display device including outgassing holes

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160097503A KR102601207B1 (ko) 2016-07-29 2016-07-29 표시장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020230152920A Division KR20230157280A (ko) 2016-07-29 2023-11-07 표시장치

Publications (2)

Publication Number Publication Date
KR20180014398A KR20180014398A (ko) 2018-02-08
KR102601207B1 true KR102601207B1 (ko) 2023-11-13

Family

ID=59416603

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020160097503A KR102601207B1 (ko) 2016-07-29 2016-07-29 표시장치
KR1020230152920A KR20230157280A (ko) 2016-07-29 2023-11-07 표시장치

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020230152920A KR20230157280A (ko) 2016-07-29 2023-11-07 표시장치

Country Status (4)

Country Link
US (2) US11489025B2 (ko)
EP (2) EP3489809B1 (ko)
KR (2) KR102601207B1 (ko)
CN (2) CN107665062B (ko)

Families Citing this family (68)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101974086B1 (ko) * 2016-09-30 2019-05-02 삼성디스플레이 주식회사 표시모듈
KR102578589B1 (ko) * 2016-09-30 2023-09-14 엘지디스플레이 주식회사 플렉서블 표시장치
CN111966241B (zh) * 2017-01-11 2023-05-30 群创光电股份有限公司 触控显示装置
KR102387631B1 (ko) 2017-06-30 2022-04-15 엘지디스플레이 주식회사 터치 스크린 일체형 표시장치와 그의 제조방법
CN109585490B (zh) * 2017-09-28 2024-04-23 京东方科技集团股份有限公司 像素界定层、喷墨打印方法、显示基板及其制造方法、显示装置
KR102588343B1 (ko) 2017-10-27 2023-10-11 엘지디스플레이 주식회사 터치 디스플레이 장치
KR102407758B1 (ko) 2017-10-27 2022-06-10 엘지디스플레이 주식회사 터치표시장치 및 표시패널
KR102408164B1 (ko) * 2017-10-31 2022-06-10 엘지디스플레이 주식회사 표시 장치 및 그의 제조방법
KR102470042B1 (ko) * 2017-11-16 2022-11-24 삼성디스플레이 주식회사 표시 장치
KR102430806B1 (ko) * 2017-12-07 2022-08-09 엘지디스플레이 주식회사 터치 스크린을 구비하는 표시장치
KR102431808B1 (ko) * 2017-12-11 2022-08-10 엘지디스플레이 주식회사 터치 스크린 일체형 표시장치
KR102547399B1 (ko) * 2018-03-09 2023-06-26 삼성디스플레이 주식회사 표시 장치
KR102536116B1 (ko) * 2018-04-12 2023-05-25 삼성디스플레이 주식회사 표시장치
CN108448009A (zh) * 2018-04-19 2018-08-24 京东方科技集团股份有限公司 一种oled封装结构、掩膜版以及喷墨打印装置
JP6942208B2 (ja) * 2018-04-20 2021-09-29 堺ディスプレイプロダクト株式会社 有機elデバイスおよびその製造方法
WO2019202739A1 (ja) * 2018-04-20 2019-10-24 堺ディスプレイプロダクト株式会社 有機elデバイスおよびその製造方法
KR102543918B1 (ko) * 2018-06-08 2023-06-15 삼성디스플레이 주식회사 표시 장치
KR102607376B1 (ko) * 2018-07-03 2023-11-30 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102521260B1 (ko) * 2018-07-17 2023-04-17 삼성디스플레이 주식회사 전자 장치
US10541380B1 (en) 2018-08-30 2020-01-21 Samsung Display Co., Ltd. Display device with substrate comprising an opening and adjacent grooves
US10872939B2 (en) 2018-09-04 2020-12-22 Apple Inc. Viewing angle color shift control
KR102506427B1 (ko) * 2018-09-04 2023-03-08 삼성디스플레이 주식회사 전자 장치
US11177329B2 (en) * 2018-09-04 2021-11-16 Apple Inc. Viewing angle color shift control
KR20200028567A (ko) * 2018-09-06 2020-03-17 삼성디스플레이 주식회사 표시 장치
US10879319B2 (en) * 2018-09-17 2020-12-29 Samsung Display Co., Ltd. Display device
KR20200041420A (ko) 2018-10-11 2020-04-22 삼성디스플레이 주식회사 표시 패널
CN109473459B (zh) * 2018-10-15 2020-06-16 武汉华星光电半导体显示技术有限公司 一种有机发光二极管器件的封装结构及其制作方法
KR102632590B1 (ko) * 2018-10-16 2024-02-05 삼성디스플레이 주식회사 터치 센서 및 이를 포함한 표시 장치
KR20200047839A (ko) 2018-10-24 2020-05-08 삼성디스플레이 주식회사 표시모듈
US11314363B2 (en) * 2018-11-09 2022-04-26 Samsung Display Co., Ltd. Touch sensor and display device
KR20200053911A (ko) * 2018-11-09 2020-05-19 엘지디스플레이 주식회사 표시 장치
KR102528266B1 (ko) * 2018-11-16 2023-05-04 삼성디스플레이 주식회사 전자 장치
KR102637687B1 (ko) * 2018-11-30 2024-02-20 삼성디스플레이 주식회사 표시장치
KR20200066503A (ko) * 2018-11-30 2020-06-10 삼성디스플레이 주식회사 표시 패널
KR102582641B1 (ko) 2018-11-30 2023-09-26 삼성디스플레이 주식회사 전자 패널 및 이를 포함하는 전자 장치
KR20200071194A (ko) 2018-12-10 2020-06-19 삼성디스플레이 주식회사 표시 장치
CN109671724B (zh) * 2018-12-21 2020-11-24 武汉华星光电半导体显示技术有限公司 发光面板及显示装置
KR20200097374A (ko) * 2019-02-07 2020-08-19 삼성디스플레이 주식회사 전자 패널 및 이를 포함하는 전자 장치
CN109920929B (zh) * 2019-02-27 2020-07-10 武汉华星光电半导体显示技术有限公司 显示器结构
US11271185B2 (en) * 2019-02-27 2022-03-08 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display structure having a dam and gap
KR20200105598A (ko) * 2019-02-28 2020-09-08 삼성디스플레이 주식회사 표시 장치
US11444268B2 (en) 2019-03-26 2022-09-13 Apple Inc. Electronic devices with flexible display cover layers
KR20200121400A (ko) * 2019-04-15 2020-10-26 삼성디스플레이 주식회사 전자 장치
KR20200126473A (ko) * 2019-04-29 2020-11-09 삼성디스플레이 주식회사 표시 장치
KR20200126471A (ko) * 2019-04-29 2020-11-09 삼성디스플레이 주식회사 입력감지회로 및 이를 포함하는 표시모듈
CN110061043B (zh) 2019-04-30 2021-08-31 武汉天马微电子有限公司 一种显示装置及其制作方法
KR20200135659A (ko) 2019-05-24 2020-12-03 삼성디스플레이 주식회사 표시 장치
KR20200145902A (ko) 2019-06-19 2020-12-31 삼성디스플레이 주식회사 표시 패널
KR20210008240A (ko) 2019-07-11 2021-01-21 삼성디스플레이 주식회사 표시 장치
KR20210011217A (ko) * 2019-07-22 2021-02-01 엘지디스플레이 주식회사 터치표시장치
KR20210011560A (ko) 2019-07-22 2021-02-02 삼성디스플레이 주식회사 디스플레이 장치
KR20210017297A (ko) 2019-08-07 2021-02-17 삼성디스플레이 주식회사 디스플레이 장치
CN112714959A (zh) 2019-08-27 2021-04-27 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置
WO2021035547A1 (zh) * 2019-08-27 2021-03-04 京东方科技集团股份有限公司 显示基板及其制作方法、显示装置
KR20210032600A (ko) 2019-09-16 2021-03-25 삼성디스플레이 주식회사 디스플레이 장치
KR20210032614A (ko) 2019-09-16 2021-03-25 삼성디스플레이 주식회사 표시 장치
KR20210049245A (ko) 2019-10-24 2021-05-06 삼성디스플레이 주식회사 표시장치
KR20210052782A (ko) 2019-10-31 2021-05-11 삼성디스플레이 주식회사 표시 패널
CN114725172A (zh) 2019-11-28 2022-07-08 京东方科技集团股份有限公司 显示基板、显示面板和装置
KR20210099246A (ko) 2020-02-03 2021-08-12 삼성디스플레이 주식회사 표시 장치
KR20210104398A (ko) 2020-02-17 2021-08-25 삼성디스플레이 주식회사 표시 장치
KR20210113487A (ko) 2020-03-05 2021-09-16 삼성디스플레이 주식회사 표시 장치
CN113795925A (zh) * 2020-03-20 2021-12-14 京东方科技集团股份有限公司 显示面板及显示装置
CN111554718B (zh) * 2020-05-15 2023-01-10 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
KR20220005675A (ko) * 2020-07-06 2022-01-14 삼성디스플레이 주식회사 표시 패널 및 이를 제조하기 위한 마스크
WO2022193058A1 (zh) * 2021-03-15 2022-09-22 京东方科技集团股份有限公司 显示基板、其制作方法及显示装置
CN113672116B (zh) * 2021-06-28 2023-10-27 武汉天马微电子有限公司 显示面板及其制备方法
US20240121992A1 (en) * 2022-10-11 2024-04-11 Samsung Display Co., Ltd. Display device

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004077718A (ja) 2002-08-15 2004-03-11 Hitachi Displays Ltd 液晶表示装置
JP2005215275A (ja) 2004-01-29 2005-08-11 Quanta Display Japan Inc 液晶表示装置とその製造方法
KR100573149B1 (ko) 2004-05-29 2006-04-24 삼성에스디아이 주식회사 전계 발광 디스플레이 장치 및 이의 제조 방법
US7795653B2 (en) 2005-12-27 2010-09-14 E. I. Du Pont De Nemours And Company Electronic device including space-apart radiation regions and a process for forming the same
KR100830331B1 (ko) 2007-07-23 2008-05-16 삼성에스디아이 주식회사 유기발광 표시 장치 및 그의 제조 방법
KR101146991B1 (ko) 2010-05-07 2012-05-23 삼성모바일디스플레이주식회사 유기 발광 디스플레이 장치 및 그 제조방법
US9400576B2 (en) 2011-07-19 2016-07-26 Apple Inc. Touch sensor arrangements for organic light-emitting diode displays
KR101463650B1 (ko) * 2011-08-30 2014-11-20 엘지디스플레이 주식회사 유기발광표시장치 및 그 제조방법
KR101521676B1 (ko) * 2011-09-20 2015-05-19 엘지디스플레이 주식회사 유기발광 다이오드 표시장치 및 그의 제조방법
KR102173801B1 (ko) * 2012-07-12 2020-11-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치, 및 표시 장치의 제작 방법
KR101980234B1 (ko) * 2012-10-30 2019-05-21 삼성디스플레이 주식회사 유기 발광 표시 장치와, 이의 제조 방법
CN203164564U (zh) 2013-01-28 2013-08-28 京东方科技集团股份有限公司 一种显示基板及显示装置
KR102151752B1 (ko) * 2013-08-05 2020-09-04 삼성디스플레이 주식회사 유기발광 디스플레이 장치 및 그 제조방법
KR20150025994A (ko) 2013-08-30 2015-03-11 엘지디스플레이 주식회사 Oled 표시 장치 및 그의 제조 방법
KR102282996B1 (ko) * 2013-10-30 2021-07-29 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그의 제조 방법
KR20150071538A (ko) 2013-12-18 2015-06-26 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 제조방법
US9691835B2 (en) * 2013-12-24 2017-06-27 Boe Technology Group Co., Ltd. Double-face display panel
KR102279921B1 (ko) * 2014-02-12 2021-07-22 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 제조 방법
CN103972414A (zh) 2014-04-29 2014-08-06 京东方科技集团股份有限公司 一种有机电致发光器件及其封装方法
KR102223676B1 (ko) * 2014-06-24 2021-03-08 삼성디스플레이 주식회사 디스플레이 장치
EP2960962B1 (en) 2014-06-25 2020-04-01 LG Display Co., Ltd. Organic light emitting display apparatus
KR102323194B1 (ko) 2014-09-30 2021-11-05 엘지디스플레이 주식회사 플렉서블 유기 발광 표시 장치
KR102259749B1 (ko) 2014-10-08 2021-06-01 엘지디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치 제조 방법
KR102240937B1 (ko) 2014-10-10 2021-04-15 삼성디스플레이 주식회사 표시 장치
KR102352285B1 (ko) * 2014-10-10 2022-01-18 삼성디스플레이 주식회사 디스플레이 장치 및 그 제조 방법
KR102364863B1 (ko) * 2015-03-10 2022-02-18 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
CN204904233U (zh) 2015-07-16 2015-12-23 信利(惠州)智能显示有限公司 触摸显示装置
KR101926526B1 (ko) * 2016-06-30 2018-12-10 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
KR20180060851A (ko) * 2016-11-29 2018-06-07 엘지디스플레이 주식회사 유기 발광 표시 장치
KR102470042B1 (ko) * 2017-11-16 2022-11-24 삼성디스플레이 주식회사 표시 장치

Also Published As

Publication number Publication date
US20240099095A1 (en) 2024-03-21
EP3276463A1 (en) 2018-01-31
EP3489809B1 (en) 2020-09-09
KR20180014398A (ko) 2018-02-08
US11489025B2 (en) 2022-11-01
US20230039561A1 (en) 2023-02-09
EP3489809A1 (en) 2019-05-29
CN115079868A (zh) 2022-09-20
KR20230157280A (ko) 2023-11-16
US20180033830A1 (en) 2018-02-01
CN107665062B (zh) 2022-07-19
EP3276463B1 (en) 2019-03-06
CN107665062A (zh) 2018-02-06

Similar Documents

Publication Publication Date Title
KR102601207B1 (ko) 표시장치
KR101904969B1 (ko) 표시장치
KR101929452B1 (ko) 표시 장치
KR101974377B1 (ko) 표시장치
KR102581460B1 (ko) 표시 장치
KR102017767B1 (ko) 표시장치
KR102319542B1 (ko) 표시장치
KR102151017B1 (ko) 표시장치
KR102202179B1 (ko) 표시 장치 및 이의 제조 방법
KR102658896B1 (ko) 표시장치
US11974488B2 (en) Touch sensing unit integrated display device including outgassing holes
KR102131801B1 (ko) 표시장치
KR102645337B1 (ko) 표시장치
KR102406621B1 (ko) 표시 장치 및 이의 제조 방법
KR102662722B1 (ko) 표시장치
KR102480860B1 (ko) 표시장치
KR102357271B1 (ko) 표시장치
KR20240054944A (ko) 표시장치
KR20230129328A (ko) 표시 장치 및 이의 제조 방법
KR20220018524A (ko) 표시장치 및 표시장치 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
X701 Decision to grant (after re-examination)
A107 Divisional application of patent
GRNT Written decision to grant