KR20210099246A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20210099246A
KR20210099246A KR1020200012781A KR20200012781A KR20210099246A KR 20210099246 A KR20210099246 A KR 20210099246A KR 1020200012781 A KR1020200012781 A KR 1020200012781A KR 20200012781 A KR20200012781 A KR 20200012781A KR 20210099246 A KR20210099246 A KR 20210099246A
Authority
KR
South Korea
Prior art keywords
layer
disposed
display area
display
color filter
Prior art date
Application number
KR1020200012781A
Other languages
English (en)
Inventor
이현범
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020200012781A priority Critical patent/KR20210099246A/ko
Priority to US17/165,855 priority patent/US11825685B2/en
Priority to CN202110151348.0A priority patent/CN113206134A/zh
Publication of KR20210099246A publication Critical patent/KR20210099246A/ko
Priority to US18/383,051 priority patent/US20240057372A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H01L51/5284
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • H01L27/3211
    • H01L27/322
    • H01L27/323
    • H01L51/5246
    • H01L51/5253
    • H01L51/56
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/86Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • H10K50/865Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. light-blocking layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/38Devices specially adapted for multicolour light emission comprising colour filters or colour changing media [CCM]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/871Self-supporting sealing arrangements
    • H10K59/8722Peripheral sealing arrangements, e.g. adhesives, sealants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/8791Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • H10K59/8792Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. black layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Geometry (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

표시 장치가 제공된다. 표시 장치는 화소들이 정의된 표시영역 및 표시영역의 외측에 배치된 비표시영역을 포함하는 베이스층, 표시영역과 비표시영역에 중첩하는 중간 무기막, 중간 무기막 상에 배치되며 비표시영역 내에서 중간 무기막의 일부분을 노출하는 중간 유기막, 및 회로 소자를 포함하고, 베이스층 상에 배치된 회로 소자층, 회로 소자층 상에 배치되고, 표시영역에 배치된 표시 소자들을 포함하는 표시 소자층, 중간 유기막의 에지의 외측에 배치되고, 중간 유기 중간 유기막의 에지를 따라 연장된 제1 댐부, 표시 소자층 및 제1 댐부와 각각 중첩하는 제1 및 제2 봉지 무기막, 및 제1 봉지 무기막과 제2 봉지 무기막 사이에 개재되며, 제1 댐부와 비중첩하는 봉지 유기막을 포함하는 박막 봉지층, 박막 봉지층 상에 배치된 터치 감지층, 터치 감지층 상에 배치되고, 차광층, 복수의 컬러 필터들 및 차광층과 복수의 컬러 필터들을 커버하는 오버코트층을 포함하는 반사 방지층, 및 비표시영역 상에 배치되고, 오버코트층의 경계를 정의하는 제2 댐부를 포함한다.
제2 댐부는 차광층 및 복수의 컬러 필터들 중 적어도 하나와 동일한 재료로 형성된다.

Description

표시 장치 {DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
표시 장치는 화상을 표시하는 장치로서, 유기 전계 발광(organic light emitting diodes; OLED)소자 또는 양자점 발광(quantum dot electroluminescence device; QD-EL)소자를 포함하는 유기 발광 표시 패널이나 액정 표시 패널과 같은 표시 패널을 포함한다.
한편, 이동형 전자 기기는 사용자에게 영상을 제공하기 위하여 표시 장치를 포함한다. 종래보다 동일하거나 작은 부피 또는 두께를 가지면서도 더 큰 표시 화면을 가진 이동형 전자 기기가 차지하는 비중이 증가하고 있으며, 사용시에만 보다 대화면을 제공하기 위해 접고 펼칠 수 있는 구조를 가지는 폴더블 표시 장치도 개발되고 있다.
최근, 폴더블 표시 장치의 폴딩 특성 향상 및 광효율 향상을 위하여 두꺼운 편광판 대신 차광층 및 컬러 필터를 이용한 반사 방지 부재를 활용하는 방안이 연구되고 있다.
본 발명이 해결하고자 하는 과제는 종래 대비 감소된 마스크 공정으로 반사 방지 부재를 형성할 수 있는 표시 장치를 제공하는 것이다.
또한, 휘도 저하를 방지함과 동시에 표시패널의 두께를 감소시킬 수 있는 표시 장치를 제공하는 것이다.
상기 과제를 해결하기 위한 일 실시예에 따른 표시 장치는 화소들이 정의된 표시영역 및 상기 표시영역의 외측에 배치된 비표시영역을 포함하는 베이스층, 상기 표시영역과 상기 비표시영역에 중첩하는 중간 무기막, 상기 중간 무기막 상에 배치되며 상기 비표시영역 내에서 상기 중간 무기막의 일부분을 노출하는 중간 유기막, 및 회로 소자를 포함하고, 상기 베이스층 상에 배치된 회로 소자층, 상기 회로 소자층 상에 배치되고, 상기 표시영역에 배치된 표시 소자들을 포함하는 표시 소자층, 상기 중간 유기막의 에지의 외측에 배치되고, 상기 중간 유기막의 상기 에지를 따라 연장된 제1 댐부, 상기 표시 소자층 및 상기 제1 댐부와 각각 중첩하는 제1 봉지 무기막과 제2 봉지 무기막, 및 상기 제1 봉지 무기막과 상기 제2 봉지 무기막 사이에 개재되며, 상기 제1 댐부와 비중첩하는 봉지 유기막을 포함하는 박막 봉지층, 상기 박막 봉지층 상에 배치된 터치 감지층, 상기 터치 감지층 상에 배치되고, 차광층, 복수의 컬러 필터들 및 상기 차광층과 상기 복수의 컬러 필터들을 커버하는 오버코트층을 포함하는 반사 방지층, 및 상기 비표시영역 상에 배치되고, 상기 오버코트층의 경계를 정의하는 제2 댐부를 포함한다.
상기 제2 댐부는 상기 차광층 및 상기 복수의 컬러 필터들 중 적어도 하나와 동일한 재료로 형성된다.
상기 회로 소자는, 상기 표시 소자들에 전기적으로 연결된 신호라인들 및 상기 신호라인들의 말단에 연결된 신호패드들을 포함하고, 상기 비표시영역은 상기 신호패드들이 배치된 패드영역을 포함할 수 있다.
상기 제1 댐부의 일부 및 상기 제2 댐부의 일부는 상기 패드영역과 나란히 배치될 수 있다.
상기 제2 댐부는 상기 표시영역 및 상기 패드영역 사이에 배치될 수 있다.
상기 제2 댐부는 상기 제1 댐부와 중첩되게 배치될 수 있다.
상기 화소는 제1 색을 발광하는 제1 서브 화소, 제2 색을 발광하는 제2 서브 화소, 및 제3 색을 발광하는 제3 서브 화소를 포함할 수 있다.
상기 컬러 필터들은, 상기 제1 서브 화소와 중첩하는 제1 컬러 필터, 상기 제2 서브 화소와 중첩하는 제2 컬러 필터, 및 상기 제3 서브 화소와 중첩하는 제3 컬러 필터를 포함할 수 있다.
상기 제2 댐부는 제1 층, 제2 층, 제3 층 및 제4 층을 포함하고, 상기 제1 층은 상기 차광층과 동일한 재료로 동시에 형성되고, 상기 제2 층은 상기 제1 컬러 필터와 동일한 재료로 동시에 형성되고, 상기 제3 층은 상기 제2 컬러 필터와 동일한 재료로 동시에 형성되고, 상기 제4 층은 상기 제3 컬러 필터와 동일한 재료로 동시에 형성될 수 있다.
상기 제1 컬러 필터는 녹색 컬러 필터이고, 상기 제2 컬러 필터는 청색 컬러 필터이고, 상기 제3 컬러 필터는 적색 컬러 필터일 수 있다.
상기 오버코트층은 산란체를 더 포함하고, 상기 산란체는 TiO2, Al2O3 및 SiO2 중 선택된 적어도 하나를 포함할 수 있다.
상기 표시 소자층은 발광 영역을 정의하는 개구부를 포함하는 화소 정의막을 포함할 수 있다.
상기 화소 정의막 상에 두께 방향으로 돌출된 스페이서를 포함하고, 상기 제1 댐부는 제1 층 및 제2 층을 포함하고, 상기 제1 층은 상기 화소 정의막과 동일한 재료로 동시에 형성되고, 상기 제2 층은 상기 스페이서와 동일한 재료로 동시에 형성될 수 있다.
상기 차광층은 상기 화소 정의막과 두께 방향으로 중첩할 수 있다.
상기 차광층의 끝단간의 일 방향의 폭은 상기 화소 정의막의 끝단간의 상기 일 방향의 폭보다 작을 수 있다.
상기 화소 정의막은 광 흡수 물질을 포함하고, 상기 광 흡수 물질은 카본 계열의 블랙 안료, 크롬(Cr), 몰리브덴(Mo), 몰리브덴과 티타늄의 합금(MoTi), 텅스텐(W), 바나듐(V), 니오븀(Nb), 탄탈륨(Ta), 망간(Mn), 코발트(Co) 또는 니켈(Ni)과 같은 불투명 금속 물질 중 선택된 적어도 하나를 포함할 수 있다.
상기 중간 유기막은 상기 중간 무기막 상에 배치되는 제1 중간 유기막 및 상기 제1 중간 유기막 상에 배치되는 제2 중간 유기막을 포함할 수 있다.
상기 비표시영역은 제1 비벤딩영역, 상기 제1 비벤딩영역과 제1 방향에서 이격된 제2 비벤딩영역, 및 상기 제1 비벤딩영역과 제2 비벤딩영역 사이에 정의된 벤딩영역을 포함하고, 상기 벤딩영역은 상기 제1 방향과 직교하는 제2 방향을 따라 밴딩축이 정의되도록 밴딩될 수 있다.
상기 중간 무기막은 상기 베이스층의 상기 비표시영역의 일부분을 노출하는 그루브를 갖고, 상기 그루브의 내측에는 더미 유기 패턴이 배치될 수 있다.
상기 회로 소자는, 상기 표시 소자들에 전기적으로 연결된 신호라인들 및 상기 신호라인들의 말단에 연결된 신호패드들을 포함하고, 상기 제2 비벤딩영역은 상기 신호패드들이 배치된 패드영역을 포함할 수 있다.
상기 제2 댐부는 상기 제1 비벤딩영역에 배치될 수 있다.
상기 제2 댐부는 상기 제1 댐부와 중첩되게 배치될 수 있다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
일 실시예들에 따른 표시 장치에 의하면, 반사 방지 부재의 차광층 및 컬러 필터의 패터닝 공정시 오버코트층의 경계를 형성하기 위한 댐 구조를 동시에 형성함으로써, 종래 대비 감소된 마스크 공정으로 반사 방지 부재를 형성할 수 있는 표시 장치를 제공할 수 있다.
또한, 차광층 및 컬러 필터를 포함하는 반사 방지 부재를 배치함으로써, 별도의 편광판을 생략할 수 있다. 이에 따라, 표시 장치의 휘도 저하를 방지함과 동시에 표시패널의 두께를 최소화할 수 있다.
실시예들에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 사시도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치의 단면도이다.
도 3은 본 발명의 일 실시예에 따른 표시패널의 평면도이다.
도 4는 본 발명의 일 실시예에 따른 화소의 등가회로도이다.
도 5는 본 발명의 일 실시예에 따른 표시패널의 확대된 단면도이다.
도 6a는 본 발명의 일 실시예에 따른 터치감지유닛의 단면도이다.
도 6b는 본 발명의 일 실시예에 따른 터치감지유닛의 평면도이다.
도 7a는 본 발명의 일 실시예에 따른 터치감지유닛의 단면도이다.
도 7b는 본 발명의 일 실시예에 따른 터치감지유닛의 평면도이다.
도 8a 내지 도 8c는 본 발명의 일 실시예에 따른 표시 장치의 확대된 단면도이다.
도 9는 본 발명의 다른 실시예에 따른 터치감지유닛의 평면도이다.
도 10은 도 9의 II-II'에 대응하는 단면을 도시한 단면도이다.
도 11a 및 도 11b는 본 발명의 일 실시예에 따른 표시 장치의 사시도이다.
도 12는 본 발명의 다른 실시예에 따른 터치감지유닛의 평면도이다.
도 13은 도 12의 II-II'에 대응하는 단면을 도시한 단면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(elements) 또는 층이 다른 소자 또는 층의 "상(on)"으로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 실시예들을 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하 첨부된 도면을 참조하여 구체적인 실시예들에 대해 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치(DD)의 사시도이다. 도 2는 본 발명의 일 실시예에 따른 표시 장치(DD)의 단면도이다.
도 1에 도시된 것과 같이, 표시면(IS)은 제1 방향(DR1) 및 제2 방향(DR2)이 정의하는 면과 평행할 수 있다. 표시면(IS)의 법선 방향, 즉 표시 장치(DD)의 두께 방향은 제3 방향(DR3)이 지시할 수 있다. 각 부재들의 전면(또는 상면)과 배면(또는 하면)은 제3 방향(DR3)에 의해 구분된다. 그러나, 제1 내지 제3 방향들(DR1, DR2, DR3)이 지시하는 방향은 상대적인 개념으로서 다른 방향으로 변환될 수 있다. 이하, 제1 내지 제3 방향들은 제1 내지 제3 방향들(DR1, DR2, DR3)이 각각 지시하는 방향으로 동일한 도면 부호를 참조할 수 있다.
본 실시예에 따른 본 발명에 따른 표시 장치(DD)는 플렉서블 표시 장치(DD)일 수 있다. 이 때, 표시 장치(DD)는 가요성(flexible) 기판을 포함할 수 있다. 가요성 기판은 고분자 유기물을 포함하는 필름 기판 및 플라스틱 기판 중 하나일 수 있다. 예를 들어, 기판은 폴리이미드(polyimide) 필름일 수 있다. 표시 장치(DD)는 폴딩에 따라 복수의 영역들로 구분될 수 있다. 예를 들어, 표시 장치(DD)는 표시 장치(DD)가 폴딩되는 폴딩 영역(FA) 및 평평한 상태의 두 개의 비폴딩 영역들(NFA1, NFA2)로 구분될 수 있다. 비폴딩 영역들(NFA1, NFA2)은 제1 방향(DR1)을 따라 배열되며, 폴딩 영역(FA)은 두 개의 비폴딩 영역들(NFA1, NFA2) 사이에 배치된다. 본 실시 예에서는 표시 장치(DD)에 하나의 폴딩 영역(FA)이 정의되었으나, 이에 한정되지 않고 표시 장치(DD)에 복수 개의 폴딩 영역들이 정의될 수 있다. 본 실시예에 따른 표시 장치(DD)는 텔레비전, 모니터 등과 같은 대형 전자장치를 비롯하여, 휴대 전화, 테블릿, 자동차 네비게이션, 게임기, 스마트 와치 등과 같은 중소형 전자장치 등에 적용될 수 있다.
도 1에 도시된 것과 같이, 표시 장치(DD)는 이미지가 표시되는 표시영역(DD-DA) 및 표시영역(DD-DA)에 인접한 비표시영역(DD-NDA)을 포함할 수 있다. 비표시영역(DD-NDA)은 이미지가 표시되지 않는 영역이다. 본 발명의 일 실시예에 따르면, 표시영역(DD-DA)은 사각형상일 수 있다. 비표시영역(DD-NDA)은 표시영역(DD-DA)을 에워쌀 수 있다. 다만, 이에 제한되지 않고, 표시영역(DD-DA)의 형상과 비표시영역(DD-NDA)의 형상은 상대적으로 디자인될 수 있다.
도 2를 참조하면, 표시 장치(DD)는 표시패널(DP), 터치감지유닛(TS, 또는 터치감지층) 및 반사 방지층(RFL)을 포함할 수 있다. 별도로 도시하지 않았으나, 본 발명의 일 실시예에 따른 표시 장치(DD)는 표시패널(DP)의 하면에 배치된 보호부재, 반사 방지층(RFL)의 상면 상에 배치된 윈도우 부재를 더 포함할 수 있다.
표시패널(DP)은 발광형 표시패널일 수 있고, 특별히 제한되지 않는다. 예컨대, 표시패널(DP)은 유기발광 표시패널 또는 퀀텀닷 발광 표시패널일 수 있다. 유기발광 표시패널은 발광층이 유기발광물질을 포함할 수 있다. 퀀텀닷 발광 표시패널은 발광층이 퀀텀닷, 및 퀀텀로드를 포함할 수 있다. 이하, 표시패널(DP)은 유기발광 표시패널로 설명된다.
표시패널(DP)은 베이스층(SUB), 베이스층(SUB) 상에 배치된 회로 소자층(DP-CL), 표시 소자층(DP-OLED), 및 박막 봉지층(TFE)을 포함할 수 있다. 별도로 도시되지 않았으나, 표시패널(DP)은 반사방지층, 굴절률 조절층 등과 같은 기능성층들을 더 포함할 수 있다.
베이스층(SUB)은 적어도 하나의 플라스틱 필름을 포함할 수 있다. 베이스층(SUB)은 플렉서블한 기판으로 플라스틱 기판, 유리 기판, 메탈 기판, 또는 유/무기 복합재료 기판 등을 포함할 수 있다.
도 1을 참조하여 설명한 표시영역(DD-DA)과 비표시영역(DD-NDA)은 베이스층(SUB)에 동일하게 정의될 수 있다.
회로 소자층(DP-CL)은 적어도 하나의 중간 절연층과 회로 소자를 포함할 수 있다. 중간 절연층은 적어도 하나의 중간 무기막과 적어도 하나의 중간 유기막을 포함할 수 있다. 상기 회로 소자는 신호라인들, 화소의 구동회로 등을 포함할 수 있다. 이에 대한 상세한 설명은 후술한다.
표시 소자층(DP-OLED)은 적어도 유기발광 다이오드들을 포함할 수 있다. 표시 소자층(DP-OLED)은 화소 정의막과 같은 유기막을 더 포함할 수 있다.
박막 봉지층(TFE)은 표시 소자층(DP-OLED)을 밀봉할 수 있다. 박막 봉지층(TFE)은 적어도 하나의 무기막(이하, 봉지 무기막)을 포함할 수 있다. 박막 봉지층(TFE)은 적어도 하나의 유기막(이하, 봉지 유기막)을 더 포함할 수 있다. 봉지 무기막은 수분/산소로부터 표시 소자층(DP-OLED)을 보호하고, 봉지 유기막은 먼지 입자와 같은 이물질로부터 표시 소자층(DP-OLED)을 보호할 수 있다. 봉지 무기막은 실리콘 나이트라이드층, 실리콘 옥시 나이트라이드층 및 실리콘 옥사이드층, 티타늄옥사이드층, 또는 알루미늄옥사이드층 등을 포함할 수 있다. 봉지 유기막은 아크릴 계열 유기층을 포함할 수 있고, 이에 제한되지 않는다.
터치감지유닛(TS)은 외부입력의 좌표정보를 획득할 수 있다. 터치감지유닛(TS)은 유기발광 표시패널(DP) 상에 직접 배치된다. 본 명세서에서 "직접 배치된다"는 것은 별도의 접착층을 이용하여 부착하는 것을 제외하며, 연속공정에 의해 형성된 것을 의미할 수 있다.
터치감지유닛(TS)은 다층구조를 가질 수 있다. 터치감지유닛(TS)은 단층 또는 다층의 도전층을 포함할 수 있다. 터치감지유닛(TS)은 단층 또는 다층의 절연층을 포함할 수 있다.
터치감지유닛(TS)은 예컨대, 정전용량 방식으로 외부입력을 감지할 수 있다. 본 발명에서 터치감지유닛(TS)의 동작방식은 특별히 제한되지 않고, 본 발명의 일 실시예에서 터치감지유닛(TS)은 전자기 유도방식 또는 압력 감지방식으로 외부입력을 감지할 수도 있다.
터치감지유닛(TS) 상에는 반사 방지층(RFL)이 배치될 수 있다. 반사 방지층(RFL)은 외광 반사를 차단하는 역할을 할 수 있다. 이를 위해, 반사 방지층(RFL)은 차광 물질로 이루어진 차광층을 포함할 수 있다. 이에 따라, 별도의 편광판을 생략할 수 있으므로, 표시 장치(DD)의 휘도 저하를 방지함과 동시에 표시패널(DP)의 두께를 최소화할 수 있다. 반사 방지층(RFL)에 대한 상세한 설명은 도 8a 내지 도 8c를 참조하여 후술한다.
도 3은 본 발명의 일 실시예에 따른 표시패널(DP)의 평면도이다. 도 4는 본 발명의 일 실시예에 따른 화소(PX)의 등가회로도이다. 도 5는 본 발명의 일 실시예에 따른 표시패널(DP)의 확대된 단면도이다.
도 3에 도시된 것과 같이, 표시패널(DP)은 평면상에서 표시영역(DA)과 비표시영역(NDA)을 포함할 수 있다. 본 실시예에서 비표시영역(NDA)은 표시영역(DA)의 테두리를 따라 정의될 수 있다. 표시패널(DP)의 표시영역(DA) 및 비표시영역(NDA)은 도 1에 도시된 표시 장치(DD)의 표시영역(DD-DA) 및 비표시영역(DD-NDA)에 각각 대응할 수 있다. 표시패널(DP)의 표시영역(DA) 및 비표시영역(NDA)은 표시 장치(DD)의 표시영역(DD-DA) 및 비표시영역(DD-NDA)과 반드시 동일할 필요는 없고, 표시패널(DP)의 구조/디자인에 따라 변경될 수 있다.
표시패널(DP)은 구동회로, 복수 개의 신호라인들(SGL) 및 복수 개의 화소들(PX)을 포함할 수 있다. 복수 개의 화소들(PX)은 표시영역(DA)에 배치된다. 화소들(PX) 각각은 유기발광 다이오드와 그에 연결된 화소 구동회로를 포함할 수 있다. 구동회로, 복수 개의 신호라인들(SGL), 및 화소 구동회로는 도 2에 도시된 회로 소자층(DP-CL)에 포함될 수 있다.
구동회로는 주사 구동회로(GDC)를 포함할 수 있다. 주사 구동회로(GDC)는 복수 개의 주사 신호들을 생성하고, 복수 개의 주사 신호들을 후술하는 복수 개의 주사 라인들(GL)에 순차적으로 출력할 수 있다. 주사 구동회로(GDC)는 화소들(PX)의 구동회로에 또 다른 제어 신호를 더 출력할 수 있다.
주사 구동회로(GDC)는 화소들(PX)의 구동회로와 동일한 공정, 예컨대 LTPS(Low Temperature Polycrystalline Silicon) 공정 또는 LTPO(Low Temperature Polycrystalline Oxide) 공정을 통해 형성된 복수 개의 박막 트랜지스터들을 포함할 수 있다.
복수 개의 신호라인들(SGL)은 주사 라인들(GL), 데이터 라인들(DL), 전원 라인(PL), 및 제어신호 라인(CSL)을 포함할 수 있다. 주사 라인들(GL)은 복수 개의 화소들(PX) 중 대응하는 화소(PX)에 각각 연결되고, 데이터 라인들(DL)은 복수 개의 화소들(PX) 중 대응하는 화소(PX)에 각각 연결된다. 전원 라인(PL)은 복수 개의 화소들(PX)에 연결된다. 제어신호 라인(CSL)은 주사 구동회로(GDC)에 제어신호들을 제공할 수 있다.
표시패널(DP)은 신호라인들(SGL)의 말단에 연결된 신호패드들(DP-PD)을 포함할 수 있다. 신호패드들(DP-PD)은 일종의 회로 소자일 수 있다. 비표시영역(NDA) 중 신호패드들(DP-PD)이 배치된 영역은 패드영역(NDA-PD)으로 정의된다. 패드영역(NDA-PD)에는 후술하는 터치 신호라인들에 연결되는 터치 패드들(TS-PD)도 배치될 수 있다.
본 발명의 일 실시예에 따르면, 표시패널(DP)은 적어도 하나 이상의 제1 댐부(DMP1)를 포함할 수 있다. 예를 들어, 표시패널(DP)은 두 개의 제1 댐부(DMP1-1, DMP1-2)를 포함할 수 있다. 제1-1 댐부(DMP1-1)는 표시영역(DA)의 테두리를 따라 연장될 수 있다. 제1-1 댐부(DMP1-1)는 표시영역(DA)을 에워쌀 수 있다. 제1-2 댐부(DMP1-2)는 제1-1 댐부(DMP1-1)의 테두리를 따라 연장될 수 있다. 제1-2 댐부(DMP1-2)는 제1-1 댐부(DMP1-1)를 에워쌀 수 있다. 제1 댐부(DMP1)의 일부분은 패드영역(NDA-PD)과 나란하게 배치될 수 있다.
또한, 표시패널(DP)은 적어도 하나 이상의 제2 댐부(DMP2)를 포함할 수 있다. 예를 들어, 표시패널(DP)은 두 개의 제2 댐부(DMP2-1, DMP2-2)를 포함할 수 있다. 본 발명의 일 실시예에 따르면, 제2 댐부(DMP2)는 제1 댐부(DMP1)와 두께 방향(DR3)으로 중첩되게 배치될 수 있다. 제2-1 댐부(DMP2-1)는 제1-1 댐부(DMP1-1) 상에 중첩되게 배치되고, 표시영역(DA)의 테두리를 따라 연장될 수 있다. 제2-1 댐부(DMP2-1)는 표시영역(DA)을 에워쌀 수 있다. 제2-2 댐부(DMP2-2)는 제1-2 댐부(DMP1-2) 상에 중첩되게 배치되고, 제2-1 댐부(DMP2-1)의 테두리를 따라 연장될 수 있다. 제2 댐부(DMP2)의 일부분은 패드영역(NDA-PD)과 나란하게 배치될 수 있다.
도 4에는 어느 하나의 주사 라인(GL)과 어느 하나의 데이터 라인(DL), 및 전원 라인(PL)에 연결된 화소(PX)를 예시적으로 도시하였다. 화소(PX)의 구성은 이에 제한되지 않고 변형되어 실시될 수 있다.
유기발광 다이오드(OLED)는 전면 발광형 다이오드이거나, 배면 발광형 다이오드일 수 있다. 화소(PX)는 유기발광 다이오드(OLED)를 구동하기 위한 화소 구동회로로써 제1 트랜지스터(T1, 또는 스위칭 트랜지스터), 제2 트랜지스터(T2, 또는 구동 트랜지스터), 및 커패시터(Cst)를 포함할 수 있다. 제1 전원 전압(ELVDD)은 제2 트랜지스터(T2)에 제공되고, 제2 전원 전압(ELVSS)은 유기발광 다이오드(OLED)에 제공된다. 제2 전원 전압(ELVSS)은 제1 전원 전압(ELVDD) 보다 낮은 전압일 수 있다.
제1 트랜지스터(T1)는 주사 라인(GL)에 인가된 주사 신호에 응답하여 데이터 라인(DL)에 인가된 데이터 신호를 출력할 수 있다. 커패시터(Cst)는 제1 트랜지스터(T1)로부터 수신한 데이터 신호에 대응하는 전압을 충전할 수 있다.
제2 트랜지스터(T2)는 유기발광 다이오드(OLED)에 연결된다. 제2 트랜지스터(T2)는 커패시터(Cst)에 저장된 전하량에 대응하여 유기발광 다이오드(OLED)에 흐르는 구동전류를 제어할 수 있다. 유기발광 다이오드(OLED)는 제2 트랜지스터(T2)의 턴-온 구간 동안 발광할 수 있다.
도 5는 도 4에 도시된 등가회로에 대응하는 표시패널(DP)의 부분 단면을 도시하였다. 베이스층(SUB) 상에 회로 소자층(DP-CL), 표시 소자층(DP-OLED), 및 박막 봉지층(TFE)이 순차적으로 배치된다.
회로 소자층(DP-CL)은 적어도 하나의 무기막, 적어도 하나의 유기막, 및 회로 소자를 포함할 수 있다. 회로 소자층(DP-CL)은 무기막인 버퍼막(BFL), 제1 중간 무기막(10) 및 제2 중간 무기막(20)을 포함하고, 유기막인 중간 유기막(30)을 포함할 수 있다.
상기 무기막들은 실리콘 나이트라이드, 실리콘 옥시 나이트라이드 및 실리콘 옥사이드 등을 포함할 수 있다. 상기 유기막은 아크릴계 수지, 메타크릴계 수지, 폴리이소프렌, 비닐계 수지, 에폭시계 수지, 우레탄계 수지, 셀룰로오스계 수지, 실록산계 수지, 폴리이미드계 수지, 폴리아미드계 수지 및 페릴렌계 수지 중 적어도 어느 하나를 포함할 수 있다. 회로 소자는 도전성 패턴들 및/또는 반도체 패턴들을 포함할 수 있다.
버퍼막(BFL)은 베이스층(SUB)과 도전성 패턴들 또는 반도체 패턴들의 결합력을 향상시킨다. 별도로 도시되지 않았으나, 이물질이 유입되는 것을 방지하는 배리어층이 베이스층(SUB)의 상면에 더 배치될 수도 있다. 버퍼막(BFL)과 배리어층은 선택적으로 배치/생략될 수 있다.
버퍼막(BFL) 상에 제1 트랜지스터(T1)의 반도체 패턴(OSP1: 이하 제1 반도체 패턴), 제2 트랜지스터(T2)의 반도체 패턴(OSP2: 이하 제2 반도체 패턴)이 배치된다. 제1 반도체 패턴(OSP1) 및 제2 반도체 패턴(OSP2)은 아몰포스 실리콘, 폴리 실리콘, 금속 산화물 반도체에서 선택될 수 있다.
제1 반도체 패턴(OSP1) 및 제2 반도체 패턴(OSP2) 상에 제1 중간 무기막(10)이 배치된다. 제1 중간 무기막(10) 상에는 제1 트랜지스터(T1)의 제어 전극(GE1: 이하, 제1 제어 전극) 및 제2 트랜지스터(T2)의 제어 전극(GE2: 이하, 제2 제어 전극)이 배치된다. 제1 제어 전극(GE1) 및 제2 제어 전극(GE2)은 주사 라인들(GL, 도 3 참조)과 동일한 포토리소그래피 공정에 따라 제조될 수 있다.
제1 중간 무기막(10) 상에는 제1 제어 전극(GE1) 및 제2 제어 전극(GE2)을 커버하는 제2 중간 무기막(20)이 배치된다. 제2 중간 무기막(20) 상에 제1 트랜지스터(T1)의 입력전극(DE1: 이하, 제1 입력전극) 및 출력전극(SE1: 제1 출력전극), 제2 트랜지스터(T2)의 입력전극(DE2: 이하, 제2 입력전극) 및 출력전극(SE2: 제2 출력전극)이 배치된다.
제1 입력전극(DE1)과 제1 출력전극(SE1)은 제1 중간 무기막(10) 및 제2 중간 무기막(20)을 관통하는 제1 관통홀(CH1)과 제2 관통홀(CH2)을 통해 제1 반도체 패턴(OSP1)에 각각 연결된다. 제2 입력전극(DE2)과 제2 출력전극(SE2)은 제1 중간 무기막(10) 및 제2 중간 무기막(20)을 관통하는 제3 관통홀(CH3)과 제4 관통홀(CH4)을 통해 제2 반도체 패턴(OSP2)에 각각 연결된다. 한편, 본 발명의 다른 실시예에서 제1 트랜지스터(T1) 및 제2 트랜지스터(T2) 중 일부는 바텀 게이트 구조로 변형되어 실시될 수 있다.
제2 중간 무기막(20) 상에 제1 입력전극(DE1), 제2 입력전극(DE2), 제1 출력전극(SE1), 및 제2 출력전극(SE2)을 커버하는 중간 유기막(30)이 배치된다. 중간 유기막은 평탄면을 제공할 수 있다.
중간 유기막(30)은 단일 또는 복수의 층을 포함할 수 있다. 예를 들어, 중간 유기막(30)은 제2 중간 무기막(20) 상에 제1 입력전극(DE1), 제2 입력전극(DE2), 제1 출력전극(SE1), 및 제2 출력전극(SE2)을 커버하는 제1 중간 유기막(31) 및 제1 중간 유기막(31) 상에 배치되는 제2 중간 유기막(32)을 포함할 수 있다. 중간 유기막(30)이 복수의 층으로 형성되는 경우, 평탄화 특성이 향상될 수 있다.
제2 중간 유기막(32) 상에는 표시 소자층(DP-OLED)이 배치된다. 표시 소자층(DP-OLED)은 화소 정의막(PDL) 및 유기발광 다이오드(OLED)를 포함할 수 있다. 화소 정의막(PDL)은 중간 유기막(30)과 같이 유기물질을 포함할 수 있다. 제2 중간 유기막(32) 상에 제1 전극(AE)이 배치된다. 제1 전극(AE)은 중간 유기막(30)을 관통하는 제5 관통홀(CH5)을 통해 제2 출력전극(SE2)에 연결된다. 화소 정의막(PDL)에는 개구부(OP)가 정의된다. 화소 정의막(PDL)의 개구부(OP)는 제1 전극(AE)의 적어도 일부분을 노출시킨다.
또한, 화소 정의막(PDL)은 광 흡수 물질을 포함하거나, 광 흡수제가 도포되어 외부로부터 유입된 광을 흡수하는 역할을 할 수 있다. 예를 들어, 화소 정의막(PDL)은 카본 계열의 블랙 안료를 포함할 수 있다. 다만, 이에 제한되는 것은 아니며, 화소 정의막(PDL)은 광 흡수율이 높은 크롬(Cr), 몰리브덴(Mo), 몰리브덴과 티타늄의 합금(MoTi), 텅스텐(W), 바나듐(V), 니오븀(Nb), 탄탈륨(Ta), 망간(Mn), 코발트(Co) 또는 니켈(Ni)과 같은 불투명 금속 물질을 포함할 수도 있다.
화소(PX)는 평면 상에서 화소 영역에 배치될 수 있다. 화소 영역은 발광영역(PXA)과 발광영역(PXA)에 인접한 비발광영역(NPXA)을 포함할 수 있다. 비발광영역(NPXA)은 발광영역(PXA)을 에워쌀 수 있다. 본 실시예에서 발광영역(PXA)은 개구부(OP)에 의해 노출된 제1 전극(AE)의 일부영역에 대응하게 정의되었다.
정공 제어층(HCL)은 발광영역(PXA)과 비발광영역(NPXA)에 공통으로 배치될 수 있다. 별도로 도시되지 않았으나, 정공 제어층(HCL)과 같은 공통층은 복수 개의 화소들(PX, 도 3 참조)에 공통으로 형성될 수 있다.
정공 제어층(HCL) 상에 발광층(EML)이 배치된다. 발광층(EML)은 개구부(OP)에 대응하는 영역에 배치될 수 있다. 즉, 발광층(EML)은 복수 개의 화소들(PX) 각각에 분리되어 형성될 수 있다. 발광층(EML)은 유기물질 및/또는 무기물질을 포함하여, 소정의 색을 발광할 수 있다. 예를 들어, 화소(PX)는 제1 내지 제3 서브 화소들을 포함할 수 있다. 제1 내지 제3 서브 화소들 각각은 적색광, 녹색광 및 청색광을 발광할 수 있다.
다만 이에 한정되는 것은 아니고 예를 들어, 발광층(EML)은 복수 개의 화소들(PX)에 공통적으로 배치될 수 있다. 이때, 발광층(EML)은 백색광을 발광할 수 있다.
발광층(EML) 상에 전자 제어층(ECL)이 배치된다. 별도로 도시되지 않았으나, 전자 제어층(ECL)은 복수 개의 화소들(PX, 도 3 참조)에 공통으로 형성될 수 있다.
전자 제어층(ECL) 상에 제2 전극(CE)이 배치된다. 제2 전극(CE)은 복수 개의 화소들(PX)에 공통적으로 배치된다.
도 8b에 도시된 바와 같이, 화소 정의막(PDL) 상에 별도의 스페이서(SPC)가 더 배치되는 경우, 제2 전극(CE)은 스페이서(SPC) 상에 배치될 수 있다.
제2 전극(CE) 상에 박막 봉지층(TFE)이 배치된다. 박막 봉지층(TFE)은 복수 개의 화소들(PX)에 공통적으로 배치된다. 본 실시예에서 박막 봉지층(TFE)은 제2 전극(CE)을 직접 커버할 수 있다. 본 발명의 일 실시예에서, 박막 봉지층(TFE)과 제2 전극(CE) 사이에는, 제2 전극(CE)을 커버하는 캡핑층이 더 배치될 수 있다. 이때 박막 봉지층(TFE)은 캡핑층을 직접 커버할 수 있다.
도 6a는 본 발명의 일 실시예에 따른 터치감지유닛(TS)의 단면도이다. 도 6b는 본 발명의 일 실시예에 따른 터치감지유닛(TS)의 평면도이다. 도 7a는 본 발명의 일 실시예에 따른 터치감지유닛(TS)의 단면도이다. 도 7b는 본 발명의 일 실시예에 따른 터치감지유닛(TS)의 평면도이다.
도 6a에 도시된 것과 같이, 터치감지유닛(TS)은 제1 도전층(TS-CL1), 제1 절연층(TS-IL1, 이하 제1 터치 절연층), 제2 도전층(TS-CL2), 및 제2 절연층(TS-IL2, 이하 제2 터치 절연층)을 포함할 수 있다. 제1 도전층(TS-CL1)은 박막 봉지층(TFE) 상에 직접 배치된다. 이에 제한되지 않고, 제1 도전층(TS-CL1)과 박막 봉지층(TFE) 사이에는 또 다른 무기층 또는 유기층이 더 배치될 수 있다.
제1 도전층(TS-CL1) 및 제2 도전층(TS-CL2) 각각은 단층구조를 갖거나, 제3 방향(DR3)을 따라 적층된 다층구조를 가질 수 있다. 다층구조의 도전층은 투명 도전층들과 금속층들 중 적어도 2이상을 포함할 수 있다. 다층구조의 도전층은 서로 다른 금속을 포함하는 금속층들을 포함할 수 있다. 투명 도전층은 ITO(indium tin oxide), IZO(indium zinc oxide), ZnO(zinc oxide), ITZO(indium tin zinc oxide), PEDOT, 금속 나노 와이어, 그라핀을 포함할 수 있다. 금속층은 몰리브덴, 은, 티타늄, 구리, 알루미늄, 및 이들의 합금을 포함할 수 있다. 예컨대, 제1 도전층(TS-CL1) 및 제2 도전층(TS-CL2) 각각은 티타늄/알루미늄/티타늄의 3층 구조를 가질 수 있다.
제1 도전층(TS-CL1) 및 제2 도전층(TS-CL2) 각각은 복수 개의 패턴들을 포함할 수 있다. 이하, 제1 도전층(TS-CL1)은 제1 도전패턴들을 포함하고, 제2 도전층(TS-CL2)은 제2 도전패턴들을 포함하는 것으로 설명된다. 제1 도전패턴들과 제2 도전패턴들 각각은 터치전극들 및 터치 신호라인들을 포함할 수 있다.
제1 터치 절연층(TS-IL1) 및 제2 터치 절연층(TS-IL2) 각각은 무기물 또는 유기물을 포함할 수 있다. 제1 터치 절연층(TS-IL1) 및 제2 터치 절연층(TS-IL2) 중 적어도 어느 하나는 무기막을 포함할 수 있다. 무기막은 알루미늄 옥사이드, 티타늄 옥사이드, 실리콘 옥사이드 실리콘옥시나이트라이드, 지르코늄옥사이드, 및 하프늄 옥사이드 중 적어도 하나를 포함할 수 있다.
제1 터치 절연층(TS-IL1) 및 제2 터치 절연층(TS-IL2) 중 적어도 어느 하나는 유기막을 포함할 수 있다. 유기막은 아크릴계 수지, 메타크릴계 수지, 폴리이소프렌, 비닐계 수지, 에폭시계 수지, 우레탄계 수지, 셀룰로오스계 수지, 실록산계 수지, 폴리이미드계 수지, 폴리아미드계 수지 및 페릴렌계 수지 중 적어도 어느 하나를 포함할 수 있다. 본 실시예에서 제1 터치 절연층(TS-IL1)은 터치 무기막으로 설명되고, 제2 터치 절연층(TS-IL2)은 터치 유기막으로 설명된다.
도 6b에 도시된 것과 같이, 터치감지유닛(TS)은 제1 터치전극들(TE1-1 내지 TE1-5), 제1 터치전극들(TE1-1 내지 TE1-5)에 연결된 제1 터치 신호라인들(SL1-1 내지 SL1-5), 제2 터치전극들(TE2-1 내지 TE2-4), 제2 터치전극들(TE2-1 내지 TE2-4)에 연결된 제2 터치 신호라인들(SL2-1 내지 SL2-4), 및 제1 터치 신호라인들(SL1-1 내지 SL1-5)과 제2 터치 신호라인들(SL2-1 내지 SL2-4)에 연결된 터치 패드들(TS-PD)을 포함할 수 있다. 제1 터치 신호라인들(SL1-1 내지 SL1-5)은 제1 터치전극들(TE1-1 내지 TE1-5)의 일단에 각각 연결된다. 제2 터치 신호라인들(SL2-1 내지 SL2-4)은 제2 터치전극들(TE2-1 내지 TE2-4)의 양단에 각각 연결된다. 본 발명의 일 실시예에서 1 터치 신호라인들(SL1-1 내지 SL1-5) 역시 제1 터치전극들(TE1-1 내지 TE1-5)의 양단에 연결되거나, 제2 터치 신호라인들(SL2-1 내지 SL2-4)은 제2 터치전극들(TE2-1 내지 TE2-4)의 일단에 각각 연결될 수 있다.
도 6b에는 터치감지유닛(TS)에 대한 상대적 위치를 나타내기 위해 표시패널(DP)에 구비된 제1 댐부(DMP1)가 추가적으로 도시되었다. 제1 터치전극들(TE1-1 내지 TE1-5) 각각은 복수 개의 터치 개구부들이 정의된 메쉬 형상을 가질 수 있다. 제1 터치전극들(TE1-1 내지 TE1-5) 각각은 복수 개의 제1 터치 센서부들(SP1)과 복수 개의 제1 연결부들(CP1)을 포함할 수 있다. 제1 터치 센서부들(SP1)은 제2 방향(DR2)을 따라 나열된다. 제1 연결부들(CP1) 각각은 제1 터치 센서부들(SP1)은 중 인접하는 2개의 제1 터치 센서부들(SP1)을 연결할 수 있다. 구체적으로 도시하지 않았으나, 제1 터치 신호라인들(SL1-1 내지 SL1-5) 역시 메쉬 형상을 가질 수 있다.
제2 터치전극들(TE2-1 내지 TE2-4)은 제1 터치전극들(TE1-1 내지 TE1-5)과 절연 교차할 수 있다. 제2 터치전극들(TE2-1 내지 TE2-4) 각각은 복수 개의 터치 개구부들이 정의된 메쉬 형상을 가질 수 있다. 제2 터치전극들(TE2-1 내지 TE2-4) 각각은 복수 개의 제2 터치 센서부들(SP2)과 복수 개의 제2 연결부들(CP2)을 포함할 수 있다. 제2 터치 센서부들(SP2)은 제1 방향(DR1)을 따라 나열된다. 제2 연결부들(CP2) 각각은 제2 터치 센서부들(SP2)은 중 인접하는 2개의 제2 터치 센서부들(SP2)을 연결할 수 있다. 제2 터치 신호라인들(SL2-1 내지 SL2-4) 역시 메쉬 형상을 가질 수 있다.
제1 터치전극들(TE1-1 내지 TE1-5)과 제2 터치전극들(TE2-1 내지 TE2-4)은 정전 결합된다. 제1 터치전극들(TE1-1 내지 TE1-5)에 터치 감지 신호들이 인가됨에 따라 제1 터치 센서부들(SP1)과 제2 터치 센서부들(SP2) 사이에 커패시턴스가 형성된다.
복수 개의 제1 터치 센서부들(SP1), 복수 개의 제1 연결부들(CP1), 제1 터치 신호라인들(SL1-1 내지 SL1-5), 복수 개의 제2 터치 센서부들(SP2), 복수 개의 제2 연결부들(CP2), 및 제2 터치 신호라인들(SL2-1 내지 SL2-4) 중 일부는 도 6a에 도시된 제1 도전층(TS-CL1)을 패터닝하여 형성하고, 다른 일부는 도 6a에 도시된 제2 도전층(TS-CL2)을 패터닝하여 형성할 수 있다. 본 실시예에서 복수 개의 제1 연결부들(CP1)은 제1 도전층(TS-CL1)으로부터 형성되고, 복수 개의 제1 터치 센서부들(SP1), 제1 터치 신호라인들(SL1-1 내지 SL1-5), 복수 개의 제2 터치 센서부들(SP2), 복수 개의 제2 연결부들(CP2), 및 제2 터치 신호라인들(SL2-1 내지 SL2-4)은 제2 도전층(TS-CL2)으로부터 형성될 수 있다.
복수 개의 제1 연결부들(CP1)과 복수 개의 제2 연결부들(CP2)이 서로 교차하는 터치감지유닛(TS)을 예시적으로 도시하였으나, 이에 제한되지 않는다. 예컨대, 제2 연결부들(CP2) 각각은 복수 개의 제1 연결부들(CP1)에 비중첩하도록 V자 형태로 변형될 수 있다. V자 형태의 제2 연결부들(CP2)은 제1 터치 센서부들(SP1)에 중첩할 수 있다. 본 실시예에서 마름모 또는 세모 형상의 제1 터치 센서부들(SP1)과 제2 터치 센서부들(SP2)을 예시적으로 도시하였으나, 이에 제한되지 않는다.
도 7a에 도시된 것과 같이, 본 발명의 일 실시예에 따른 터치감지유닛(TS)은 도전층(TS-CL) 및 절연층(TS-IL, 터치 절연층)을 포함하는 단층형 터치감지유닛일 수 있다. 단층형 터치 감지 유닛은 셀프 캡 방식으로 좌표정보를 획득할 수 있다.
도전층(TS-CL)은 단층구조를 갖거나, 제3 방향(DR3)을 따라 적층된 다층구조를 가질 수 있다. 다층구조의 도전층은 투명 도전층들과 금속층들 중 적어도 2이상을 포함할 수 있다. 도전층(TS-CL)은 터치전극과 터치 신호라인들과 같은 복수 개의 패턴들을 포함할 수 있다. 터치 절연층(TS-IL)은 적어도 무기막을 포함할 수 있다. 터치 절연층은 유기막을 더 포함할 수 도 있다.
도 7b에 도시된 것과 같이, 터치감지유닛(TS)은 서로 이격되어 배치된 터치전극들(TE) 및 터치 신호라인들(SL)을 포함할 수 있다. 터치전극들(TE)은 매트릭스 형태로 배열될 수 있고, 터치 신호라인들(SL)에 각각 연결된다. 터치전극들(TE)의 형상과 배열은 특별히 제한되지 않는다. 터치 신호라인들(SL) 중 일부는 표시영역(DA)에 배치되고, 일부는 비표시영역(NDA)에 배치될 수 있다.
도 8a 내지 도 8c는 본 발명의 일 실시예에 따른 표시 장치(DD)의 확대된 단면도이다. 도 8a는 도 6b의 I-I'에 대응하는 단면을 도시하였고, 도 8b는 도 6b의 II-II'에 대응하는 단면을 도시하였다. 8c는 도 6b의 III-III'에 대응하는 단면을 도시하였다. 도 8b에는 데이터 라인(DL)과 중첩하는 단면을 도시하였고, 도 8c는 터치 신호라인(SL)에 중첩하는 단면을 도시하였다.
표시영역(DA)에 배치된 회로 소자층(DP-CL), 표시 소자층(DP-OLED), 및 박막 봉지층(TFE)의 적층구조는 도 5를 참조하여 설명한 구성과 동일한 바, 상세한 설명은 생략한다. 다만, 정공 제어층(HCL)과 전자 제어층(ECL)은 도 8a 및 도 8b에 미 도시되었다. 터치감지유닛(TS)의 적층구조 역시 도 6a 및 도 6b를 참조하여 설명한 구성과 동일한 바, 상세한 설명은 생략한다. 제1 봉지 무기막(IOL1), 제2 봉지 무기막(IOL2), 및 제1 봉지 무기막(IOL1)과 제2 봉지 무기막(IOL2) 사이에 배치된 봉지 유기막(OL)을 포함하는 박막 봉지층(TFE)이 예시적으로 도시되었다.
도 8a 및 도 8b에 도시된 것과 같이, 회로 소자층(DP-CL)을 구성하는 주사 구동회로(GDC)는 비표시영역(NDA)에 배치된다. 주사 구동회로(GDC)는 제2 트랜지스터(T2)와 동일한 공정을 통해 형성된 적어도 하나의 트랜지스터(GDC-T)를 포함할 수 있다. 주사 구동회로(GDC)는 제2 트랜지스터(T2)의 입력전극과 동일한 층 상에 배치된 신호라인들(GDC-SL)을 포함할 수 있다. 별도로 도시되지 않았으나, 주사 구동회로(GDC)는 제2 트랜지스터(T2)의 제어전극과 동일한 층 상에 배치된 신호라인을 더 포함할 수 있다.
제2 전원 전압(ELVSS)을 제공하는 전원전극(PWE)은 주사 구동회로(GDC)의 외측에 배치된다. 전원전극(PWE)은 외부로부터 제2 전원 전압을 수신할 수 있다. 중간 유기막(30) 상에 연결전극(E-CNT)이 배치된다. 연결전극(E-CNT)은 전원전극(PWE)과 제2 전극(CE)을 연결할 수 있다. 연결전극(E-CNT)은 제1 전극(AE)과 동일한 공정을 통해 형성되므로, 동일한 층구조 및 동일한 물질을 포함할 수 있다. 연결전극(E-CNT)과 제1 전극(AE)은 동일한 두께를 가질 수 있다.
제2 중간 무기막(20) 상에 배치된 하나의 데이터 라인(DL)이 예시적으로 도시되었다. 데이터 라인(DL)의 말단에 신호패드(DP-PD)가 연결된다.
도 8a 내지 도 8c에 도시된 것과 같이, 본 발명의 일 실시예에 따르면, 표시패널(DP)은 적어도 하나 이상의 제1 댐부(DMP1)를 포함할 수 있다. 예를 들어, 표시패널(DP)은 두 개의 제1 댐부(DMP1-1, DMP1-2)를 포함할 수 있다. 제1-1 댐부(DMP1-1)는 복층 구조를 가질 수 있다. 하측부분(DM1)은 화소 정의막(PDL)과 동시에 형성될 수 있고, 상측부분(DM2)은 스페이서(SPC)와 동시에 형성될 수 있다. 또한, 제1-2 댐부(DMP1-2)는 복층 구조를 가질 수 있다. 하측부분(DM3)은 중간 유기막(30)과 동시에 형성될 수 있고, 중간부분(DM4)은 화소 정의막(PDL)과 동시에 형성될 수 있고, 상측부분(DM5)은 스페이서(SPC)와 동시에 형성될 수 있다. 제1-2 댐부(DMP1-2)는 제1-1 댐부(DMP1-1)보다 중간 유기막(30)의 두께만큼 더 높을 수 있다.
제1 댐부(DMP1)는 봉지 유기막(OL)을 형성하는 과정에서 액상의 유기물질이 중간 무기막들(10, 20)의 외측으로 펼쳐지는 것을 방지할 수 있다. 봉지 유기막(OL)은 액상의 유기물질을 잉크젯 방식으로 제1 봉지 무기막(IOL1) 상에 형성할 수 있는데, 이때, 제1 댐부(DMP1)는 액상의 유기물질이 배치되는 영역의 경계를 설정할 수 있다.
제1 봉지 무기막(IOL1) 및 제2 봉지 무기막(IOL2)은 제1 댐부(DMP1)에 중첩할 수 있다. 제1 봉지 무기막(IOL1)은 이러한 사이 영역들에서 상기 제2 중간 무기막(20)과 접촉할 수 있다. 도 8b에서 데이터 라인(DL)의 일부분이 제2 중간 무기막(20)과 제1 봉지 무기막(IOL1) 사이에 배치되지만, 도 8c에 도시된 것과 같이 데이터 라인(DL)이 미배치된 다른 영역에서 제1 봉지 무기막(IOL1)과 제2 중간 무기막(20)이 접촉할 수 있다.
터치 무기막(TS-IL1, TS-IL2)은 제1 댐부(DMP1)에 중첩할 수 있다. 터치 무기막(TS-IL1)은 제1 봉지 무기막(IOL1), 제2 봉지 무기막(IOL2), 제1 댐부(DMP1), 및 제2 중간 무기막(20)에 접촉할 수 있다. 도 8b에는 데이터 라인(DL)이 터치 무기막(TS-IL1)과 제2 중간 무기막(20) 사이에 배치되지만, 도 8c에 도시된 것과 같이 데이터 라인(DL)이 미배치된 다른 영역에서 터치 무기막(TS-IL1)과 제2 중간 무기막(20)이 접촉할 수 있다.
터치감지유닛(TS) 상에 반사 방지층(RFL)이 배치될 수 있다. 반사 방지층(RFL)은 외광 반사를 차단하는 역할을 할 수 있으므로, 별도의 편광판을 생략할 수 있다. 따라서, 표시 장치(DD)의 휘도 저하를 방지함과 동시에 표시패널(DP)의 두께를 최소화할 수 있음은 앞서 설명한 바와 같다.
반사 방지층(RFL)은 차광층(BM)과 컬러 필터(CF1, CF2, CF3)를 포함할 수 있다.
차광층(BM)은 제2 절연층(TS-IL2) 상에 배치될 수 있다.
차광층(BM)은 광 흡수 물질을 포함하거나, 광 흡수제가 도포되어 외부로부터 유입된 광을 흡수하는 역할을 할 수 있다. 이 경우, 차광층(BM)은 카본 계열의 블랙 안료를 포함할 수 있다. 다만, 이에 제한되는 것은 아니며, 차광층(BM)은 광 흡수율이 높은 크롬(Cr), 몰리브덴(Mo), 몰리브덴과 티타늄의 합금(MoTi), 텅스텐(W), 바나듐(V), 니오븀(Nb), 탄탈륨(Ta), 망간(Mn), 코발트(Co) 또는 니켈(Ni)과 같은 불투명 금속 물질을 포함할 수도 있다.
차광층(BM)은 화소 정의막(PDL)과 두께 방향 즉, 제3 방향(DR3)으로 중첩하도록 배치될 수 있다.
본 발명의 일 실시예에 따르면, 차광층(BM)의 일 방향의 폭은 화소 정의막(PDL)의 상기 일 방향의 폭과 상이할 수 있다. 또한, 차광층(BM)의 상기 일 방향의 폭은 제2 화소 정의막(PDL2)의 상기 일 방향의 폭과 상이할 수 있다. 예를 들어, 차광층(BM)의 상기 일 방향의 폭은 화소 정의막(PDL)의 상기 일 방향의 폭보다 작을 수 있다. 여기서, 화소 정의막(PDL)의 상기 일 방향의 폭은 인접하게 배치된 발광층들(EML) 사이에 배치되는 화소 정의막(PDL)의 끝단 간의 상기 일 방향의 간격을 의미할 수 있다. 차광층(BM)의 상기 일 방향의 폭은 인접하게 배치된 컬러 필터들(CF1, CF2, CF3) 사이에 배치되는 차광층(BM)의 끝단 간의 상기 일 방향의 간격을 의미할 수 있다.
차광층(BM)의 폭이 화소 정의막(PDL)의 폭보다 작게 형성되는 경우, 발광층(EML)으로부터 출사된 광이 차광층(BM)에 흡수되는 것을 최소화할 수 있으므로, 측면 휘도비를 향상시키고, WAD(white angular dependency)를 개선할 수 있다. 여기서, WAD는 관측자의 관측 각도에 따라 가장자리에 녹색(또는 다른 색) 색조가 시인되는 등의 이슈를 의미한다.
다만, 차광층(BM)의 폭이 지나치게 작아지는 경우, 차광층(BM)의 외광 흡수 기능이 떨어지게 되므로, 차광층(BM)의 폭은 측면 휘도비, WAD 및 반사율을 고려하여 조절될 수 있다.
차광층(BM) 상에는 컬러 필터(CF1, CF2, CF3)가 배치될 수 있다.
차광층(BM)에 의해 노출된 제2 절연층(TS-IL2)의 일면은 개구부로 정의될 수 있다. 컬러 필터(CF1, CF2, CF3)는 차광층(BM)에 의해 정의된 상기 개구부 내에 배치될 수 있다. 이 경우, 컬러 필터(CF1, CF2, CF3)는 상기 개구부 내에서 제2 절연층(TS-IL2)과 직접 접할 수 있다. 또한, 컬러 필터(CF1, CF2, CF3)는 상기 개구부의 가장자리로부터 차광층(BM)의 상면까지 연장되어, 차광층(BM)의 상면과 직접 접할 수 있다.
컬러 필터(CF1, CF2, CF3)는 화소들(PX)의 발광층(EML)과 중첩할 수 있다.
예를 들어, 제1 컬러 필터(CF1)는 제1 서브 화소의 발광층(EML1)과 중첩하는 녹색 컬러 필터, 제2 컬러 필터(CF2)는 제2 서브 화소의 발광층(EML2)과 중첩하는 청색 컬러 필터, 제3 컬러 필터(CF3)는 제3 서브 화소의 발광층(EML3)과 중첩하는 적색 컬러 필터일 수 있다.
반사 방지층(RFL)은 제2 절연층(TS-IL2) 상에 차광층(BM) 및 컬러 필터(CF1, CF2, CF3)를 배치함에 따라 단차가 발생하므로, 차광층(BM) 및 컬러 필터(CF1, CF2, CF3) 상에 단차를 평탄화시키기 위한 오버코트층(OC)을 포함할 수 있다. 오버코트층(OC)은 아크릴계 수지, 에폭시계 수지, 또는 폴리이미드계 수지 등의 유기 물질을 포함하여 이루어지는 유기층일 수 있다.
오버코트층(OC)은 표시영역(DA) 전체와 두께 방향(DR3)으로 중첩하고, 비표시영역(NDA)의 일부와 두께 방향(DR3)으로 중첩할 수 있다. 예를 들어, 오버코트층(OC)은 제1-1 댐부(DMP1-1)의 일부와 두께 방향(DR3)으로 중첩할 수 있다. 오버코트층(OC)은 차광층(BM), 컬러 필터(CF1, CF2, CF3) 및 제2 절연층(TS-IL2)과 접촉할 수 있다. 본 발명의 일 실시예에 따르면, 오버코트층(OC)의 두께는 약 5~30㎛일 수 있다. 이 때, 오버코트층(OC)의 두께는 제2 절연층(TS-IL2)의 상면과 오버코트층(OC)의 상면 사이의 최단 거리로 정의될 수 있다.
한편, 오버코트층(OC)은 복수의 산란체(SCT)를 포함할 수 있다. 산란체(SCT)는 오버코트층(OC)에 입사되는 광을 산란시켜 오버코트층(OC)에서 방출되는 광량을 증가시키거나 정면 휘도와 측면 휘도를 균일하게 만들 수 있다. 산란체(SCT)는 일례로써 TiO2, Al2O3 및 SiO2 중 선택된 적어도 하나를 포함할 수 있으며 이에 제한되는 것은 아니다.
표시패널(DP)은 적어도 하나 이상의 제2 댐부(DMP2)를 포함할 수 있다. 예를 들어, 표시패널(DP)은 두 개의 제2 댐부(DMP2-1, DMP2-2)를 포함할 수 있다.
본 발명의 일 실시예에 따르면, 제2-1 댐부(DMP2-1) 및 제2-2 댐부(DMP2-2)는 패드영역(NDA-PD)을 제외한 비표시영역(NDA) 상에 배치될 수 있다. 예를 들어, 제2-1 댐부(DMP2-1)는 제1-1 댐부(DMP1-1)와 두께 방향(DR3)으로 중첩되게 배치되고, 제2-2 댐부(DMP2-2)는 제1-2 댐부(DMP1-2)와 두께 방향(DR3)으로 중첩되게 배치될 수 있다.
제2 댐부(DMP2)는 적어도 두 개의 층을 포함하는 복층 구조를 가질 수 있다. 예를 들어, 도 8a 내지 도 8c에 도시된 바와 같이, 제2 댐부(DMP2)는 4 개의 층으로 형성될 수 있다.
제2 댐부(DMP2)는 반사 방지층(RFL)의 차광층(BM) 및 컬러 필터(CF1, CF2, CF3)의 패터닝 공정 시 동시에 형성될 수 있다. 제1 층(DM6, DM10)은 차광층(BM)과 동시에 형성될 수 있고, 제2 층(DM7, DM11)은 제1 컬러 필터(CF1)와 동시에 형성될 수 있고, 제3 층(DM8, DM12)은 제2 컬러 필터(CF2)와 동시에 형성될 수 있고, 제4 층(DM9, DM13)은 제3 컬러 필터(CF3)와 동시에 형성될 수 있다.
제2 댐부(DMP2)는 오버코트층(OC)을 형성하는 과정에서 액상의 유기물질이 중간 무기막들(10, 20)의 외측으로 펼쳐짐으로써, 패드영역(NDA-PD)을 덮는 것을 방지할 수 있다. 오버코트층(OC)은 액상의 유기물질을 잉크젯 방식으로 제2 절연층(TS-IL2) 상에 형성할 수 있는데, 이때, 제2 댐부(DMP2)는 액상의 유기물질이 배치되는 영역의 경계를 설정할 수 있다.
액상의 유기물질이 배치되는 영역의 경계로서 제2 댐부(DMP2)를 형성한 후, 잉크젯 방식으로 오버코트층(OC)을 형성하는 경우, 반사 방지층(RFL)의 마스크 공정 수를 1회 감소시키는 효과가 있다.
이하, 다른 실시예들에 대해 설명한다. 이하의 실시예에서, 이미 설명한 실시예와 동일한 구성에 대해서는 설명을 생략하거나 간략화하고, 차이점을 위주로 설명하기로 한다.
도 9는 본 발명의 다른 실시예에 따른 터치감지유닛(TS)의 평면도이다. 도 10은 도 9의 II-II'에 대응하는 단면을 도시한 단면도이다.
도 9 및 도 10을 참조하면, 제2 댐부(DMP2)가 제1 댐부(DMP1)와 비중첩하도록 배치된다는 점에서, 도 6b의 실시예와 차이점이 있다.
구체적으로, 본 발명의 일 실시예에 따르면, 표시패널(DP)은 적어도 하나 이상의 제1 댐부(DMP1)를 포함할 수 있다. 예를 들어, 표시패널(DP)은 두 개의 제1 댐부(DMP1-1, DMP1-2)를 포함할 수 있다. 제1-1 댐부(DMP1-1)는 표시영역(DA)의 테두리를 따라 연장될 수 있다. 제1-1 댐부(DMP1-1)는 표시영역(DA)을 에워쌀 수 있다. 제1-2 댐부(DMP1-2)는 제1-1 댐부(DMP1-1)의 테두리를 따라 연장될 수 있다. 제1-2 댐부(DMP1-2)는 제1-1 댐부(DMP1-1)를 에워쌀 수 있다. 제1 댐부(DMP1)의 일부분은 패드영역(NDA-PD)과 나란하게 배치될 수 있다.
또한, 표시패널(DP)은 적어도 하나 이상의 제2 댐부(DMP2)를 포함할 수 있다. 예를 들어, 표시패널(DP)은 두 개의 제2 댐부(DMP2-1, DMP2-2)를 포함할 수 있다.
본 발명의 일 실시예에 따르면, 제2-1 댐부(DMP2-1) 및 제2-2 댐부(DMP2-2)는 제1 댐부(DMP1)와 패드영역(NDA-PD) 사이의 비표시영역(NDA) 상에 배치될 수 있다. 예를 들어, 제2 댐부(DMP2)는 제1 댐부(DMP1)와 두께 방향(DR3)으로 비중첩되게 배치될 수 있다. 제2-1 댐부(DMP2-1)는 제1-2 댐부(DMP1-2)의 테두리를 따라 연장될 수 있다. 제2-1 댐부(DMP2-1)는 제1-2 댐부(DMP1-2)를 에워쌀 수 있다. 제2-2 댐부(DMP2-2)는 제2-1 댐부(DMP2-1)의 테두리를 따라 연장될 수 있다. 제2-2 댐부(DMP2-2)는 제2-1 댐부(DMP2-1)를 에워쌀 수 있다.
오버코트층(OC)은 표시영역(DA) 전체와 두께 방향(DR3)으로 중첩하고, 비표시영역(NDA)의 일부와 두께 방향(DR3)으로 중첩할 수 있다. 예를 들어, 오버코트층(OC)은 제1-1 댐부(DMP1-1) 및 제1-2 댐부(DMP1-2)와 두께 방향(DR3)으로 중첩할 수 있다. 오버코트층(OC)은 차광층(BM), 컬러 필터(CF1, CF2, CF3) 및 제2 절연층(TS-IL2)과 접촉할 수 있다. 본 발명의 일 실시예에 따르면, 오버코트층(OC)의 두께는 약 5~30㎛일 수 있다. 이 때, 오버코트층(OC)의 두께는 제2 절연층(TS-IL2)의 상면과 오버코트층(OC)의 상면 사이의 최단 거리로 정의될 수 있다.
도 11a 및 도 11b는 본 발명의 일 실시예에 따른 표시 장치(DD)의 사시도이다. 도 12는 본 발명의 다른 실시예에 따른 터치감지유닛(TS)의 평면도이다. 도 13은 도 12의 II-II'에 대응하는 단면을 도시한 단면도이다.
도 11a 내지 도 13을 참조하면, 벤딩영역(BA)을 포함한다는 점에서, 도 6b의 실시예와 차이점이 있다.
구체적으로, 표시 장치(DD)는 플랫한 리지드 표시 장치일 수 있다. 이 때, 표시 장치(DD)는 경성(Rigid) 기판을 포함할 수 있다. 경성 기판은 유리, 석영, 알루미노실리케이트, 보로실리케이트, 보로알루미노실리케이드 중 적어도 하나의 재료로 이루어질 수 있다.
표시 장치(DD)는 제1 비벤딩영역(NBA1), 제1 비벤딩영역(NBA1)과 제1 방향(DR1)에서 이격된 제2 비벤딩영역(NBA2), 및 제1 비벤딩영역(NBA1)과 제2 비벤딩영역(NBA2) 사이에 정의된 벤딩영역(BA)을 포함한다. 표시영역(DA)은 제1 비벤딩영역(NBA1)에 포함될 수 있다. 비표시영역(NDA)의 일부분들은 제2 비벤딩영역(NBA2)과 벤딩영역(BA)에 각각 대응하고, 표시영역(DA)에 인접한 비표시영역(NDA)의 일부는 제1 비벤딩영역(NBA1)에 포함된다.
벤딩영역(BA)은 제1 방향(DR1)과 직교하는 제2 방향(DR2)을 따라 밴딩축(BX)이 정의되도록 밴딩될 수 있다. 제2 비벤딩영역(NBA2)은 제1 비벤딩영역(NBA1)에 마주한다. 벤딩영역(BA)과 제2 비벤딩영역(NBA2)은 제1 비벤딩영역(NBA1)보다 작은 제2 방향(DR2)의 너비를 가질 수 있다. 별도로 도시하지 않았으나, 도 1에 도시된 표시 장치(DD) 역시 벤딩영역(BA)에 대응하는 벤딩영역을 포함할 수 있다.
일 방향(예: DR2)으로 벤딩 영역(BA)의 폭 및 제2 비벤딩영역(NBA2)의 폭은 제1 비벤딩영역(NBA1)의 폭보다 작을 수 있다.
벤딩영역(BA)의 버퍼막(BFL) 및 중간 무기막들(10, 20)에는 베이스층(SUB)의 비표시영역(NDA)을 노출하는 그루브(GRV)가 정의될 수 있다. 그루브(GRV)의 내측에는 더미 유기 패턴(DOP)이 배치될 수 있다. 벤딩영역(BA)에 무기막이 제거됨으로써 벤딩영역(BA)의 스트레스가 감소되고, 중간 무기막들(10, 20)의 크랙이 방지될 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
DD: 표시 장치
DP: 표시 패널
TS: 터치 감지 유닛
RFL: 반사 방지층
DMP1, DMP2: 제1 댐부, 제2 댐부
BM: 차광층
CF1, CF2, CF3: 제1 컬러 필터, 제2 컬러 필터, 제3 컬러 필터
DA: 표시 영역
NDA: 비표시 영역
DP-PD: 신호패드들
SCT: 산란체

Claims (20)

  1. 화소들이 정의된 표시영역 및 상기 표시영역의 외측에 배치된 비표시영역을 포함하는 베이스층;
    상기 표시영역과 상기 비표시영역에 중첩하는 중간 무기막, 상기 중간 무기막 상에 배치되며 상기 비표시영역 내에서 상기 중간 무기막의 일부분을 노출하는 중간 유기막, 및 회로 소자를 포함하고, 상기 베이스층 상에 배치된 회로 소자층;
    상기 회로 소자층 상에 배치되고, 상기 표시영역에 배치된 표시 소자들을 포함하는 표시 소자층;
    상기 중간 유기막의 에지의 외측에 배치되고, 상기 중간 유기막의 상기 에지를 따라 연장된 제1 댐부;
    상기 표시 소자층 및 상기 제1 댐부와 각각 중첩하는 제1 봉지 무기막과 제2 봉지 무기막, 및 상기 제1 봉지 무기막과 상기 제2 봉지 무기막 사이에 개재되며, 상기 제1 댐부와 비중첩하는 봉지 유기막을 포함하는 박막 봉지층;
    상기 박막 봉지층 상에 배치된 터치 감지층;
    상기 터치 감지층 상에 배치되고, 차광층, 복수의 컬러 필터들 및 상기 차광층과 상기 복수의 컬러 필터들을 커버하는 오버코트층을 포함하는 반사 방지층; 및
    상기 비표시영역 상에 배치되고, 상기 오버코트층의 경계를 정의하는 제2 댐부를 포함하되,
    상기 제2 댐부는 상기 차광층 및 상기 복수의 컬러 필터들 중 적어도 하나와 동일한 재료로 형성되는 표시 장치.
  2. 제1 항에 있어서,
    상기 회로 소자는, 상기 표시 소자들에 전기적으로 연결된 신호라인들 및 상기 신호라인들의 말단에 연결된 신호패드들을 포함하고,
    상기 비표시영역은 상기 신호패드들이 배치된 패드영역을 포함하는 표시 장치.
  3. 제2 항에 있어서,
    상기 제1 댐부의 일부 및 상기 제2 댐부의 일부는 상기 패드영역과 나란히 배치되는 표시 장치.
  4. 제2 항에 있어서,
    상기 제2 댐부는 상기 표시영역 및 상기 패드영역 사이에 배치되는 표시 장치.
  5. 제4 항에 있어서,
    상기 제2 댐부는 상기 제1 댐부와 중첩되게 배치되는 표시 장치.
  6. 제1 항에 있어서,
    상기 화소는 제1 색을 발광하는 제1 서브 화소,
    제2 색을 발광하는 제2 서브 화소, 및
    제3 색을 발광하는 제3 서브 화소를 포함하고,
    상기 컬러 필터들은,
    상기 제1 서브 화소와 중첩하는 제1 컬러 필터,
    상기 제2 서브 화소와 중첩하는 제2 컬러 필터, 및
    상기 제3 서브 화소와 중첩하는 제3 컬러 필터를 포함하는 표시 장치.
  7. 제6 항에 있어서,
    상기 제2 댐부는 제1 층, 제2 층, 제3 층 및 제4 층을 포함하고,
    상기 제1 층은 상기 차광층과 동일한 재료로 동시에 형성되고, 상기 제2 층은 상기 제1 컬러 필터와 동일한 재료로 동시에 형성되고, 상기 제3 층은 상기 제2 컬러 필터와 동일한 재료로 동시에 형성되고, 상기 제4 층은 상기 제3 컬러 필터와 동일한 재료로 동시에 형성되는 표시 장치.
  8. 제7 항에 있어서,
    상기 제1 컬러 필터는 녹색 컬러 필터이고, 상기 제2 컬러 필터는 청색 컬러 필터이고, 상기 제3 컬러 필터는 적색 컬러 필터인 표시 장치.
  9. 제1 항에 있어서,
    상기 오버코트층은 산란체를 더 포함하고, 상기 산란체는 TiO2, Al2O3 및 SiO2 중 선택된 적어도 하나를 포함하는 표시 장치.
  10. 제1 항에 있어서,
    상기 표시 소자층은 발광 영역을 정의하는 개구부를 포함하는 화소 정의막을 포함하는 표시 장치.
  11. 제10 항에 있어서,
    상기 화소 정의막 상에 두께 방향으로 돌출된 스페이서를 포함하고, 상기 제1 댐부는 제1 층 및 제2 층을 포함하고, 상기 제1 층은 상기 화소 정의막과 동일한 재료로 동시에 형성되고, 상기 제2 층은 상기 스페이서와 동일한 재료로 동시에 형성되는 표시 장치.
  12. 제10 항에 있어서,
    상기 차광층은 상기 화소 정의막과 두께 방향으로 중첩하는 표시 장치.
  13. 제10 항에 있어서,
    상기 차광층의 끝단간의 일 방향의 폭은 상기 화소 정의막의 끝단간의 상기 일 방향의 폭보다 작은 표시 장치.
  14. 제10 항에 있어서,
    상기 화소 정의막은 광 흡수 물질을 포함하고,
    상기 광 흡수 물질은 카본 계열의 블랙 안료, 크롬(Cr), 몰리브덴(Mo), 몰리브덴과 티타늄의 합금(MoTi), 텅스텐(W), 바나듐(V), 니오븀(Nb), 탄탈륨(Ta), 망간(Mn), 코발트(Co) 또는 니켈(Ni)과 같은 불투명 금속 물질 중 선택된 적어도 하나를 포함하는 표시 장치.
  15. 제1 항에 있어서,
    상기 중간 유기막은 상기 중간 무기막 상에 배치되는 제1 중간 유기막 및 상기 제1 중간 유기막 상에 배치되는 제2 중간 유기막을 포함하는 표시 장치.
  16. 제1 항에 있어서,
    상기 비표시영역은 제1 비벤딩영역, 상기 제1 비벤딩영역과 제1 방향에서 이격된 제2 비벤딩영역, 및 상기 제1 비벤딩영역과 제2 비벤딩영역 사이에 정의된 벤딩영역을 포함하고, 상기 벤딩영역은 상기 제1 방향과 직교하는 제2 방향을 따라 밴딩축이 정의되도록 밴딩된 표시 장치.
  17. 제16 항에 있어서,
    상기 중간 무기막은 상기 베이스층의 상기 비표시영역의 일부분을 노출하는 그루브를 갖고, 상기 그루브의 내측에는 더미 유기 패턴이 배치된 표시 장치.
  18. 제16 항에 있어서,
    상기 회로 소자는, 상기 표시 소자들에 전기적으로 연결된 신호라인들 및 상기 신호라인들의 말단에 연결된 신호패드들을 포함하고,
    상기 제2 비벤딩영역은 상기 신호패드들이 배치된 패드영역을 포함하는 표시 장치.
  19. 제18 항에 있어서,
    상기 제2 댐부는 상기 제1 비벤딩영역에 배치되는 표시 장치.
  20. 제19 항에 있어서,
    상기 제2 댐부는 상기 제1 댐부와 중첩되게 배치되는 표시 장치.
KR1020200012781A 2020-02-03 2020-02-03 표시 장치 KR20210099246A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020200012781A KR20210099246A (ko) 2020-02-03 2020-02-03 표시 장치
US17/165,855 US11825685B2 (en) 2020-02-03 2021-02-02 Display device
CN202110151348.0A CN113206134A (zh) 2020-02-03 2021-02-03 显示装置
US18/383,051 US20240057372A1 (en) 2020-02-03 2023-10-24 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200012781A KR20210099246A (ko) 2020-02-03 2020-02-03 표시 장치

Publications (1)

Publication Number Publication Date
KR20210099246A true KR20210099246A (ko) 2021-08-12

Family

ID=77025344

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200012781A KR20210099246A (ko) 2020-02-03 2020-02-03 표시 장치

Country Status (3)

Country Link
US (2) US11825685B2 (ko)
KR (1) KR20210099246A (ko)
CN (1) CN113206134A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12029094B2 (en) 2020-08-28 2024-07-02 Samsung Display Co., Ltd. Display device including planarization layer contacting light blocking portion and color filter layer

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110649185B (zh) * 2019-09-26 2022-08-09 合肥京东方卓印科技有限公司 显示基板及其喷墨打印方法、显示装置
KR20220064014A (ko) * 2020-11-11 2022-05-18 엘지디스플레이 주식회사 발광 소자 및 터치 전극을 포함하는 디스플레이 장치

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101479769B1 (ko) 2006-08-01 2015-01-08 엘지전자 주식회사 터치스크린 장치 및 그 파일검색방법
KR102050462B1 (ko) 2013-05-28 2019-12-02 엘지디스플레이 주식회사 디스플레이 패널용 합착 기판
JP6696193B2 (ja) * 2016-02-09 2020-05-20 セイコーエプソン株式会社 電気光学装置、および電子機器
KR102601207B1 (ko) 2016-07-29 2023-11-13 삼성디스플레이 주식회사 표시장치
EP3500891A4 (en) * 2016-08-22 2020-03-25 View, Inc. ELECTROCHROME WINDOW WITH ELECTROMAGNETIC SHIELD
KR102662681B1 (ko) 2016-12-26 2024-04-30 엘지디스플레이 주식회사 터치 스크린 일체형 표시장치와 그의 제조방법
KR20180074944A (ko) * 2016-12-26 2018-07-04 엘지디스플레이 주식회사 터치 스크린 일체형 표시장치
KR102421143B1 (ko) * 2017-12-27 2022-07-15 삼성디스플레이 주식회사 표시 장치
KR102524043B1 (ko) * 2018-02-12 2023-04-20 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR102541880B1 (ko) * 2018-02-27 2023-06-09 삼성디스플레이 주식회사 표시 패널
KR102655476B1 (ko) * 2018-05-03 2024-04-08 삼성디스플레이 주식회사 유기발광 표시장치
KR102587732B1 (ko) * 2018-05-28 2023-10-12 삼성디스플레이 주식회사 표시 장치 및 그의 제조 방법
CN110634886A (zh) * 2019-08-21 2019-12-31 武汉华星光电半导体显示技术有限公司 显示面板及其制备方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12029094B2 (en) 2020-08-28 2024-07-02 Samsung Display Co., Ltd. Display device including planarization layer contacting light blocking portion and color filter layer

Also Published As

Publication number Publication date
US20240057372A1 (en) 2024-02-15
US11825685B2 (en) 2023-11-21
CN113206134A (zh) 2021-08-03
US20210242423A1 (en) 2021-08-05

Similar Documents

Publication Publication Date Title
JP7156808B2 (ja) 入力検知ユニットを備える表示装置
US11416094B2 (en) Touch sensor and display device having the same
US11301100B2 (en) Display device
KR102606941B1 (ko) 표시장치
CN112567322B (zh) 显示装置
KR102607379B1 (ko) 표시 장치 및 이의 제조 방법
KR102443918B1 (ko) 플렉서블 표시장치
US11054950B2 (en) Display device and touch sensor
KR20210099246A (ko) 표시 장치
US11093065B2 (en) Display device
KR102569316B1 (ko) 플렉서블 표시장치
KR102488080B1 (ko) 표시 장치
CN113257867A (zh) 显示装置和电子设备
KR20220012455A (ko) 표시 장치
CN113821118A (zh) 透明触摸显示装置
CN113053949A (zh) 显示装置
KR20220097681A (ko) 표시장치
CN218826053U (zh) 电子装置
CN218277722U (zh) 显示装置
US20240118779A1 (en) Input sensor and electronic device including the same
KR20230078892A (ko) 발광 표시 장치
KR20220049098A (ko) 전자 장치
KR20240109309A (ko) 전자 장치
KR20240048629A (ko) 표시 장치
CN114256300A (zh) 显示装置

Legal Events

Date Code Title Description
E902 Notification of reason for refusal