KR101500038B1 - 패키징 공정에서 언더필 쏘잉 방법 - Google Patents

패키징 공정에서 언더필 쏘잉 방법 Download PDF

Info

Publication number
KR101500038B1
KR101500038B1 KR1020120138849A KR20120138849A KR101500038B1 KR 101500038 B1 KR101500038 B1 KR 101500038B1 KR 1020120138849 A KR1020120138849 A KR 1020120138849A KR 20120138849 A KR20120138849 A KR 20120138849A KR 101500038 B1 KR101500038 B1 KR 101500038B1
Authority
KR
South Korea
Prior art keywords
polymer
underfill
region
die
package
Prior art date
Application number
KR1020120138849A
Other languages
English (en)
Other versions
KR20130086109A (ko
Inventor
스주 웨이 루
잉 다 왕
리 충 쿠오
징 쳉 린
Original Assignee
타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 filed Critical 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드
Publication of KR20130086109A publication Critical patent/KR20130086109A/ko
Application granted granted Critical
Publication of KR101500038B1 publication Critical patent/KR101500038B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0655Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3135Double encapsulation or coating and encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3178Coating or filling in grooves made in the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3185Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05569Disposition the external layer being disposed on a redistribution layer on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/0557Disposition the external layer being disposed on a via connection of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0618Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/06181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/1146Plating
    • H01L2224/11464Electroless plating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • H01L2224/131Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/13138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/13155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/1401Structure
    • H01L2224/1403Bump connectors having different sizes, e.g. different diameters, heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • H01L2224/141Disposition
    • H01L2224/1418Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/14181On opposite sides of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16135Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/16145Disposition the bump connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/16227Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83855Hardening the adhesive by curing, i.e. thermosetting
    • H01L2224/83862Heat curing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83855Hardening the adhesive by curing, i.e. thermosetting
    • H01L2224/83874Ultraviolet [UV] curing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/921Connecting a surface with connectors of different types
    • H01L2224/9212Sequential connecting processes
    • H01L2224/92122Sequential connecting processes the first connecting process involving a bump connector
    • H01L2224/92125Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/94Batch processes at wafer-level, i.e. with connecting carried out on a wafer comprising a plurality of undiced individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/14Structure, shape, material or disposition of the bump connectors prior to the connecting process of a plurality of bump connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • H01L24/92Specific sequence of method steps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/1015Shape
    • H01L2924/10155Shape being other than a cuboid
    • H01L2924/10156Shape being other than a cuboid at the periphery
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1027IV
    • H01L2924/10271Silicon-germanium [SiGe]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/1026Compound semiconductors
    • H01L2924/1027IV
    • H01L2924/10272Silicon Carbide [SiC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1431Logic devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/143Digital devices
    • H01L2924/1434Memory
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/157Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18161Exposing the passive side of the semiconductor or solid-state body of a flip chip
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Abstract

방법은 제3 패키지 컴포넌트의 상부면 상에 제1 및 제2 패키지 컴포넌트를 접합하는 단계와, 폴리머를 분배하는 단계를 포함한다. 폴리머는, 제1 및 제3 패키지 컴포넌트 사이의 공간에 있는 제1 부분, 제2 및 제3 패키지 컴포넌트 사이의 공간에 있는 제2 부분 및 제1 및 제2 패키지 컴포넌트 사이의 간극에 있는 제3 부분을 포함한다. 이어서, 폴리머에 대해 경화 단계가 수행된다. 경화 단계 후에, 폴리머의 제3 부분이 쏘잉되어 제1 및 제2 패키지 컴포넌트 사이에 트렌치를 형성한다.

Description

패키징 공정에서 언더필 쏘잉 방법{SAWING UNDERFILL IN PACKAGING PROCESSES}
본 발명은 패키징 공정에서 언더필 쏘잉 방법에 관한 것이다.
집적 회로의 패키징에서, 내부에 복수 개의 인터포저(interposer)를 포함하는 인터포저 웨이퍼 상에 복수 개의 다이가 접합될 수 있다. 다이의 접합 후에, 다이와 인터포저 웨이퍼 사이의 간극 내로 언더필(underfill)이 분배될 수 있다. 이어서, 언더필을 경화시키도록 경화 공정이 수행될 수 있다.
언더필은 경화 후에 수축될 수 있다는 것을 알았다. 그 결과, 경화된 언더필은 다이와 인터포저 웨이퍼 상에 힘을 가하고, 이에 따라 인터포저 웨이퍼에 휨(warpage)이 생기게 할 수 있다. 인터포저 웨이퍼의 휨은 또한 후속 공정들에서 공정 어려움을 초래한다. 예컨대, 후속 공정(예컨대, 몰딩, 연마, 박막 등)에서, 인터포저 웨이퍼는 진공을 통해 척 테이블 상에 고정될 필요가 있다. 그러나, 휨이 있는 인터포저 웨이퍼의 경우에, 인터포저 웨이퍼가 척 테이블 상에 고정될 수가 없다.
본 발명은 종래 기술에서의 문제점을 극복 또는 경감하기 위한 것이다.
실시예들 및 그 이점의 보다 완벽한 이해를 위해, 첨부 도면과 함께 취한 이하의 설명을 참조하기로 한다. 도면에서:
도 1 내지 도 7c는 다양한 예시적인 실시예에 따른 패키지의 제조에서 중간 단계들의 단면도 및 평면도를 포함한다.
본 개시의 실시예의 제조 및 이용이 아래에서 상세하게 논의된다. 그러나, 실시예는 광범위한 특정한 상황에서 실현될 수 있는 많은 적용 가능한 본 발명의 개념을 제공한다는 것을 알아야 한다. 논의되는 특정한 실시예는 단순히 설명을 위한 것이고, 본 개시의 범위를 제한하지 않는다.
다양한 실시예들에 따른 집적 회로의 패키징 방법이 제공된다. 예시적인 실시예에 따른 3차원 집적 회로(3DIC; three-dimensional integrated circuit) 패키지를 형성하는 중간 단계들이 설명된다. 실시예들의 변형예가 논의된다. 여러 도면들 및 예시적인 실시예에 걸쳐, 동일한 참조 번호가 동일한 요소를 가리키도록 사용된다.
도 1 내지 도 7c는 몇몇 예시적인 실시예에 따른 집적 회로의 패키징에서 중간 단계들의 단면도이다. 도 1은 패키지 컴포넌트(20)의 단면도를 도시하고 있다. 패키지 컴포넌트(20)는 기판(22)을 포함할 수 있다. 몇몇 실시예에서, 기판(22)은 반도체 기판이고, 이 반도체 기판은 또한 결정 실리콘 기판일 수 있지만, 실리콘 게르마늄, 실리콘 탄소 등과 같은 다른 반도체 재료를 포함할 수 있다. 변형예에서, 기판(22)은 유전체 기판이다. 패키지 컴포넌트(20)는 디바이스 웨이퍼일 수 있고, 디바이스 웨이퍼는 반도체 기판(22)의 표면(22A)에 형성되는 트랜지스터(도시 생략) 등의 액티브 디바이스를 포함한다. 패키지 컴포넌트(20)가 디바이스 웨이퍼일 때에, 레지스터 및/또는 캐패시터 등의 패시브 디바이스(도시 생략)를 또한 포함할 수 있다. 변형예에서, 패키지 컴포넌트(20)는 액티브 디바이스를 내부에 구비하지 않는 인터포저 웨이퍼이다. 이들 변형예에서, 패키지 컴포넌트(20)는 내부에 형성된 패시브 디바이스를 포함할 수 있다. 기판(22)의 상부면(22A)으로부터 기판(22) 내로 연장하도록 관통 기판 비아(24)(TV; Through-Substrate Via)가 형성될 수 있다. TV(24)는 또한 때때로 실리콘 기판에 형성될 때에 관통 실리콘 비아로서 지칭된다. 패키지 컴포넌트(20)는 서로 동일할 수 있는 복수 개의 패키지 컴포넌트(40)를 포함한다. 이웃한 패키지 컴포넌트(40) 사이에 복수 개의 스크라이브 라인(42)이 배치된다. 패키지 컴포넌트(40)는 디바이스 다이(칩으로서도 공지됨), 인터포저 다이 등일 수 있다.
상호 연결 구조(28)가 반도체 기판(22) 위에 형성되고, 집적 회로 디바이스 및/또는 TV(24)에 전기적으로 연결하도록 사용된다. 상호 연결 구조(28)는 복수 개의 유전체층(30)을 포함할 수 있다. 유전체층(30)에는 금속 라인(32)이 형성된다. 위에 있는 금속 라인(32)과 아래에 있는 금속 라인(32) 사이에 비아(34)가 형성되어 이들 금속 라인을 상호 연결시킨다. 금속 라인(32)과 비아(34)는 때때로 재분배층(Redistribution Layer; RDL)(32/34)으로 지칭된다. 몇몇 실시예에서, 유전체층(30)은 실리콘 산화물, 실리콘 질화물, 실리콘 탄화물, 실리콘 산질화물, 그 조합 및/또는 그 다층을 포함한다. 별법으로서, 유전체층(30)은 로우 k 값을 갖는 하나 이상의 로우 k 유전체층을 포함할 수 있다. 유전체층(30)에서 로우 k 유전체 재료의 k 값은 예컨대 약 3.0보다 낮거나, 약 2.5보다 낮을 수 있다.
패키지 컴포넌트(20)의 상부면에는 커넥터(38)가 형성된다. 몇몇 실시예에서, 커넥터(38)는 금속 필라를 포함하고, 솔더 캡이 금속 필라의 상부면 상에 형성되거나 형성되지 않을 수 있다. 변형예에서, 커넥터(38)는 솔더 구역을 포함한다. 또 다른 실시예에서, 커넥터(38)는 구리 포스트, 니켈층, 솔더 캡, 무전해 니켈 금도금(ENIG; Electroless Nickel Immersion Gold), 무전해 니켈 무전해 팔라듐 금도금(ENEPIG; Electroless Nickel Electroless Palladium Immersion Gold) 등을 포함하는 복합 범프일 수 있다.
도 2를 참조하면, 패키지 컴포넌트(44)는 예컨대 플립-칩 접합을 통해 패키지 컴포넌트(40)에 접합된다. 이에 따라, 커넥터(38)는 패키지 컴포넌트(4)에서의 회로를 패키지 컴포넌트(20)에서의 RDL(32/34) 및 TV(24)에 전기적으로 연결시킬 수 있다. 패키지 컴포넌트(44)는 로직 회로, 메모리 회로 등을 포함하는 디바이스 다이일 수 있다. 따라서, 패키지 컴포넌트(44)는 이하에서 다이(44)로서 달리 지칭된다. 대안적으로, 패키지 컴포넌트(44)는 각각의 인터포저, 패키지 기판 등에 접합되는 다이를 포함하는 패키지를 구비할 수 있다. 각 다이(40)에는 2개 이상의 다이(44)가 상부에 접합될 수 있다.
다음에, 도 3에 도시된 바와 같이, 폴리머(52)는 다이(44)와 패키지 컴포넌트(20) 사이의 공간(간극) 내로 분배된다. 폴리머(52)는 언더필(52)일 수 있고, 이에 따라 이후에는 언더필(52)로서 지칭되지만, 또한 에폭시 등의 다른 폴리머를 포함할 수 있다. 언더필(52)은 또한 몰딩 언더필일 수 있다. 언더필(52)은 또한 동일한 패키지 컴포넌트(40)에 접합되는 이웃한 다이(44)들 사이의 간극(도 2에서 45로 마킹됨) 내로 충전된다. 언더필(52)은 상이한 패키지 컴포넌트(40)에 접합되는 이웃한 다이(44)들 사이에 있는 간극(47)으로는 충전되지 않을 수 있다. 별법으로서, 언더필(52)은 간극(47) 내로 충전될 수 있다.
이어서, 언더필(52)은 경화 공정에서 경화된다. 경화 공정 후에, 언더필(52)은 부분적으로 경화되거나 완전히 경화된다. 부분 경화 또는 완전 경화 후에, 언더필(52)은 경화 공정 전보다 더 단단해진다. 부분 경화는 언더필(52)의 완전한 고형화를 초래하지 않을 수 있다. 언더필(52)의 부분 경화 중에, 언더필(52)은 수축(축소)될 수 있고, 부분 경화는 적어도 언더필(52)이 완전히 수축되게 하지 않을 수 있다. 결과적인 언더필(52)은 부분 경화 후에 여전히 겔로서 나타날 수 있다. 몇몇 실시예에서, 경화 공정은 열 경화 공정을 이용하여 수행된다. 이 실시예에서, 부분 경화는 완전 경화 언더필(52)에 요구되는 각각의 온도 및 시간 기간보다 낮은 온도 및/또는 짧은 시간 기간을 이용하여 수행된다. 몇몇의 예시적인 실시예에 따르면, 부분 경화는 약 80℃ 내지 약 120℃의 온도에서 수행될 수 있다. 예시적인 부분 경화 단계의 기간은 약 1시간 내지 3시간일 수 있다. 요망하는 부분 경화 조건이 언더필(52)의 타입에 대해 관련될 수 있다. 더욱이, 자외선(UV) 경화 등의 다른 경화 방법이 언더필(52)의 타입에 따라 사용될 수 있다. 경화 공정이 완전 경화 공정일 때에, 언더필(52)은 완전히 고형화된다.
도 4a 내지 도 4c에 도시된 바와 같이, 트렌치(54)를 형성하도록 언더필(52)에 쏘잉 단계가 수행된다. 쏘잉 단계는 레이저 또는 블레이드(도시 생략)를 이용하여 수행될 수 있다. 몇몇 실시예에서, 트렌치(54)는 동일한 다이(40)에 접합되는 이웃한 다이(44)들 사이에 형성된다. 상이한 다이(40)에 접합되는 이웃한 다이(44)들 사이의 간극(47; 도 3) 내로 언더필(52)이 또한 충전될 때에, 트렌치(54)가 또한 상이한 다이(40)에 접합되는 이웃한 다이(44)들을 결합시키는 언더필 부분을 절단하도록 형성될 수 있다. 몇몇 실시예에서, 트렌치(54)의 측벽(54B) 부분은 패키지 컴포넌트(20)의 상부면(20A)에 대해 실질적으로 수직이고, 이 측벽(54B) 부분은 이하에서 수직 측벽 부분으로서 지칭된다. 몇몇 실시예에서, 상기 수직 측벽 부분은 측벽(54B)의 상부를 포함한다.
몇몇의 예시적인 실시예에서, 트렌치(54)의 깊이(D)는 다이(44)의 상부면으로부터 패키지 컴포넌트(20)의 상부면(20A)까지 측정된 높이의 약 5% 내지 약 100%일 수 있다. 트렌치(54)의 폭(W)은 약 5 ㎛ 내지 약 500 ㎛일 수 있다. 트렌치(54) 바로 아래에 있는 언더필(52) 부분의 두께(T1)는 약 0 ㎛ 내지 약 700 ㎛일 수 있다. 도 4a에 도시된 바와 같이, 트렌치(54)의 바닥(54A)은 다이(44)의 바닥면(44A)과 실질적으로 동일한 높이일 수 있다. 대안적으로, 도 4B에 도시된 바와 같이, 바닥(54A)은 바닥면(44A)보다 높을 수 있다. 또한 도 4c에 도시된 바와 같이, 트렌치(54)의 바닥(54A)은 또한 바닥면(44A)보다 낮을 수 있고, 임의의 높이에서 패키지 컴포넌트(20)의 상부면(20A)보다 높을 수 있다.
다시 도 4를 참조하면, 몇몇 실시예에서, 트렌치(54)의 폭(W)은 이웃한 다이(44)들 사이의 간격(S)보다 작을 수 있다. 쏘잉 단계 후에, 언더필(52)의 일부가 다이(44) 중에 한쪽 또는 양쪽에 남을 수 있고, 트렌치(54)의 일면 또는 반대면에 있을 수 있다. 언더필(52)의 남아 있는 부분의 두께(T2)는 예컨대 약 0 ㎛ 내지 약 500 ㎛일 수 있다. 도 4b는 변형예에 따른 패키지를 도시하고 있는데, 트렌치(54)의 폭(W)은 이웃한 다이(44)들 사이의 간격(S)보다 클 수 있다. 따라서, 다이(44)의 부분이 쏘잉된다. 도 4c는 트렌치(54)의 폭(W)이 실질적으로 간격(S)과 동일한 또 다른 실시예를 도시하고 있다.
언더필(52)이 부분적으로 경화되는 실시예에서, 쏘잉 후에, 언더필(52)을 어닐링하고 경화하도록 열 단계(이하, 열 단계로서 지칭됨)가 수행된다. 열 단계는 유리 천이 온도보다 높은 온도에서 수행될 수 있다. 몇몇의 예시적인 실시예에 따르면, 열 단계의 온도는 약 140℃ 내지 약 170℃이다. 예시적인 열 단계의 기간은 약 1 시간 내지 3 시간일 수 있고, 예컨대 약 1.5 시간 내지 약 2.5 시간일 수 있다. 경화는 언더필(52)이 수축되게 할 수 있다. 언더필(52)이 쏘잉되지 않으면, 이웃한 다이(44)들 사이에 배치된 언더필(52) 부분이 이웃한 다이(44)를 서로를 향해 당겨서, 패키지 컴포넌트(20)의 휨을 유발할 수 있다. 그러나, 실시예에서, 쏘잉 단계가 수행되면, 언더필(52)의 수축은 이웃한 다이(44)들이 서로를 향해 더 이상 당겨지게 하지 않고, 언더필(52)의 경화에 의해 유발된 패키지 컴포넌트(20)의 휨이 적어도 줄어들고, 실질적으로 제거될 수 있다.
도 4d는 도 4a 내지 도 4c의 구조 부분의 평면도를 도시하고 있는데, 도 4a 내지 도 4c에 도시된 단면도는 도 4d의 평면 횡단선 4-4로부터 얻어진다. 도 4d에 도시된 바와 같이, 트렌치(54)는 언더필(52)의 한 에지와 대향 에지 범위 내에서 연장될 수 있고, 언더필(52)의 풀링력을 감소시키는 이점이 최대화될 수 있다.
다음에, 도 5a 내지 도 5c에 도시된 바와 같이, 폴리머(56)는 예컨대 압축 몰딩을 이용하여 다이(44)와 패키지 컴포넌트(20) 상에 몰딩된다. 도 5a, 도 5b 및 도 5c는 도 4a, 도 4b 및 도 4c에 도시된 구조로부터 각각 얻어진다. 몇몇 실시예에서, 폴리머(56)는 몰딩 화합물, 에폭시, 실리콘 등을 포함한다. 폴리머(56)는 트렌치(54) 내를 충전하는 제1 부분, 상이한 다이(40)에 접합되는 이웃한 다이(44)들 사이의 간격을 충전하는 제2 부분, 및 다이(44) 위의 제3 부분을 포함할 수 있다. 이어서, 폴리머(56)는 경화된다. 몇몇 실시예에서, 폴리머(56)의 경화 후에, 연마 등의 평탄화 단계가 폴리머(56)의 상부면을 동일한 높이로 하도록 수행될 수 있어, 제3 부분이 제거되어 다이(44)의 상부면이 노출된다.
도 6a 내지 도 6c는 패키지 컴포넌트(20)의 이면 구조의 형성을 도시하고 있다. 도 6a, 도 6b 및 도 6c는 도 5a, 도 5b 및 도 5c에 도시된 구조로부터 각각 얻어진다. 이면 구조의 형성에서, 도 5a, 도 5b 또는 도 5c에 도시된 패키지가 먼저 뒤집히고, 반도체 기판(22)이 위쪽을 향한다. 반도체 기판(22)의 이면에 이면 연마가 수행되어 TV(24)가 노출될 때까지 반도체 기판(22)을 얇게 만든다. 유전체층(또는 유전체층들)(60)이 반도체 기판(22)의 이면 상에 형성된다. 커넥터(58)가 또한 패키지 컴포넌트(20)의 이면 상에 형성되어 TV(24)에 전기적으로 연결된다. 몇몇 실시예에서, 커넥터(58)는 솔더 볼이다. 다른 실시예에서, 커넥터(58)는 메탈 패드, 메탈 범프, 솔더 캡 등을 포함할 수 있다. RDL이 패키지 컴포넌트(20)의 이면 및 유전체층(60)에 선택적으로 형성될 수 있는데, 특징부(59)는 RDL을 나타낸다. 커넥터(58)는 반도체 기판, 패키지 기판, 인쇄 회로 기판(PCB) 등일 수 있는 추가의 전기 컴포넌트(도시 생략)에 접합하도록 사용될 수 있다.
도 6a 내지 도 6c는 또한 패키지(64)를 형성하기 위한 다이 쏘잉 단계를 도시하고 있는데, 라인(66)은 절단 라인을 나타낸다. 도 6a, 도 6b 및 도 6c에서 구조로부터 얻어진 결과적인 패키지(64)가 도 7a, 도 7b 및 도 7c에 각각 도시되어 있다. 도 7a에서와 같이 결과적인 패키지(64)에서, 언더필(52)은 이웃한 다이(44)들 사이에 있는 상부면(52A)을 포함한다. 언더필(52)의 측벽(52B)은 폴리머(56) 아래에 있는 언더필(52) 부분의 상부면 및 상부면(52A)과 함께 단차부를 형성한다. 상부면(52A)과 측벽(52B)은 또한 평활한 천이부 대신에 가파른 천이부를 형성한다. 더욱이, 폴리머(56)와 언더필(52) 사이의 계면(52B)은 실질적으로 수직일 수 있다. 계면(52B)의 일부(상부 등)는 다이(40)의 상부면(20A)에 대해 실질적으로 수직일 수 있다. 계면(52B)은 폴리머(56)와 언더필(52)이 상이한 공정 단계들에서 형성된다는 점 및 폴리머(56)와 언더필(52)이 상이한 폴리머를 포함할 수 있다는 점에서 보인다. 도 7b에서, 폴리머(56)는 다이(44)의 쏘잉으로 인해 다이(44)의 일부 내로 연장된다. 도 7c에서, 폴리머(56)의 부분(56')은 이웃한 다이(44)들 간의 간격(S)과 실질적으로 동일한 폭(W)을 가질 수 있다.
실시예에 따르면, 언더필에 부분 경화 또는 완전 경화를 수행하고, 언더필을 쏘잉한 다음에, 언더필에 열 어닐링을 수행함으로써, 언더필 아래에 있는 웨이퍼의 휨이 상당히 감소된다. 제1 및 제2 샘플 웨이퍼로서 제1 및 제2 샘플 패키지를 각각 형성하도록 실험이 이루어졌다. 제1 및 제2 샘플 패키지를 형성하는 공정은, 제1 샘플 패키지를 형성할 때에 각각의 언더필에 대해 부분 경화와 쏘잉이 수행되지 않는다는 점을 제외하고 서로 유사하다. 제1 샘플 웨이퍼의 결과적인 휨은 약 800 ㎛이다. 비교로서, 부분 경화와 쏘잉 단계가 제2 샘플 패키지의 형성 중에 각각의 언더필에서 수행되었다. 제2 샘플 웨이퍼의 휨이 약 350 ㎛로 감소되었다. 이는 언더필의 부분 경화와 쏘잉이 웨이퍼들의 휨에서 상당한 감소를 유발할 수 있다는 것을 나타낸다.
실시예들에 따르면, 방법은 제1 및 제2 패키지 컴포넌트를 제3 패키지 컴포넌트의 상부면 상에 접합하고, 폴리머를 분배하는 것을 포함한다. 폴리머는 제1 및 제3 패키지 컴포넌트 사이의 공간에 있는 제1 부분과, 제2 및 제3 패키지 컴포넌트 사이의 공간에 있는 제2 부분과, 제1 및 제2 패키지 컴포넌트 사이의 간극에 있는 제3 부분을 포함한다. 이어서, 부분 경화가 폴리머에 대해 수행된다. 경화 후에, 폴리머의 제3 부분은 제1 및 제2 패키지 컴포넌트 사이에 트렌치를 형성하도록 쏘잉된다.
다른 실시예에 따르면, 방법은 제1 다이와 제2 다이를 웨이퍼의 복수 개의 다이들 각각의 상부면 상에 접합하고, 언더필을 제1 및 제2 다이와 웨이퍼 사이의 공간에 분배하는 것을 포함한다. 경화 단계는 언더필을 경화하도록 수행된다. 경화 단계 후에, 간극 내의 언더필 부분은 쏘잉되어 트렌치를 형성한다. 쏘잉 단계 후에, 열 단계가 수행되어 언더필을 어닐링한다.
또 다른 실시예에 따르면, 장치는 제1 패키지 컴포넌트와, 제2 패키지 컴포넌트 및 제1 패키지 컴포넌트의 상부면에 접합되는 제3 패키지 컴포넌트를 포함한다. 제1 폴리머 영역은 제1 패키지 컴포넌트의 제1 측벽과 접촉하는 제1 부분을 포함하고, 제1 부분은 제2 패키지 컴포넌트와 제3 패키지 컴포넌트 사이의 간극 내에 있다. 제2 폴리머 영역은 간극 내에 배치되고, 제2 폴리머는 제1 폴리머의 제1 부분의 측벽과 접촉하여 가시 계면을 형성한다. 가시 계면은 제1 패키지 컴포넌트의 상부면에 대해 실질적으로 수직인 부분을 포함한다.
본원 발명의 실시예들 및 그들이 가지는 이점에 대해서 상세하게 설명하였지만, 첨부된 특허청구범위에 의해서 규정되는 본 발명의 실시예의 사상 및 범위에서 벗어남이 없이 여러 가지 변화, 대체 및 변경이 이루어질 수 있다는 것을 알아야 한다. 또한, 본 발명의 범위는 본원 명세서에 기재된 공정, 장치, 제조 및 물질의 조성, 수단, 방법 및 단계들의 특정 실시예로 제한되지 않는다. 당업자가 본 개시로부터 명확하게 인식할 수 있는 바와 같이, 본원 명세서에 기재된 대응 실시예들과 실질적으로 동일한 결과를 달성할 수 있거나 실질적으로 동일한 기능을 수행하는 것으로서, 현재에 존재하는 또는 추후에 개발될, 공정, 장치, 제조, 물질의 조성, 수단, 방법, 또는 단계들이 본 개시에 따라서 이용될 수 있다. 따라서, 첨부된 특허청구범위가 그러한 공정, 장치, 제조, 물질의 조성, 수단, 방법 및 단계들을 포함하는 것으로 의도된다. 또한, 각 청구항들은 독립된 실시예를 구성하며, 여러 청구항들 및 실시예들의 조합도 본원 발명의 범위에 포함된다 할 것이다.
20, 40, 44: 패키지 컴포넌트 22: 기판
22A: 상부면 24: TV
28: 상호 연결 구조 30: 유전체층
34: 비아

Claims (10)

  1. 반도체 디바이스를 패키징하기 위한 방법에 있어서:
    제3 패키지 컴포넌트의 상부면 상에 제1 및 제2 패키지 컴포넌트를 접합하는 단계;
    제1 폴리머를 분배하는 단계로서, 상기 제1 폴리머는,
    상기 제1 및 제3 패키지 컴포넌트 사이의 공간에 있는 제1 영역;
    상기 제2 및 제3 패키지 컴포넌트 사이의 공간에 있는 제2 영역; 및
    상기 제1 및 제2 패키지 컴포넌트 사이의 간극에 있는 제3 영역
    을 포함하는 것인, 상기 제1 폴리머 분배 단계;
    상기 제1 폴리머에 경화를 수행하는 단계; 및
    상기 경화 후에, 상기 제1 및 제2 패키지 컴포넌트 사이에 트렌치를 형성하도록 상기 제1 폴리머의 상기 제3 영역을 쏘잉하는 단계를 포함하는, 반도체 디바이스를 패키징하기 위한 방법.
  2. 제1항에 있어서, 상기 경화는 부분 경화이고, 상기 방법은 상기 제1 폴리머의 제3 영역을 쏘잉하는 단계 후에, 상기 제1 폴리머를 완전 경화시키도록 열 단계를 수행하는 것을 더 포함하는, 반도체 디바이스를 패키징하기 위한 방법.
  3. 제1항에 있어서, 상기 경화 단계 후에, 상기 제1 폴리머는 완전 경화되는 것인 반도체 디바이스를 패키징하기 위한 방법.
  4. 제1항에 있어서, 상기 쏘잉 단계 후에, 상기 제1, 제2 및 제3 패키지 컴포넌트를 제2 폴리머로 몰딩하는 단계를 더 포함하고, 상기 제2 폴리머는 트렌치 내로 충전되는 것인 반도체 디바이스를 패키징하기 위한 방법.
  5. 반도체 디바이스를 패키징하기 위한 방법에 있어서:
    웨이퍼의 복수 개의 다이 각각의 상부면 상에 제1 다이 및 제2 다이를 접합하는 단계;
    상기 제1 및 제2 다이와 웨이퍼 사이의 공간에 언더필을 분배하는 단계로서, 상기 언더필은 상기 제1 및 제2 다이 사이의 간극 내에 배치되는 영역을 포함하는 것인 단계;
    상기 언더필을 경화시키도록 경화 단계를 수행하는 단계;
    상기 경화 단계 후에, 상기 제1 및 제2 다이 사이에 트렌치를 형성하도록 상기 언더필의 상기 간극에 배치된 영역을 쏘잉하는 단계; 및
    상기 쏘잉 단계 후에, 상기 언더필을 어닐링하도록 열 단계를 수행하는 단계를 포함하는, 반도체 디바이스를 패키징하기 위한 방법.
  6. 제5항에 있어서, 상기 제1 및 제2 다이와 상기 웨이퍼 위에 몰딩 컴파운드를 몰딩하는 단계로서, 상기 몰딩 컴파운드는 상기 트렌치 내로 충전되는 것인 단계; 및
    상기 웨이퍼와 상기 제1 및 제2 다이를 복수 개의 패키지로 쏘잉하는 단계
    를 더 포함하고, 상기 복수 개의 패키지 각각은 각자의 제1 다이 및 각자의 제2 다이를 포함하는 것인 반도체 디바이스를 패키징하기 위한 방법.
  7. 제6항에 있어서, 상기 몰딩 컴파운드를 몰딩하는 단계 후에 그리고 상기 웨이퍼를 쏘잉하는 단계 전에, 복수 개의 커넥터를 상기 웨이퍼의 이면 상에 형성하는 단계를 더 포함하는, 반도체 디바이스를 패키징하기 위한 방법.
  8. 반도체 디바이스에 있어서:
    제1 패키지 컴포넌트;
    상기 제1 패키지 컴포넌트의 상부면 상에 접합되는 제2 패키지 컴포넌트 및 제3 패키지 컴포넌트;
    상기 제2 패키지 컴포넌트의 제1 측벽과 접촉하는 제1 영역 및 상기 제3 패키지 컴포넌트의 제1 측벽과 접촉하는 제2 영역을 포함하는 제1 폴리머 영역으로서, 상기 제1 및 제2 영역은 상기 제2 패키지 컴포넌트와 상기 제3 패키지 컴포넌트 사이의 간극 내에 있는 것인, 상기 제1 폴리머 영역; 및
    상기 제1 폴리머 영역의 상기 제1 및 제2 영역 사이의 트렌치 내에 배치되는 제2 폴리머 영역을 포함하고, 상기 트렌치는 상기 제1 폴리머 영역을 쏘잉함으로써 형성되고, 상기 제2 폴리머 영역은 제1 가시 계면 및 제2 가시 계면을 형성하도록 상기 제1 폴리머 영역의 상기 제1 및 제2 영역의 측벽들과 접촉하며, 상기 제1 및 제2 가시 계면은 상기 제1 패키지 컴포넌트의 상부면에 대해 수직인 영역을 포함하는 것인 반도체 디바이스.
  9. 삭제
  10. 제8항에 있어서, 상기 제1 폴리머 영역과 상기 제2 폴리머 영역은 상이한 폴리머를 포함하는 것인 반도체 디바이스.
KR1020120138849A 2012-01-23 2012-12-03 패키징 공정에서 언더필 쏘잉 방법 KR101500038B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US13/356,173 US9620430B2 (en) 2012-01-23 2012-01-23 Sawing underfill in packaging processes
US13/356,173 2012-01-23

Publications (2)

Publication Number Publication Date
KR20130086109A KR20130086109A (ko) 2013-07-31
KR101500038B1 true KR101500038B1 (ko) 2015-03-06

Family

ID=48796554

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120138849A KR101500038B1 (ko) 2012-01-23 2012-12-03 패키징 공정에서 언더필 쏘잉 방법

Country Status (4)

Country Link
US (4) US9620430B2 (ko)
KR (1) KR101500038B1 (ko)
CN (1) CN103219293B (ko)
TW (1) TWI464859B (ko)

Families Citing this family (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9620430B2 (en) 2012-01-23 2017-04-11 Taiwan Semiconductor Manufacturing Company, Ltd. Sawing underfill in packaging processes
US11160148B2 (en) 2017-06-13 2021-10-26 Ideal Industries Lighting Llc Adaptive area lamp
US11792898B2 (en) 2012-07-01 2023-10-17 Ideal Industries Lighting Llc Enhanced fixtures for area lighting
US8796072B2 (en) * 2012-11-15 2014-08-05 Amkor Technology, Inc. Method and system for a semiconductor device package with a die-to-die first bond
US8802499B2 (en) * 2012-11-15 2014-08-12 Amkor Technology, Inc. Methods for temporary wafer molding for chip-on-wafer assembly
US9136159B2 (en) * 2012-11-15 2015-09-15 Amkor Technology, Inc. Method and system for a semiconductor for device package with a die-to-packaging substrate first bond
US10714378B2 (en) 2012-11-15 2020-07-14 Amkor Technology, Inc. Semiconductor device package and manufacturing method thereof
KR20170107596A (ko) * 2012-11-15 2017-09-25 앰코 테크놀로지 인코포레이티드 다이 대 다이 일차 본드를 구비한 반도체 디바이스 패키지를 위한 방법 및 시스템
US9040349B2 (en) * 2012-11-15 2015-05-26 Amkor Technology, Inc. Method and system for a semiconductor device package with a die to interposer wafer first bond
US9633869B2 (en) * 2013-08-16 2017-04-25 Taiwan Semiconductor Manufacturing Company, Ltd. Packages with interposers and methods for forming the same
TWI534962B (zh) * 2013-12-09 2016-05-21 茂丞科技股份有限公司 具有外觀隱藏的耦合電極之近接式感測器及其製造方法
TWI529906B (zh) * 2013-12-09 2016-04-11 矽品精密工業股份有限公司 半導體封裝件之製法
US9184139B2 (en) * 2013-12-17 2015-11-10 Stats Chippac, Ltd. Semiconductor device and method of reducing warpage using a silicon to encapsulant ratio
KR20150071934A (ko) * 2013-12-19 2015-06-29 에스케이하이닉스 주식회사 워페이지를 억제할 수 있는 패키지 온 패키지
CN103762185B (zh) * 2013-12-20 2016-04-27 南通富士通微电子股份有限公司 半导体叠层封装方法
KR101579673B1 (ko) * 2014-03-04 2015-12-22 앰코 테크놀로지 코리아 주식회사 반도체 패키지 제조 방법 및 이를 이용한 반도체 패키지
TWI560758B (en) * 2014-10-20 2016-12-01 Niko Semiconductor Co Ltd Manufacturing method of wafer level chip scale package structure
US9484227B1 (en) * 2015-06-22 2016-11-01 Taiwan Semiconductor Manufacturing Company, Ltd. Dicing in wafer level package
US9728425B1 (en) * 2016-04-02 2017-08-08 Intel Corporation Space-efficient underfilling techniques for electronic assemblies
US10529696B2 (en) 2016-04-12 2020-01-07 Cree, Inc. High density pixelated LED and devices and methods thereof
US10014260B2 (en) 2016-11-10 2018-07-03 Taiwan Semiconductor Manufacturing Co., Ltd. Package structure and method for forming the same
US10522505B2 (en) * 2017-04-06 2019-12-31 Advanced Semiconductor Engineering, Inc. Semiconductor device package and method for manufacturing the same
US10553548B2 (en) * 2017-06-28 2020-02-04 Intel Corporation Methods of forming multi-chip package structures
KR102442622B1 (ko) 2017-08-03 2022-09-13 삼성전자주식회사 반도체 소자 패키지
US10734363B2 (en) 2017-08-03 2020-08-04 Cree, Inc. High density pixelated-LED chips and chip array devices
US10121722B1 (en) * 2017-09-30 2018-11-06 Intel Corporation Architecture material and process to improve thermal performance of the embedded die package
US10403578B2 (en) * 2017-09-30 2019-09-03 Intel Corporation Electronic device package
US10957672B2 (en) * 2017-11-13 2021-03-23 Taiwan Semiconductor Manufacturing Company, Ltd. Package structure and method of manufacturing the same
TWI631676B (zh) * 2017-12-08 2018-08-01 矽品精密工業股份有限公司 電子封裝件及其製法
KR102404058B1 (ko) * 2017-12-28 2022-05-31 삼성전자주식회사 반도체 패키지
US10903265B2 (en) 2018-12-21 2021-01-26 Cree, Inc. Pixelated-LED chips and chip array devices, and fabrication methods
CN112614831B (zh) 2019-04-15 2023-08-08 长江存储科技有限责任公司 具有处理器和异构存储器的一体化半导体器件及其形成方法
CN110731012B (zh) 2019-04-15 2021-01-29 长江存储科技有限责任公司 具有处理器和异构存储器的一体化半导体器件及其形成方法
US11088086B2 (en) * 2019-04-26 2021-08-10 Taiwan Semiconductor Manufacturing Co., Ltd. Chip package structure and method for forming the same
CN110720143B (zh) 2019-04-30 2021-01-29 长江存储科技有限责任公司 具有处理器和nand闪存的键合半导体器件及其形成方法
KR20210011276A (ko) 2019-07-22 2021-02-01 삼성전자주식회사 반도체 패키지 및 그 제조 방법
US11688634B2 (en) * 2019-07-30 2023-06-27 Intel Corporation Trenches in wafer level packages for improvements in warpage reliability and thermals
TWI710094B (zh) * 2019-09-10 2020-11-11 矽品精密工業股份有限公司 電子封裝件及其製法
US11676877B2 (en) * 2019-09-10 2023-06-13 Siliconware Precision Industries Co., Ltd. Electronic package with multiple electronic components spaced apart by grooves
TWI712135B (zh) * 2019-09-16 2020-12-01 矽品精密工業股份有限公司 電子封裝件及其製法
KR20210041929A (ko) * 2019-10-08 2021-04-16 삼성전자주식회사 웨이퍼 레벨 패키지
US11728282B2 (en) * 2019-10-17 2023-08-15 Advanced Semiconductor Engineering, Inc. Package structure, assembly structure and method for manufacturing the same
EP4052296A1 (en) 2019-10-29 2022-09-07 Creeled, Inc. Texturing for high density pixelated-led chips
US11817325B2 (en) * 2020-01-17 2023-11-14 Taiwan Semiconductor Manufacturing Company, Ltd. Methods of manufacturing a semiconductor package
US20210296194A1 (en) * 2020-03-18 2021-09-23 Advanced Micro Devices, Inc Molded semiconductor chip package with stair-step molding layer
US11437548B2 (en) 2020-10-23 2022-09-06 Creeled, Inc. Pixelated-LED chips with inter-pixel underfill materials, and fabrication methods
TWI744203B (zh) * 2021-03-09 2021-10-21 聯華電子股份有限公司 鍵合兩半導體結構的方法
KR20220131635A (ko) * 2021-03-22 2022-09-29 삼성전자주식회사 반도체 패키지
US20220359339A1 (en) * 2021-05-05 2022-11-10 Taiwan Semiconductor Manufacturing Co., Ltd. Multi-TIM Packages and Method Forming Same
TWI796694B (zh) * 2021-05-21 2023-03-21 矽品精密工業股份有限公司 電子封裝件及其製法
US20220406752A1 (en) * 2021-06-17 2022-12-22 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor die with tapered sidewall in package and fabricating method thereof
CN113612461B (zh) * 2021-07-20 2024-02-09 北京航天微电科技有限公司 一种saw滤波器的芯片级气密性封装工艺

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6794273B2 (en) * 2002-05-24 2004-09-21 Fujitsu Limited Semiconductor device and manufacturing method thereof
US7157353B2 (en) * 2002-03-06 2007-01-02 Micron Technology, Inc. Method for fabricating encapsulated semiconductor components
US7413927B1 (en) * 2003-02-12 2008-08-19 National Semiconductor Corporation Apparatus for forming a pre-applied underfill adhesive layer for semiconductor wafer level chip-scale packages

Family Cites Families (69)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4811082A (en) 1986-11-12 1989-03-07 International Business Machines Corporation High performance integrated circuit packaging structure
US5075253A (en) 1989-04-12 1991-12-24 Advanced Micro Devices, Inc. Method of coplanar integration of semiconductor IC devices
US4990462A (en) 1989-04-12 1991-02-05 Advanced Micro Devices, Inc. Method for coplanar integration of semiconductor ic devices
FR2666190B1 (fr) 1990-08-24 1996-07-12 Thomson Csf Procede et dispositif d'encapsulation hermetique de composants electroniques.
US5380681A (en) 1994-03-21 1995-01-10 United Microelectronics Corporation Three-dimensional multichip package and methods of fabricating
US6002177A (en) 1995-12-27 1999-12-14 International Business Machines Corporation High density integrated circuit packaging with chip stacking and via interconnections
US5682066A (en) * 1996-08-12 1997-10-28 Motorola, Inc. Microelectronic assembly including a transparent encapsulant
US6075289A (en) * 1996-10-24 2000-06-13 Tessera, Inc. Thermally enhanced packaged semiconductor assemblies
US6213376B1 (en) 1998-06-17 2001-04-10 International Business Machines Corp. Stacked chip process carrier
US6281042B1 (en) 1998-08-31 2001-08-28 Micron Technology, Inc. Structure and method for a high performance electronic packaging assembly
US6066513A (en) * 1998-10-02 2000-05-23 International Business Machines Corporation Process for precise multichip integration and product thereof
US6271059B1 (en) 1999-01-04 2001-08-07 International Business Machines Corporation Chip interconnection structure using stub terminals
US6461895B1 (en) 1999-01-05 2002-10-08 Intel Corporation Process for making active interposer for high performance packaging applications
US6229216B1 (en) 1999-01-11 2001-05-08 Intel Corporation Silicon interposer and multi-chip-module (MCM) with through substrate vias
US6243272B1 (en) 1999-06-18 2001-06-05 Intel Corporation Method and apparatus for interconnecting multiple devices on a circuit board
US6355501B1 (en) 2000-09-21 2002-03-12 International Business Machines Corporation Three-dimensional chip stacking assembly
US6518089B2 (en) * 2001-02-02 2003-02-11 Texas Instruments Incorporated Flip chip semiconductor device in a molded chip scale package (CSP) and method of assembly
KR100364635B1 (ko) 2001-02-09 2002-12-16 삼성전자 주식회사 칩-레벨에 형성된 칩 선택용 패드를 포함하는 칩-레벨3차원 멀티-칩 패키지 및 그 제조 방법
US6562663B2 (en) * 2001-03-28 2003-05-13 Motorola, Inc. Microelectronic assembly with die support and method
US6610560B2 (en) * 2001-05-11 2003-08-26 Siliconware Precision Industries Co., Ltd. Chip-on-chip based multi-chip module with molded underfill and method of fabricating the same
CZ305160B6 (cs) 2001-06-08 2015-05-27 Ipsen Pharma S.A.S. Chimérické somatostatin-dopaminové analogy
KR100394808B1 (ko) 2001-07-19 2003-08-14 삼성전자주식회사 웨이퍼 레벨 적층 칩 패키지 및 그 제조 방법
US6856007B2 (en) * 2001-08-28 2005-02-15 Tessera, Inc. High-frequency chip packages
KR100435813B1 (ko) 2001-12-06 2004-06-12 삼성전자주식회사 금속 바를 이용하는 멀티 칩 패키지와 그 제조 방법
DE10200399B4 (de) 2002-01-08 2008-03-27 Advanced Micro Devices, Inc., Sunnyvale Verfahren zur Erzeugung einer dreidimensional integrierten Halbleitervorrichtung und dreidimensional integrierte Halbleitervorrichtung
US6975016B2 (en) 2002-02-06 2005-12-13 Intel Corporation Wafer bonding using a flexible bladder press and thinned wafers for three-dimensional (3D) wafer-to-wafer vertical stack integration, and application thereof
US6887769B2 (en) 2002-02-06 2005-05-03 Intel Corporation Dielectric recess for wafer-to-wafer and die-to-die metal bonding and method of fabricating the same
US6661085B2 (en) 2002-02-06 2003-12-09 Intel Corporation Barrier structure against corrosion and contamination in three-dimensional (3-D) wafer-to-wafer vertical stack
US6762076B2 (en) 2002-02-20 2004-07-13 Intel Corporation Process of vertically stacking multiple wafers supporting different active integrated circuit (IC) devices
JP2003273317A (ja) * 2002-03-19 2003-09-26 Nec Electronics Corp 半導体装置及びその製造方法
US6600222B1 (en) 2002-07-17 2003-07-29 Intel Corporation Stacked microelectronic packages
JP4178880B2 (ja) 2002-08-29 2008-11-12 松下電器産業株式会社 モジュール部品
US6790748B2 (en) 2002-12-19 2004-09-14 Intel Corporation Thinning techniques for wafer-to-wafer vertical stacks
US6908565B2 (en) 2002-12-24 2005-06-21 Intel Corporation Etch thinning techniques for wafer-to-wafer vertical stacks
US7361995B2 (en) * 2003-02-03 2008-04-22 Xilinx, Inc. Molded high density electronic packaging structure for high performance applications
US6924551B2 (en) 2003-05-28 2005-08-02 Intel Corporation Through silicon via, folded flex microelectronic package
US6946384B2 (en) 2003-06-06 2005-09-20 Intel Corporation Stacked device underfill and a method of fabrication
US7320928B2 (en) 2003-06-20 2008-01-22 Intel Corporation Method of forming a stacked device filler
KR100537892B1 (ko) 2003-08-26 2005-12-21 삼성전자주식회사 칩 스택 패키지와 그 제조 방법
US7345350B2 (en) 2003-09-23 2008-03-18 Micron Technology, Inc. Process and integration scheme for fabricating conductive components, through-vias and semiconductor components including conductive through-wafer vias
KR100621992B1 (ko) 2003-11-19 2006-09-13 삼성전자주식회사 이종 소자들의 웨이퍼 레벨 적층 구조와 방법 및 이를이용한 시스템-인-패키지
US7547978B2 (en) * 2004-06-14 2009-06-16 Micron Technology, Inc. Underfill and encapsulation of semiconductor assemblies with materials having differing properties
KR100570514B1 (ko) 2004-06-18 2006-04-13 삼성전자주식회사 웨이퍼 레벨 칩 스택 패키지 제조 방법
KR100618837B1 (ko) 2004-06-22 2006-09-01 삼성전자주식회사 웨이퍼 레벨 패키지를 위한 얇은 웨이퍼들의 스택을형성하는 방법
US7307005B2 (en) 2004-06-30 2007-12-11 Intel Corporation Wafer bonding with highly compliant plate having filler material enclosed hollow core
US7087538B2 (en) 2004-08-16 2006-08-08 Intel Corporation Method to fill the gap between coupled wafers
US7317256B2 (en) 2005-06-01 2008-01-08 Intel Corporation Electronic packaging including die with through silicon via
US7557597B2 (en) 2005-06-03 2009-07-07 International Business Machines Corporation Stacked chip security
US7402515B2 (en) 2005-06-28 2008-07-22 Intel Corporation Method of forming through-silicon vias with stress buffer collars and resulting devices
US7432592B2 (en) 2005-10-13 2008-10-07 Intel Corporation Integrated micro-channels for 3D through silicon architectures
US7528494B2 (en) 2005-11-03 2009-05-05 International Business Machines Corporation Accessible chip stack and process of manufacturing thereof
US7410884B2 (en) 2005-11-21 2008-08-12 Intel Corporation 3D integrated circuits using thick metal for backside connections and offset bumps
US7402442B2 (en) 2005-12-21 2008-07-22 International Business Machines Corporation Physically highly secure multi-chip assembly
US7279795B2 (en) 2005-12-29 2007-10-09 Intel Corporation Stacked die semiconductor package
JP4714598B2 (ja) * 2006-02-22 2011-06-29 富士通株式会社 半導体装置及びその製造方法
US7656042B2 (en) * 2006-03-29 2010-02-02 Taiwan Semiconductor Manufacturing Co., Ltd. Stratified underfill in an IC package
JP4897451B2 (ja) * 2006-12-04 2012-03-14 ルネサスエレクトロニクス株式会社 半導体装置
US7812459B2 (en) 2006-12-19 2010-10-12 Taiwan Semiconductor Manufacturing Company, Ltd. Three-dimensional integrated circuits with protection layers
US7576435B2 (en) 2007-04-27 2009-08-18 Taiwan Semiconductor Manufacturing Company, Ltd. Low-cost and ultra-fine integrated circuit packaging technique
KR100945504B1 (ko) * 2007-06-26 2010-03-09 주식회사 하이닉스반도체 스택 패키지 및 그의 제조 방법
KR101213175B1 (ko) 2007-08-20 2012-12-18 삼성전자주식회사 로직 칩에 층층이 쌓인 메모리장치들을 구비하는반도체패키지
US7824962B2 (en) * 2008-01-29 2010-11-02 Infineon Technologies Ag Method of integrated circuit fabrication
US20090212420A1 (en) * 2008-02-22 2009-08-27 Harry Hedler integrated circuit device and method for fabricating same
KR101686199B1 (ko) * 2010-03-26 2016-12-14 삼성전자주식회사 반도체 패키지 구조물
US8183696B2 (en) * 2010-03-31 2012-05-22 Infineon Technologies Ag Packaged semiconductor device with encapsulant embedding semiconductor chip that includes contact pads
KR101719636B1 (ko) * 2011-01-28 2017-04-05 삼성전자 주식회사 반도체 장치 및 그 제조 방법
KR101817159B1 (ko) * 2011-02-17 2018-02-22 삼성전자 주식회사 Tsv를 가지는 인터포저를 포함하는 반도체 패키지 및 그 제조 방법
US8610286B2 (en) * 2011-12-08 2013-12-17 Stats Chippac, Ltd. Semiconductor device and method of forming thick encapsulant for stiffness with recesses for stress relief in Fo-WLCSP
US9620430B2 (en) 2012-01-23 2017-04-11 Taiwan Semiconductor Manufacturing Company, Ltd. Sawing underfill in packaging processes

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7157353B2 (en) * 2002-03-06 2007-01-02 Micron Technology, Inc. Method for fabricating encapsulated semiconductor components
US6794273B2 (en) * 2002-05-24 2004-09-21 Fujitsu Limited Semiconductor device and manufacturing method thereof
US7413927B1 (en) * 2003-02-12 2008-08-19 National Semiconductor Corporation Apparatus for forming a pre-applied underfill adhesive layer for semiconductor wafer level chip-scale packages

Also Published As

Publication number Publication date
US9620430B2 (en) 2017-04-11
KR20130086109A (ko) 2013-07-31
US10840215B2 (en) 2020-11-17
CN103219293B (zh) 2015-06-24
US20170213809A1 (en) 2017-07-27
TWI464859B (zh) 2014-12-11
US20210057383A1 (en) 2021-02-25
US11637086B2 (en) 2023-04-25
CN103219293A (zh) 2013-07-24
US11631654B2 (en) 2023-04-18
TW201332083A (zh) 2013-08-01
US20210125964A1 (en) 2021-04-29
US20130187258A1 (en) 2013-07-25

Similar Documents

Publication Publication Date Title
KR101500038B1 (ko) 패키징 공정에서 언더필 쏘잉 방법
US11152312B2 (en) Packages with interposers and methods for forming the same
US20210287966A1 (en) Semiconductor package and method of making
US10079225B2 (en) Die package with openings surrounding end-portions of through package vias (TPVs) and package on package (PoP) using the die package
US10269763B2 (en) Package-on-package structure having polymer-based material for warpage control
US8803306B1 (en) Fan-out package structure and methods for forming the same
KR102649471B1 (ko) 반도체 패키지 및 그의 제조 방법
US9754924B2 (en) Fan-out pop stacking process
KR101107858B1 (ko) 반도체 기판을 위한 도전 필러 구조 및 그 제조 방법
US8828848B2 (en) Die structure and method of fabrication thereof
US9343431B2 (en) Dam structure for enhancing joint yield in bonding processes
US8652939B2 (en) Method and apparatus for die assembly
US20140159232A1 (en) Apparatus and Method for Three Dimensional Integrated Circuits
US20140203456A1 (en) Pre-Applying Supporting Materials between Bonded Package Components

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180226

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190222

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20200225

Year of fee payment: 6