KR100776751B1 - 전압 공급 장치 및 방법 - Google Patents

전압 공급 장치 및 방법 Download PDF

Info

Publication number
KR100776751B1
KR100776751B1 KR1020060051772A KR20060051772A KR100776751B1 KR 100776751 B1 KR100776751 B1 KR 100776751B1 KR 1020060051772 A KR1020060051772 A KR 1020060051772A KR 20060051772 A KR20060051772 A KR 20060051772A KR 100776751 B1 KR100776751 B1 KR 100776751B1
Authority
KR
South Korea
Prior art keywords
voltage
power supply
power
signal
supply
Prior art date
Application number
KR1020060051772A
Other languages
English (en)
Inventor
신윤재
최준기
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020060051772A priority Critical patent/KR100776751B1/ko
Priority to JP2006355703A priority patent/JP4992005B2/ja
Priority to US11/647,486 priority patent/US7999582B2/en
Priority to TW96102214A priority patent/TWI332216B/zh
Priority to CN2012100354844A priority patent/CN102610262A/zh
Priority to CN2007100032125A priority patent/CN101086894B/zh
Application granted granted Critical
Publication of KR100776751B1 publication Critical patent/KR100776751B1/ko
Priority to US13/180,584 priority patent/US8183898B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/14Modifications for compensating variations of physical values, e.g. of temperature
    • H03K17/145Modifications for compensating variations of physical values, e.g. of temperature in field-effect transistor switches
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00369Modifications for compensating variations of temperature, supply voltage or other physical parameters
    • H03K19/00384Modifications for compensating variations of temperature, supply voltage or other physical parameters in field effect transistor circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Logic Circuits (AREA)
  • Direct Current Feeding And Distribution (AREA)

Abstract

본 발명의 일 실시예에 따른 전압 공급 장치는, 제 1 전원 및 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호를 출력하는 파워 노이즈 감지 수단; 전압 공급 인에이블 신호 및 상기 파워 노이즈 감지 신호에 응답하여, 제 1 구동 신호 및 제 2 구동 신호를 출력하는 전압 선택 수단; 상기 제 1 구동 신호 및 상기 제 2 구동 신호에 응답하여, 상기 제 1 전원의 전압을 인가하는 제 1 전원 전압 공급 수단; 및 상기 제 1 구동 신호 및 상기 제 2 구동 신호에 응답하여, 상기 제 2 전원의 전압을 인가하는 제 2 전원 전압 공급 수단;을 포함한다.
파워 노이즈 감지 신호, 제 1 전압 분배 신호, 제 2 전압 분배 신호

Description

전압 공급 장치 및 방법{Apparatus and Method for supplying Voltage}
도 1은 일반적인 전압 공급 장치를 나타내는 회로도,
도 2는 본 발명의 일 실시예 따른 전압 공급 장치를 나타내는 블록도,
도 3은 도 2에 도시된 파워 노이즈 감지부를 나타내는 회로도,
도 4는 도 2에 도시된 전압 선택부를 나타내는 회로도,
도 5는 도 2에 도시된 제 1 전원 전압 공급부 및 제 2 전원 전압 공급부에 대한 회로의 일예를 나타내는 회로도,
도 6은 본 발명의 일 실시예에 따른 전압 공급 장치를 시뮬레이션한 타이밍도,
도 7은 본 발명의 다른 실시예에 따른 전압 공급 장치를 나타내는 블록도,
도 8은 도 7에 도시된 전원 전압 공급부를 나타내는 회로도이다.
<도면의 주요 부분에 대한 부호 설명>
100 : 파워 노이즈 감지부 200 : 전압 선택부
300 : 제 1 전원 전압 공급부 400 : 제 2 전원 전압 공급부
500 : 동작 회로 600 : 전원 전압 공급부
본 발명은 전압 공급 장치 및 방법에 관한 것으로, 보다 상세하게는 반도체 메모리에 인가되는 파워(power) 중 상대적인 노이즈(noise) 양을 감지하여, 노이즈(noise)가 적은 파워(power)를 동작 회로에 인가할 수 있는 전압 공급 장치 및 방법에 관한 것이다.
반도체 메모리의 고집적화 추세에 따라 메모리 회로를 구성하는 각 소자들의 크기는 미세화 되고, 반도체 메모리가 채용되는 시스템의 CPU(Central Processing Unit)가 고 주파수(high frequency)로 동작하도록 설계됨에 따라 반도체 메모리 또한 고 주파수(high frequency)에 의한 동작이 가능하도록 설계된다.
이와 같이 미세한 크기의 소자를 구비하고, 고 주파수(high frequency) 동작이 이루어지는 메모리를 설계하기 위해서는 기본적으로 전원 전압이 낮아 질 수 밖에 없다. 따라서, 전원 전압이 낮아짐에 따라 외부에서 인가되는 노이즈(noise)에 의한 영향(effect) 또한 중요한 문제로 부각되고 있다.
현재 반도체 메모리에서, 같은 레벨을 가지는 외부에서 인가해 주는 전원 전압 중 용도에 따라 여러 종류의 전원 전압을 사용하고, 또한 상기 외부에서 인가해 주는 전원 전압으로부터 칩 내부에서 생성되는 전압 중 용도에 따라 여러 종류의 전원 전압을 사용하며 이에 대한 패드(Pad)를 따로 분리 하여 사용한다.
도 1은 일반적인 전압 공급 장치를 나타내는 회로도이다.
일반적인 전압 공급 장치는 전압 공급 인에이블 신호(EN_SIG)를 입력받아 반전시켜 출력하는 제 1 반전 수단(IV1), 상기 제 1 반전 수단(IV1)의 출력 신 호(EN_SIGb)를 반전시켜 출력하는 제 2 반전 수단(IV2), 게이트 단에 상기 제 1 반전 수단의 출력 신호(EN_SIGb)가 입력되고 소스 단이 전원 전압(VDDA or VDDB)을 인가받고 드레인 단이 동작 회로(10)에 연결된 피모스 트랜지스터(P1) 및 게이트 단에 상기 제 2 반전 수단(IV2)의 출력 신호(EN_SIG)가 입력되고 드레인 단이 상기 동작 회로(10)에 연결되고 소스 단이 접지 전압(VSSA or VSSB)을 인가받는 엔모스 트랜지스터(N1)로 구성된다.
상기 동작 회로(10)는 상기 전원 전압(VDDA or VDDB) 및 상기 접지 전압(VSSA or VSSB)을 인가받아 동작하는 회로이며 출력 신호(OUTPUT_ORG)를 출력하는 일반적인 회로를 나타낸다.
도 1에 도시된 바와 같이, 일반적인 전압 공급 장치는 상기 전압 공급 장치를 활성화 시키는 상기 전압 공급 인에이블 신호(EN_SIG)에 응답하여 고정된 전원의 전압 만이 공급되도록 설계되어 있다.
따라서, 일반적인 전압 공급 장치는 메모리에 인가되는 각각의 파워(power)에 외부에서 들어오는 노이즈(noise) 양이 다르더라도 그것을 감지하는 회로 없이 사용된다. 즉, 상기 제 1 전원 전압(VDDA) 및 상기 제 1 전원 전압(VDDA)에 대응하는 제 1 접지 전압(VSSA)에 발생하는 노이즈(noise)가 상기 제 2 전원 전압(VDDB) 및 상기 제 2 전원 전압(VDDB)에 대응하는 제 2 접지 전압(VSSB)에 발생하는 노이즈(noise)보다 많을 경우에도 단순히 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)을 사용하게 된다.
상기 설명한 바와 같이, 일반적인 전압 공급 장치는 파워 노이즈(power noise)를 감지할 수 없기 때문에 노이즈(noise)로 인한 반도체 메모리의 오 동작 가능성이 높았으며 반도체 메모리의 성능을 저하시키는 문제를 가지고 있었다.
본 발명은 상술한 문제점을 해결하기 위하여 안출된 것으로, 반도체 메모리에 인가되는 각각 파워(power)의 노이즈(noise) 양을 감지하고, 상기 감지 결과에 응답하여 노이즈(noise)가 적은 쪽의 파워(power)를 사용함으로써 메모리 회로가 안정적인 동작을 할 수 있도록 하는 전압 공급 장치 및 방법을 제공하는데 그 기술적 과제가 있다.
상술한 기술적 과제를 달성하기 위한 본 발명의 일 실시예에 따른 전압 공급 장치는, 제 1 전원 및 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호를 출력하는 파워 노이즈 감지 수단; 전압 공급 인에이블 신호 및 상기 파워 노이즈 감지 신호에 응답하여, 제 1 구동 신호 및 제 2 구동 신호를 출력하는 전압 선택 수단; 상기 제 1 구동 신호 및 상기 제 2 구동 신호에 응답하여, 상기 제 1 전원의 전압을 인가하는 제 1 전원 전압 공급 수단; 및 상기 제 1 구동 신호 및 상기 제 2 구동 신호에 응답하여, 상기 제 2 전원의 전압을 인가하는 제 2 전원 전압 공급 수단;을 포함한다.
또한 본 발명의 일 실시예에 따른 전압 공급 장치는 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압을 인가받아 소정의 동작을 수행하여 출력 신호를 출력하는 동작 회로를 추가로 포함한다.
그리고 본 발명의 다른 실시예에 따른 전압 공급 장치는, 제 1 전원 및 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호를 출력하는 파워 노이즈 감지 수단; 상기 파워 노이즈 감지 신호에 응답하여, 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압중 노이즈가 적은 전원을 선택적으로 인가하는 전원 전압 공급 수단;을 포함한다.
한편 본 발명의 또다른 실시예에 따른 전압 공급 장치는 제 1 전원 전압 및 제 1 접지 전압을 포함하는 제 1 전원과 제 2 전원 전압 및 제 2 접지 전압을 포함하는 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호를 출력하는 파워 노이즈 감지 수단;상기 파워 노이즈 감지 신호에 응답하여, 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압중 노이즈가 적은 전원을 선택적으로 인가하는 전원 전압 공급 수단;을 포함한다.
그리고 본 발명의 일 실시예에 따른 전압 공급 방법은, a) 제 1 전원 및 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호를 출력하는 단계; b) 전압 공급 인에이블 신호 및 상기 파워 노이즈 감지 신호에 응답하여, 제 1 구동 신호 및 제 2 구동 신호를 출력하는 단계; 및 c) 상기 제 1 구동 신호 및 상기 제 2 구동 신호에 응답하여, 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압을 동작 회로에 인가하는 단계;를 포함한다.
또한 본 발명의 다른 기술적 과제에 따른 다른 실시예에 따른 전압 공급 방법은,a) 제 1 전원 전압 및 제 1 접지 전압을 포함하는 제 1 전원과 제 2 전원 전압 및 제 2 접지 전압을 포함하는 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호를 출력하는 단계; b) 상기 파워 노이즈 감지 신호에 응답하여, 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압중 노이즈가 적은 전원을 선택적으로 동작 회로에 인가하는 단계;를 포함한다.
이하에서는 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 보다 상세히 설명하기로 한다.
도 2는 본 발명의 일 실시예에 따른 전압 공급 장치를 나타내는 블록도이다.
제 1 전원 및 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호(PN_DET)를 출력하는 파워 노이즈 감지부(100); 전압 공급 인에이블 신호(EN_SIG) 및 상기 파워 노이즈 감지 신호(PN_DET)에 응답하여, 제 1 구동 신호(EN_SIG1) 및 제 2 구동 신호(EN_SIG2)를 출력하는 전압 선택부(200); 상기 제 1 구동 신호(EN_SIG1) 및 상기 제 2 구동 신호(EN_SIG2)에 응답하여, 상기 제 1 전원의 전압을 인가하는 제 1 전원 전압 공급부(300); 상기 제 1 구동 신호(EN_SIG1) 및 상기 제 2 구동 신호(EN_SIG2)에 응답하여, 상기 제 2 전원의 전압을 인가하는 제 2 전원 전압 공급부(400); 및 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압을 인가받아 소정의 동작을 수행하여 출력 신호(OUTPUT_NEW)를 출력하는 동작 회로(500);로 구성된다.
상기 제 1 전원의 전압은 제 1 전원 전압(VDDA) 및 제 1 접지 전압(VSSA)이다.
상기 제 2 전원의 전압은 제 2 전원 전압(VDDB) 및 제 2 접지 전압(VSSB)이다.
상기 제 1 전원 전압(VDDA) 및 상기 제 2 전원 전압(VDDB)은 같은 레벨의 전압이고, 상기 제 1 접지 전압(VSSA) 및 상기 제 2 접지 전압(VSSB)은 같은 레벨의 전압이다.
상기 제 1 구동 신호(EN_SIG1) 및 상기 제 2 구동 신호(EN_SIG2)는 서로 반전된 레벨을 갖는 신호이다.
도 3은 도 2에 도시된 파워 노이즈 감지부를 나타내는 회로도이다.
상기 파워 노이즈 감지부(100)는 상기 제 1 전원 전압(VDDA) 및 상기 제 2 접지 전압(VSSB)에 응답하여, 제 1 전압 분배 신호(VIN1)를 출력하는 제 1 전압 분배부(110); 상기 제 2 전원 전압(VDDB) 및 상기 제 1 접지 전압(VSSA)에 응답하여, 제 2 전압 분배 신호(VIN2)를 출력하는 제 2 전압 분배부(130); 상기 제 1 전압 분배 신호(VIN1) 및 상기 제 2 전압 분배 신호(VIN2)를 비교하여 비교 신호(COM_DET)를 출력하는 비교부(150); 및 상기 비교 신호(COM_DET)를 입력받아 상기 파워 노이즈 감지 신호(PN_DET)를 출력하는 출력부(170)로 구성된다.
상기 제 1 전압 분배부(110)는 상기 제 1 전원 전압(VDDA)의 입력 단과 제 1 노드 사이에 연결되는 제 1 저항 소자(R1); 및 상기 제 2 접지 전압(VDDB)의 입력 단과 상기 제 1 노드 사이에 연결된 제 2 저항 소자(R2);로 구성되며, 상기 제 1 노드에서 상기 제 1 전압 분배 신호(VIN1)가 출력된다.
상기 제 2 전압 분배부(130)는 상기 제 2 전원 전압(VDDB)의 입력 단과 제 2 노드 사이에 연결된 제 3 저항 소자(R3); 및 상기 제 1 접지 전압(VSSA)의 입력 단과 상기 제 2 노드 사이에 연결된 제 4 저항 소자(R4);로 구성되며, 상기 제 2 노드에서 상기 제 2 전압 분배 신호(VIN2)가 출력된다.
상기 제 1 저항 소자(R1) 및 상기 제 2 저항 소자(R2)의 합성 저항에 대한 상기 제 2 저항 소자(R2)의 저항 비는 상기 제 3 저항 소자(R3) 및 상기 제 4 저항 소자(R4)의 합성 저항에 대한 상기 제 4 저항 소자(R4)의 저항 비와 동일하다.
상기 비교부(150)는 차동 증폭기 형태로 구성되며, 소스 단이 외부 전 원(VDD)에 연결되고 게이트 단 및 드레인 단이 연결된 제 1 피모스 트랜지스터(P31); 소스 단이 상기 외부 전원(VDD)에 연결되고 게이트 단이 상기 제 1 피모스 트랜지스터(P31)의 게이트 단과 연결되는 제 2 피모스 트랜지스터(P32); 게이트 단에 상기 제 1 전압 분배 신호(VIN1)를 입력받고 드레인 단이 상기 제 1 피모스 트랜지스터(P31)의 드레인 단과 연결되는 제 1 엔모스 트랜지스터(N31); 게이트 단에 상기 제 2 전압 분배 신호(VIN2)를 입력받고 드레인 단이 상기 제 2 피모스 트랜지스터(P32)의 드레인 단과 공통 노드에서 연결되고 소스 단이 상기 제 1 엔모스 트랜지스터(N31)의 소스 단과 연결되는 제 2 엔모스 트랜지스터(N32); 및 게이트 단에 기준 전압(VREFP)을 인가받고 드레인 단이 상기 제 2 엔모스 트랜지스터(N32)의 소스 단과 연결되고 소스 단이 접지 전원(VSS)과 연결되는 제 3 엔모스 트랜지스터(N33);로 구성된다.
상기 기준 전압(VREFP)은 프로세스(process), 전압(voltage) 및 온도(temperature)에 둔감한 일정한 바이어스 전압(bias voltage)이다.
상기 비교부(150)는 상기 실시된 바와 달리, 상기 제 1 전압 분배 신호(VIN1) 및 상기 제 2 전압 분배 신호(VIN2)에 응답하는 다른 형태의 차동 증폭기(differential Amplifier)로 구성될 수 있으므로 상기 실시 예에 한정하지 않는다.
상기 출력부(170)는 상기 비교 신호(COM_DET)를 반전시키는 제 1 반전 수단(IV31) 및 상기 제 1 반전 수단(IV31)에 의해 반전된 신호(COM_DETb)를 반전시켜 상기 파워 노이즈 감지 신호(PN_DET)로 출력하는 제 2 반전 수단(IV32)으로 구 성된다.
본 발명에서는 상기 출력부(170)를 2개의 반전수단(IV31, IV32)을 구비하여 실시하였지만, 하나 이상의 복수개의 반전 수단을 구비하여 실시하는 것도 가능하다.
도 4는 도 2에 도시된 전압 선택부를 나타내는 회로도이다.
상기 전압 선택부(200)는 상기 전압 공급 인에이블 신호(EN_SIG1) 및 상기 파워 노이즈 감지 신호(PN_DET)를 입력받아 제 1 구동 신호(EN_SIG1)를 출력하는 제 1 낸드게이트(ND_41) 및 상기 제 1 구동 신호(EN_SIG1)를 반전시켜 제 2 구동 신호(EN_SIG2)를 출력하는 제 3 반전수단(IV41)으로 구성된다.
상기 전압 선택부(200)는 상기 전압 공급 인에이블 신호(EN_SIG) 및 상기 파워 노이즈 감지 신호(PN_DET)에 응답하여, 상기 제 1 구동 신호(EN_SIG1) 및 상기 제 2 구동 신호(EN_SIG2)가 서로 반전된 레벨을 가지며 출력되게 한다.
상기 전원 전압 구동 신호(EN_SIG)가 하이 레벨로 입력되면 상기 파워 노이즈 감지 신호(PN_DET)에 응답하여, 상기 제 1 전원 전압 공급부(300) 및 상기 제 2 전원 전압 공급부(400)를 선택적으로 활성화 시킬 수 있고, 상기 전원 전압 구동 신호(EN_SIG)가 로우 레벨로 입력되면 상기 파워 노이즈 감지 신호(PN_DET)에 관계 없이 상기 제 2 전원 전압 공급부(400)를 활성화 시킨다.
상기 전압 선택부(200)는 설계자의 목적에 따라 상기 전압 공급 인에이블 신호(EN_SIG)를 입력받지 않고 또한 상기 제 1 낸드게이트(ND_41)를 구비하지 않는 것도 가능하며, 상기 제 3 반전수단(IV41)만을 구비하여 상기 파워 노이즈 감지 신 호(PN_DET)를 상기 제 1 구동 신호(EN_SIG1)로 출력하고 상기 파워 노이즈 감지 신호(PN_DET)를 상기 제 3 반전수단(IV41)에서 반전시켜 상기 제 2 구동 신호(EN_SIG2)로 출력하는 것도 가능하다.
본 발명에서는 상기 전압 공급 인에이블 신호(EN_SIG)가 하이 레벨로 입력된다고 가정하고 설명하기로 한다.
도 5는 도 2에 도시된 제 1 전원 전압 공급부 및 제 2 전원 전압 공급부에 대한 회로의 일예를 나타내는 회로도이다.
상기 제 1 전원 전압 공급부(300)는 게이트 단에 상기 제 1 구동 신호(EN_SIG1)를 입력되고 소스 단에 제 1 전원 전압(VDDA)이 인가되고 드레인 단이 상기 동작 회로(500)에 연결되는 제 3 피모스 트랜지스터(P51) 및 게이트 단에 상기 제 2 구동 신호(EN_SIG2)를 입력받고 소스 단에 상기 제 1 접지 전압(VSSA)이 인가되며 드레인 단이 상기 동작 회로에 연결되는 제 4 엔모스 트랜지스터(N51)로 구성된다.
상기 제 2 전원 전압 공급부(400)는 게이트 단에 상기 제 2 구동 신호(EN_SIG2)를 입력받고 소스 단에 상기 제 2 전원 전압(VDDB)이 인가되고 드레인 단이 상기 동작 회로(500)에 연결되는 제 4 피모스 트랜지스터(P52) 및 게이트 단에 상기 제 1 구동 신호(EN_SIG1)를 입력받고 소스 단에 상기 제 2 접지 전압(VSSB)이 인가되며 드레인 단이 상기 동작 회로(500)에 연결되는 제 5 엔모스 트랜지스터(N52)로 구성된다.
상기 동작 회로(500)는 게이트 단에 입력 신호(INPUT)를 입력받고 소스 단이 상기 제 3 피모스 트랜지스터(P51)의 드레인 단 및 상기 제 4 피모스 트랜지스터(P52)의 드레인 단에 연결되는 제 5 피모스 트랜지스터(P53) 및 게이트 단에 상기 입력 신호(INPUT)를 입력받고 드레인 단이 상기 제 5 피모스 트랜지스터(P53)의 드레인 단과 연결되고 소스 단이 상기 제 4 엔모스 트랜지스터(N51)의 드레인 단 및 상기 제 5 엔모스 트랜지스터(N52)의 드레인 단과 연결되는 제 6 엔모스 트랜지스터(N53)로 구성되며, 상기 제 5 피모스 트랜지스터(P53)의 드레인 단과 상기 제 6 엔모스 트랜지스터(N53)의 드레인 단이 연결되는 접속 단에서 상기 출력 신호(OUTPUT_NEW)를 출력한다.
본 발명에서는 상기 동작 회로(500)를 상기 제 5 피모스 트랜지스터(P53) 및 상기 제 6 엔모스 트랜지스터(N53)를 구비하여 상기 입력 신호(INPUT)를 반전시켜 상기 출력 신호(OUTPUT_NEW)를 출력하는 인버터(inverter) 형태로 구성하였지만, 상기 동작 회로(500)는 이해를 돕기 위해 설명한 것이고 어떠한 형태의 회로로도 구성이 가능함으로 상기 실시예에 한정되지 않음을 밝혀 둔다.
도 6은 본 발명의 일 실시예에 따른 전압 공급 장치를 시뮬레이션한 타이밍도이다.
도 6에 도시된 바와 같이, 제 1 시간(t1)은 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)의 노이즈(noise)가 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB) 보다 적은 경우이고, 이때의 상기 제 1 전압 분배 신호(VIN1)의 레벨이 상기 제 2 전압 분배 신호(VIN2)의 레벨 보다 높기 때문에 상기 제 1 구동 신호(EN_SIG1)는 로우 레벨로 천이 되고 상기 제 2 구동 신호(EN_SIG2) 는 하이 레벨로 천이 되므로, 노이즈(noise)가 적은 제 1 전원 전압(VDDA) 및 제 1 접지 전압(VSSA)이 상기 동작 회로(500)에 인가되어 출력 신호(OUTPUT_NEW)가 출력된다. 한편 제 2 시간(t2)은 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VDDA)의 노이즈(noise)가 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB) 보다 많은 경우이고, 상기 제 1 전압 분배 신호(VIN1)의 레벨이 상기 제 2 전압 분배 신호(VIN2)의 레벨 보다 낮기 때문에 상기 제 1 구동 신호(EN_SIG1)는 하이 레벨로 천이 되고 상기 제 2 구동 신호(EN_SIG2)는 로우 레벨로 천이 되므로, 노이즈(noise)가 적은 제 2 전원 전압(VDDB) 및 제 2 접지 전압(VSSB)이 상기 동작 회로(500)에 인가되어 출력 신호(OUTPUT_NEW)가 출력된다.
또한, 상기 동작 회로(500)가 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB)을 인가받아 상기 출력 신호(OUTPUT_NEW)를 출력하는 상태에서, 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)과 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB)에 노이즈(noise)가 없어 상기 제 1 전압 분배 신호(VIN1) 및 상기 제 2 전압 분배 신호(VIN2)의 레벨이 같아져도, 상기 동작 회로(500)는 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB)을 인가받아 상기 출력 신호(OUTPUT_NEW)를 출력한다.
상기 동작 회로(500)가 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)을 인가받아 상기 출력 신호(OUTPUT_NEW)를 출력하는 상태에서, 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)과 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB)에 노이즈(noise)가 없어 상기 제 1 전압 분배 신 호(VIN1) 및 상기 제 2 전압 분배 신호(VIN2)의 레벨이 같아져도, 상기 동작 회로(500)는 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)을 인가받아 상기 출력 신호(OUTPUT_NEW)를 출력한다.
도 6에 도시된, 제 1 출력 신호(OUTPUT_ORGA)는 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)을 인가받은 상기 동작 회로(500)가 출력하는 신호이고, 제 2 출력 신호(OUTPUT_ORGB)는 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB)을 인가받은 상기 동작 회로(500)가 출력하는 신호이고, 상기 출력 신호(OUTPUT_NEW)는 본 발명에 따라, 상기 제 1 전원 전압(VDDA)과 상기 제 1 접지 전압(VSSA) 및 상기 제 2 전원 전압(VDDB)과 상기 제 2 접지 전압(VSSB)의 노이즈를 감지하여 적은 노이즈가 갖는 전원을 선택적으로 인가받은 상기 동작 회로(500)가 출력하는 신호이다.
즉, 상기 동작 회로(500)는, A 영역에서와 같이 상기 제 1 접지 전압(VSSA)의 노이즈가 상기 제 2 접지 전압(VSSB)보다 적은 경우, 상기 제 1 접지 전압(VSSA)을 인가받고, B 영역에서와 같이 상기 제 2 전원 전압(VDDB)의 노이즈가 상기 제 1 전원 전압(VDDA)보다 적은 경우, 상기 제 2 전원 전압(VDDB)을 인가받아 상기 출력 신호(OUTPUT_NEW)를 출력한다.
본 발명의 일 실시예에 따른 전압 공급 장치의 동작을 도 2 내지 도 6을 참조하여 설명하면 다음과 같다.
본 발명의 일 실시예에 따른 전압 공급 장치는 파워 노이즈 감지부(100)에서 같은 레벨을 가지는 제 1 전원 및 제 2 전원의 파워 노이즈(power noise)를 감지하 여 파워 노이즈 감지 신호(PN_DET)를 출력하고 전압 선택부(200)에서 전원 공급 구동 신호(EN_SIG) 및 상기 파워 노이즈 감지 신호(PN_DET)에 응답하여 제 1 구동 신호(EN_SIG1) 및 제 2 구동 신호(EN_SIG2)를 출력하게 된다. 상기 제 1 구동 신호(EN_SIG1) 및 상기 제 2 구동 신호(EN_SIG2)에 응답하여, 상기 제 1 전원 전압 공급부(300) 및 상기 제 2 전원 전압 공급부(400)의 활성화가 결정되어 동작 회로(500)에 상기 제 1 전원 및 상기 제 2 전원 중 노이즈(noise)가 작은 전원의 전압을 인가함으로써 상기 동작 회로(500)가 안정적으로 출력 신호(OUTPUT_NEW)를 출력하게 한다.
보다 상세히 설명하면, 상기 파워 노이즈 감지부(100)에서 같은 레벨을 가지는 상기 제 1 전원의 전압인 제 1 전원 전압(VDDA)과 제 1 접지 전압(VSSA) 및 상기 제 2 전원의 전압인 제 2 전원 전압(VDDB)과 제 2 접지 전압(VSSB)의 레벨을 비교하여 상기 파워 노이즈 감지 신호(PN_DET)를 출력한다.
도 3에 도시된 바와 같이, 제 1 전압 분배부(110)는 상기 제 1 전원 전압(VDDA) 및 상기 제 2 접지 전압(VSSB)을 인가받고 상기 제 1 저항 소자(R1) 및 상기 제 2 저항 소자(R2)에 의해 분배된 전압인 제 1 전압 분배 신호(VIN1)를 출력하고, 제 2 전압 분배부(130)는 상기 제 2 전원 전압(VDDB) 및 상기 제 1 접지 전압(VSSA)을 인가받고, 상기 제 3 저항 소자(R3) 및 상기 제 4 저항 소자(R4)에 의해 분배된 전압인 제 2 전압 분배 신호(VIN2)를 출력하며, 상기 비교부(150)는 상기 제 1 전압 분배 신호(VIN1) 및 상기 제 2 전압 분배 신호(VIN2)의 레벨을 비교하여 상기 비교 신호(COM_DET)를 출력한다.
상기 제 1 전압 분배부(110)에서 출력되는 상기 제 1 전압 분배 신호(VIN1)의 레벨은 다음과 같이 구할 수 있다. VIN1 = (VDDA+VSSB)*{R2/(R1+R2)}
상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)의 노이즈(noise)가 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB)의 노이즈(noise) 보다 상대적으로 큰 경우의 상기 제 1 전압 분배 신호(VIN1)는 상기 제 1 및 상기 제 2 전원 전압(VDDA, VDDB)과 상기 제 1 및 상기 제 2 접지 전압(VSSA, VSSB)에 노이즈(noise)가 없는 경우의 상기 제 1 전압 분배 신호(VIN1)보다 레벨이 낮아지게 된다. 한편, 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)의 노이즈(noise)가 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB) 의 노이즈(noise) 보다 상대적으로 작은 경우의 상기 제 1 전압 분배 신호(VIN1)는 상기 제 1 및 제 2 전원 전압(VDDA, VDDB)과 상기 제 1 및 상기 제 2 접지 전압(VSSA, VSSB)에 노이즈(noise)가 없는 경우의 상기 제 1 전압 분배 신호(VIN1)보다 레벨이 높아지게 된다.
또한 상기 제 2 전압 분배부(130)에서 출력되는 상기 제 2 전압 분배 신호(VIN2)의 레벨은 다음과 같이 구할 수 있다. VIN2 = (VDDB+VSSA)*{R4/(R3+R4)}
상기 제 1 전원 전압(VDDA) 및 제 1 접지 전압(VSSA)의 노이즈(noise)가 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB)의 노이즈(VSSA) 보다 상대적으로 큰 경우, 상기 제 2 전압 분배 신호(VIN2)는 상기 제 1 및 상기 제 2 전원 전압(VDDA, VDDB)과 상기 제 1 및 상기 제 2 접지 전압(VSSA, VSSB)에 노이즈(noise)가 없는 경우의 상기 제 2 전압 분배 신호(VIN2)보다 레벨이 높아지게 된 다. 한편, 상기 제 1 전원 전압(VDDA) 및 제 1 접지 전압(VSSA)의 노이즈(noise)가 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB) 의 노이즈(noise) 보다 상대적으로 작은 경우의 상기 제 2 전압 분배 신호(VIN2)는 상기 제 1 및 제 2 전원 전압(VDDA, VDDB)과 상기 제 1 및 상기 제 2 접지 전압(VSSA, VSSB)에 노이즈(noise)가 없는 경우의 상기 제 2 전압 분배 신호(VIN2)보다 레벨이 낮아지게 된다.
만약, 상기 제 1 전압 분배 신호(VIN1)의 레벨이 상기 제 2 전압 분배 신호(VIN2)의 레벨보다 낮다면 상기 비교부(150)는 로우 레벨의 상기 비교 신호(COM_DET)를 출력하고, 상기 제 1 전압 분배 신호(VIN1)의 레벨이 상기 제 2 전압 분배 신호(VIN2)의 레벨보다 높다면 상기 비교부(150)는 하이 레벨의 상기 비교 신호(COM_DET)를 출력한다.
상기 출력부(170)는 상기 비교 신호(COM_DET)에 응답하여 정확한 레벨 값을 가지는 파워 노이즈 구동 신호(PN_DET)를 출력한다.
즉, 상기 파워 노이즈 구동 신호(PN_DET)는 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)의 노이즈(noise)가 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB) 보다 많은 경우 로우 레벨로 출력되고, 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)의 노이즈(noise)가 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB)의 노이즈 보다 적은 경우 하이 레벨로 출력된다.
상기 전압 선택부(200)는 하이 레벨로 인가되는 상기 전원 공급 구동 신 호(EN_SIG) 및 상기 파워 노이즈 감지 신호(PN_DET)를 입력 받는 제 1 낸드 게이트(ND41)에서 상기 제 1 구동 신호(EN_SIG1)를 출력하고 상기 제 3 반전 수단(IV41)에서 상기 제 1 구동 신호(EN_SIG1)를 반전시켜 제 2 구동 신호(EN_SIG2)를 출력한다.
상기 제 1 구동 신호(EN_SIG1)는 상기 제 1 전원 전압 공급부(300)에 구비되는 제 3 피모스 트랜지스터(P51)의 게이트 단에 입력되어 상기 제 1 전원 전압(VDDA)이 상기 동작 회로(500)로 인가되는 것을 제어하고, 또한, 상기 제 2 전원 전압 공급부(400)에 구비되는 제 5 엔모스 트랜지스터(N52)의 게이트 단에 입력되어 상기 제 2 접지 전압(VSSB)이 상기 동작 회로(500)로 인가되는 것을 제어한다.
상기 제 2 구동 신호(EN_SIG2)는 상기 제 1 전원 전압 공급부(300)에 구비되는 제 4 엔모스 트랜지스터(N51)의 게이트 단에 입력되어 상기 제 1 접지 전압(VSSA)이 상기 동작 회로(500)로 인가되는 것을 제어하고, 또한, 상기 제 2 전원 전압 공급부(400)에 구비되는 제 4 피모스 트랜지스터(P52)의 게이트 단에 입력되어 상기 제 2 전원 전압(VDDB)이 상기 동작 회로(500)로 인가되는 것을 제어한다.
상기 파워 노이즈 감지 신호(PN_DET)가 로우 레벨이면, 상기 제 1 구동 신호(EN_SIG1)는 하이 레벨이고, 상기 제 2 구동 신호(EN_SIG2)는 로우 레벨이 된다. 상기 제 2 구동 신호(EN_SIG2)는 상기 제 4 피모스 트랜지스터(P52)를 턴-온(turn-on) 시키고, 상기 제 1 구동 신호(EN_SIG1)는 상기 제 5 엔모스 트랜지스터(N52)를 턴-온(turn-on) 시키므로 상기 제 2 전원 전압 공급부(400)가 활성화 되어, 상기 동작 회로로(500)에 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB)이 인가된다.
상기 파워 노이즈 감지 신호(PN_DET)가 하이 레벨이면, 상기 제 1 구동 신호(EN_SIG1)는 로우 레벨이고, 상기 제 2 구동 신호(EN_SIG2)는 하이 레벨이 된다. 상기 제 2 구동 신호(EN_SIG2)는 상기 제 4 엔모스 트랜지스터(N51)를 턴-온(turn-on) 시키고, 상기 제 1 구동 신호(EN_SIG1)는 상기 제 3 피모스 트랜지스터(P51)를 턴-온(turn-on) 시키므로 상기 제 1 전원 전압 공급부(300)가 활성화 되어, 상기 동작 회로(500)에 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)이 인가된다.
도 7은 본 발명의 다른 실시예에 따른 전압 공급 장치를 나타내는 블록도이다.
본 발명의 다른 실시예에 따른 전압 공급 장치는 제 1 전원 및 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호(PN_DET)를 출력하는 파워 노이즈 감지부(100); 및 상기 파워 노이즈 감지 신호(PN_DET)에 응답하여, 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압을 선택적으로 인가하는 전원 전압 공급부(600); 및 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압을 인가받아 소정의 동작을 수행하여 출력 신호(OUTPUT_NEW)를 출력하는 동작 회로(500);로 구성된다.
상기 제 1 전원의 전압은 제 1 전원 전압(VDDA) 및 제 1 접지 전압(VSSA)이다.
상기 제 2 전원의 전압은 제 2 전원 전압(VDDB) 및 제 2 접지 전압(VSSB)이다.
상기 제 1 전원 전압(VDDA) 및 상기 제 2 전원 전압(VDDB)은 같은 레벨의 전압이고, 상기 제 1 접지 전압(VSSA) 및 상기 제 2 접지 전압(VSSB)은 같은 레벨의 전압이다.
상기 파워 노이즈 감지부(100)는 도 3에 도시된 바와 같이 설계될 수 있고, 상기 도 3에 대한 설명은 본 발명의 일 실시예에서 상술했으므로 생략하기로 한다.
도 8은 도 7에 도시된 전원 전압 공급부를 나타내는 회로도이다.
상기 전원 전압 공급부(600)는 상기 파워 노이즈 감지 신호(PN_DET)에 응답하여, 상기 제 1 전원의 전압(VDDA, VSSA)을 상기 동작 회로(500)에 인가하는 제 1 전원 전압 공급부(610); 및 상기 파워 노이즈 감지 신호(PN_DET)에 응답하여, 상기 제 2 전원의 전압(VDDB, VSSB)을 상기 동작 회로(500)에 인가하는 제 2 전원 전압 공급부(630);로 구성된다.
상기 제 1 전원 전압 공급부(610)는 상기 파워 노이즈 감지 신호(PN_DET)를 반전시키는 제 1 반전 수단(IV81); 게이트 단에 상기 제 1 반전 수단(IV81)출력 신호를 입력받고 소스 단에 상기 제 1 전원 전압(VDDA)을 인가 받으며 드레인 단이 상기 동작 회로(500)에 연결되는 제 1 피모스 트랜지스터(P81); 및 게이트 단에 상기 파워 노이즈 감지 신호(PN_DET)를 입력받고 소스 단에 상기 제 1 접지 전압(VSSA)을 인가 받으며 드레인 단이 상기 동작 회로(500)에 연결되는 제 1 엔모스 트랜지스터(N81);로 구성된다.
상기 제 2 전원 전압 공급부(630)는 게이트 단에 상기 파워 노이즈 감지 신호(PN_DET)를 입력받고 소스 단에 상기 제 2 전원 전압(VDDB)을 인가 받으며 드레 인 단이 상기 동작 회로(500)에 연결되는 제 2 피모스 트랜지스터(P82); 상기 파워 노이즈 감지 신호(PN_DET)를 반전시키는 제 2 반전 수단(IV82); 및 게이트 단에 상기 제 2 반전 수단(IV82)의 출력 신호를 입력받고 소스 단에 상기 제 2 접지 전압(VSSB)을 인가 받으며 드레인 단이 상기 동작 회로(500)에 연결되는 제 2 엔모스 트랜지스터(N82);로 구성된다.
본 발명의 다른 실시예에 따른 전압 공급 장치의 동작을 도3, 도 7 및 도 8을 참조하여 설명하면 다음과 같다.
본 발명의 다른 실시예에 따른 전압 공급 장치는 상기 파워 노이즈 감지부(100)에서 같은 레벨을 가지는 제 1 전원 및 제 2 전원의 파워 노이즈(power noise)를 감지하여 파워 노이즈 감지 신호(PN_DET)를 출력한다. 상기 파워 노이즈 감지 신호(PN_DET)에 응답하여, 상기 전원 전압 공급부(600)에서 상기 제 1 전원 및 상기 제 2 전원 중 노이즈(noise)가 작은 전원의 전압을 동작 회로(500)에 인가함으로써 상기 동작 회로(500)가 안정적으로 출력 신호(OUTPUT_NEW)를 출력하게 한다.
보다 상세히 설명하면, 상기 파워 노이즈 감지부(100)에서 상기 제 1 전원의 전압인 제 1 전원 전압(VDDA)과 제 1 접지 전압(VSSA) 및 상기 제 2 전원의 전압인 제 2 전원 전압(VDDB)과 제 2 접지 전압(VSSB)의 레벨을 비교하여 상기 파워 노이즈 감지 신호(PN_DET)를 출력한다.
도 3에 도시된 상기 파워 노이즈 감지부(100)를 참조하여, 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)의 노이즈(noise)가 상기 제 2 전원 전 압(VDDB) 및 상기 제 2 접지 전압(VSSB)의 노이즈(noise)보다 적으면 상기 파워 노이즈 감지 신호(PN_DET)가 하이 레벨로 출력되고, 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)의 노이즈(noise)가 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB)의 노이즈(noise)보다 많으면 상기 파워 노이즈 감지 신호(PN_DET)가 로우 레벨로 출력된다.
상기 파워 노이즈 감지부(100)에서 출력되는 상기 파워 노이즈 감지 신호(PN_DET)가 하이 레벨이면, 상기 파워 노이즈 감지 신호(PN_DET)에 응답하여 상기 제 1 피모스 트랜지스터(P81) 및 상기 제 1 엔모스 트랜지스터(N81)가 턴-온(turn-on) 되므로, 상기 제 1 전원 전압 공급부(610)가 활성화 되어, 상기 동작 회로(500)에 상기 제 1 전원 전압(VDDA) 및 상기 제 1 접지 전압(VSSA)이 인가된다.
한편, 상기 파워 노이즈 감지부(100)에서 출력되는 상기 파워 노이즈 감지 신호(PN_DET)가 로우 레벨이면, 상기 파워 노이즈 감지 신호(PN_DET)에 응답하여 상기 제 2 피모스 트랜지스터(P82) 및 상기 제 2 엔모스 트랜지스터(N82)가 턴-온(turn-on) 되므로, 상기 제 2 전원 전압 공급부(630)가 활성화 되어, 상기 동작 회로(500)에 상기 제 2 전원 전압(VDDB) 및 상기 제 2 접지 전압(VSSB)이 인가된다.
상기 설명한 바와 같이, 본 발명에 따른 전압 공급 장치 및 방법은 상기 제 1 전원 전압(VDDA) 및 상기 제 2 접지 전압(VSSB)이 전압 분배된 제 1 전압 분배 신호(VIN1)와 상기 제 2 전원 전압(VDDB) 및 상기 제 1 접지 전압(VSSA)이 전압 분 배된 제 2 전압 분배 신호(VIN2)를 비교하여 상기 제 1 전원 및 상기 제 2 전원의 노이즈를 감지할 수 있어, 상기 제 1 전원 및 상기 제 2 전원 중 노이즈(noise)가 적은 전원이 상기 동작 회로(500)에 인가되도록 함으로써 상기 동작 회로(500)가 파워 노이즈(power noise)로 인한 영향을 받지않고 안정적인 동작을 수행할 수 있어, 메모리 회로의 오 동작을 줄일 수 있게 된다.
본 발명에 따른 전압 공급 장치 및 방법은 파워로 사용하는 전원의 노이즈(noise)를 감지하여 노이즈(noise)가 적은 파워를 선별적으로 사용함으로써 파워 노이즈(power noise)로 인한 회로의 오 동작을 줄일 수 있으므로 반도체 메모리의 성능을 향상 시킬 수 있는 효과를 수반한다.

Claims (54)

  1. 제 1 전원 및 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호를 출력하는 파워 노이즈 감지 수단;
    전압 공급 인에이블 신호 및 상기 파워 노이즈 감지 신호에 응답하여, 제 1 구동 신호 및 제 2 구동 신호를 출력하는 전압 선택 수단;
    상기 제 1 구동 신호 및 상기 제 2 구동 신호에 응답하여, 상기 제 1 전원의 전압을 인가하는 제 1 전원 전압 공급 수단; 및
    상기 제 1 구동 신호 및 상기 제 2 구동 신호에 응답하여, 상기 제 2 전원의 전압을 인가하는 제 2 전원 전압 공급 수단;
    을 포함하는 것을 특징으로 하는 전압 공급 장치.
  2. 제 1 항에 있어서,
    상기 제 1 전원의 전압은 제 1 전원 전압 및 제 1 접지 전압을 포함하는 것을 특징으로 하는 전압 공급 장치.
  3. 제 2 항에 있어서,
    상기 제 2 전원의 전압은 제 2 전원 전압 및 제 2 접지 전압을 포함하는 것을 특징으로 하는 전압 공급 장치.
  4. 제 3 항에 있어서,
    상기 제 1 전원의 전압 및 상기 제 2 전원의 전압을 인가받아 소정의 동작을 수행하여 출력 신호를 출력하는 동작 회로를 추가로 포함하는 것을 특징으로 하는 전압 공급 장치.
  5. 제 3 항에 있어서,
    상기 파워 노이즈 감지 수단은,
    상기 제 1 전원 전압 및 상기 제 2 접지 전압에 응답하여, 제 1 전압 분배 신호를 출력하는 제 1 전압 분배부;
    상기 제 2 전원 전압 및 상기 제 1 접지 전압에 응답하여, 제 2 전압 분배 신호를 출력하는 제 2 전압 분배부; 및
    상기 제 1 전압 분배 신호 및 상기 제 2 전압 분배 신호를 비교하여 비교 신호를 출력하는 비교부;
    를 포함하는 것을 특징으로 하는 전압 공급 장치.
  6. 제 5 항에 있어서,
    상기 파워 노이즈 감지 수단은,
    상기 비교 신호를 입력받아 상기 파워 노이즈 감지 신호를 출력하는 출력부를 추가로 포함하는 것을 특징으로 하는 전압 공급 장치.
  7. 제 6 항에 있어서,
    상기 제 1 전압 분배부는,
    상기 제 1 전원 전압의 입력 단과 제 1 노드 사이에 연결된 제 1 저항 소자; 및
    상기 제 2 접지 전압의 입력 단과 상기 제 1 노드 사이에 연결된 제 2 저항 소자;
    를 포함하는 것을 특징으로 하는 전압 공급 장치.
  8. 제 7 항에 있어서,
    상기 제 1 전압 분배부는,
    상기 제 1 노드에서 상기 제 1 전압 분배 신호를 출력하는 것을 특징으로 하는 전압 공급 장치.
  9. 제 8 항에 있어서,
    상기 제 2 전압 분배부는,
    상기 제 2 전원 전압의 입력 단과 제 2 노드 사이에 연결된 제 3 저항 소자; 및
    상기 제 1 접지 전압의 입력 단과 상기 제 2 노드 사이에 연결된 제 4 저항 소자;
    를 포함하는 것을 특징으로 하는 전압 공급 장치.
  10. 제 9 항에 있어서,
    상기 제 2 전압 분배부는,
    상기 제 2 노드에서 상기 제 2 전압 분배 신호를 출력하는 것을 특징으로 하는 전압 공급 장치.
  11. 제 10 항에 있어서,
    상기 제 1 전원 전압 및 상기 제 2 전원 전압은 같은 레벨의 전압임을 특징으로 하는 전압 공급 장치.
  12. 제 11 항에 있어서,
    상기 제 1 접지 전압 및 상기 제 2 접지 전압은 같은 레벨의 전압임을 특징으로 하는 전압 공급 장치.
  13. 제 12 항에 있어서,
    상기 제 1 저항 소자 및 상기 제 2 저항 소자의 합성 저항에 대한 상기 제 2 저항 소자의 저항 비는 상기 제 3 저항 소자 및 상기 제 4 저항 소자의 합성 저항에 대한 상기 제 4 저항 소자의 저항 비와 동일함을 특징으로 하는 전압 공급 장치.
  14. 제 5 항에 있어서,
    상기 비교부는 상기 제 1 전압 분배 신호 및 상기 제 2 전압 분배 신호에 응답하여 상기 비교 신호를 출력하는 차동 증폭기임을 특징으로 하는 전압 공급 장치.
  15. 제 3 항에 있어서,
    상기 제 1 구동 신호 및 상기 제 2 구동 신호는 서로 반전된 레벨을 갖는 것을 특징으로 하는 전압 공급 장치.
  16. 제 15 항에 있어서,
    상기 전압 선택 수단은,
    상기 전압 공급 인에이블 신호 및 상기 파워 노이즈 감지 신호를 입력받아 상기 제 1 구동 신호를 출력하는 낸드 게이트 및 상기 제 1 구동 신호를 반전시켜 상기 제 2 구동 신호를 출력하는 반전 수단을 포함하는 것을 특징으로 하는 전압 공급 장치.
  17. 제 4 항에 있어서,
    상기 제 1 전원 전압 공급 수단은,
    상기 제 1 구동 신호 및 상기 제 2 구동 신호에 응답하여, 상기 제 1 전원 전압 및 상기 제 2 접지 전압을 상기 동작 회로에 인가하는 것을 특징으로 하는 전 압 공급 장치.
  18. 제 17 항에 있어서,
    상기 제 2 전원 전압 공급 수단은,
    상기 제 1 구동 신호 및 상기 제 2 구동 신호에 응답하여, 상기 제 2 전원 전압 및 상기 제 2 접지 전압을 상기 동작 회로에 인가하는 것을 특징으로 하는 전압 공급 장치.
  19. 제 17 항에 있어서,
    상기 제 1 전원 전압 공급 수단은,
    게이트 단에 상기 제 1 구동 신호를 입력받고 소스 단에 상기 제 1 전원 전압을 인가받고 드레인 단이 상기 동작 회로에 연결되는 제 1 피모스 트랜지스터; 및 게이트 단에 상기 제 2 구동 신호를 입력받고 소스 단에 상기 제 1 접지 전압을 인가받고 드레인 단이 상기 동작 회로에 연결되는 제 1 엔모스 트랜지스터;
    를 포함하는 것을 특징으로 하는 전압 공급 장치.
  20. 제 18 항에 있어서,
    상기 제 2 전원 전압 공급 수단은,
    게이트 단에 상기 제 2 구동 신호를 입력받고 소스 단에 상기 제 2 전원 전압을 인가받고 드레인 단이 상기 동작 회로에 연결되는 제 2 피모스 트랜지스터; 및 게이트 단에 상기 제 1 구동 신호를 입력받고 소스 단에 상기 제 2 접지 전압을 인가받고 드레인 단이 상기 동작 회로에 연결되는 제 2 엔모스 트랜지스터;
    를 포함하는 것을 특징으로 하는 전압 공급 장치.
  21. 제 1 전원 및 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호를 출력하는 파워 노이즈 감지 수단; 및
    상기 파워 노이즈 감지 신호에 응답하여, 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압 중 노이즈가 적은 전원을 선택적으로 인가하는 전원 전압 공급 수단;
    을 포함하는 것을 특징으로 하는 전압 공급 장치.
  22. 삭제
  23. 제 1 전원 전압 및 제 1 접지 전압을 포함하는 제 1 전원과 제 2 전원 전압 및 제 2 접지 전압을 포함하는 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호를 출력하는 파워 노이즈 감지 수단; 및
    상기 파워 노이즈 감지 신호에 응답하여, 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압중 노이즈가 적은 전원을 선택적으로 인가하는 전원 전압 공급 수단;
    을 포함하는 것을 특징으로 하는 전압 공급 장치.
  24. 제 21항 또는 23 항에 있어서,
    상기 제 1 전원의 전압 및 상기 제 2 전원의 전압을 인가받아 소정의 동작을 수행하여 출력 신호를 출력하는 동작 회로를 추가로 포함하는 것을 특징으로 하는 전압 공급 장치.
  25. 제 23 항에 있어서,
    상기 파워 노이즈 감지 수단은,
    상기 제 1 전원 전압 및 상기 제 2 접지 전압에 응답하여, 제 1 전압 분배 신호를 출력하는 제 1 전압 분배부;
    상기 제 2 전원 전압 및 상기 제 1 접지 전압에 응답하여, 제 2 전압 분배 신호를 출력하는 제 2 전압 분배부; 및
    상기 제 1 전압 분배 신호 및 상기 제 2 전압 분배 신호를 비교하여 비교 신호를 출력하는 비교부;
    를 포함하는 것을 특징으로 하는 전압 공급 장치.
  26. 제 25 항에 있어서,
    상기 파워 노이즈 감지 수단은,
    상기 비교 신호를 입력받아 상기 파워 노이즈 감지 신호를 출력하는 출력부를 추가로 포함하는 것을 특징으로 하는 전압 공급 장치.
  27. 제 25 항에 있어서,
    상기 제 1 전압 분배부는,
    상기 제 1 전원 전압의 입력 단과 제 1 노드 사이에 연결된 제 1 저항 소자; 및
    상기 제 2 접지 전압의 입력 단과 상기 제 1 노드 사이에 연결된 제 2 저항 소자;
    를 포함하는 것을 특징으로 하는 전압 공급 장치.
  28. 제 27 항에 있어서,
    상기 제 1 전압 분배부는,
    상기 제 1 노드에서 상기 제 1 전압 분배 신호를 출력하는 것을 특징으로 하는 전압 공급 장치.
  29. 제 28 항에 있어서,
    상기 제 2 전압 분배부는,
    상기 제 2 전원 전압의 입력 단과 제 2 노드 사이에 연결된 제 3 저항 소자; 및
    상기 제 1 접지 전압의 입력 단과 상기 제 2 노드 사이에 연결된 제 4 저항 소자;
    를 포함하는 것을 특징으로 하는 전압 공급 장치.
  30. 제 29 항에 있어서,
    상기 제 2 전압 분배부는,
    상기 제 2 노드에서 상기 제 2 전압 분배 신호를 출력하는 것을 특징으로 하는 전압 공급 장치.
  31. 제 23 항에 있어서,
    상기 제 1 전원 전압 및 상기 제 2 전원 전압은 같은 레벨의 전압임을 특징으로 하는 전압 공급 장치.
  32. 제 23 항에 있어서,
    상기 제 1 접지 전압 및 상기 제 2 접지 전압은 같은 레벨의 전압임을 특징으로 하는 전압 공급 장치.
  33. 제 29 항에 있어서,
    상기 제 1 저항 소자 및 상기 제 2 저항 소자의 합성 저항에 대한 상기 제 2 저항 소자의 저항 비는 상기 제 3 저항 소자 및 상기 제 4 저항 소자의 합성 저항에 대한 상기 제 4 저항 소자의 저항 비와 동일함을 특징으로 하는 전압 공급 장치.
  34. 제 25 항에 있어서,
    상기 비교부는 상기 제 1 전압 분배 신호 및 상기 제 2 전압 분배 신호에 응 답하여 상기 비교 신호를 출력하는 차동 증폭기임을 특징으로 하는 전압 공급 장치.
  35. 제 24 항에 있어서,
    상기 전원 전압 공급 수단은,
    상기 파워 노이즈 감지 신호에 응답하여, 상기 제 1 전원의 전압을 상기 동작 회로에 인가하는 제 1 전원 전압 공급부; 및
    상기 파워 노이즈 감지 신호에 응답하여, 상기 제 2 전원의 전압을 상기 동작 회로에 인가하는 제 2 전원 전압 공급부;
    를 포함하는 것을 특징으로 하는 전압 공급 장치.
  36. 제 35 항에 있어서,
    상기 제 1 전원 전압 공급부 및 상기 제 2 전원 전압 공급부의 활성화 구간이 중첩되지 않는 것을 특징으로 하는 전압 공급 장치.
  37. 제 35 항에 있어서,
    상기 제 1 전원 전압 공급부는,
    상기 파워 노이즈 감지 신호를 반전시키는 제 1 반전 수단; 게이트 단에 상기 제 1 반전 수단의 출력 신호를 입력받고 소스 단에 상기 제 1 전원 전압을 인가 받으며 드레인 단이 상기 동작 회로에 연결되는 제 1 피모스 트랜지스터; 및 게이트 단에 상기 파워 노이즈 감지 신호를 입력받고 소스 단에 상기 제 1 접지 전압을 인가 받으며 드레인 단이 상기 동작 회로에 연결되는 제 1 엔모스 트랜지스터;
    를 포함하는 것을 특징으로 하는 전압 공급 장치.
  38. 제 35항에 있어서,
    상기 제 2 전원 전압 공급부는,
    게이트 단에 상기 파워 노이즈 감지 신호를 입력받고 소스 단에 상기 제 2 전원 전압을 인가 받으며 드레인 단이 상기 동작 회로에 연결되는 제 2 피모스 트랜지스터; 상기 파워 노이즈 감지 신호를 반전시키는 제 2 반전 수단; 및 게이트 단에 상기 제 2 반전 수단의 출력 신호를 입력받고 소스 단에 상기 제 2 접지 전압을 인가 받으며 드레인 단이 상기 동작 회로에 연결되는 제 2 엔모스 트랜지스터;
    를 포함하는 것을 특징으로 하는 전압 공급 장치.
  39. a) 제 1 전원 및 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호를 출력하는 단계;
    b) 전압 공급 인에이블 신호 및 상기 파워 노이즈 감지 신호에 응답하여, 제 1 구동 신호 및 제 2 구동 신호를 출력하는 단계; 및
    c) 상기 제 1 구동 신호 및 상기 제 2 구동 신호에 응답하여, 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압을 동작 회로에 인가하는 단계;
    를 포함하는 것을 특징으로 하는 전압 공급 방법.
  40. 제 39 항에 있어서,
    상기 제 1 전원의 전압은 제 1 전원 전압 및 제 1 접지 전압을 포함하는 것을 특징으로 하는 전압 공급 방법.
  41. 제 40 항에 있어서,
    상기 제 2 전원의 전압은 제 2 전원 전압 및 제 2 접지 전압을 포함하는 것을 특징으로 하는 전압 공급 방법.
  42. 제 41 항에 있어서,
    상기 a) 단계는,
    a-1) 상기 제 1 전원 전압 및 상기 제 2 접지 전압에 대한 분배된 전압 레벨의 제 1 전압 분배 신호를 출력하는 단계;
    a-2) 상기 제 2 전원 전압 및 상기 제 1 접지 전압에 대한 분배된 전압 레벨의 제 2 전압 분배 신호를 출력하는 단계;
    a-3) 상기 제 1 전압 분배 신호 및 상기 제 2 전압 분배 신호를 비교하여 비교 신호를 출력하는 단계; 및
    a-4) 상기 비교 신호에 응답하여 상기 파워 노이즈 감지 신호를 출력하는 단계;
    를 포함하는 것을 특징으로 하는 전압 공급 방법.
  43. 제 42 항에 있어서,
    상기 제 1 전원 전압 및 상기 제 2 전원 전압은 같은 레벨의 전압임을 특징으로 하는 전압 공급 방법.
  44. 제 43 항에 있어서,
    상기 제 1 접지 전압 및 상기 제 2 접지 전압은 같은 레벨의 전압임을 특징으로 하는 전압 공급 방법.
  45. 제 44 항에 있어서,
    상기 b) 단계는 상기 제 1 구동 신호 및 상기 제 2 구동 신호의 레벨을 서로 반전되게 하여 출력하는 것을 특징으로 하는 전압 공급 방법.
  46. a) 제 1 전원 및 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호를 출력하는 단계; 및
    b) 상기 파워 노이즈 감지 신호에 응답하여, 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압중 노이즈가 적은 전원을 선택적으로 동작 회로에 인가하는 단계;
    를 포함하는 것을 특징으로 하는 전압 공급 방법.
  47. 삭제
  48. a) 제 1 전원 전압 및 제 1 접지 전압을 포함하는 제 1 전원과 제 2 전원 전압 및 제 2 접지 전압을 포함하는 제 2 전원의 노이즈를 감지하여 파워 노이즈 감지 신호를 출력하는 단계; 및
    b) 상기 파워 노이즈 감지 신호에 응답하여, 상기 제 1 전원의 전압 또는 상기 제 2 전원의 전압중 노이즈가 적은 전원을 선택적으로 동작 회로에 인가하는 단계;
    를 포함하는 것을 특징으로 하는 전압 공급 방법.
  49. 제 48 항에 있어서,
    상기 a) 단계는,
    a-1) 상기 제 1 전원 전압 및 상기 제 2 접지 전압에 대한 분배된 전압 레벨의 제 1 전압 분배 신호를 출력하는 단계;
    a-2) 상기 제 2 전원 전압 및 상기 제 1 접지 전압에 대한 분배된 전압 레벨의 제 2 전압 분배 신호를 출력하는 단계;
    a-3) 상기 제 1 전압 분배 신호 및 상기 제 2 전압 분배 신호를 비교하여 비교 신호를 출력하는 단계; 및
    a-4) 상기 비교 신호에 응답하여 상기 파워 노이즈 감지 신호를 출력하는 단계;
    를 포함하는 것을 특징으로 하는 전압 공급 방법.
  50. 제 48항에 있어서,
    상기 제 1 전원 전압 및 상기 제 2 전원 전압은 같은 레벨의 전압임을 특징으로 하는 전압 공급 방법.
  51. 제 48항에 있어서,
    상기 제 1 접지 전압 및 상기 제 2 접지 전압은 같은 레벨의 전압임을 특징으로 하는 전압 공급 방법.
  52. 제 48 항에 있어서,
    상기 b) 단계는,
    b-1) 상기 파워 노이즈 감지 신호에 응답하여, 상기 제 1 전원 전압 및 상기 제 1 접지 전압을 상기 동작 회로에 인가하는 단계; 및
    b-2) 상기 파워 노이즈 감지 신호에 응답하여, 상기 제 2 전원 전압 및 상기 제 2 접지 전압을 상기 동작 회로에 인가하는 단계;
    를 포함하는 것을 특징으로 하는 전압 공급 방법.
  53. 제 48 항에 있어서,
    상기 b) 단계는 상기 제 1 전원 전압 및 상기 제 1 접지 전압이 상기 동작 회로에 인가되면 상기 제 2 전원 전압 및 상기 제 2 접지 전압이 상기 동작 회로에 인가되지 않음을 특징으로 하는 전압 공급 방법.
  54. 제 48항에 있어서,
    상기 b) 단계는 상기 제 2 전원 전압 및 상기 제 2 접지 전압이 상기 동작 회로에 인가되면 상기 제 1 전원 전압 및 상기 제 1 접지 전압이 상기 동작 회로에 인가되지 않음을 특징으로 하는 전압 공급 방법.
KR1020060051772A 2006-06-09 2006-06-09 전압 공급 장치 및 방법 KR100776751B1 (ko)

Priority Applications (7)

Application Number Priority Date Filing Date Title
KR1020060051772A KR100776751B1 (ko) 2006-06-09 2006-06-09 전압 공급 장치 및 방법
JP2006355703A JP4992005B2 (ja) 2006-06-09 2006-12-28 電圧供給装置及び方法
US11/647,486 US7999582B2 (en) 2006-06-09 2006-12-29 Apparatus for supplying voltage free from noise and method of operation the same
TW96102214A TWI332216B (en) 2006-06-09 2007-01-19 Apparatus for supplying voltage free from noise and method of operation the same
CN2012100354844A CN102610262A (zh) 2006-06-09 2007-01-29 供给无噪声电压的装置及其操作方法
CN2007100032125A CN101086894B (zh) 2006-06-09 2007-01-29 供给无噪声电压的装置及其操作方法
US13/180,584 US8183898B2 (en) 2006-06-09 2011-07-12 Apparatus for supplying voltage free noise and method of operation the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060051772A KR100776751B1 (ko) 2006-06-09 2006-06-09 전압 공급 장치 및 방법

Publications (1)

Publication Number Publication Date
KR100776751B1 true KR100776751B1 (ko) 2007-11-19

Family

ID=38821271

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060051772A KR100776751B1 (ko) 2006-06-09 2006-06-09 전압 공급 장치 및 방법

Country Status (5)

Country Link
US (2) US7999582B2 (ko)
JP (1) JP4992005B2 (ko)
KR (1) KR100776751B1 (ko)
CN (2) CN102610262A (ko)
TW (1) TWI332216B (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101045069B1 (ko) * 2010-03-31 2011-06-29 주식회사 하이닉스반도체 반도체 집적회로
CN102447379B (zh) * 2010-10-12 2014-06-11 日隆电子股份有限公司 电源转换器的次谐波改善电路及方法
KR102033790B1 (ko) * 2013-09-30 2019-11-08 에스케이하이닉스 주식회사 온도센서
CN104795029B (zh) * 2014-01-16 2017-06-06 矽创电子股份有限公司 栅极驱动器及其电路缓冲器
US9654101B2 (en) 2015-07-30 2017-05-16 Qualcomm Incorporated Integrated circuit power rail multiplexing
CN110718250B (zh) * 2018-07-11 2021-10-01 西安格易安创集成电路有限公司 一种预充电电路及方法

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980074778A (ko) * 1997-03-27 1998-11-05 윤종용 반도체 메모리장치
JP2000357949A (ja) * 1999-06-15 2000-12-26 Texas Instr Japan Ltd クランプ回路及びそれを用いたインターフェース回路
KR20010004222A (ko) * 1999-06-28 2001-01-15 김영환 동작모드에 따라 파워라인 연결 방식을 달리한 반도체메모리소자의 파워공급 제어장치
KR20010061480A (ko) * 1999-12-28 2001-07-07 박종섭 플래시 메모리 소자용 입력버퍼
JP2002222919A (ja) * 2001-01-24 2002-08-09 Hitachi Ltd 電源ノイズ検出回路を有する半導体集積回路およびプロセッサ
KR20030001856A (ko) * 2001-06-28 2003-01-08 주식회사 하이닉스반도체 반도체 메모리 장치의 노이즈 검출 회로
US20060221531A1 (en) * 2003-08-22 2006-10-05 Makoto Nagata Circuit for detecting and measuring noise in semiconductor integrated circuit

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2930440B2 (ja) * 1991-04-15 1999-08-03 沖電気工業株式会社 半導体集積回路
US5560023A (en) * 1994-09-07 1996-09-24 International Business Machines Corporation Automatic backup system for advanced power management
JPH0954620A (ja) * 1995-08-18 1997-02-25 Mitsubishi Electric Corp 電源監視回路
KR100234701B1 (ko) * 1996-12-05 1999-12-15 김영환 외부전압에 둔감한 백바이어스전압 레벨 감지기
US6025766A (en) 1997-04-11 2000-02-15 Siemens Energy & Automation, Inc. Trip mechanism for an overload relay
KR100280435B1 (ko) * 1998-01-23 2001-02-01 김영환 엠씨유의파워노이즈방지회로
JPH11225060A (ja) * 1998-02-09 1999-08-17 Kawasaki Steel Corp 出力バッファ回路
TW427064B (en) 1998-05-28 2001-03-21 Ind Tech Res Inst Transient disturbance detection circuit having automatic reset function
JP2000295098A (ja) * 1999-04-06 2000-10-20 Oki Electric Ind Co Ltd フェーズロックループ回路
AU2319600A (en) * 2000-01-27 2001-08-07 Hitachi Limited Semiconductor device
JP2002014644A (ja) * 2000-06-29 2002-01-18 Hitachi Ltd 画像表示装置
JP2002056678A (ja) * 2000-08-14 2002-02-22 Mitsubishi Electric Corp 基板バイアス電圧発生回路
KR100464411B1 (ko) * 2002-04-19 2005-01-03 삼성전자주식회사 분할된 디커플링 커패시터를 이용한 전원선 잡음 제거회로 및 이를 구비하는 반도체 장치
JP2003347912A (ja) * 2002-05-23 2003-12-05 Toshiba Lsi System Support Kk 電源ノイズ検出回路
US6798250B1 (en) * 2002-09-04 2004-09-28 Pixim, Inc. Current sense amplifier circuit
JP4052923B2 (ja) * 2002-10-25 2008-02-27 株式会社ルネサステクノロジ 半導体装置
KR100490653B1 (ko) * 2002-10-31 2005-05-24 주식회사 하이닉스반도체 노이즈가 감소된 반도체 메모리 장치
KR100540488B1 (ko) * 2003-10-31 2006-01-11 주식회사 하이닉스반도체 로우 경로 제어회로를 갖는 반도체 메모리 소자 및 그의구동방법
EP1530217A2 (en) * 2003-11-05 2005-05-11 Fujitsu Limited Semiconductor integrated circuit having temperature detector
JP4065229B2 (ja) 2003-11-26 2008-03-19 松下電器産業株式会社 半導体集積回路の電源ノイズ解析方法
US7157947B2 (en) * 2003-12-09 2007-01-02 Intel Corporation Power supplies noise detector for integrated circuits
KR100546415B1 (ko) 2004-06-25 2006-01-26 삼성전자주식회사 메모리 장치의 파워 노이즈를 방지하는 직렬 웨이크 업 회로
JP2006100718A (ja) * 2004-09-30 2006-04-13 Matsushita Electric Ind Co Ltd 半導体集積回路装置の動作解析方法、これに用いられる解析装置およびこれを用いた最適化設計方法
US7253637B2 (en) * 2005-09-13 2007-08-07 Square D Company Arc fault circuit interrupter system

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980074778A (ko) * 1997-03-27 1998-11-05 윤종용 반도체 메모리장치
JP2000357949A (ja) * 1999-06-15 2000-12-26 Texas Instr Japan Ltd クランプ回路及びそれを用いたインターフェース回路
KR20010004222A (ko) * 1999-06-28 2001-01-15 김영환 동작모드에 따라 파워라인 연결 방식을 달리한 반도체메모리소자의 파워공급 제어장치
KR20010061480A (ko) * 1999-12-28 2001-07-07 박종섭 플래시 메모리 소자용 입력버퍼
JP2002222919A (ja) * 2001-01-24 2002-08-09 Hitachi Ltd 電源ノイズ検出回路を有する半導体集積回路およびプロセッサ
KR20030001856A (ko) * 2001-06-28 2003-01-08 주식회사 하이닉스반도체 반도체 메모리 장치의 노이즈 검출 회로
US20060221531A1 (en) * 2003-08-22 2006-10-05 Makoto Nagata Circuit for detecting and measuring noise in semiconductor integrated circuit

Also Published As

Publication number Publication date
TW200746162A (en) 2007-12-16
US20110266877A1 (en) 2011-11-03
JP4992005B2 (ja) 2012-08-08
JP2007329893A (ja) 2007-12-20
US20070285142A1 (en) 2007-12-13
TWI332216B (en) 2010-10-21
CN101086894A (zh) 2007-12-12
CN101086894B (zh) 2012-07-18
US8183898B2 (en) 2012-05-22
CN102610262A (zh) 2012-07-25
US7999582B2 (en) 2011-08-16

Similar Documents

Publication Publication Date Title
US7312509B2 (en) Digital temperature sensing device using temperature depending characteristic of contact resistance
KR100776751B1 (ko) 전압 공급 장치 및 방법
US7583110B2 (en) High-speed, low-power input buffer for integrated circuit devices
JP2008103927A (ja) 半導体集積回路
US6744284B2 (en) Receiver circuit of semiconductor integrated circuit
JP4920398B2 (ja) 電圧発生回路
KR100500928B1 (ko) 스위칭포인트 감지회로 및 그를 이용한 반도체 장치
KR100902055B1 (ko) 반도체 집적회로의 데이터 리시버 및 그 제어 방법
KR102445814B1 (ko) 반도체 장치
US6337819B1 (en) Semiconductor device having on-chip terminal with voltage to be measured in test
US9437258B2 (en) Data readout circuit of a storage device for read-out operation for preventing erroneous writing into a data storage element and reading out of the data correctly
US6522591B2 (en) Semiconductor memory circuit
JP2010187047A (ja) テスト回路、及びテスト方法
JP2007149207A (ja) 半導体集積回路装置
EP0350943B1 (en) Semiconductor integrated circuit including output buffer
KR20080024549A (ko) 반도체 메모리 장치의 전압 레벨 검출기
KR100554840B1 (ko) 파워 업 신호 발생 회로
CN109326314B (zh) 半导体器件
KR100897294B1 (ko) 반도체 집적 회로의 입력 버퍼
US7180325B2 (en) Data input buffer in semiconductor device
KR100863022B1 (ko) 반도체 집적회로의 스큐 정보 생성장치
KR100884606B1 (ko) 반도체메모리소자의 입력 버퍼
KR20090036395A (ko) 반도체 메모리 장치의 기준 전압 인식회로
JP2015001988A (ja) 半導体装置
JP2006085861A (ja) センスアンプ回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20111024

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20121022

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee