KR100681969B1 - 저에너지 높은 경사각 이온 주입을 이용하는 반도체장치의 제조 방법 - Google Patents
저에너지 높은 경사각 이온 주입을 이용하는 반도체장치의 제조 방법 Download PDFInfo
- Publication number
- KR100681969B1 KR100681969B1 KR1020017016793A KR20017016793A KR100681969B1 KR 100681969 B1 KR100681969 B1 KR 100681969B1 KR 1020017016793 A KR1020017016793 A KR 1020017016793A KR 20017016793 A KR20017016793 A KR 20017016793A KR 100681969 B1 KR100681969 B1 KR 100681969B1
- Authority
- KR
- South Korea
- Prior art keywords
- source
- mask
- openings
- injecting
- implanting
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 22
- 238000005468 ion implantation Methods 0.000 title abstract description 8
- 239000004065 semiconductor Substances 0.000 title description 7
- 239000000758 substrate Substances 0.000 claims abstract description 87
- 238000000034 method Methods 0.000 claims abstract description 69
- 125000006850 spacer group Chemical group 0.000 claims abstract description 29
- 230000015572 biosynthetic process Effects 0.000 claims abstract description 11
- 238000002513 implantation Methods 0.000 claims description 47
- 239000012212 insulator Substances 0.000 claims description 21
- 238000002347 injection Methods 0.000 claims description 17
- 239000007924 injection Substances 0.000 claims description 17
- 238000005530 etching Methods 0.000 claims description 10
- 238000000151 deposition Methods 0.000 claims description 7
- 239000007790 solid phase Substances 0.000 claims description 5
- 238000005280 amorphization Methods 0.000 claims description 2
- 239000007943 implant Substances 0.000 abstract description 57
- 238000000926 separation method Methods 0.000 abstract description 3
- 108091006146 Channels Proteins 0.000 description 32
- 238000002955 isolation Methods 0.000 description 11
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 11
- 229920005591 polysilicon Polymers 0.000 description 11
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 229910052785 arsenic Inorganic materials 0.000 description 4
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 4
- 230000008021 deposition Effects 0.000 description 4
- 239000002019 doping agent Substances 0.000 description 4
- 239000012535 impurity Substances 0.000 description 4
- 238000010884 ion-beam technique Methods 0.000 description 4
- 150000002500 ions Chemical class 0.000 description 4
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 3
- 229910052796 boron Inorganic materials 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000005389 semiconductor device fabrication Methods 0.000 description 3
- 230000004913 activation Effects 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 229910052732 germanium Inorganic materials 0.000 description 2
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 2
- 108090000699 N-Type Calcium Channels Proteins 0.000 description 1
- 102000004129 N-Type Calcium Channels Human genes 0.000 description 1
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 229910052787 antimony Inorganic materials 0.000 description 1
- WATWJIUSRGPENY-UHFFFAOYSA-N antimony atom Chemical compound [Sb] WATWJIUSRGPENY-UHFFFAOYSA-N 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 238000001802 infusion Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 238000007669 thermal treatment Methods 0.000 description 1
- 238000011282 treatment Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66537—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using a self aligned punch through stopper or threshold implant under the gate region
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/26586—Bombardment with radiation with high-energy radiation producing ion implantation characterised by the angle between the ion beam and the crystal planes or the main crystal surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/26—Bombardment with radiation
- H01L21/263—Bombardment with radiation with high-energy radiation
- H01L21/265—Bombardment with radiation with high-energy radiation producing ion implantation
- H01L21/266—Bombardment with radiation with high-energy radiation producing ion implantation using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76202—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO
- H01L21/76213—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO introducing electrical inactive or active impurities in the local oxidation region, e.g. to alter LOCOS oxide growth characteristics or for additional isolation purpose
- H01L21/76216—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO introducing electrical inactive or active impurities in the local oxidation region, e.g. to alter LOCOS oxide growth characteristics or for additional isolation purpose introducing electrical active impurities in the local oxidation region for the sole purpose of creating channel stoppers
- H01L21/76218—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using a local oxidation of silicon, e.g. LOCOS, SWAMI, SILO introducing electrical inactive or active impurities in the local oxidation region, e.g. to alter LOCOS oxide growth characteristics or for additional isolation purpose introducing electrical active impurities in the local oxidation region for the sole purpose of creating channel stoppers introducing both types of electrical active impurities in the local oxidation region for the sole purpose of creating channel stoppers, e.g. for isolation of complementary doped regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/76224—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
- H01L21/76237—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials introducing impurities in trench side or bottom walls, e.g. for forming channel stoppers or alter isolation behavior
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823814—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66568—Lateral single gate silicon transistors
- H01L29/66575—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate
- H01L29/6659—Lateral single gate silicon transistors where the source and drain or source and drain extensions are self-aligned to the sides of the gate with both lightly doped source and drain extensions and source and drain self-aligned to the sides of the gate, e.g. lightly doped drain [LDD] MOSFET, double diffused drain [DDD] MOSFET
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- High Energy & Nuclear Physics (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Element Separation (AREA)
Abstract
기판 상에의 회로의 제조 방법이 제공된다. 게이트 전극의 형성 이후, 측벽 스페이서는 게이트 전극의 측면 상에 형성된다. p-형 소자의 소스/드레인 확장부와 소스/드레인 영역이 제1 마스크 내의 개구를 통하여 주입된다. n-형 소자의 소스/드레인 확장부와 소스/드레인 영역은 제2 마스크 내의 개구를 통하여 주입된다. 소스/드레인 확장부는 저에너지로 및 기판 표면의 법선방향에 대하여 높은 경사각에서 주입되어, 소스/드레인 확장부가 측벽 스페이서의 아래에서 측방으로 형성된다. 소스/드레인 영역은 낮은 또는 0인 경사각에서, 소스/드레인 확장부를 주입하는 단계와 동일한 또는 그보다 더 높은 에너지에서 그리고 그보다 더 높은 도즈량으로 주입된다. 하나의 선택사항으로서의 발명의 양상에 있어서는, p-형 소자와 n-형 소자에 대해, 제1 및 제2 마스크는 웰, 채널 스톱부, 임계 조절부를 주입하기 위해 이용된다. 또 다른 임의 선택 기구에, 제3 마스크는 측방 분리를 위한 매립 주입 층(BILLI)공정을 형성하기 위해 이용된다.
포스트 게이트, 이온 주입, POGI, 측방 분리, 매립 주입 증, BILLI
Description
본 발명은 반도체 장치 제조에 관한 것으로, 더 상세하게는, 반도체 장치 제조를 단순화하기 위해, 저에너지, 높은 경사각, 및 고에너지 포스트-게이트 이온 주입(PoGI; post-gate ion implantation)의 이용에 관한 것이다.
상보형 금속 산화막 반도체(CMOS) 기술은 반도체 장치 제조에서 이용되는 표준 기술로 되어 왔다. CMOS 회로는 p-형 MOS 소자와 n-형 MOS 소자의 조합을 포함하고, 저전력 소비와 고실장 밀도에 의해 특징지어진다. 반도체 장치 제조에서의 중요한 경향은 소자 치수를 감소시켜, 그 결과로 실장 밀도를 증가시키고, 회로 복잡도를 증가시키는 것이다. 소자 치수가 감소됨에 따라, 공정은 더욱 복잡하게 된다. 증가된 복잡도에도 불구하고, 프로세싱 비용은 신중하게 제어되어야 한다.
현재의 사전처리공정(FEOL; front end of line)의 CMOS 공정은 전형적으로, 8개의 패터닝된 마스크(이들 중 6개는 주입 마스크임)의 이용과 관련되어 있다. 제1 및 제2 주입 마스크는 게이트 전극의 형성 이전에 n-형 및 p-형 이온 주입에 의해 기판 표면을 도핑하기 위해 이용된다. 이 도핑된 영역들은 n-웰 및 p-웰이라고 불리우며,웰, 채널 스톱부, 펀치쓰루 스톱부, 임계 조절부와 같은 다수의 도펀트 프로파일(dopant profile)을 포함할 수 있다. 게이트 전극의 형성 이후, 제3 주입 마스크는 p+소스/드레인 확장부 주입과 선택사항으로서의 할로우(halo) 주입을 위해 이용되고, 제4 주입 마스크가 n+소스/드레인 확장부 주입과 선택사항으로서의 할로우 주입을 위해 이용된다. 게이트 전극의 측면 상에 측벽 스페이서를 형성하기 위한 측벽 절연체 층의 피착과 에칭 후, 제5 주입 마스크가 p+소스/드레인 주입을 위해 이용되고, 제6 주입 마스크가 n+소스/드레인 주입을 위해 이용된다. 각 마스크가 8인치의 반도체 웨이퍼의 비용에 약 30달러가 추가되는 것으로 추정된다. 게다가, 다수의 주입 마스크는 처리 시간을 증가시키고, 프로세싱 에러의 위험을 증대시킨다.
웰, 채널, 및 소스/드레인의 포스트 게이트 주입을 이용하고 있는 CMOS 공정은, H. Mikoshiba 등에 의해 문헌“A Novel COMS Process Utilizing After-Gate-Implantation Process"(IEEE, 1986 Symposium on VLSI Technology, June 1986, pages 41-42)에 개시되어 있다.
게이트를 통한 이온 주입을 이용하여 초-급경사(super-steep) 리트로그레이드(retrograde) 채널 프로파일을 형성하기 위한 기술은, Y. V. Ponomarev 등에 의해 문헌 "Channel Profile Engineering of 0.1㎛-Si MOSFET's by Through-the-Gate Implantation"(IEEE, IEDM-98, Dec. 1998, pages 635-638)에 개시되어 있다.
얕은 p-웰과 n-웰을 위한 이온 주입이 게이트 전극을 통하여 실행된 얕은 접합 FET 구조는, H. Yoshimura 등에 의해 문헌 "New CMOS Shallow Junction well FET Structure (CMOS-SJET) For Low Power-Supply Voltage"(IEEE, IEDM-92, Dec. 1992, pages 35.8.1-35.8.4)에 개시되어 있다.
CMOS 수직 변형된 웰이 클러스터된 MeV 이온 주입을 이용하여 구성되어, 측방 분리를 위한 매립 주입 층을 구비하고 있는 구조를 형성하는 CMOS 제조 공정은, 미국 특허 번호 제5,501,993호(1996년 3월 26일 Borland에게 부여됨) 및 미국 특허 번호 제5,814,866호(1998년 9월 29, Borland에게 부여됨), 및 미국 특허 번호 제5,821,589호(1998년 10월 13일, Borland에게 부여됨)에 개시되어 있다.
모든 공지된 종래기술의 반도체 제조 공정은 높은 복잡도와 높은 비용을 포함하여 하나 이상의 단점을 가지고 있다. 따라서, 고실장 밀도 소자를 저비용으로 생산할 수 있는 단순화된 반도체 제조 공정에 대한 필요성이 요구되고 있다.
본 발명의 제1 양상에 따르면, 기판 상에의 회로의 제조에 이용되는 방법이 제공된다. 게이트 전극의 형성 이후, 측벽 절연체 층이 기판 상에 피착되고, 이 측벽 절연체 층은 에칭되어, 게이트 전극의 측면 상에 측벽 스페이서를 형성한다. p-형 소자의 소스/드레인 확장부와 소스/드레인 영역이 제1 마스크 내의 개구를 통하여 주입된다. n-형 소자의 소스/드레인 확장부와 소스/드레인 영역이 제2 마스크 내의 개구를 통하여 주입된다. 소스/드레인 확장부를 주입하는 단계는, 저에너지에서 기판 표면의 법선 방향에 대하여 높은 경사각으로 실행되어, 소스/드레인 확장부는 측벽 스페이서의 아래에서 측방으로 형성된다. 선택사항으로서 소스/드레인 확장부는 게이트 전극의 일부분의 아래에서 형성될 수도 있다. 소스/드레인 영역을 주입하는 단계는, 기판의 표면의 법선 방향에 대하여 낮은 또는 0인 경사각에서, 소스/드레인 확장부를 주입하는 단계와 동일한 또는 그보다 더 높은 에너지 및 더 높은 도즈량으로 실행된다.
제1 마스크 내의 개구를 통한 선택사항으로서의 할로우 또는 포켓 주입이 p-형 소자 내에 n-형 포켓 주입을 형성하기 위해 이용될 수도 있다. 제2 마스크 내의 개구를 통한 선택사항으로서의 할로우 또는 포켓 주입이 n-형 소자 내에 p-형 포켓 주입을 형성하기 위해 이용될 수도 있다.
본 발명의 일 특징에 따르면, 이 방법은 p-형 소자에 대하여 n-웰, 채널 스톱부, 및 임계 조절부를 제1 마스크 내의 개구를 통하여 주입하는 단계를 더 포함할 수도 있다. 선택사항으로서의, p-형 소자에 대한 펀치쓰루 스톱부가 제1 마스크 내의 개구를 통하여 주입될 수도 있다. p-형 소자에 대하여 n-웰, 채널 스톱부, 임계 조절부를 주입하는 단계가, 게이트 전극을 통과하는데에 충분한 에너지에서 그리고 기판 표면의 법선 방향에 대하여 낮은 또는 0인 경사각에서 실행된다. 이 방법은 n-형 소자에 대하여 p-웰, 채널 스톱부, 및 임계 조절부를 제2 마스크 내의 개구를 통하여 주입하는 단계를 더 포함할 수도 있다. 선택사항으로서의, n-형 소자에 대한 펀치쓰루 스톱부가 제2 마스크 내의 개구를 통하여 주입될 수도 있다. n-형 소자에 대한 p-웰, 채널 스톱부, 임계 조절부를 주입하는 단계가, 게이트 전극을 통과하는 데에 충분한 에너지에서 그리고 기판 표면의 법선 방향에 대하여 낮은 또는 0인 경사각에서 실행된다.
본 발명의 다른 특징에 따르면, 이 방법은,소스/드레인 확장부를 주입하는 단계 및 소스/드레인 영역을 주입하는 단계 이전에, 프리-비정질화 층을 형성하기 위해,실리콘 또는 게르마늄과 같은 물질을 주입하는 단계를 더 포함할 수도 있다. 프리-비정질화 층의 주입은, 저온 도펀트 활성화를 위해, 후속하는 저온 고상(solid phase) 에피텍셜 재성장 공정을, 최소 열적 확산에 의해 용이하게 한다.
본 발명의 또 다른 특징에 따르면, n-형 소자에 대한 p-웰, 채널 스톱부, 임계 조절부가, 게이트 전극을 형성하는 단계 이전에, 제3 마스크의 비-개구된 영역을 통하여 주입되고, p-형 소자에 대한 n-웰, 채널 스톱부, 임계 조절부가, 게이트 전극을 형성하는 단계 이전에, 제3 마스크 내의 개구를 통하여 주입된다.
본 발명의 또 다른 양상에 따르면, 기판 상의 소자의 제조에 이용하기 위한 방법이 제공된다. 소자의 게이트 전극의 형성 이후, 측벽 절연체 층이 피착되고, 이 측벽 절연체 층은 에칭되어, 게이트 전극의 측면 상에 측벽 스페이서를 형성한다. 소자의 소스/드레인 확장부는 마스크 내의 개구를 통하여 주입된다. 소스/드레인 확장부를 주입하는 단계는, 저에너지에서 기판 표면의 법선 방향에 대하여 높은 경사각으로 실행되고, 그 소스/드레인 확장부는 측벽 스페이서의 아래에서 측방으로 형성된다. 소자의 소스/드레인 영역은 동일한 마스크 내의 개구를 통하여 주입된다. 소스/드레인 영역을 주입하는 단계는 기판 표면의 법선방향에 대하여 낮은 또는 0인 경사각으로, 그 소스/드레인 확장부를 주입하는 단계와 동일한 또는 그보다 더 높은 에너지에서 그리고 더 높은 도즈량으로 실행된다.
본 발명을 더욱 잘 이해하기 위해, 본 명세서에 참조용으로 포함된 첨부된 도면을 참조한다.
도 1은 CMOS 회로에서 이용되는 전형적인 MOS 소자의 단면도.
도 2AA 내지 도 2CJ는 CMOS 회로의 제조를 위해 종래기술의 공정을 나타내는 도면.
도 3AA 내지 도 3BH는 본 발명의 제1 실시예에 따르는 CMOS 회로의 제조 공정을 나타내는 도면.
도 4는 도 3AA 내지 도 3BH의 공정에 따라 제조된 MOS 소자의 확대 단면도.
도 5A는 접합 깊이에 대한 높은 경사각 주입의 효과를 나타내는, 기판 표면 아래의 깊이의 함수로서의 도펀트 농도 그래프.
도 5B는 기판 표면에 법선 방향에 대한 이온 빔의 여러 가지 경사각에서의 주입 깊이의 수직 성분 및 수평 성분을 나타내는 도면.
도 6A 내지 도 6D는 본 발명의 제2 실시예에 따르는 CMOS 회로의 제조 공정을 나타내는 도면.
도 7은 도 6A 내지 도 6D의 공정에 의해 제조된 MOS 소자의 확대 단면도.
도 8AA 내지 도 8BG는 본 발명의 제3 실시예에 따르는 CMOS 회로의 제조 공정을 나타내는 도면.
CMOS 회로에서 이용되는 MOS 소자의 단면도가 도 1에 도시되어 있다. 웰(10)(p-웰 또는 n-웰)이 분리 영역(14, 16) 사이에서 실리콘 기판(12) 내에 형성된다. 게이트 전극(20)은 채널(22) 상방에 형성된다. 각각,비교적 얕은 소스/드레인 확장부(24)가 채널(22)의 서로 대향하는 단부들로부터 비교적 깊은 소스 영역 및 드레인 영역(26, 28)까지 각각 연장되어 있다. 할로우 내지 포켓 주입부(30)는 소스/드레인 확장부(24) 아래에 위치될 수도 있다. 후술하는 바와 같이,게이트 전극(20)의 측방 상의 측벽 스페이서(32)는 소스/드레인 확장부(24), 소스(26), 및 드레인(28)의 주입을 용이하게 한다. 실리사이드 콘택트(34)는 게이트 전극(20), 소스(26), 및 드레인(28) 내에 형성된다. 공지된 바와 같이, 기판(12) 상에 형성된 전형적인 CMOS 집적 회로는 CMOS 구조에서 다수의 n-형 MOS 소자와 다수의 p-형 MOS 소자를 포함하고 있다.
CMOS 회로의 제조를 위한 종래기술의 공정이 도 2A 내지 도 2J에 도시되어 있다. 도 2AA에 도시된 바와 같이, 분리 영역(60)이 제1 마스크(도시하지 않음) 내의 개구를 통하여 국부적 산화물 실리콘(LOCOS)에 의해 또는 제1 마스크를 이용하여 기판 내에 에칭되고 충전된 얕은 트렌치 분리(STI; shallow trench isolation) 구조에 의해 기판(62) 내에 형성된다. 도 2AB에 도시된 바와 같이, 개구(68)를 구비하고 있는 제2 마스크(66)가 기판(62)의 표면상에 배치된다. 제2 마스크(66)는 p-형 소자가 형성되는 영역을 노출시키고, n-형 소자가 형성되는 영역을 막는다. p-형 소자의 n-웰(70), 채널 스톱부(72), 및 Vtp 임계 조절부(74)가, 제2 마스크(66) 내의 개구(68)를 통하여 주입된다. 선택사항으로서의 펀치쓰루 스톱부가 제2 마스크(66) 내의 개구(68)를 통하여 주입될 수도 있다.
도 2AC에 도시된 바와 같이, 제2 마스크(66)는 기판으로부터 제거되고, 개구(82)를 구비하고 있는 제3 마스크(80)는 기판(62)의 표면상에 배치된다. 제3 마스크(80)는 n-형 소자가 형성되는 영역을 노출시키고, p-형 소자가 형성되는 영역을 막는다. n-형 소자의 p-웰(90), 채널 스톱부(92), 및 Vtn 임계 조절부(94)가 제3 마스크(80) 내의 개구(82)를 통하여 주입된다. 선택사항으로서의 펀치쓰루 스톱부가 제3 마스크(80) 내의 개구(82)를 통하여 주입될 수도 있다.
도 2AD에 도시된 바와 같이, 제3 마스크(80)는 제거되고, 게이트 산화물 층(96)과 폴리실리콘 층(98)이 기판(62)에 피착된다. 도 2BE에 도시된 바와 같이, 게이트 산화물 층(96)과 폴리실리콘 층(98)은 제4 마스크(도시하지 않음)를 이용하여 에칭되고 게이트 전극(110)을 규정한다.
도 2BF에 도시된 바와 같이, 개구(122)를 구비하고 있는 제5 마스크(120)가 기판(62)의 표면상에 배치된다. 제5 마스크(120)는 p-형 소자가 형성되는 영역을 노출시키고, n-형 소자가 형성되는 영역을 막는다. 제5 마스크(120) 내의 개구(122)를 통한 얕은 p+주입이 p-형 소자의 소스/드레인 확장부(124)를 형성한다. 이때, 제5 마스크(120) 내의 개구(122)를 통한 선택사항으로서의 할로우 또는 포켓 주입이 p-형 소자 내에 n-형 포켓 주입을 형성하기 위해 이용될 수도 있다.
도 2BG에 도시된 바와 같이, 제5 마스크(120)는 기판(62)으로부터 제거되고, 개구(132)를 구비하고 있는 제6 마스크(130)가 기판(62)의 표면상에 배치된다. 제6 마스크(130)는 n-형 소자가 형성되는 영역을 노출시키고, p-형 소자가 형성되는 영역을 막는다. 제6 마스크(130) 내의 개구(132)를 통한 얕은 n+주입이, n-형 소자의 소스/드레인 확장부(134)를 형성한다. 이때, 제6 마스크(130) 내의 개구(132)를 통한 선택사항으로서의 할로우 또는 포켓 주입이, n-형 소자 내에 p-형 포켓 주입을 형성하기 위해 이용될 수도 있다.
도 2CH에 도시된 바와 같이, 제6 마스크(130)는 기판(62)으로부터 제거되고, 측벽 절연체 층(140)이, 기판(62)에 게이트 전극(110)의 수직 또는 거의 수직의 측면을 덮도록 피착된다. 절연체 층(140)은 산화물, 질화물, 폴리실리콘 또는 산화물-질화물 샌드위치 또는 산화물-폴리실리콘 샌드위치와 같은 이들의 조합일 수도 있다. 절연체 층(140)은 전형적으로 100 내지 1000Å의 범위내의 두께를 가지고 있다. 도 2CI에 도시된 바와 같이, 측벽 절연체 층(140)은 방향성 에칭 공정을 이용하여 에칭되어,게이트 전극(110)의 측벽 상에 측벽 스페이서(142)를 생성한다.
도 2CI에 도시된 바와 같이, 개구(152)를 구비하고 있는 제7 마스크(150)가 기판(62)의 표면상에 배치된다. 제7 마스크(150)는 p-형 소자가 형성되는 영역을 노출시키고, n-형 소자가 형성되는 영역을 막는다. 제7 마스크(150) 내의 개구(152)를 통한 p+ 소스/드레인 주입은 p-형 소자의 소스/드레인 영역(154)을 형성한다. p+ 소스/드레인 주입은 전형적으로 p+ 소스/드레인 확장부 주입보다 더 높은 에너지와 더 높은 도즈량으로 이루어지는데, 그래서 소스/드레인 영역(154)은 소스/드레인 확장부(124)보다 더 깊게 된다. 도 2CJ에 도시된 바와 같이, 제7 마스크(150)는 제거되고, 개구(162)를 구비하고 있는 제8 마스크(160)가 기판(62)의 표면 상에 배치된다. 제8 마스크(160)는 n-형 소자가 형성되는 영역을 노출시키고, p-형 소자가 형성되는 영역을 막는다. 제8 마스크(160) 내의 개구(162)를 통하여 n+ 소스/드레인 주입은 n-형 소자의 소스/드레인 영역(164)을 형성한다.
도 2AA 내지 도 2CJ에 도시된, 전술한 종래기술의 공정은 총 8개의 마스크(이들중 6개는 주입 마스크임)를 이용하는 것을 알 수 있을 것이다. 따라서, 종래기술의 공정은 상당히 복잡하며 고가이다.
본 발명의 제1 실시예에 따르는 CMOS 집적 회로를 제조하기 위한 단순화된 공정이 도 3AA 내지 도 3BH에 도시되어 있다. 도 3AA에 도시된 바와 같이, 제1 마스크(도시하지 않음)는 도 2AA와 관련하여 전술한 바와 같이 LOCOS 또는 STI에 의해 기판(212)에서 분리 영역(210)을 형성하기 위해 이용된다. 분리 영역(210)들은 기판(212) 내에 p-형 소자와 n-형 소자의 제조를 위한 영역들을 규정하도록 이격되어 있다.
도 3AB에 도시된 바와 같이, 개구(222)를 구비하고 있는 제2 마스크(220)가 기판(212)의 표면상에 배치된다. 제2 마스크(220)는 p-형 소자가 형성되는 영역을 노출시키고, n-형 소자가 형성되는 영역을 막는다. p-형 소자의 n-웰(230), 채널 스톱부(232), 및 Vtp 임계 조절부(234)가, 제2 마스크(220) 내의 개구(222)를 통하여 주입된다. n-웰, 채널 스톱부와 임계 조절부는 각각, 후술하는 바와 같이, 서로 다른 주입 파라미터를 가질 수도 있다는 것은 이해될 수 있을 것이다. 선택사항으로서의, p-형 소자의 펀치쓰루 스톱부는 제2 마스크(220) 내의 개구(222)를 통하여 주입될 수도 있다.
도 3AC에 도시된 바와 같이, 제2 마스크(220)는 기판(212)으로부터 제거되고, 개구(242)를 구비하고 있는 제3 마스크(240)가 기판(212)의 표면상에 배치된다. 제3 마스크(240)는 n-형 소자가 형성되는 영역을 노출시키고, p-형 소자가 형성되는 영역을 막는다. n-형 소자의 p-웰(250), 채널 스톱부(252), 및 Vtn 임계 조절부(254)가 제3 마스크(240) 내의 개구(242)를 통하여 주입된다. p-웰(250), 채널 스톱부(252), 및 임계 조절부는 각각, 후술하는 바와 같이, 서로 다른 주입 파라미터를 가질 수도 있다. 선택사항으로서의, n-형 소자의 펀치쓰루 스톱부는 제3 마스크(240) 내의 개구(242)를 통하여 주입될 수도 있다.
도 3AD에 도시된 바와 같이, 제3 마스크(240)는 제거되고, 게이트 산화물 층(260)과 폴리실리콘 층(262)이 기판(212)에 피착된다. 도 3BE에 도시된 바와 같이, 제4 마스크(도시하지 않음)는 게이트 산화물 층(260)과 폴리실리콘 층(262)을 에칭하여, 게이트 전극(270)을 형성하는데 이용된다. 도 3BF에 도시된 바와 같이, 측벽 절연체 층(272)이 기판(212)에 피착된다. 측벽 절연체 층(272)은 도 2CH와 관련하여 전술한 바와 같이 형성될 수도 있다. 도 3BG에 도시된 바와 같이, 측벽 절연체 층(272)은 방향성 에칭 공정을 이용하여 에칭되어, 게이트 전극(270)의 수직 또는 거의 수직의 측면 상에 측벽 스페이서(274)를 생성한다.
그 다음, 선택사항으로서의 프리-비정질화 주입이 실행될 수도 있다. 실리콘 또는 게르마늄이 주입되어 프리-비정질화 층을 형성하여, 저온 도펀트 활성화를 위한 후속하는 저온 고상 에피텍셜 재성장 공정을 얕은 접합 형성을 위한 최소 열적 확산에 의해 용이하게 할 수도 있다. 프리-비정질화 주입은, 얕은 접합 소스/드레인 확장부 및 소스/드레인 영역의 저온 고상 에피텍셜 재성장을 500℃ 내지 800℃의 열적 어닐링 처리에 의해 용이하게 하기 위해 이용될 수도 있다. 열처리 시간은 이용된 장치에 의존하고, 급속 열적 처리기 내에서 1분당 30초로부터 배치 퍼니스(batchfurnace) 내에서 20 내지 30분까지의 범위에 있을 수도 있다. 다른 응용에서는, 프리-비정질화 주입은 소평면(facet) 자유 상승형(elevated) 소스/드레인 구조를 선택적 실리콘(단결정 실리콘, 폴리실리콘, 또는 비정질 실리콘) 피착에 의해 용이하게 하기 위한 표면 전처리로서 이용될 수도 있다.
개구(282)를 구비하고 있는 제5 마스크(280)가 기판(212)의 표면상에 배치된다. 제5 마스크(280)는 p-형 소자가 형성되는 영역을 노출시키고, n-형 소자가 형성되는 영역을 막는다.
마스크(280) 내의 개구(282)를 통한 저에너지 높은 경사각 p+ 소스/드레인 확장부 주입은, p-형 소자의 소스/드레인 확장부(284)를 형성한다. 높은 경사각 주입은 저에너지에서 실행되고, 기판(212)의 표면의 법선 방향에 대하여 약 15° 내지 거의 90°의 범위내의 어떤 각에서 실행된다. 바람직하게는, 높은 경사각 주입은, 기판(212)의 표면의 법선 방향에 대하여 약 45° 내지 60°의 범위 내의 어떤 각에서 실행된다. 저에너지 높은 경사각 주입은, Varian Semiconductor Equipment Associates 사에 의해 제작되고 판매된 모델 VIISta 80 Ion Implanter에 의해 실행될 수도 있다. 높은 경사각 주입은 이온 빔에 대해서 기판(212)의 다른 방향에서 실행될 수도 있다. 그래서, +55° 및 -55°와 같은, 2 또는 그 이상의 높은 경사각 방향이 이용될 수도 있다. 높은 경사각 주입은, 도 4에 도시되고 후술하는 바와 같이, 측벽 스페이서(274)의 아래에 소스/드레인 확장부(284)를 생성한다. 소스/드레인 확장부(284)는 선택사항으로서, 소스/드레인 확장부 사이의 소망하는 간격에 의존하여, 게이트 전극(270)의 부분 아래에 형성될 수도 있다.
제5 마스크(280) 내의 개구(282)를 통한 선택사항으로서의 높은 경사각 할로우 또는 포켓 주입이, p-형 소자의 n-형 포켓 주입을 형성하기 위해 이용될 수도 있다.
제5 마스크(280) 내의 개구(282)를 통하여 p+ 소스/드레인 주입은 p-형 소자의 소스/드레인 영역(286)을 형성한다. p+ 소스/드레인 주입은, 기판(212)의 표면의 법선 방향에 대하여 낮은 또는 0인 경사각으로 실행되고, 전형적으로는 소스/드레인 확장부(284)의 주입과 동일한 에너지 또는 그보다 더 높은 에너지 및 더 높은 도즈량으로 실행된다. 그래서, 소스/드레인 영역(286)은, 전형적으로 소스/드레인 확장부(284)보다 더 깊게 된다.
도 3BH에 도시된 바와 같이, 제5 마스크(280)는 기판(212)으로부터 제거되고, 개구(292)를 구비하고 있는 제6 마스크(290)가 기판(212)의 표면상에 배치된다. 제6 마스크(290)는 n-형 소자가 형성되는 영역을 노출시키고, p-형 소자가 형성되는 영역을 막는다.
제6 마스크(290)의 개구(292)를 통한 저에너지 높은 경사각 n+주입은, n-형 소자의 소스/드레인 확장부(294)를 형성한다. 소스/드레인 확장부(284)와 관련하여 전술한 바와 같이, 소스/드레인 확장부(294)의 주입은, 기판(212)의 표면의 법선방향에 대하여 높은 경사각으로 실행되고, 저에너지에서 실행한다. 소스/드레인 확장부(294)는, 선택사항으로서, 소스/드레인 확장부 사이의 소망하는 간격에 의존하여, 게이트 전극(270)의 일부분의 아래에서 형성될 수도 있다.
제6 마스크(290) 내의 개구(292)를 통한 선택사항으로서의 높은 경사각 할로우 또는 포켓 주입이, n-형 소자의 p-형 포켓 주입을 형성하기 위해 이용될 수도 있다.
제6 마스크(290) 내의 개구(292)를 통하여 n+소스/드레인 주입은 n-형 소자의 소스/드레인 영역(296)을 형성한다. 소스/드레인 영역(296)의 주입은, 기판(212)의 표면의 법선 방향에 대하여 낮은 또는 0인 경사각으로 실행되고, 소스/드레인 확장부(294)의 주입과 동일한 에너지 또는 그보다 더 높은 에너지 및 더 높은 도즈량으로 실행된다. 그래서, 소스/드레인 영역(296)은 전형적으로 소스/드레인 확장부(294)보다 더 깊게 된다.
도 3AA 내지 도 3BH의 공정을 실현하는데 적절한 주입 파라미터의 예가 아래 표 1에 주어져 있다. 다른 주입 파라미터가 발명의 범위 내에서 이용될 수도 있다는 것은 이해될 것이다.
주입 | 물질종류 | 에너지 | 도즈량/in2 | 경사각 |
p-형 S/D 확장부 | 보론 BF2 | 100 - 1000eV 500 - 5000eV | 2E14 - 2E15 | 45 - 60° |
p-형 S/D 영역 | 보론 BF2 | 1 - 5keV 5 - 25keV | 1 - 5E15 | 0 - 10° |
n-형 S/D 확장부 | 비소 인 | 5 - 30keV 2 - 25eV | 2E14 - 2E15 | 45 - 60° |
n-형 S/D 영역 | 비소 인 | 10 - 50keV 5 - 40keV | 1 - 5E15 | 0 - 10° |
n-웰 | 인 | 500keV - 1MeV | 1 - 3E13 | 0 - 8° |
p-형 채널 스톱부 | 인 비소 | 200keV 200 - 400keV | 0.5 - 1E13 | 0 - 8° |
p-형 임계 조절부 | 인 비소 또는 안티몬 | 30 - 90keV 20 - 100keV | 0.1 - 1E13 | 0 - 8° |
p-웰 | 보론 | 200keV - 500keV | 1 - 3E13 | 0 - 8° |
n-형 채널 스톱부 | 보론 | 40 - 110keV | 0.5 - 1E13 | 0 - 8° |
n-형 임계 조절부 | 보론 BF2, 인듐 | 5 - 40keV 25 - 60keV 100 - 200keV | 0.1 - 1E13 | 0 - 8° |
도 3AA 내지 도 3BH의 공정은 4개의 주입 마스크를 필요로 하고, 이에 반하여, 도 2AA 내지 도 2CJ의 종래기술의 공정은 6개의 주입 마스크를 필요로 한다는 것은 알 수 있을 것이다. 그 결과, 도 3AA 내지 도 3BH의 공정은 도 2AA 내지 도 2CJ의 공정과 비교해서 복잡도와 비용면에서 감소하게 된다.
도 3AA 내지 도 3BH의 공정에 따라 제조된 MOS 소자의 확대 단면도가 도 4에 도시되어 있다. 화살표(310)로 나타낸, 소스/드레인 확장부(284)의 높은 경사각 주입은, 소스/드레인 확장부(284)가 측벽 스페이서(274)의 아래에서 및 선택사항으로서 게이트 전극(270)의 일부분의 아래에서 형성되는 것을 확실하게 한다는 것을 알 수 있을 것이다. 소스/드레인 확장부(284)의 형성은 종래기술의 공정과 같이, 측벽 스페이서(274)의 피착 및 에칭 이전에 별도의 마스크 또는 배치가능한 스페이서의 이용을 필요로 하지 않는다. 화살표(312)로 나타낸, 소스/드레인 영역(286)의 낮은 또는 0인 경사각 주입은, 게이트 전극(270)과 측벽 스페이서(274)에 의해 막히고, 소스/드레인 확장부(284)보다 더 깊은 소스/드레인 영역(286)을 제공한다. 그 결과, 소스/드레인 확장부(284) 및 소스/드레인 영역(286)은 전술한 바와 같이 단일 주입 마스크에 의해 형성될 수 있다.
기판(212)의 표면으로부터의 깊이의 함수로서 불순물 농도의 그래프가 도 5A에 도시되어 있다. 곡선(320)은,낮은 또는 0인 경사각과 200eV와 같은 주어진 이온 에너지에서 얻어질 수도 있는 불순물 프로파일을 나타낸다. 곡선(322)은, 동일한 이온 에너지와 기판 표면의 법선 방향에 대하여 높은 경사각에서 얻어질 수도 있는 불순물 프로파일을 나타낸다. 기판 표면에 대한 이온 빔의 경사각을 증가시킴으로써, 접합 깊이(Xj)는 대략 cosθ로서 감소될 수도 있다(여기서, θ는 경사각임). 곡선(322)은, 낮은 또는 0인 경사각 주입으로는 종래에 얻을 수 없었던, 매우 얕은 접합 깊이가 높은 경사각 주입에 의해 얻어질 수도 있는 것을 나타내고 있다.
기판 표면의 법선 방향에 대한 다양한 경사각에 대하여 주입 깊이의 수직 성분 및 수평 성분이 도 5B에 예시되어 있다. 이에 도시된 바와 같이, 수직 성분은 cosθ의 함수이고, 수평 성분은 sinθ의 함수이다. 주입 깊이의 수직 성분 및 수평 성분은 또한 기판의 특성의 함수이라는 것은 이해될 것이다.
곡선(320)에 의해 나타낸 불순물 프로파일은, 높은 경사각 및 500eV와 같은 더 높은 에너지에서 얻어질 수도 있다. 이들 파라미터는, 이온 주입기가 전형적으로 더 높은 에너지에서 더 효율적으로 동작되기 때문에 중요하다. 기판 표면에 대하여 높은 경사각에서 이온 주입을 실행함으로써, 이온 빔 에너지는 증가될 수 있고, 이로써 빔 흐름(current)을 증가시키고, 주입 시간을 감소시키며, 장치의 처리량을 향상시키게 된다.
본 발명의 제2 실시예에 따르는 CMOS 집적 회로를 제조하기 위한 단순화된 공정이 도 6A 내지 도 6D에 도시되어 있다. 도 6A에 도시된 바와 같이, 제1 마스크(도시하지 않음)는 도 2AA와 관련하여 전술한 바와 같이 LOCOS 또는 STI에 의해 기판(412)에서 분리 영역(410)을 형성하기 위해 이용된다. 분리 영역(410)들은 기판(412) 내에 p-형 소자와 n-형 소자의 제조를 위한 영역들을 규정하기 위해 이격되어 있다.
도 6B에 도시된 바와 같이, 게이트 산화물 층과 폴리실리콘 층이 기판(412)에 피착되고, 제2 마스크(도시하지 않음)가 게이트 산화물 층과 폴리실리콘 층을 에칭하여, 게이트 전극(420)을 형성하는 데에 이용된다.
도 6C에 도시된 바와 같이, 측벽 절연체 층이 기판(412)에 피착되고,이 측벽 절연체 층은 방향성 에칭 공정을 이용하여 에칭되어, 게이트 전극(420)의 수직 또는 거의 수직의 측면 상에 측벽 스페이서(422)를 생성한다. 그 다음, 선택사항으로서의 프리-비정질화 주입이 전술한 바와 같이 실행될 수도 있다.
개구(432)를 구비하고 있는 제3 마스크(430)가 기판(412)의 표면상에 배치된다. 제3 마스크(430)는 p-형 소자가 형성되는 영역을 노출시키고, n-형 소자가 형성되는 영역을 막는다. p-형 소자의 n-웰(440), 채널 스톱부(442), 및 Vtp 임계 조절부(444)는 제3 마스크(430) 내의 개구(432)를 통하여 주입된다. 선택사항으로서의, p-형 소자의 펀치쓰루 스톱부가 제3 마스크(430) 내의 개구(432)를 통하여 주입될 수도 있다. p-형 소자의 n-웰(440), 채널 스톱부(442), 임계 조절부(444), 및 선택사항으로서의 펀치쓰루 스톱부의 주입은, 기판 표면의 법선 방향에 대하여 낮은 또는 0인 경사각으로 실행되며, 게이트 전극(420)을 통과하는데에 충분한 에너지에서 실행된다. 게이트 전극(420)의 존재로 인하여, 후술하는 바와 같이, n-웰(440), 채널 스톱부(442), 임계 조절부(444), 및 선택사항으로서의 펀치쓰루 스톱부의 주입 프로파일의 윤곽이 형성된다.
제3 마스크(430) 내의 개구(432)를 통한 저에너지 높은 경사각 p+ 소스/드레인 확장부의 주입은, p-형 소자의 소스/드레인 확장부(446)(도 7)를 형성한다. 제3 마스크(430) 내의 개구(432)를 통하여 p+ 소스/드레인 주입은 p-형 소자의 소스/드레인 영역(448)(도 7)을 형성한다. p+ 소스/드레인 주입은, 기판(212)의 표면의 법선 방향에 대하여 낮은 또는 0인 경사각으로 실행되고, 전형적으로 소스/드레인 확장부(446)의 주입과 동일한 또는 그보다 더 높은 에너지에서 그리고 그보다 더 높은 도즈량으로 실행된다. 제3 마스크(430) 내의 개구(432)를 통한 선택사항으로서의 높은 경사각 할로우 또는 포켓 주입이, p-형 소자의 n-형 포켓 주입을 형성하기 위해 이용될 수도 있다.
도 6D에 도시된 바와 같이, 제3 마스크(430)는 제거되고, 개구(462)를 구비하고 있는 제4 마스크(460)가 기판(412)의 표면상에 배치된다. 제4 마스크(460)는 n-형 소자가 형성되는 영역을 노출시키고, p-형 소자가 형성되는 영역을 막는다. n-형 소자의 p-웰(470), 채널 스톱부(472), 및 Vtn 임계 조절부(474)는, 제4 마스크(460) 내의 개구(462)를 통하여 주입된다. 선택사항으로서의, n-형 소자의 펀치쓰루 스톱부가 제4 마스크(460) 내의 개구(462)를 통하여 주입될 수도 있다. n-형 소자의 p-웰(470), 채널 스톱부(472), 임계 조절부(474), 및 선택사항으로서의 펀치쓰루 스톱부의 주입은, 기판 표면의 법선 방향에 대하여 낮은 또는 0인 경사각으로 실행되고, 게이트 전극(420)을 통과하는데에 충분한 에너지에서 실행된다. 게이트 전극(420)의 존재로 인하여, 후술하는 바와 같이, p-웰(470), 채널 스톱부(472), 임계 조절부(474), 및 선택사항으로서의 펀치쓰루 스톱부의 주입 프로파일의 윤곽이 형성된다.
제4 마스크(460) 내의 개구(462)를 통한 저에너지 높은 경사각 n+주입은, n-형 소자의 소스/드레인 확장부(476)(도 7)를 형성한다. 제4 마스크(460) 내의 개구(462)를 통하여 n+ 소스/드레인 주입은 n-형 소자의 소스/드레인 영역(478)(도 7)을 형성한다. 소스/드레인 영역(478)의 주입은, 기판(412)의 법선 방향에 대하여 낮은 또는 0인 경사각으로 실행되고, 소스/드레인 확장부(476)의 주입과 동일한 에너지 또는 그보다 더 높은 에너지 및 그보다 더 높은 도즈량으로 실행된다. 이로써, 소스/드레인 영역(478)은 전형적으로 소스/드레인 확장부(476)보다 더 깊게 된다. 제4 마스크(460) 내의 개구(462)를 통한 선택사항으로서의 높은 경사각 할로우 또는 포켓 주입이 n-형 소자의 p-형 포켓 주입을 형성하기 위해 이용될 수도 있다.
도 6A 내지 도 6D의 공정은 단지 2개의 주입 마스크를 필요로 하고, 이에 반하여 도 2AA 내지 도 2CJ의 종래기술의 공정은 6개의 주입 마스크를 필요로 한다는 것을 알 수 있을 것이다. 그 결과, 도 6A 내지 도 6D의 공정은 도 2AA 내지 도 2CJ의 공정과 비교해서 복잡도와 비용면에서 감소하게 된다.
도 6A 내지 도 6D의 공정에 따라 제조된 MOS 소자(n-형 소자 또는 p-형 소자)의 확대 단면도가 도 7에 도시되어 있다. 화살표(490)로 나타낸, 소스/드레인 확장부(446, 476)의 저에너지 높은 경사각 주입은, 소스/드레인 확장부(446, 476)가 측벽 스페이서(422)의 아래에서 그리고 선택사항으로서 게이트 전극(420)의 일부분의 아래에서 형성되는 것을 확실하게 한다. 소스/드레인 확장부(446, 476)의 형성은 종래기술의 공정과 같이, 측벽 스페이서(422)의 피착 및 에칭 이전에 별도의 마스크, 또는 배치가능한 스페이서의 이용을 필요로 하지 않는다. 화살표(492)로 나타낸, 소스/드레인 영역(448, 478)의, 낮은 또는 0인 경사각 주입은, 게이트 전극(420)과 측벽 스페이서(422)에 의해 막히고, 소스/드레인 확장부(446, 4764)보다 더 깊은 소스/드레인 영역(448, 478)을 제공한다. 게다가, n-웰(440) 및 p-웰(470)(도 7에 도시하지 않음), 채널 스톱부(442, 472), 임계 조절부(444, 474)의 주입은, 낮은 또는 0인 경사각으로 그리고 게이트 전극(420)과 측벽 스페이서(442)를 통과하는데에 충분한 에너지에서 실행된다. 게이트 전극(420), 및 약 2000Å의 수직 치수를 전형적으로 가진 측벽 스페이서(442)의 존재로 인하여, n-웰(440), p-웰(470), 채널 스톱부(442, 4472), 및 임계 조절부(444, 447)는, 도 7에 도시된 바와 같이, 게이트 전극(420) 쪽을 향하여 상방으로 윤곽이 형성된다. 하지만, 이 상방으로 윤곽이 형성된 프로파일은 소자의 성능을 손상시키지 않고, 어떤 경우에는 소자 성능을 향상시킬 수도 있다. 도 6A 내지 도 6D의 공정에서, 각각의 주입 마스크는 다수의 주입을 위해 이용됨으로써, 전체적인 공정을 단순화시킨다.
본 발명의 제3 실시예에 따르는 CMOS 집적 회로를 제조하기 위한 단순화된 공정이 도 8AA 내지 도 8BG에 도시되어 있다. 도 8AA에 도시된 바와 같이, 제1 마스크(도시하지 않음)가 도 2AA와 관련하여 전술한 바와 같이 LOCOS 또는 STI에 의해 기판(612)에서 분리 영역(610)을 형성하기 위해 이용된다. 분리 영역(610)들은 기판(612) 내에 p-형 소자와 n-형 소자의 제조를 위한 영역들을 규정하기 위해 이격되어 있다.
도 8AB에 도시된 바와 같이, 개구(622)를 구비하고 있는 제2 마스크(620)가 기판(612)의 표면상에 배치된다. 제2 마스크(620)는 p-형 소자가 형성되는 영역을 노출시키고, n-형 소자가 형성되는 영역을 막는다. 제2 마스크(620)는, 전술한 미국 특허 번호 제5,501,993호, 제5,814,866호, 및 제5,821,589에 상세히 개시된 바와 같이, 측방 분리를 위한 매립 주입 층(BILLI; buried implanted layer for lateral isolation) 공정을 실행하는데 이용된다. n-형 소자의 p-웰(630), 채널 스톱부(632), Vtn 임계 조절부(634)의 주입이, 예를 들면 1MeV 내지 2MeV의 에너지에서 보론을 이용하여, 제2 마스크(620) 내의 비-개구된 영역(640)을 통하여 주입된다. 특히, p-웰(630), 채널 스톱부(632), 및 임계 조절부(634)부의 주입이, 기판의 표면의 법선 방향에 대하여 낮은 또는 0인 경사각으로 실행되고, 제2 마스크(620)의 비-개구된 영역(640)을 통과하는데에 충분한 에너지에서 실행되며, 이는 통상적으로 블로킹 기능을 실행하게 된다. 제2 마스크(620)의 개구(622)에서, 주입은 더 깊게 되고, 매설층(636), 채널 스톱부(638), 및 임계 조절부(642)를 형성한다. 이들 주입은 충분히 깊게 되고(2 내지 4㎛), 이들은 회로의 동작을 방해하지 않는다.
p-형 소자의 n-웰(650), 채널 스톱부(652), 및 Vtp 임계 조절부(654)가, 제2 마스크(620) 내의 개구(622)를 통하여 주입된다. p-형 소자의 n-웰(650), 채널 스톱부(652), 및 임계 조절부(654)의 주입은, 기판 표면의 법선 방향에 대하여 낮은 또는 0인 경사각으로 실행되며, 개구(622) 내에 소망하는 주입 깊이를 생성하도록 선택된 에너지에서 실행된다. n-웰(650), 채널 스톱부(652), 및 임계 조절부(654)의 주입은, 제2 마스크(620)의 비-개구된 영역(640)에 의해 막힌다. 선택사항으로서의, n-형 소자의 펀치쓰루 스톱부가 제2 마스크(620)의 비-개구된 영역(640)을 통과하는데에 충분한 고에너지에서 주입될 수도 있다. 선택사항으로서의, p-형 소자의 펀치쓰루 스톱부가 제2 마스크(620) 내의 개구(622)를 통하여 주입될 수도 있다.
도 8AC에 도시된 바와 같이, 제2 마스크(620)는 제거되고, 게이트 산화물 층(660)과 폴리실리콘 층(662)이 기판(612)에 피착된다. 도 8AD에 도시된 바와 같이, 제3 마스크(도시하지 않음)가 게이트 산화물 층과 폴리실리콘 층을 에칭하여, 게이트 전극(670)을 형성하는데에 이용된다.
도 8BE에 도시된 바와 같이, 측벽 절연체 층(672)이 기판(612)에 피착되고, 측 벽 절연체 층(672)은,방향성 에칭 공정을 이용하여 에칭되어, 게이트 전극(670)의 수직 또는 거의 수직의 측면 상에 측벽 스페이서(674)(도 8BF 참조)를 생성한다. 그 다음, 선택사항으로서의 프리-비정질화 주입은 전술한 바와 같이 실행될 수도 있다.
도 8BF에 도시된 바와 같이, 개구(682)를 구비하고 있는 제4 마스크(680)가 기판(612)의 표면상에 배치된다. 제4 마스크(680)는 p-형 소자가 형성되는 영역을 노출시키고, n-형 소자가 형성되는 영역을 막는다. 제4 마스크(680) 내의 개구(682)를 통한 저에너지 높은 경사각 p+ 소스/드레인 확장부 주입은, p-형 소자의 소스/드레인 확장부(684)를 형성한다. 제4 마스크(680) 내의 개구(682)를 통하여 p+ 소스/드레인 주입은 p-형 소자의 소스/드레인 영역(686)을 형성한다. p+소스/드레인 주입은, 기판(612)의 표면의 법선 방향에 대하여 낮은 또는 0인 경사각으로 실행되고, 소스/드레인 확장부(684)의 주입과 동일한 에너지 또는 그보다 더 높은 에너지 에너지 및 더 높은 도즈량으로 실행된다. 제4 마스크(680) 내의 개구(682)를 통한 선택사항으로서의 높은 경사각 할로우 또는 포켓 주입이 p-형 소자의 n-형 포켓 주입을 형성하기 위해 이용될 수도 있다.
도 8BG에 도시된 바와 같이, 제4 마스크(680)는 제거되고, 개구(692)를 구비하고 있는 제5 마스크(690)는 기판(612)의 표면상에 배치된다. 제5 마스크(690)는 n-형 소자가 형성되는 영역을 노출시키고, p-형 소자가 형성되는 영역을 막는다. n-형 소자의 제5 마스크(690) 내의 개구(692)를 통한 저에너지 높은 경사각 n+주입은, 소스/드레인 확장부(694)를 형성한다. 제5 마스크(690) 내의 개구(692)를 통하여 n+ 소스/드레인 주입은 n-형 소자의 소스/드레인 영역(696)을 형성한다. 소스/드레인 영역(696)의 주입은, 기판(612)의 표면의 법선 방향에 대하여 낮은 또는 0인 경사각으로 실행되고, 소스/드레인 확장부(694)의 주입과 동일한 에너지 또는 그보다 더 높은 에너지에서 그리고 더 높은 도즈량으로 실행된다. 이로써, 소스/드레인 영역(696)은 전형적으로 소스/드레인 확장부(694)보다 더 깊게 된다. 제5 마스크(690) 내의 개구(692)를 통한 선택사항으로서의 높은 경사각 할로우 또는 포켓 주입이 n-형 소자의 p-형 포켓 주입을 형성하기 위해 이용될 수도 있다.
도 8AA 내지 도 8BG의 공정은 단지 3개의 주입 마스크를 필요로 하고, 이에 반하여, 도 2AA 내지 도 2CJ의 공정은 6개의 주입 마스크를 필요로 한다는 것은 알 수 있다. 그 결과, 도 8AA 내지 도 8BG의 공정은 도 2AA 내지 도 2CJ의 공정과 비교해서 복잡도과 비용면에서 감소하게 된다.
본 발명의 바람직한 실시예라고 간주되는 것이 예시되고 설명되었지만, 첨부된 청구범위에 의해 한정하는 발명의 범위를 벗어나지 아니하고도 다양한 변형 또는 변경이 가능하다는 것은 당업자라면 이해 할 수 있을 것이다.
Claims (20)
- 기판 상에서의 소자의 제조에 이용되는 방법에 있어서,상기 소자의 게이트 전극의 형성 이후, 측벽 절연체 층을 피착하고, 상기 측벽 절연체 층을 에칭하여, 상기 게이트 전극의 측면들 상에 측벽 스페이서들을 형성하는 단계;마스크의 개구들을 통하여 상기 소자의 소스/드레인 확장부들을 주입하는 단계 - 상기 소스/드레인 확장부들을 주입하는 단계는 저에너지에서 상기 기판 표면의 법선 방향에 대하여 제1 경사각으로 수행되며, 상기 소스/드레인 확장부들은 상기 측벽 스페이서들 아래에서 측방으로 형성됨 -;상기 마스크 내의 상기 개구들을 통하여 상기 소자의 소스/드레인 영역들을 주입하는 단계 - 상기 소스/드레인 영역들을 주입하는 단계는 상기 기판 표면의 상기 법선 방향에 대하여 상기 제1 경사각보다 낮은 또는 0인 경사각에서, 상기 소스/드레인 확장부들을 주입하는 단계와 동일한 또는 그보다 더 높은 에너지 및 더 높은 도즈량으로 수행됨 -; 및상기 마스크의 상기 개구들을 통하여 상기 소자의 웰을 주입하는 단계, 상기 마스크의 상기 개구들을 통해 상기 소자의 채널 스톱부를 주입하는 단계 및 상기 마스크의 상기 개구들을 통해 상기 소자의 Vt 임계 조절부를 주입하는 단계 - 상기 웰, 상기 채널 스톱부 및 상기 Vt 임계 조절부를 주입하는 단계들은 상기 게이트 전극을 통과하는데 충분한 에너지로 상기 기판 표면의 상기 법선 방향에 대하여 상기 제1 경사각보다 낮은 또는 0인 경사각에서 수행됨 -를 포함하는 방법.
- 제1항에 있어서,상기 소스/드레인 확장부들을 주입하는 단계는, 45° 내지 60°의 범위의 경사각에서 수행되는 방법.
- 제1항에 있어서,상기 소스/드레인 확장부들을 주입하는 단계 및 상기 소스/드레인 영역들을 주입하는 단계 이전에, 프리-비정질화 층(pre-amorphization layer)을 주입하는 단계를 더 포함하는 방법.
- 제3항에 있어서,저온 고상 에피텍셜 재성장 공정시, 500℃ 내지 800℃에서 상기 기판을 열처리하는 단계를 더 포함하는 방법.
- 제1항에 있어서,상기 소스/드레인 확장부들을 주입하는 단계는, 상기 소스/드레인 확장부들이 상기 게이트 전극들의 일부분들 아래에서 측방으로 형성되도록 선택된 경사각들 및 에너지들로 수행되는 방법.
- 기판 상의 회로의 제조에 이용되는 방법에 있어서,게이트 전극들의 형성 이후, 측벽 절연체 층을 피착하고 상기 측벽 절연체 층을 에칭하여, 상기 게이트 전극들의 측면들 상에 측벽 스페이서들을 형성하는 단계;제1 마스크의 개구들을 통하여 p-형 소자들의 소스/드레인 확장부들을 주입하는 단계;상기 제1 마스크의 상기 개구들을 통하여 상기 p-형 소자들의 소스/드레인 영역들을 주입하는 단계;제2 마스크의 개구들을 통하여 n-형 소자들의 소스/드레인 확장부들을 주입하는 단계;상기 제2 마스크 내의 상기 개구들을 통하여 상기 n-형 소자들의 소스/드레인 영역들을 주입하는 단계; 및상기 제1 마스크의 상기 개구들을 통하여 상기 p-형 소자들에서의 n-웰을 주입하는 단계, 상기 제1 마스크의 상기 개구들을 통하여 상기 p-형 소자들에서의 채널 스톱부를 주입하는 단계, 및 상기 제1 마스크의 상기 개구들을 통하여 상기 p-형 소자들에서의 Vtp 임계 조절부를 주입하는 단계를 포함하고,상기 소스/드레인 확장부들을 주입하는 단계는 저에너지에서 상기 기판 표면의 법선 방향에 대하여 제1 경사각으로 수행되며 상기 소스/드레인 확장부들은 상기 측벽 스페이서들의 아래에서 측방으로 형성되며,상기 소스/드레인 영역들을 주입하는 단계는, 상기 기판 표면의 상기 법선 방향에 대하여 상기 제1 경사각보다 낮은 또는 0인 경사각에서, 상기 소스/드레인 확장부들을 주입하는 단계들과 동일하거나 그보다 더 높은 에너지 및 더 높은 도즈량으로 수행되며,상기 p-형 소자들에서의 상기 n-웰, 상기 채널 스톱부, 및 상기 Vtp 임계 조절부를 주입하는 단계들은, 상기 게이트 전극들을 통과하는데 충분한 에너지에서 상기 기판 표면의 상기 법선 방향에 대하여 상기 제1 경사각보다 낮은 또는 0인 경사각으로 수행되는 방법.
- 기판 상의 회로의 제조에 이용되는 방법에 있어서,게이트 전극들의 형성 이후, 측벽 절연체 층을 피착하고 상기 측벽 절연체 층을 에칭하여, 상기 게이트 전극들의 측면들 상에 측벽 스페이서들을 형성하는 단계;제1 마스크의 개구들을 통하여 p-형 소자들의 소스/드레인 확장부들을 주입하는 단계;상기 제1 마스크의 상기 개구들을 통하여 상기 p-형 소자들의 소스/드레인 영역들을 주입하는 단계;제2 마스크의 개구들을 통하여 n-형 소자들의 소스/드레인 확장부들을 주입하는 단계;상기 제2 마스크의 상기 개구들을 통하여 상기 n-형 소자들의 소스/드레인 영역을 주입하는 단계; 및상기 제2 마스크의 상기 개구들을 통하여 상기 n-형 소자들에서의 p-웰을 주입하는 단계, 상기 제2 마스크의 상기 개구들을 통하여 상기 n-형 소자들에서의 채널 스톱부를 주입하는 단계, 및 상기 제2 마스크의 상기 개구들을 통하여 상기 n-형 소자들에서의 Vtn 임계 조절부를 주입하는 단계를 포함하고,상기 소스/드레인 확장부들을 주입하는 단계는 저에너지에서 상기 기판 표면의 법선 방향에 대하여 제1 경사각으로 수행되며 상기 소스/드레인 확장부들은 상기 측벽 스페이서들의 아래에서 측방으로 형성되며,상기 소스/드레인 영역들을 주입하는 단계는, 상기 기판 표면의 상기 법선 방향에 대하여 상기 제1 경사각보다 낮은 또는 0인 경사각에서, 상기 소스/드레인 확장부들을 주입하는 단계들과 동일하거나 그보다 더 높은 에너지 및 더 높은 도즈량에서 수행되며,상기 n-형 소자들에서의 상기 p-웰, 상기 채널 스톱부, 및 상기 Vtn 임계 조절부를 주입하는 단계들은, 상기 게이트 전극들을 통과하는데 충분한 에너지에서 상기 기판 표면의 상기 법선 방향에 대하여 상기 제1 경사각보다 낮은 또는 0인 경사각으로 수행되는 방법.
- 제6항 또는 제7항에 있어서,상기 제1 마스크의 상기 개구들을 통하여 상기 p-형 소자들의 할로우(halo) 주입을 수행하는 단계를 더 포함하는 방법.
- 제6항 또는 제7항에 있어서,상기 제2 마스크의 상기 개구들을 통하여 상기 n-형 소자들의 할로우 주입을 수행하는 단계를 더 포함하는 방법.
- 제6항 또는 제7항에 있어서,상기 소스/드레인 확장부들을 주입하는 단계들은, 45° 내지 60°의 범위의 경사각에서 수행되는 방법.
- 제6항 또는 제7항에 있어서,상기 소스/드레인 확장부들을 주입하는 단계 및 상기 소스/드레인 영역들을 주입하는 단계 이전에, 프리-비정질화 층을 주입하는 단계를 더 포함하는 방법.
- 제11항에 있어서,저온 고상 에피텍셜 재성장 공정시, 500℃ 내지 800℃에서 상기 기판을 열처리하는 단계를 더 포함하는 방법.
- 제6항 또는 제7항에 있어서,상기 소스/드레인 확장부들을 주입하는 단계는, 상기 소스/드레인 확장부들이 상기 게이트 전극들의 일부분들 아래에서 측방으로 형성되도록 선택된 경사각들 및 에너지들에서 수행되는 방법.
- 제6항에 있어서,상기 제1 마스크의 상기 개구들을 통하여 상기 p-형 소자들에서의 펀치쓰루 스톱부를 주입하는 단계를 더 포함하는 방법.
- 제6항에 있어서,상기 제2 마스크의 상기 개구들을 통하여 상기 n-형 소자들에서의 p-웰을 주입하는 단계, 상기 제2 마스크의 상기 개구들을 통하여 상기 n-형 소자들에서의 채널 스톱부를 주입하는 단계, 및 상기 제2 마스크의 상기 개구들을 통하여 상기 n-형 소자들에서의 Vtn 임계 조절부를 주입하는 단계를 더 포함하고,상기 n-형 소자들에서의 상기 p-웰, 상기 채널 스톱부, 및 상기 Vtn 임계 조절부를 주입하는 단계들은, 상기 게이트 전극들을 통과하는데 충분한 에너지에서 상기 기판 표면의 상기 법선 방향에 대하여 상기 제1 경사각보다 낮은 또는 0인 경사각에서 수행되는 방법.
- 제15항에 있어서,상기 제2 마스크의 상기 개구들을 통하여 상기 n-형 소자들에서의 펀치쓰루 스톱부를 주입하는 단계를 더 포함하는 방법.
- 삭제
- 삭제
- 삭제
- 삭제
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US09/342,958 | 1999-06-29 | ||
US09/342,958 US6187643B1 (en) | 1999-06-29 | 1999-06-29 | Simplified semiconductor device manufacturing using low energy high tilt angle and high energy post-gate ion implantation (PoGI) |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020027376A KR20020027376A (ko) | 2002-04-13 |
KR100681969B1 true KR100681969B1 (ko) | 2007-02-15 |
Family
ID=23344043
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020017016793A KR100681969B1 (ko) | 1999-06-29 | 2000-05-31 | 저에너지 높은 경사각 이온 주입을 이용하는 반도체장치의 제조 방법 |
Country Status (6)
Country | Link |
---|---|
US (1) | US6187643B1 (ko) |
EP (1) | EP1190442A2 (ko) |
JP (1) | JP2003503842A (ko) |
KR (1) | KR100681969B1 (ko) |
TW (1) | TW490742B (ko) |
WO (1) | WO2001001449A2 (ko) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6812521B1 (en) * | 1999-11-16 | 2004-11-02 | Advanced Micro Devices, Inc. | Method and apparatus for improved performance of flash memory cell devices |
US6693331B2 (en) * | 1999-11-18 | 2004-02-17 | Intel Corporation | Method of fabricating dual threshold voltage n-channel and p-channel MOSFETS with a single extra masked implant operation |
US6730555B2 (en) * | 2001-05-29 | 2004-05-04 | Texas Instruments Incorporated | Transistors having selectively doped channel regions |
JP3902426B2 (ja) * | 2001-07-13 | 2007-04-04 | 株式会社日立製作所 | 負圧アクチュエータの制御装置 |
US6468852B1 (en) | 2001-08-03 | 2002-10-22 | Micron Technology, Inc. | Methods of forming field effect transistors; methods of forming DRAM circuitry |
US6455383B1 (en) * | 2001-10-25 | 2002-09-24 | Silicon-Based Technology Corp. | Methods of fabricating scaled MOSFETs |
US6544853B1 (en) | 2002-01-18 | 2003-04-08 | Infineon Technologies Ag | Reduction of negative bias temperature instability using fluorine implantation |
US6780730B2 (en) | 2002-01-31 | 2004-08-24 | Infineon Technologies Ag | Reduction of negative bias temperature instability in narrow width PMOS using F2 implantation |
TW521331B (en) * | 2002-02-21 | 2003-02-21 | Delta Electronics Inc | Gate pad protection structure for power semiconductor device and the manufacturing method thereof |
US6743291B2 (en) * | 2002-07-09 | 2004-06-01 | Chartered Semiconductor Manufacturing Ltd. | Method of fabricating a CMOS device with integrated super-steep retrograde twin wells using double selective epitaxial growth |
US6881634B2 (en) * | 2002-08-30 | 2005-04-19 | Cypress Semiconductor Corporation | Buried-channel transistor with reduced leakage current |
US20040188765A1 (en) * | 2003-03-28 | 2004-09-30 | International Business Machines Corporation | Cmos device integration for low external resistance |
JP3737504B2 (ja) * | 2004-03-31 | 2006-01-18 | 松下電器産業株式会社 | 半導体装置の製造方法 |
US7297605B2 (en) * | 2004-05-10 | 2007-11-20 | Texas Instruments Incorporated | Source/drain extension implant process for use with short time anneals |
US7547945B2 (en) * | 2004-09-01 | 2009-06-16 | Micron Technology, Inc. | Transistor devices, transistor structures and semiconductor constructions |
JP4540438B2 (ja) * | 2004-09-27 | 2010-09-08 | 富士通セミコンダクター株式会社 | 半導体装置及びその製造方法 |
US20060113591A1 (en) * | 2004-11-30 | 2006-06-01 | Chih-Hao Wan | High performance CMOS devices and methods for making same |
US7208330B2 (en) * | 2005-01-12 | 2007-04-24 | Texas Instruments Incorporated | Method for varying the uniformity of a dopant as it is placed in a substrate by varying the speed of the implant across the substrate |
US7384849B2 (en) * | 2005-03-25 | 2008-06-10 | Micron Technology, Inc. | Methods of forming recessed access devices associated with semiconductor constructions |
KR100687872B1 (ko) * | 2005-05-18 | 2007-02-27 | 주식회사 하이닉스반도체 | 반도체소자 제조를 위한 이온주입방법 및 이를 이용한경사형 접합 형성방법 |
US7354833B2 (en) * | 2005-06-10 | 2008-04-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for improving threshold voltage stability of a MOS device |
KR100668748B1 (ko) * | 2005-06-29 | 2007-01-29 | 주식회사 하이닉스반도체 | 게이트-관통 이온주입을 이용한 반도체소자의 제조방법 |
US7282401B2 (en) | 2005-07-08 | 2007-10-16 | Micron Technology, Inc. | Method and apparatus for a self-aligned recessed access device (RAD) transistor gate |
US7867851B2 (en) | 2005-08-30 | 2011-01-11 | Micron Technology, Inc. | Methods of forming field effect transistors on substrates |
US7700441B2 (en) * | 2006-02-02 | 2010-04-20 | Micron Technology, Inc. | Methods of forming field effect transistors, methods of forming field effect transistor gates, methods of forming integrated circuitry comprising a transistor gate array and circuitry peripheral to the gate array, and methods of forming integrated circuitry comprising a transistor gate array including first gates and second grounded isolation gates |
US7602001B2 (en) | 2006-07-17 | 2009-10-13 | Micron Technology, Inc. | Capacitorless one transistor DRAM cell, integrated circuitry comprising an array of capacitorless one transistor DRAM cells, and method of forming lines of capacitorless one transistor DRAM cells |
US7772632B2 (en) * | 2006-08-21 | 2010-08-10 | Micron Technology, Inc. | Memory arrays and methods of fabricating memory arrays |
US7589995B2 (en) * | 2006-09-07 | 2009-09-15 | Micron Technology, Inc. | One-transistor memory cell with bias gate |
US7923373B2 (en) | 2007-06-04 | 2011-04-12 | Micron Technology, Inc. | Pitch multiplication using self-assembling materials |
DE102008030856B4 (de) * | 2008-06-30 | 2015-12-03 | Advanced Micro Devices, Inc. | Verfahren zur Schwellwerteinstellung für MOS-Bauelemente |
DE102008030855A1 (de) * | 2008-06-30 | 2009-12-31 | Advanced Micro Devices, Inc., Sunnyvale | Verringern der Implantationsbeeinträchtigung in geneigten Implantationen durch Verschieben von Implantationsmasken |
US8124506B2 (en) * | 2008-08-14 | 2012-02-28 | Varian Semiconductor Equipment Associates, Inc. | USJ techniques with helium-treated substrates |
US8372735B2 (en) * | 2008-08-14 | 2013-02-12 | Varian Semiconductor Equipment Associates, Inc. | USJ techniques with helium-treated substrates |
JP2012114274A (ja) * | 2010-11-25 | 2012-06-14 | Elpida Memory Inc | 半導体装置及びその製造方法 |
KR102137371B1 (ko) | 2013-10-29 | 2020-07-27 | 삼성전자 주식회사 | 반도체 장치 및 이의 제조 방법 |
US10049942B2 (en) * | 2015-09-14 | 2018-08-14 | Globalfoundries Inc. | Asymmetric semiconductor device and method of forming same |
Family Cites Families (23)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02276274A (ja) * | 1989-04-18 | 1990-11-13 | Matsushita Electron Corp | 半導体装置の製造方法 |
JPH0423329A (ja) * | 1990-05-14 | 1992-01-27 | Fujitsu Ltd | 半導体装置の製造方法 |
JP2632101B2 (ja) * | 1990-11-05 | 1997-07-23 | 三菱電機株式会社 | 半導体装置の製造方法 |
KR940004446B1 (ko) * | 1990-11-05 | 1994-05-25 | 미쓰비시뎅끼 가부시끼가이샤 | 반도체장치의 제조방법 |
JPH0521448A (ja) * | 1991-07-10 | 1993-01-29 | Sharp Corp | 半導体装置の製造方法 |
JPH06104277A (ja) * | 1992-09-22 | 1994-04-15 | Nippon Semiconductor Kk | 半導体集積回路の製造方法 |
JPH06232156A (ja) * | 1993-01-29 | 1994-08-19 | Ricoh Co Ltd | 半導体装置とその製造方法 |
JPH0737991A (ja) * | 1993-07-23 | 1995-02-07 | Sony Corp | 半導体集積回路とその製造方法 |
JPH0778984A (ja) * | 1993-09-07 | 1995-03-20 | Hitachi Ltd | 半導体装置及びその製造方法 |
JPH07221041A (ja) * | 1994-01-28 | 1995-08-18 | Sony Corp | 半導体装置の製造方法 |
JP2687890B2 (ja) | 1994-08-01 | 1997-12-08 | 日本電気株式会社 | Mos型半導体装置の製造方法 |
US5501993A (en) | 1994-11-22 | 1996-03-26 | Genus, Inc. | Method of constructing CMOS vertically modulated wells (VMW) by clustered MeV BILLI (buried implanted layer for lateral isolation) implantation |
JPH09102550A (ja) * | 1995-05-09 | 1997-04-15 | Mosel Vitelic Inc | Ldd cmos形成方法 |
DE19527146A1 (de) * | 1995-07-25 | 1997-01-30 | Siemens Ag | Verfahren zur Herstellung eines selbstjustierten Kontaktes und eines dotierten Bereichs |
US5686324A (en) * | 1996-03-28 | 1997-11-11 | Mosel Vitelic, Inc. | Process for forming LDD CMOS using large-tilt-angle ion implantation |
US5827747A (en) * | 1996-03-28 | 1998-10-27 | Mosel Vitelic, Inc. | Method for forming LDD CMOS using double spacers and large-tilt-angle ion implantation |
KR100205320B1 (ko) * | 1996-10-25 | 1999-07-01 | 구본준 | 모스펫 및 그 제조방법 |
JPH10229134A (ja) * | 1996-12-13 | 1998-08-25 | Hitachi Ltd | 半導体集積回路装置の製造方法および半導体集積回路装置 |
JP3394408B2 (ja) * | 1997-01-13 | 2003-04-07 | 株式会社リコー | 半導体装置及びその製造方法 |
US5821589A (en) | 1997-03-19 | 1998-10-13 | Genus, Inc. | Method for cmos latch-up improvement by mev billi (buried implanted layer for laternal isolation) plus buried layer implantation |
US5913124A (en) * | 1997-05-24 | 1999-06-15 | United Microelectronics Corporation | Method of making a self-aligned silicide |
US6008099A (en) * | 1998-03-30 | 1999-12-28 | Advanced Micro Devices, Inc. | Fabrication process employing a single dopant implant for formation of a drain extension region and a drain region of an LDD MOSFET using enhanced lateral diffusion |
US5949112A (en) | 1998-05-28 | 1999-09-07 | Lucent Technologies Inc. | Integrated circuits with tub-ties |
-
1999
- 1999-06-29 US US09/342,958 patent/US6187643B1/en not_active Expired - Lifetime
-
2000
- 2000-05-31 JP JP2001506579A patent/JP2003503842A/ja active Pending
- 2000-05-31 KR KR1020017016793A patent/KR100681969B1/ko not_active IP Right Cessation
- 2000-05-31 EP EP00939468A patent/EP1190442A2/en not_active Withdrawn
- 2000-05-31 WO PCT/US2000/015063 patent/WO2001001449A2/en not_active Application Discontinuation
- 2000-06-08 TW TW089111119A patent/TW490742B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
TW490742B (en) | 2002-06-11 |
EP1190442A2 (en) | 2002-03-27 |
WO2001001449A8 (en) | 2001-10-04 |
WO2001001449A2 (en) | 2001-01-04 |
JP2003503842A (ja) | 2003-01-28 |
US6187643B1 (en) | 2001-02-13 |
KR20020027376A (ko) | 2002-04-13 |
WO2001001449A3 (en) | 2001-07-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100681969B1 (ko) | 저에너지 높은 경사각 이온 주입을 이용하는 반도체장치의 제조 방법 | |
US5899732A (en) | Method of implanting silicon through a polysilicon gate for punchthrough control of a semiconductor device | |
KR100615657B1 (ko) | 격자간 원자들을 생성하기 위한 준-비정질의 경사각 주입을 이용하여 강화된 횡방향 확산을 제공하는 채널 길이가 감소된 저농도로 도핑된 드레인 트랜지스터 | |
US5976956A (en) | Method of controlling dopant concentrations using transient-enhanced diffusion prior to gate formation in a device | |
EP0208935B1 (en) | Narrow channel width fet | |
US7217627B2 (en) | Semiconductor devices having diffusion barrier regions and halo implant regions and methods of fabricating the same | |
KR0158873B1 (ko) | 반도체 디바이스 제조방법 | |
US5943595A (en) | Method for manufacturing a semiconductor device having a triple-well structure | |
US4912053A (en) | Ion implanted JFET with self-aligned source and drain | |
JPH10200110A (ja) | 半導体装置及びその製造方法 | |
KR20010020828A (ko) | 플루오르 임플란트를 이용한 산화물 제조 방법 | |
KR100324931B1 (ko) | 반도체장치 및 그의 제조방법 | |
JPH02278761A (ja) | 0.5ミクロン以下に縮小可能な選択的エピタキシャル成長を使用するcmos及びバイポーラ製造方法 | |
Pramanik et al. | MeV implantation for VLSI | |
JP2000216108A (ja) | 半導体装置の製造方法 | |
KR20000001914A (ko) | 반도체 집적회로의 다중 웰 형성방법 | |
KR20030089075A (ko) | 삼중웰 구조를 갖는 반도체소자의 제조 방법 | |
KR19990005828A (ko) | Pmosfet 내의 소오스/드레인의 p-n 얕은 접합 형성방법 | |
JPH11121394A (ja) | 半導体装置の製造方法 | |
JPH0722623A (ja) | 半導体装置の製造方法 | |
US6432759B1 (en) | Method of forming source and drain regions for CMOS devices | |
KR100720405B1 (ko) | 반도체 소자의 제조방법 | |
CN114830303A (zh) | 用于控制晶体管中的掺杂剂分布的穿通栅极共植入物种 | |
KR100406589B1 (ko) | 반도체 소자의 제조방법 | |
KR100322889B1 (ko) | 반도체장치의 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130125 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20140129 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |