KR100662219B1 - 클록 생성 회로, 화상 표시 장치 및 방법 - Google Patents

클록 생성 회로, 화상 표시 장치 및 방법 Download PDF

Info

Publication number
KR100662219B1
KR100662219B1 KR1019990050142A KR19990050142A KR100662219B1 KR 100662219 B1 KR100662219 B1 KR 100662219B1 KR 1019990050142 A KR1019990050142 A KR 1019990050142A KR 19990050142 A KR19990050142 A KR 19990050142A KR 100662219 B1 KR100662219 B1 KR 100662219B1
Authority
KR
South Korea
Prior art keywords
signal
pixels
horizontal direction
division ratio
dot clock
Prior art date
Application number
KR1019990050142A
Other languages
English (en)
Other versions
KR20000035436A (ko
Inventor
카토요시키
Original Assignee
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤 filed Critical 소니 가부시끼 가이샤
Publication of KR20000035436A publication Critical patent/KR20000035436A/ko
Application granted granted Critical
Publication of KR100662219B1 publication Critical patent/KR100662219B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/455Demodulation-circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/12Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising
    • H04N5/126Devices in which the synchronising signals are only operative if a phase difference occurs between synchronising and synchronised scanning devices, e.g. flywheel synchronising whereby the synchronisation signal indirectly commands a frequency generator
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/0122Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal the input and the output signals having different aspect ratios
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Details Of Television Scanning (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronizing For Television (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

다른 종류의 포맷의 영상신호에 따라서 생성하는 도트 클록의 지터(jitter)를 저감하는 동시에, 비용이 비싸지는 것을 억제한다.
기준신호를 생성하는 기준신호 생성수단(11)과, 도트 클록 신호를 생성하는 전압제어 발진수단(15)과, 도트 클록 신호를 분주하는 분주수단(17)과, 기준신호 생성수단(11)으로부터의 기준신호와 분주수단(17)으로부터의 신호와의 위상차를 검출하여, 전압제어 발진수단(15)에서 생성하는 도트 클록 신호의 주파수를 제어하는 제어전압을 생성하는 위상 비교 수단(13)과, 분주수단(17)에 있어서의 분주비를, 하나의 포맷의 영상신호의 수평방향에 있어서의 전 화소수와 다른 포맷의 영상신호의 수평방향에 있어서의 전 화소수와의 최대공약수로 나눈 값 이하로 하도록 설정하는 분주비 설정수단(18)과, 설정된 분주비를, 영상신호의 포맷에 따라서 전환 제어하는 분주비 전환수단(18)을 구비한다.
도트 클록 신호, 분주비, 화소수

Description

클록 생성 회로, 화상 표시 장치 및 방법{Clock generator, and image displaying apparatus and method}
도 1은 본 발명을 적용한 화상 표시 장치를 도시하는 블록도.
도 2는 본 발명을 적용한 화상 표시 장치에 구비되는 클록 생성 회로를 도시하는 블록도.
도 3은 분주비 제어부에 의해 분주비가 전환 제어된 클록 생성 회로에 대해서 설명하기 위한 도면이고, (a)가 HD 신호에 대한 도트 클록을 생성할 때의 클록 생성 회로이며, (b)가 NTSC 배속수직 확대신호에 대한 도트 클록을 생성할 때의 클록 생성 회로이고, (c)가 HD 수평귀선 확대신호에 대한 도트 클록을 생성할 때의 클록 생성 회로.
도 4는 HD 신호에 대해서 설명하기 위한 도면.
도 5는 NTSC 배속신호에 대해서 설명하기 위한 도면.
도 6은 NTSC 배속수직 확대신호에 대해서 설명하기 위한 도면.
도 7은 HD 수평귀선 확대신호에 대해서 설명하기 위한 도면.
도 8은 종래에 있어서의 클록 생성 회로에 대해서 설명하기 위한 도면이고, (8)이 HD 신호에 대한 도트 클록을 생성할 때의 클록 생성 회로이며, (b)가 NTSC 배속수직 확대신호에 대한 도트 클록을 생성할 때의 클록 생성 회로이고, (c)가 HD 수평귀선 확대신호에 대한 도트 클록을 생성할 때의 클록 생성 회로.
도 9는 종래에 있어서의 다른 클록 생성 회로에 대해서 설명하기 위한 도면이고, (a)가 HD 신호에 대한 도트 클록을 생성할 때의 클록 생성 회로이며, (b)가 NTSC 배속수직 확대신호에 대한 도트 클록을 생성할 때의 클록 생성 회로이고, (c)가 HD 수평귀선 확대신호에 대한 도트 클록을 생성할 때의 클록 생성 회로.
도 10은 종래에 있어서의 또 다른 클록 생성 회로에 대해서 설명하기 위한 도면이고, (a)가 HD 신호에 대한 도트 클록을 생성할 때의 클록 생성 회로이며, (b)가 NTSC 배속수직 확대신호에 대한 도트 클록을 생성할 때의 클록 생성 회로이고, (c)가 HD 수평귀선 확대신호에 대한 도트 클록을 생성할 때의 클록 생성 회로.
*도면의 주요 부분에 대한 부호의 설명*
1: 화상 표시 장치 5: 포맷 변환부
11: 수정 발진기 13: 위상 비교기
15: VCO 12, 16, 17: 분주기
본 발명은 포맷이 다른 복수의 영상신호가 나타내는 화상을 표시하기 위한 도트 클록 신호를 생성하는 클록 생성 회로, 이 클록 생성 회로를 구비한 화상 표 시 장치 및 방법에 관한 것이다.
화상을 표시하기 위해서 채용되어 있는 포맷형식으로서는, 종래의 주사선 525 내지 625개의 방식과 비교하여 1000개 이상의 수평 주사선에 의한 고 해상도를 실현하는 텔레비전 방식인 HD(high-definition) 방식이나 NTSC(National Television System Committee) 배속방식 등이 있다.
상기 HD 신호 및 NTSC 배속신호는, 도 4 및 도 5에 도시하는 바와 같은 포맷의 영상신호이다. 즉, HD 신호는 도 4에 도시하는 바와 같이 전 수직 라인수가 1125 라인/프레임이고, NTSC 배속신호는 도 5에 도시하는 바와 같이 전 수직 라인수가 1050 라인/프레임이다. 필드당 전 수직 라인수와 수직 주사 주파수에 의해서 결정되기 때문에 수직 주사 주파수를 60Hz로 하면, HD 신호와 NTSC 배속신호의 수평 주사 주파수는,
HD 신호: 1125/2×60= 33.75 kHz
NTSC 배속신호: 1050/2×60= 31.5 kHz
가 된다.
이와 같이 수평 주사 주파수가 다르면, 각각의 수평 주사 주파수에 대응한 편향 시스템이 필요하게 되기 때문에, 도 6에 도시하는 바와 같이, NTSC 배속신호의 수직 라인수를 1125로 증가시키는 것으로 수평 주사 주파수를 33.75 kHz에 통합하는 것이 행해지고 있다. 즉, HD 신호 또는 NTSC 배속신호가 입력된 경우라도 수평 주사 주파수를 33.75 kHz의 일정치로서 영상신호를 표시한다. 또, 상술한 바와 같이 수직 라인수를 확대시킨 NTSC 배속신호를, NTSC 배속수직 확대신호라고 칭한다.
또한, 도 4에 도시한 HD 신호에 있어서, 수평 유효 화소수 1920에 대한 전 수평 화소수 2200의 비(1920/2200)는, 약 0.87이 된다. 한편, 도 5에 도시한 NTSC 배속신호에 있어서, 수평 유효 화소수 1440에 대한 전 수평 화소수 1716의 비(1440/1716)는, 약 0.84가 된다. 여기서, HD 신호에 있어서의 수평 유효 화소수/전 수평 화소수가, NTSC 배속신호에 있어서의 수평 유효 화소수/전 수평 화소수보다도 크기 때문에, HD 신호 쪽이 전 수평 화소 중에 차지하는 유효 화소의 수가 많게 된다. 이것은, HD 신호 쪽이 NTSC 배속신호보다도 리트레이스(retrace) 시간의 비가 작다는 것을 의미하고 있다.
이것에 대응하기 위해서, HD 신호 및 NTSC 배속신호에 따라서 동작하는 편향 시스템은, 리트레이스 시간의 상이에 기인하는 비용 증가를 초래하고, 이것에 대하여 HD 신호의 전 수평 화소수를 증가시키며, HD 신호의 리트레이스 시간의 비가 NTSC 배속신호와 같은 정도로 되어 있다.
이 경우에 필요하게 되는 HD 신호의 전 수평 화소수는, 1920/전 수평 화소수=0.84로부터, 2280이 된다. 이와 같이 리트레이스 시간의 비를 고려하면, 전 수평 화소수를 2280으로 한 도 7에 도시하는 바와 같은 포맷의 영상신호가 된다. 이하, 이 도 7에 도시한 포맷에 준한 영상신호를 HD 수평귀선 확대신호라고 칭한다.
여기서, 수평 편향 주파수를 33.75 kHz에 통일한 텔레비전 장치로서는, 도 4에 도시한 바와 같은 HD 신호, 도 6에 도시한 바와 같은 NTSC 배속수직 확대신호, 도 7에 도시한 바와 같은 HD 수평귀선 확대신호가 나타내는 화상을 표시하게 된다.
상기 HD신호, NTSC 배속수직 확대신호 및 HD 수평귀선 확대신호의 3개의 포맷에 있어서, 각각 필요한 도트 클록의 주파수는, 이하에 나타내게 된다. 하기 표 1에 있어서, 도트 클록은, 수평 주사 주파수의 전 수평 화소수배한 주파수를 갖는 신호이다.
Figure 111999014790652-pat00001
NTSC 수직확대신호와 HD 신호에서 수평 편향 주파수가 33.75 kHz로써 동일한 값이기 때문에, 도트 클록을 생성할 때에는, 클록 생성 회로를 사용하여 수평 주사 주파수를 전 수평 화소수배하여 차례로 배로 하여 도트 클록을 생성한다.
그러나, 종래의 텔레비전에 구비되어 있는 PLL 회로는, 도 8의 (a) 내지 (c)에 도시하는 것이 많았다. 즉, 도 8에 도시하는 바와 같이 구성된 PLL 회로(100)는, 분주기(101)에 있어서의 분주비를 신호 포맷에 따라서 바꾸는 것으로, 각 포맷의 영상신호에 따른 도트 클록을 생성하도록 구성되어 있다. 즉, 이 PLL 회로(100)에서는, HD 신호를 표시할 때의 도트 클록을 생성할 때에는 도 8의 (a)에 도시하는 바와 같이 분주비가 2200으로 바뀌어지고, NTSC 배속수직 확대신호를 표시할 때의 도트 클록을 생성할 때에는 도 8의 (b)에 도시하는 바와 같이 분주비가 1716으로 바뀌어지며, HD 수평귀선 확대신호를 표시할 때의 도트 클록을 생성할 때에는 도 8의 (c)에 도시하는 바와 같이 분주비가 2280으로 바뀌어진다. 이 때, 예를 들면, 분주기(101)에 외부로부터 전환 신호가 입력되는 것으로, 분주비가 전환 제어된다.
그 결과, 이 PLL 회로(100)는, 33.75 kHz의 기준신호로부터, HD 신호를 표시할 때에는 74.25MHz의 도트 클록을 생성하고, NTSC 배속수직 확대신호를 표시할 때에는 57.915MHz의 도트 클록을 생성하며, HD 수평귀선 확대신호를 표시할 때에는 76.95MHz의 도트 클록을 생성한다.
그러나, 상술한 도 8에 도시한 PLL 회로(100)에서는, 분주기(101)에 있어서의 분주비가 높기 때문에, 생성한 도트 클록에 지터가 많이 발생하게 된다. 또한, 도 8에 도시한 PLL 회로(100)는, 위상 비교기(102)에 입력하는 기준신호의 주파수가 33.75 kHz로 낮다. 그러므로, 이 PLL 회로(100)에 있어서, 수정 발진기를 사용하여 기준신호를 생성하는 것은 불가능하다. 그래서, 안정한 33.75 kHz의 기준신호를 생성하기 위해서는, 예를 들면 10MHz 내지 25MHz 정도의 주파수의 신호를 수정 발진기로 생성하여, 해당 발진한 신호를 분주한다. 또한, PLL 회로(100)에서는, 도트 클록을 또 다른 분주기를 통과시킴으로써, 수평 편향 주파수를 생성하도록 이루어져 있다. 여기서, 수평 편향 주파수를 나타내는 신호를 생성하는 다른 분주기의 분주비(L)는, 전 수평 방향에 있어서의 라인수에 의거하여 결정하고 있다.
다음에, PLL 회로에 있어서, HD신호, NTSC 배속수직 확대신호 및 HD 수평귀선 확대신호의 3종의 포맷의 영상신호에 대응하여 분주비(N)를 결정하는 일 예에 대해서 설명한다.
NTSC 배속수직 확대신호, HD 신호 및 HD 수평귀선 확대신호의 전 수평 화소수에 착안하면, 각각 1717, 2200, 2280이 된다. 그리고, 이것을 소수로 분해하면,
1716 = 2*2*3*11*13
2200 = 2*2*2*5*5*11
2280 = 2*2*2*3*5*19
이 된다. 그리고, PLL 회로에 있어서, 분주비(N)는 상기 수학식 1 내지 수학식 3의 소수의 조합의 어느 하나로 된다.
NTSC 배속수직 확대신호, HD 신호 및 HD 수평귀선 확대신호를 표시하기 위한 도트 클록을 생성하는 PLL 회로에서, 동일한 발진기를 사용하기 위해서는, 상기 수학식 1 내지 수학식 3으로부터 최대공약수를 뺀 수를 분주비(N)로 한다. 그리고, NTSC 배속수직 확대신호에 있어서의 분주비(N)는 3*11*13=429가 되며, HD 신호에 있어서의 분주비는 2*5*5*11=550이 되고, HD 수평귀선 확대신호에 있어서의 분주비는 2*3*5*19=570이 된다. 그리고, 이와 같이 결정한 분주비(N)의 PLL 회로(110)는, 도 9의 (a) 내지 (c)에 도시한다. 또한, 이 도 9에 도시한 PLL 회로(110)는, 각 포맷에 있어서의 수직 라인수 및 도트 클록에 따라서 분주비가 결정되어 33.75 kHz의 수평 편향 주파수의 신호를 출력하도록, 각각 분주비(L)가 2200, 1716, 2280으로 이루어진다.
그러나, 도 9에 도시한 바와 같은 PLL 회로(100)에서는, 여전히 위상 비교기에 입력하는 신호를 생성할 때의 분주비가 높고, 또한 위상 비교기에 입력되는 기준신호의 주파수도 135kHz로 낮으며 도트 클록의 지터가 많아진다. 따라서, 도 9에 도시한 PLL 회로(110)에서는, 고 정밀도의 화상을 표시하기 위한 HD 신호를 취급하는 데 부적합하다.
상기 도트 클록의 지터를 저감하기 위해서, 분주비(N)를 100 이하로 하고, 위상 비교에 입력하는 기준신호의 주파수를 MHz 오더로서 설계한 PLL 회로(120)를 도 10에 도시한다.
이 도 10에 도시하는 PLL 회로(120)에서는, 도 10의 (b)에 도시하는 NTSC 배속수직 확대신호에 있어서는 분주비(N)를 39로 하고, 도 10의 (a)에 도시하는 HD 신호에 있어서는 분주비(N)를 55로 하며, 도 10의 (c)에 도시하는 HD 수평귀선 확대신호에 있어서는 분주비(N)를 57로 한다. 이 도 10에 도시하는 PLL 회로(120)에서는, HD 신호와 HD 수평귀선 확대신호에 있어서의 도트 클록을 생성할 때의 기준신호의 주파수를 1.35MHz, NTSC 배속수직 확대신호에 있어서의 도트 클록을 생성할 때의 기준신호의 주파수를 1.485MHz로 할 필요가 있다.
그러나, HD 신호에 있어서의 도트 클록을 생성할 때의 기준신호의 주파수 1.35MHz와, NTSC 배속수직 확대신호에 있어서의 도트 클록을 생성할 때의 기준신호의 주파수 1.485MHz를 공통의 수정 발진기로 생성하는 것이 곤란하고, 2개의 수정 발진기가 필요하게 된다. 따라서, 분주비(N)를 낮게 하더라도, 수정 발진기를 2개 설치할 필요가 있어, 비용이 비싸게 된다.
그래서, 본 발명은, 상술한 바와 같은 실정을 감안하여 제안된 것으로, 다른 종류의 포맷의 영상신호에 따라서 생성하는 도트 클록의 지터를 저감함과 동시에, 비용이 비싸지는 일이 없는 클록 생성 회로, 화상 표시 장치 및 방법을 제공하는 것을 목적으로 한다.
상술한 과제를 해결하는 본 발명에 관계되는 클록 생성 회로는, 기준신호를 생성하는 기준신호 생성수단과, 도트 클록 신호를 생성하는 전압제어 발진수단과, 전압제어 발진수단으로부터의 도트 클록 신호를 분주하는 분주수단과, 기준신호 생성수단으로부터의 기준신호와 분주수단으로부터의 신호와의 위상차를 검출하여, 전압제어 발진수단에서 생성하는 도트 클록 신호의 주파수를 제어하는 제어전압을 생성하는 위상 비교 수단과, 분주수단에 있어서의 분주비를, 하나의 포맷의 영상신호의 수평방향에 있어서의 전 화소수와 다른 포맷의 영상신호의 수평방향에 있어서의 전 화소수와의 최대공약수로 나눈 값 이하로 하도록 설정하는 분주비 설정수단과, 분주비 설정수단에서 설정된 분주비를, 영상신호의 포맷에 따라서 전환 제어하는 분주비 전환수단을 구비하는 것을 특징으로 하는 것이다.
이러한 클록 생성 회로는, 분주수단에 있어서의 분주비를, 하나의 포맷의 영상신호의 수평방향에 있어서의 전 화소수와 다른 포맷의 영상신호의 수평방향에 있어서의 전 화소수와의 최대공약수로 나눈 값 이하로 하도록 설정하는 분주비 설정수단을 구비하기 때문에, 영상신호가 나타내는 화상의 수평방향의 화소수를 변화시켜서 분주비를 설정하여 도트 클록을 생성한다.
또한, 본 발명에 관계되는 화상 표시 장치 및 방법은, 하나의 포맷의 영상신호의 수평방향에 있어서의 전 화소수와 다른 포맷의 영상신호의 수평방향에 있어서의 전 화소수와의 최대공약수로 나눈 값 이하로 하도록 설정된 분주비를 사용하여 생성한 도트 클록 신호에 따라서 영상신호를 변환하고, 변환한 영상신호를 사용하여 화상을 표시하는 것을 특징으로 한다.
이하, 본 발명의 실시 형태에 대해서 도면을 참조하여 상세히 설명한다.
본 발명은, 예를 들면 도 1에 도시하는 바와 같은 화상 표시 장치(1)에 적용된다. 이 화상 표시 장치(1)는, 외부로부터 휘도신호(Y), 색신호(C) 및 동기신호를 포함하는 영상신호가 입력되는 Y/C 분리부(2)를 구비한다. 이 Y/C 분리부(2)는, 입력된 영상신호를 휘도신호(Y)와 색신호(C)로 분리하는 처리를 행한다. 그리고, 이 Y/C 분리부(2)는, 휘도신호(Y)를 동기분리부(3)에 출력함과 동시에, 색신호(C)를 크로마 디코더(chroma decoder; 4)에 출력한다.
이 Y/C 분리부(2)에 입력되는 영상신호로서는, 상술한 도 6에 도시한 바와 같은 포맷의 NTSC 배속수직 확대신호, 도 4에 도시한 HD신호, 도 7에 도시한 HD 수평귀선 확대신호가 입력된다. 이들 NTSC 배속수직 확대신호, HD신호, HD 수평귀선 확대신호는 각각 포맷이 다르고, 화상 표시 장치(1)는, 입력된 영상신호의 포맷에 따라서 화상을 표시하기 위한 처리를 행한다.
동기분리부(3)는, Y/C 분리부(2)로부터의 휘도신호(Y) 및 동기신호가 입력된다. 이 동기분리부(3)는, 휘도신호(Y)와 동기신호를 분리하는 처리를 행하는 것으로, 동기신호를 수평동기신호와 수직동기신호로 한다. 그리고, 이 동기분리부(3)는, 포맷 변환부(5)에 휘도신호(Y)와 함께, 수평동기신호 및 수직동기신호를 출력한다.
크로마 디코더(4)는, Y/C 분리부(2)로부터의 색신호(C)를 사용하여 색차신호(Cb) 및 색차신호(Cr)를 생성한다. 그리고, 이 크로마 디코더(4)는, 색차신호(Cb) 및 색차신호(Cr)를 포맷 변환부(5)에 출력한다.
포맷 변환부(5)는, 외부로부터 Y/C 분리부(2)에 입력된 다른 포맷의 영상신호를 변환한다. 이로써, 포맷 변환부(5)는, 휘도신호(Y), 색차신호(Cb), 색차신호(Cr), 수평동기신호, 수직동기신호 및 도트 클록을 생성하여 편향/CRT부(6)에 출력한다.
또한, 이 포맷 변환부(5)에는, 도 2에 도시하는 바와 같은 클록 생성 회로(10)가 내장되어 있다. 또, 이 포맷 변환부(5)에 내장된 클록 생성 회로(10)의 동작에 대해서는 후술한다.
편향/CRT부(6)는, 포맷 변환부(5)로부터의 휘도신호(Y), 색차신호(Cb), 색차신호(Cr)에 근거하여 화상을 표시하도록 동작한다. 이 때, 편향/CRT부(6)는, 수평동기신호, 수직동기신호 및 도트 클록을 사용하여, 각 포맷에 따라서 화상을 표시하도록 동작한다.
상기 포맷 변환부(5)에 내장된 도 2에 도시하는 클록 생성 회로(10)는, 수정 발진기(11)를 구비한다. 이 수정 발진기(11)는, 수정에 전압을 인가하는 것으로 10 내지 25MHz 오더의 주파수를 갖는 기준신호를 생성한다. 그리고, 이 수정 발진기(11)는, 생성한 기준신호를 분주기(12)에 출력한다.
분주기(12)는, 수정 발진기(11)로부터의 기준신호를 분주하는 것으로, 예를 들면 1.35MHz의 기준신호로 한다. 이 때, 분주기(12)는, 분주비 제어부(18)에서 지정된 분주비(M)로 수정 발진기(11)로부터의 기준신호를 분주하여 위상 비교기(13)에 출력한다.
위상 비교기(13)는, 분주기(12)로부터 기준신호가 입력됨과 동시에, 분주기(17)로부터 신호가 입력된다. 이 위상 비교기(13)는, 기준신호와, 분주기(17)로부터의 신호와의 위상을 검출하는 것으로 위상차를 얻고, 해당 위상차에 따른 신호를 LPF(14)에 출력한다.
LPF(Low Pass Filter)(14)는, 위상 비교기(13)로부터의 위상차에 따른 신호에 필터링 처리를 실시하여 VCO(15)에 출력한다.
VCO(전압제어발진기)(15)는, LPF(14)로부터의 신호에 근거하여 도트 클록을 생성한다. 그 결과, 이 VCO(15)는, Y/C 분리부(2)에 입력된 영상신호의 포맷에 따른 도트 클록을 생성하여 편향/CRT부(6)에 출력한다. 또한, 이 VCO(15)는, 생성한 도트 클록을 분주기(16) 및 분주기(17)에 출력한다.
분주기(16)는, VCO(15)로부터의 도트 클록에 대해서, 분주비 제어부(18)에서 지정된 분주비(L)로 분주하는 것으로, 수평 편향 주파수의 신호를 생성하여, 편향/CRT부(6)에 출력한다.
분주기(17)는, VCO(15)로부터의 도트 클록에 대해서, 분주비 제어부(18)에서 지정된 분주비(N)로 분주하는 것으로, 상기 기준신호와 같은 주파수의 신호를 생성한다. 그리고, 분주기(17)는, 예를 들면 1.35MHz의 신호로서 위상 비교기(13)에 입력한다.
분주비 제어부(18)는, 상기 Y/C 분리부(2)에 입력된 영상신호의 포맷에 따라서 분주기(12), 분주기(16) 및 분주기(17)의 분주비를 바꾸는 제어신호를 생성한다. 이 분주비 제어부(18)는, 영상신호의 포맷에 따라서 분주기(17)의 분주비(N)를 변화시킬 때, 하나의 포맷의 영상신호의 수평방향에 있어서의 전 화소수와 다른 포맷의 영상신호의 수평방향에 있어서의 전 수평 화소수와의 최대공약수로 나눈 값 이하로 하도록 분주비(N)를 설정한다.
즉, 이 분주비 제어부(18)는, Y/C 분리부(2)에 NTSC 배속수직 확대신호가 입력되었을 때에는, 도 4에 도시한 전 수평 화소수 1716을 증가시켜서 1720으로 하여 분주비(N)를 설정한다. 이 때, 분주비 제어부(18)는, 영상신호의 각 포맷에 있어서의 전 수평 화소수를 소수로 분해하면, HD신호, NTSC 배속수직 확대신호, HD 수평귀선 확대신호는 각각
2200=2*2*2*5*5*11
1720=2*2*2*5*43
2280=2*2*2*3*5*19
가 된다. 이 때, 분주비 제어부(18)는, 각 포맷에 있어서의 전 수평 화소수의 최대공약수가 40(2*2*2*5)으로 되어 각 분주비(N)를, 해당 최대공약수로 상기 전 수평 화소수를 나눈 값 이하가 되도록 설정한다.
이 결과, 분주비 제어부(18)는, 도 3의 (b)에 도시하는 바와 같이 NTSC 배속수직 확대신호의 도트 클록을 생성할 때의 분주비(N)를 43으로 하고, 58.05MHz의 주파수를 갖는 도트 클록을 생성한다. 또한, 분주비 제어부(18)는, 도 3의 (a)에 도시하는 바와 같이 HD 신호의 도트 클록을 생성할 때의 분주비(N)를 55(5*11)로 하고, 74.25MHz의 주파수를 갖는 도트 클록을 생성한다. 또한, 분주비 제어부(18)는, 도 3의 (c)에 도시하는 바와 같이 HD 수평귀선 확대신호의 도트 클록을 생성할 때의 분주비(N)를 57(3*19)로 설정하고, 76.95MHz의 주파수를 흔드는 도트 클록을 생성한다.
그리고, 분주비 제어부(18)는, Y/C 분리부(2)에 영상신호가 입력되었을 때에는, 해당 영상신호의 포맷을 판단함과 동시에, 분주기(17)의 분주비를 바꾸는 제어신호를 생성하여, 분주기(12, 17, 18)의 분주비(1)를 제어한다.
이러한 분주비 제어부(18)에 의해 분주기(17)의 분주비(N)가 제어되는 클록 생성 회로(10)는, 도 3에 도시하는 바와 같이, 분주기(12)의 분주비(M)를 1/16으로 하는 것으로 수정 발진기(11)로부터의 21.6 MHz의 기준신호를 1.35MHz의 주파수를 갖는 기준신호로서 위상 비교기(13)에 입력한다. 또한, 클록 생성 회로(10)는, 각 포맷에 따라서 분주비 제어부(18)로부터의 제어신호에 따라서 분주기(17)의 분주비(N)가 도 3의 (a) 내지 (c)에 도시하는 바와 같이 변화되어 도트 클록을 생성한다.
또한, 클록 생성 회로(10)는, 수직 라인수를 변화시켜서 분주비 제어부(18)에 의해 분주비(L)가 설정되는 것으로, 각 포맷에 따라서 분주기(16)의 분주비(L)가 각각 2200, 1720, 2280으로 변화되어 33.75kHz의 수평 편향 주파수를 나타내는 신호를 생성한다.
이 결과, NTSC 배속수직 확대신호에 있어서는 원래 표시하는 도트 클록 57.915MHz보다도 큰 58.05MHz의 도트 클록으로 표시하기 때문에, 상기 편향/CRT부(6)에서 표시하는 수평방향의 화소수는, 원래의 도트 클록으로 표시하는 화소수보다 많은 화소를 표시하게 된다.
따라서, 이 클록 생성 회로(10)에 의하면, NTSC 배속수직 확대신호, HD신호, HD 수평귀선 확대신호 등의 포맷이 다른 영상신호가 입력되었을 때, 전 수평 화소수를 조정하여, 각 포맷에 있어서의 화소의 최대공약수를 산출하여 분주비(N)를 설정한다. 따라서, 이 클록 생성 회로(10)에 의하면, 분주비(N)를 작게 할 수 있고, 결과적으로 도트 클록의 지터를 작게 할 수 있다.
또한, 이 클록 생성 회로(10)에 의하면, 표시할 때의 전 수평 화소수를 조정하도록 분주비를 설정하기 때문에, 분주비를 작게 설정할 수 있는 동시에 위상 비교기(13)에 입력하는 기준신호를 1.35MHz로 높게 설정할 수 있다.
또한, 이 클록 생성 회로(10)에 의하면, 다른 포맷의 영상신호라도, 공통의 수정 발진기(11)를 사용하여 도트 클록을 생성할 수 있다.
또, 상술한 클록 생성 회로(10)의 분주비 제어부(18)에서 분주비(N)를 설정할 때, NTSC 배속수직 확대신호가 나타내는 전 수평 화소수를 4만 증가시켰지만, 편향계의 정밀도로부터 생각하면 전혀 문제없는 레벨인 것은 물론이다.
또한, 분주비 제어부(18)는, 수평 주사 주파수의 신호를 생성하는 분주기(18)를 생성할 때에 있어서도, 상술한 전 수평 화소수를 변화시킨 경우와 같이, 수직 라인수를 변화시켜 적당한 분주비(L)를 선택해도 된다.
또, 상술한 화상 표시 장치(1)의 설명에 있어서는, HD신호, NTSC 배속수직 확대신호, HD 수평귀선 확대신호가 Y/C 분리부(2)에 입력되어, 해당 복수의 화상 포맷의 영상신호를 표시할 때의 도트 클록을 생성하는 일 예에 대해서 설명하였지만, 다른 화상 포맷이더라도, 분주비(N)를 작게 하도록 전 수평 화소수를 변화시켜 설정하여 도트 클록을 생성할 수 있다.
또한, 상술한 도 1에서는 컴포지트 신호가 입력되어 Y/C 분리하도록 하였지만, 예를 들면 디지털 TV 방송 신호와 같이 MPEG 압축된 영상신호가 입력되어, MPEG 디코드 처리가 실시된 후, 포맷 변환부(5)에 공급되도록 해도 된다.
이상 상세히 설명한 바와 같이, 본 발명에 관계되는 클록 생성 회로는, 입력된 영상신호가 나타내는 화상의 수평방향의 화소수를 변화시켜 도트 클록을 연산하고, 해당 도트 클록에 따라서 상기 분주수단에서 분주할 때의 분주비를 설정하며, 상기 분주수단에 있어서의 분주비를 제어하는 분주비 제어수단을 구비하기 때문에, 영상신호가 나타내는 화상의 수평방향의 화소수를 변화시켜서 분주비를 설정하여 도트 클록을 생성할 수 있고, 예를 들면 다른 종류의 포맷의 영상신호에 따라서 도트 클록을 생성할 때의 분주비를 낮게 하도록 설정할 수 있으며, 생성하는 도트 클록의 지터를 저감할 수 있다, 또한, 이 클록 생성회로에 의하면, 각 포맷의 영상신호에 대한 도트 클록을 생성하는 경우라도 공통의 발신원을 사용할 수 있어, 제조 비용이 비싸지는 일이 없다.
또한, 본 발명에 관계되는 화상 표시 장치 및 방법은, 수평 주사 주파수가 동일하며 수평 화소수가 다른 2 이상의 영상신호가 나타내는 수평방향의 화소수를 변화시켜 설정한 분주비를 사용하여 생성한 도트 클록에 따라서 영상신호를 변환하고, 변환한 영상신호를 사용하여 화상을 표시하기 때문에, 예를 들면 다른 종류의 포맷의 영상신호에 따라서 도트 클록을 생성할 때의 분주비를 낮게 하도록 설정할 수 있어, 생성하는 도트 클록의 지터를 저감할 수 있다.

Claims (6)

  1. 화상으로서 표시될 영상 신호의 포맷에 따라서 상이한 도트 클록 신호를 생성하는 클록 생성 회로에 있어서:
    기준 신호를 생성하는 기준 신호 생성 수단과;
    도트 클록 신호를 생성하는 전압 제어 발진 수단과;
    상기 전압 제어 발진 수단으로부터 공급된 상기 도트 클록 신호를 분주하는 분주 수단과;
    상기 기준 신호 생성 수단으로부터 공급된 기준 신호와 상기 분주 수단으로부터 공급된 신호와의 위상차를 검출하는 위상 비교 수단과;
    상기 영상 신호 각각의 수평 방향에 있어서의 전 화소수를 하나의 포맷의 영상 신호의 수평 방향에 있어서의 전 화소수와 다른 포맷의 영상 신호의 수평 방향에 있어서의 전 화소수와의 최대 공약수로 나눈 값 이하로 하도록 상기 분주 수단에 있어서의 분주비를 설정하는 분주비 설정 수단과;
    상기 분주비 설정 수단에서 설정된 분주비를, 상기 영상 신호의 포맷에 따라서 선택하는 분주비 선택 수단을 구비하고,
    상기 분주비 설정에 있어서, 상기 분주비 설정 수단은, 적어도 하나의 각각의 영상 신호의 수평 방향에 있어서의 전 화소수를 조정하여 적어도 하나의 조정된 전 화소수를 형성하고, 상기 적어도 하나의 조정된 전 화소수 및 상기 영상 신호에 대한 수평 방향에 있어서의 임의의 다른 전 화소수에 대한 최대 공약수를 계산하는 것을 특징으로 하는, 클록 생성 회로.
  2. 화상 표시 장치에 있어서:
    포맷이 다른 2 이상의 영상 신호를 입력하는 입력 수단과;
    표시될 영상 신호의 수평 방향에 있어서의 전 화소수를 하나의 포맷의 영상 신호의 수평 방향에 있어서의 전 화소수와 다른 포맷의 다른 영상 신호의 수평 방향에 있어서의 전 화소수와의 최대 공약수로 나눈 값 이하로 하도록 설정된 분주비를 사용하여 생성한 도트 클록 신호에 따라서 상기 입력 수단에 입력된 영상 신호 중 하나를 변환하는 변환 수단과;
    상기 변환 수단으로부터의 영상 신호를 사용하여 상기 도트 클록 신호에 따라서 화상을 표시하는 표시 수단을 구비하고,
    상기 분주비는, 적어도 하나의 각각의 영상 신호의 수평 방향에 있어서의 전 화소수를 조정하여 적어도 하나의 조정된 전 화소수를 형성하고, 상기 적어도 하나의 조정된 전 화소수 및 상기 영상 신호에 대한 수평 방향에 있어서의 임의의 다른 전 화소수에 대한 최대 공약수를 계산함으로써 얻어지는 것을 특징으로 하는, 화상 표시 장치.
  3. 제 2 항에 있어서,
    상기 변환 수단은 클록 생성 회로를 더 포함하고, 상기 클록 생성 회로는:
    기준 신호를 생성하는 기준 신호 생성 수단과;
    도트 클록 신호를 생성하는 전압 제어 발진 수단과;
    상기 전압 제어 발진 수단으로부터 공급된 상기 도트 클록 신호를 분주하는 분주 수단과;
    상기 기준 신호 생성 수단으로부터 공급된 기준 신호와 상기 분주 수단으로부터 공급된 신호와의 위상차를 검출하는 위상 비교 수단과;
    상기 영상 신호 각각의 수평 방향에 있어서의 전 화소수를 하나의 포맷의 영상 신호의 수평 방향에 있어서의 전 화소수와 다른 포맷의 영상 신호의 수평 방향에 있어서의 전 화소수와의 최대 공약수로 나눈 값 이하로 하도록 상기 분주 수단에 있어서의 분주비를 설정하는 분주비 설정 수단과;
    상기 분주비 설정 수단에서 설정된 분주비를, 상기 영상 신호의 포맷에 따라서 선택하는 분주비 선택 수단을 구비하는 것을 특징으로 하는, 화상 표시 장치.
  4. 제 2 항에 있어서,
    상기 입력 수단에 입력된 2 이상의 영상 신호가 나타내는 각 수직 주사 라인수를 서로 비교하고, 1 또는 2 이상의 영상 신호가 나타내는 수직 주사 라인수를 조정하여 수평 주사 주파수를 제어하는 수단을 더 구비하는 것을 특징으로 하는, 화상 표시 장치.
  5. 화상 표시 방법에 있어서:
    영상 신호 각각의 수평 방향에 있어서의 전 화소수를 하나의 포맷의 영상 신호의 수평 방향에 있어서의 전 화소수와 다른 포맷의 영상 신호의 수평 방향에 있어서의 전 화소수와의 최대 공약수로 나눈 값 이하로 하도록 설정된 분주비를 사용하여 생성한 도트 클록 신호에 따라서 둘 이상의 영상 신호 중 하나를 변환하는 단계; 및
    상기 변환된 영상 신호를 사용하여 상기 도트 클록 신호에 따라서 화상을 표시하는 단계를 포함하고,
    상기 분주비는, 적어도 하나의 각각의 영상 신호의 수평 방향에 있어서의 전 화소수를 조정하여 적어도 하나의 조정된 전 화소수를 형성하고, 상기 적어도 하나의 조정된 전 화소수 및 상기 영상 신호에 대한 수평 방향에 있어서의 임의의 다른 전 화소수에 대한 최대 공약수를 계산함으로써 얻어지는 것을 특징으로 하는, 화상 표시 방법.
  6. 제 5 항에 있어서,
    2 이상의 영상 신호가 나타내는 각 수직 주사 라인수를 서로 비교하여, 1 또는 2 이상의 영상 신호가 나타내는 수직 주사 라인수를 조정하여 수평 주사 주파수를 제어하는 단계를 더 포함하는 것을 특징으로 하는, 화상 표시 방법.
KR1019990050142A 1998-11-13 1999-11-12 클록 생성 회로, 화상 표시 장치 및 방법 KR100662219B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP10323757A JP2000152121A (ja) 1998-11-13 1998-11-13 クロック生成回路、画像表示装置及び方法
JP98-323757 1998-11-13

Publications (2)

Publication Number Publication Date
KR20000035436A KR20000035436A (ko) 2000-06-26
KR100662219B1 true KR100662219B1 (ko) 2007-01-02

Family

ID=18158298

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990050142A KR100662219B1 (ko) 1998-11-13 1999-11-12 클록 생성 회로, 화상 표시 장치 및 방법

Country Status (5)

Country Link
US (1) US6515708B1 (ko)
EP (1) EP1001616A3 (ko)
JP (1) JP2000152121A (ko)
KR (1) KR100662219B1 (ko)
AU (1) AU5940999A (ko)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001094823A (ja) * 1999-09-22 2001-04-06 Sony Corp マルチスキャン対応水平同期信号生成システム
US7032121B2 (en) * 2002-01-10 2006-04-18 Hatteras Networks System for deriving desired output frequency by successively dividing clock signal frequency by ratios obtained by dividing clock signal frequency by common divisor and specific integer
KR100907100B1 (ko) * 2003-03-29 2009-07-09 엘아이지넥스원 주식회사 영상 수평 동기신호에 대한 도트 클록신호 발생장치
KR100502932B1 (ko) * 2003-08-01 2005-07-21 삼성에스디아이 주식회사 주파수 변환 장치 및 이를 이용한 플라즈마 디스플레이패널의 구동 장치
JP4572144B2 (ja) * 2005-07-06 2010-10-27 Necディスプレイソリューションズ株式会社 表示パネル駆動装置および表示パネル駆動方法
JP4972907B2 (ja) * 2005-10-12 2012-07-11 パナソニック株式会社 ドットクロック再生回路
KR100790984B1 (ko) * 2006-03-03 2008-01-02 삼성전자주식회사 Dot 클럭 신호의 주파수에 관계없이 일정한 주파수의시스템 클럭 신호를 생성하는 디스플레이용 구동 집적회로및 시스템 클럭 신호 생성 방법
US8554815B1 (en) * 2006-11-09 2013-10-08 Applied Micro Circuits Corporation Frequency generation using a single reference clock and a primitive ratio of integers
JP4932517B2 (ja) 2007-02-08 2012-05-16 Necディスプレイソリューションズ株式会社 画像表示装置及びその周波数調整方法
JP2008276132A (ja) * 2007-05-07 2008-11-13 Nec Electronics Corp ドットクロック発生回路、半導体装置及びドットクロック発生方法
WO2009072015A2 (en) * 2007-12-05 2009-06-11 Arcelik Anonim Sirketi A receiver and a control method
WO2012100946A2 (en) 2011-01-27 2012-08-02 Deutsche Telekom Ag Method for the use of a gsm/umts mobile communication network by a user equipment attached to a core network of an evolved packet system (eps) mobile communication network
JPWO2013150698A1 (ja) * 2012-04-03 2015-12-17 パナソニックIpマネジメント株式会社 映像信号送信装置及び受信装置
US10595075B2 (en) * 2017-08-04 2020-03-17 Disney Enterprises, Inc. Automatic timing of production devices in an internet protocol environment

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3559092A (en) * 1968-09-09 1971-01-26 Tektronix Inc Frequency dividing system
JPH07210670A (ja) * 1994-01-21 1995-08-11 Fuji Xerox Co Ltd 画像処理装置
JPH08154183A (ja) * 1994-11-28 1996-06-11 Sanyo Electric Co Ltd 映像縮小方法
US5739867A (en) * 1997-02-24 1998-04-14 Paradise Electronics, Inc. Method and apparatus for upscaling an image in both horizontal and vertical directions
US5793434A (en) * 1996-04-29 1998-08-11 Samsung Electronics Co., Ltd. Aspect ratio converter and method thereof
KR19980070657A (ko) * 1997-01-21 1998-10-26 이데이노부유키 화상 처리 장치 및 처리 방법
KR0172486B1 (ko) * 1995-01-16 1999-03-20 김광호 샘플링율 변환방법 및 그 장치

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05207326A (ja) * 1992-01-28 1993-08-13 Matsushita Electric Ind Co Ltd 水平圧縮pll回路
JP3307750B2 (ja) * 1993-12-28 2002-07-24 キヤノン株式会社 表示制御装置
US6097440A (en) * 1995-11-17 2000-08-01 Sony Corporation Synchronous processing device
KR100238673B1 (ko) * 1997-05-30 2000-01-15 윤종용 고선명 텔레비젼 수상기의 모니터 출력장치
US5977836A (en) * 1997-06-16 1999-11-02 Ati International Srl Method and apparatus for controlling an output frequency of a phase locked loop
JP3638762B2 (ja) * 1997-09-03 2005-04-13 株式会社ルネサステクノロジ 同期信号生成装置およびそれを用いたフィールド判定装置
US6069666A (en) * 1998-03-13 2000-05-30 Sarnoff Corporation Broadcast studio synchronization distribution system and method

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3559092A (en) * 1968-09-09 1971-01-26 Tektronix Inc Frequency dividing system
JPH07210670A (ja) * 1994-01-21 1995-08-11 Fuji Xerox Co Ltd 画像処理装置
JPH08154183A (ja) * 1994-11-28 1996-06-11 Sanyo Electric Co Ltd 映像縮小方法
KR0172486B1 (ko) * 1995-01-16 1999-03-20 김광호 샘플링율 변환방법 및 그 장치
US5793434A (en) * 1996-04-29 1998-08-11 Samsung Electronics Co., Ltd. Aspect ratio converter and method thereof
KR100194922B1 (ko) * 1996-04-29 1999-06-15 윤종용 화면비 변환장치
KR19980070657A (ko) * 1997-01-21 1998-10-26 이데이노부유키 화상 처리 장치 및 처리 방법
US5739867A (en) * 1997-02-24 1998-04-14 Paradise Electronics, Inc. Method and apparatus for upscaling an image in both horizontal and vertical directions

Also Published As

Publication number Publication date
AU5940999A (en) 2000-05-18
KR20000035436A (ko) 2000-06-26
US6515708B1 (en) 2003-02-04
JP2000152121A (ja) 2000-05-30
EP1001616A2 (en) 2000-05-17
EP1001616A3 (en) 2002-07-10

Similar Documents

Publication Publication Date Title
KR100662219B1 (ko) 클록 생성 회로, 화상 표시 장치 및 방법
WO1998020670A2 (en) System for converting computer graphics to television format with scaling requiring no frame buffers
US6107984A (en) Processor of video signal and display unit using the same
KR100312710B1 (ko) 디지탈 영상기기를 위한 클럭공급장치
JP2914140B2 (ja) テレビジョン受像装置
KR960007545B1 (ko) 주화면위치 보상회로 및 그 방법
US7253844B2 (en) Method and arrangement for synchronising on-screen display functions during analog signal reception
US5912714A (en) Clock generator for a video signal processing apparatus
JPS61139174A (ja) 倍速変換装置
KR100587542B1 (ko) 동기된 고전압 발생기
JP3638443B2 (ja) ディジタル放送用テレビジョン受信機
KR100677202B1 (ko) 고화질 디지털 티브이의 적응형 클럭 발생장치
JP3421987B2 (ja) クロック調整回路及びそれを用いた画像表示装置
JP3277160B2 (ja) Pal方式の同期信号発生回路
KR0165965B1 (ko) 해상도가 다른 두 그래픽을 오버레이하기 위한 장치
JP2644045B2 (ja) ハイビジョン受信機の時間圧縮装置
JPH0376493A (ja) ハイビジョン受信機の時間軸圧縮装置
JPH0965354A (ja) 色副搬送波信号の位相合わせ方法
JPH09153798A (ja) 可変周波数発生装置及びビデオ信号処理装置
JPH06292147A (ja) 映像信号処理回路
JPH09219840A (ja) 映像表示装置
JPH04288783A (ja) 映像装置のクロック発生回路
JPH08242387A (ja) 偏向回路及びモニタ
JPH08251616A (ja) ビデオカメラ装置
JPH0998354A (ja) デジタルテレビジョン信号処理装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee