KR100217759B1 - 구동장치 및 표시장치 - Google Patents

구동장치 및 표시장치 Download PDF

Info

Publication number
KR100217759B1
KR100217759B1 KR1019960008422A KR19960008422A KR100217759B1 KR 100217759 B1 KR100217759 B1 KR 100217759B1 KR 1019960008422 A KR1019960008422 A KR 1019960008422A KR 19960008422 A KR19960008422 A KR 19960008422A KR 100217759 B1 KR100217759 B1 KR 100217759B1
Authority
KR
South Korea
Prior art keywords
signal
input
driving
display data
data
Prior art date
Application number
KR1019960008422A
Other languages
English (en)
Other versions
KR960035410A (ko
Inventor
간 시미즈
Original Assignee
니시무로 타이죠
가부시키가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니시무로 타이죠, 가부시키가이샤 도시바 filed Critical 니시무로 타이죠
Publication of KR960035410A publication Critical patent/KR960035410A/ko
Application granted granted Critical
Publication of KR100217759B1 publication Critical patent/KR100217759B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정표시장치 등의 표시장치를 구동하기 위한 구동장치 특히, 액정표시장치의 데이터드라이버를 소위 인에이블체인방식으로 구동하는 방식에 관한 것으로, 드라이버IC의 데이터

Description

구동장치 및 표시장치
제1도는 본 발명의 한 실시예에 따른 표시장치의 블록도.
제2도는 본 발명의 한 실시예에 따른 구동장치의 블록도.
제3도는 제2도의 구동장치의 주요부의 회로도.
제4도는 본 발명의 한 실시예에 따른 표시장치의 구동파형의 타이밍챠트.
제5도는 종래의 표시장치의 블럭도.
제6도는 종래의 구동장치의 블럭도.
제7도는 종래의 구동장치의 블록도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : LCD패널 2 : Y드라이버
3, 4, 5, 6 : X드라이버 11 : 입력부
12 : 종속접속제어회로 13 : 시퀀스 제어회로
14 : 병렬화 회로 15 : 데이터레지스터
16 : 출력부 래치 17 : 액정구동회로
본 발명은 액정표시장치 등의 표시장치를 구동하기 위한 구동장치에 관한 것이다.
액정표시장치 등의 표시장치는 상기 표시장치의 대용량화에 대응하기 위해 표시데이터를 구동하는 드라이버IC를 여러개 캐스캐이드(cascade) 접속한 구동회로에 의해 구동되고 있다.
이와 같은 표시장치에 있어서는 소비전력을 저감하기 위해서 장치의 동작중 여러개의 드라이버IC중 필요한 것 만을 정지시키는 다른 것을 동작시켜 두는 방법이 사용되고 있다.
예를들면 일본특허공개 91-248122호 공보에는 이에 관련되는 발명이 개시되고 있다. 즉, 제6도에 나타낸 바와 같이 액정패널에 입력되는 표시신호를 구동하기 위한 드라이버IC(X1, X2, …Xn)는 소위 인에이블체인 방식에 의해 캐스케이드 접속되어 있다.
제7도는 제6도의 드라이버IC의 회로도이고 제8도는 이 회로의 제어신호의 타이밍챠트이다. 즉, 단자(4)로부터 입력된 표시데이터는 플립플롭(FF1, FF2, ……. FFm)에 격납되고 직병렬로 변환되어 액정패널을 향해 출력된다. 이 플립플롭은 단자(1005)로부터 입력되는 클럭신호(XCL)와, 플립플롭(1010)으로부터 출력되는 인에이블신호와의 논리적을 클럭입력해서 동작하고 표시데이터를 입력한다. 그리고 인에이블신호가 정지하면 플립플롭(FF1, FF2, …FFm)은 동작을 정지한다. 이 인에이블 신호는 단자(1007)로부터 입력되는 인에이블입력을 단자(1008)로부터 입력되는 인에이블클럭신호(ECL)에서 동기화함으로써 생성된다.
그런데 상기 방법에 있어서는 드라이버IC에 입력되는 표시데이터나 제어신호의 종류가 많아지고 그 결과 드라이버IC의 구동이 곤란하다는 우려가 있다. 예를들면, 콘트롤러부터 드라이버IC에 입력되는 인에이블클럭(ECL)이 클럭(XCL)에 대해 지연하면 플립플롭(FF1, FF2, …, FFm)은 지연한 타이밍으로 구동되기 때문에 본래의 표시데이터를 입력하지 않고 그 결과 정상적인 표시가 나타나지 않게 된다. 클럭(XCL)이 고속이 되면 인에이블클럭의 지연에 대한 허용도가 작아지게 때문에 지연을 고려하면 클럭(XCL)의 주파수를 내릴 필요가 있다. 그러면 드라이버(IC)의 동작스피드가 저하해 버리고, 대용량 표시가 적합하지 않게 된다는 문제가 있다.
이와 같이 종래의 기술에 있어서는 캐스캐이드접속된 드라이버IC를 제어하기 위한 신호에 의해 드라이버IC의 동작스피드가 제한을 받는다는 문제가 있었다.
본 발명은 이와 같은 기술적 배경을 감안해서 고속동작이 가능한 구동장치를 제공하고, 이것에 의해 대용량의 표시장치를 고속으로 구동하는 것을 목적으로 한다.
본 발명의 제1발명에 따른 구동장치는 외부로부터의 클럭입력, 인에이블입력 및 스타트입력을 포함하는 제어신호와 표시데이터가 입력되고 상기 스타트신호와 상기 표시데이터를 상기 클럭신호에 동기해서 래치하는 래치수단을 가지는 입력부와, 상기 인에이블입력을 상기 스타트입력의 전환에 따라 샘플링하고 스타트펄스를 출력하는 수단과, 상기 입력부에서 출력된 표시데이터를 상기 스타트펄스에 의거 입력을 개시하고, 소정기간분의 표시데이터를 차례로 입력격납하는 데이터 유지수단과, 상기 데이터 유지수단에 격납된 표시데이터를 구동전압으로 변환하여 출력하는 구동부를 구비하는 것을 특징으로 한다.
본 발명의 제2발명에 따른 구동장치는 상기 입력부가 상기 데이터 유지수단의 데이터의 입력완료에 따라 래치수단으로부터의 표시데이터의 출력을 정지하는 마스터수단을 구비한 것을 특징으로 한다.
본 발명의 제3발명에 따른 구동장치는 상기 데이터 유지수단으로부터 출력되는 표시데이터를 소정시간 래치한 후 상기 구동부에 출력하는 래치부를 구비한 것을 특징으로 한다.
본 발명의 제4발명에 따른 구동장치는 상기 스타트입력이 상기 제어 신호중 다른 입력과 부호영역에서 다중화된 상태에서 상기 입력부에 입력되는 것을 특징으로 한다.
본 발명의 제5발명에 따른 구동장치는 상기 스타트입력이 상기 제어 신호중의 다른 입력과 부호영역에서 다중화된 상태로 상기 입력부에 입력되고 또는 상기 다른 입력은 상기 래치부가 상기 구동부에 표시데이터를 출력하는 타이밍을 제어하는 로드신호인 것을 특징으로 한다.
본 발명의 제6발명에 따른 구동장치는 상기 로드신호가 011로 부호화되고, 또한 상기 스타트신호는 10으로 부호화된 상태로 입력되는 것을 특징으로 한다.
본 발명의 제7발명에 따른 표시장치는 외부로부터의 클럭입력, 인에이블입력 및 스타트입력을 포함하는 제어신호와 표시데이터가 입력되고, 상기 스타트신호와 상기 표시데이터를 상기 클럭신호에 동기해서 래치하는 래치수단을 가지는 입력부와, 상기 인에이블입력을 상기 스타트입력의 전환에 따라 샘플링레스 스타트펄스를 출력하는 수단과, 상기 입력부에서 출력된 표시데이터를 상기 스타트펄스에 의거 입력을 개시하고 소정기간분의 표시데이터를 차례로 입력격납하는 데이터 유지수단과, 상기 데이터 유지수단에 격납된 표시데이터를 구동전압으로 변환, 출력하는 구동부와, 상기 구동부로부터 출력된 구동전압을 광학적 신호로 변환하는 표시수단을 구비한 것을 특징으로 한다.
본 발명의 구동장치 및 표시장치에 의하면 드라이버IC가 표시데이터의 입력을 개시하는 타이밍은 인에이블입력을 클럭신호와 동시화된 스타트신호에 의해 전환되는 타이밍으로 결정된다.
이 클럭신호는 표시데이터가 구동장치의 데이터입력부로부터 출력되는 타이밍을 제어하는 신호이기 때문에 데이터유지수단이 표시데이터의 입력을 개시하는 타이밍은 데이터 입력부로부터의 표시데이터의 출력에 대해 동기화되어 있다.
따라서, 드라이버IC의 캐스캐이드접속의 제어신호인 스타트신호와 클럭신호와의 회로상에서의 지연이 경감되고 클럭신호의 고속화가 가능하게 된다.
[실시예]
이하 도면을 참조해서 본 발명이 한 실시예를 설명한다.
제1도는 본 실시예의 액정표시장치의 블록도를 나타낸다. LCD패널(1)은 도시하지 않은 주사전극 및 신호전극을 구비하고 이들의 전극교점에 의해 구성되는 액정화소가 매트릭스형상으로 배치되어 표시화면을 구성하고 있다.
이 LCD패널(1)의 주변부에는 주사전극을 구동하기 위한 Y드라이버(2) 및 신호전극을 구동하기 위한 X드라이버(3, 4, 5, 6)가 배치되어 있다. 또한 콘트롤러(7)는 이들의 드라이버IC의 제어신호(CLOCK, SYNC) 및 표시데이터(DATA)를 버스배선을 통해 각 드라이버로 출력한다.
각 드라이버는 소위 인에이블 체인방식에 의해 접속되어 있다.
즉, 각 드라이버IC는 EI단자에 입력되는 인에이블입력에 의거 동작하고, 그 드라이버IC자신에 접속된 신호전극을 구동하기 위한 표시데이터의 입력이 종료하면 동작을 정지함과 동시에 다음 단계의 드라이버IC를 동작시키기 위한 인에이블출력을 EO단자로부터 출력한다. 이렇게 함으로써 각 드라이버IC는 전단계의 드라이버IC의 동작이 종료함과 동시에 데이터의 입력을 개시하고 자신의 데이터입력에 필요한 기간만 동작하면 정지한다. 그리고 모든 드라이버IC가 자신의 데이터 입력을 종료하면 콘트롤러(7)로부터의 제어신호SYNC에 의거 각 드라이버IC로부터 LCD패널(1)에 신호전극을 구동하는 표시신호가 출력된다.
다음으로 제2도를 참조해서 각각의 X드라이버의 구성을 설명한다. 본 실시예에 있어서 개개의 X드라이버는 입력부(11), 종속접속제어회로(12), 시퀀스제어회로(13), 병렬화 회로(14), 데이터레지스터(15), 출력부 래치(16), 액정구동회로(17)로 구성되어 있다.
입력부(11)는 데이터버스로부터 입력단자를 통해 입력된 표시데이터(DATA)를 클럭신호(CLOCK)에 의거 샘플링하고 병렬화 회로(14)를 통해 데이터레지스터(15)에 출력한다. 칼라표시를 실시하는 경우는 표시데이터를 입력하는 단자는 RGB마다 그 비트수만큼 설정된다.
또한, 병렬화 회로(14)는 X드라이버 내부의 동작스피드가 부족할 경우, 또는 X드라이버내부의 플립플롭을 다상 클럭으로 구동하는 경우에 사용되고 표시데이터를 병렬화함으로써 데이터의 전송빈도를 줄일 수 있다.
데이터레지스터(15)는 시퀀스 제어회로(13)에서 출력되는 제어신호에 의거 표시데이터의 입력을 실시한다. 표시데이터를 데이터레지스터(15)에 입력하는 버스배선은 예를들면 칼라표시를 실시하는 경우는 RGB마다 그 비트수만큼 설치된다. 데이터레지스터(15)가 소정의 표시데이터의 입력을 종료하면 출력부 래치(16)가 시퀀스 제어회로(13)로부터 출력되는 제어신호에 의거 표시데이터를 액정구동회로(17)로 출력한다.
이 액정구동회로(17)는 입력된 표시데이터를 디지털/아날로그 변환하고 액정구동전압으로서 LCD패널(1)의 신호전극으로 출력한다.
시퀀스 제어회로(13)가 데이터레지스터(15) 및 출력부 래치(16)를 제어하는 신호는 종속 접속제어회로(12)에서 생성된다. 즉, 종속 접속제어회로(12)는 클럭신호, 입력부(11)에서 전송되는 동기신호(SYNC'신호) 및 EI단자에서 입력되는 인에이블 입력을 입력으로 하고, 데이터레지스터(15)가 데이터의 입력을 개시하는 타이밍을 제어하는 신호(START신호) 및 출력부 래치(16)가 표시데이터를 액정구동회로(17)에 출력하는 타이밍을 제어하는 신호(LOAD신호)를 생성한다. 또한 본 실시예에서는 표시데이터의 입력을 실시하는 입력부(11)로의 클럭신호의 지연시간을 가능한 한 작게하기 때문에 버퍼를 통해 클럭신호를 그 밖의 회로로 분배한다.
다음으로 제3도를 사용해서 X드라이버의 주요부의 회로도를 설명한다.
우선, 입력부(11)의 구성에 대해 설명한다.
입력부(11)는 플립플롭 FF(11), FF(12), FF(13), …, FF(1n), FF(2), FF(3)와 각각의 플립플롭FF(1n)에 접속된 마스크회로(111) 및 지연회로(112)로 구성된다.
플립플롭 FF(1n)은 표시데이터(DATA1, DATA2, DATAn)를 클럭신호의 타이밍에서 샘플링하는 회로이다. 또한 마스크회로(111)는 표시데이터를 이후의 내부회로에 전송할 것인지 아닌지를 제어하는 회로이다. 즉, 내부회로로의 표시데이터의 전송은 데이터레지스터(15)가 표시데이터의 입력을 종료할 필요가 없어지지만 그 대로 다른 X드라이버에 입력되는 표시데이터의 전송을 계속하면 회로내의 부유(float)용량 등이 충방전되고 그 결과 소비전력이 증대하게 된다. 따라서 표시데이터의 전송을 정지하는 제어를 실시하면 내부회로에서의 전력소비를 감소시킬 수 있다.
이 마스크회로(111)는 앤드게이트로 구성되고 플립플롭의 출력인 표시데이터와, EO단자의 출력인 인에이블 출력을 입력으로 하고 있다. 따라서 X드라이버가 표시데이터의 입력을 완료하고 다음 단계의 X드라이버에 인에이블 출력이 출력되면 표시데이터의 내부회로로의 전송은 정지된다.
도시하지 않았지만 표시데이터의 입력단자와 입력부(11)와의 사이에는 버퍼가 삽입되어 있다. 즉, 마스크회로에 의해 일부의 드라이버IC로의 표시데이터의 입력을 정지하면 표시데이터의 버스라인에 대한 부하가 변동하고 과도하게 변동하는 경우에는 데이터의 전송파형의 흐트러짐이 크게되어 정상적인 표시를 할수 없게 되어 버린다. 따라서, 표시데이터의 입력부에 버퍼를 삽입함으로써 버스라인상 데이터의 전송파형의 흐트러짐을 방지하고 고속의 데이터전송이 가능하게 된다.
지연회로(112)는 입력부(11)의 출력타이밍과 다른 회로의 동작타이밍을 보다 일치시키기 위해서 삽입되어 있다. 즉, 다른 회로의 동작타이밍을 제어하는 클럭신호는 버퍼를 통해 배치되어 있어서 버퍼회로에서의 지연이 발생한다. 이에 대해 마스크회로(111) 및 지연회로(112)의 지연시간을 조정함으로써 입력부(11)의 출력타이밍과 다른 회로 동작타이밍을 일치시킬 수 있다.
또한, 플립플롭 FF(2)는 동기신호입력(SYNC신호)를 클럭신호의 타이밍으로 샘플링한 SYNC'신호를 종속 접속회로(12)에 출력하는 회로이다.
또한, 플립플롭 FF(3)는 EI단자에서 입력된 인에이블입력을 클럭신호의 타이밍으로 샘플링하고, EI'신호로서 종속 접속회로(12)에 출력한다.
다음으로, 종속 접속회로(12)의 내부구성을 설명한다. 종속 접속제어회로(12)는 플립플롭 FF(41), FF(42), FF(43), FF(44)와, 그밖의 게이트회로로 구성된다. 또한, 종속 접속회로(12)는 입력부(11)의 출력인 SYNC'신호와 클럭신호, 및 EI'신호를 입력으로 START신호(데이터레지스터(15)가 데이터의 입력을 개시하는 타이밍을 제어하는 신호)와 LOAD신호(출력부 래치(16)와 표시데이터를 액정구동회로(17)에 출력하는 타이밍을 제어하는 신호) 및 EO단자로의 인에블출력을 출력으로 한다.
플립플롭 FF(41) 및 FF(42)는 입력된 SYNC'신호로부터 LOAD신호와, START신호원이 되는 START'신호를 디코드하기 위한 회로이다. 즉, LOAD신호와 START'신호는 다중화된 상태에서 X드라이버IC에 입력된다.
다음으로 제4도를 사용해서 종속 접속제어회로(12)의 동작을 설명한다.
우선, SYNC'신호가11로 변화하면, FF(42)는0, FF(41)는1, FF(3)은1의 상태가 되고, FF(42)의 Q출력과 SYNC'신호의 논리적이 앤드게이트(201)로부터 LOAD신호1로서 출력된다. 그 결과, 이전에 데이터레지스터(15)에 축적된 표시데이터가 출력부(16)로부터 출력되고, LOAD패널(1)에는 액정구동전압이 출력된다.
이 때 FF(43)에는 LOAD신호의 반전신호가 입력되고 그 결과 FF(43)은 리세트된다.
다음으로 SYNC'신호가0으로 내려가면 초기단계의 X드라이버의 EI'신호만1이기 때문에 이 드라이버 FF(43)만이 세트된다.
다음으로 SYNC'신호가10으로 변화하면 FF(41)는1, FF(3)은0의 상태가 되고 FF(41)의 Q출력과 SYNC'신호의 반전신호1와의 논리적이 앤드게이트(202)로부터 START'신호1로서 출력된다.
START'신호는 앤드게이트(203)에 입력되고 EI'신호와 FF(43)의 Q출력의 반전신호와의 논리적과 이 START'신호와의 논리적이 START신호가 된다.
즉, START'신호가1로 전환된 시점에서 FF(43)의 Q출력은0, EI'신호는 초기단계의 X드라이버만1이기 때문에 초기단계의 X드라이버만 START신호가1이 되고 나머지의 X드라이버에서는 START신호는0이 된다. 그 결과 초기단계의 X드라이버에서는 이 START신호1을 입력된 데이터레지스터(15)가 표시데이터의 입력을 제시하고, 80쌍의 데이터를 입력한다.
또한, FF(44)는 EI'신호와 FF(43)의 Q출력의 반전신호와의 논리적을 START'신호가1일 때 샘플링한다. 초기단계의 X드라이버에서는 EI'신호, FF(43)의 반전출력이 모두1이기 때문에 FF(44)의 Q출력은1이 된다. 따라서 초기단계의 X드라이버의 EO단자에 인에이블출력1이 출력된다. 나머지의 X드라이버에서는 EI'신호가0이기 때문에 인에이블출력은0이 된다.
또한, 인에이블출력은 SYNC신호가10로 변환한 1∼2클럭후에1로 하는 것이 바람직하다. 즉, 이 인에이블출력은 다음 단계의 X드라이버가 데이터의 입력을 개시할 때에 사용되는 신호이지만 클럭신호의 개시가 지연될 경우, 예를들면 2단계의 드라이버IC의 클럭입력의 한계값 전압이 1단계의 IC보다 높으면, 2단계의 드라이버IC의 동작이 지연된다. 이 지연시간이 1단계의 인에이블출력의 지연시간보다 길어지면 2단계의 드라이버IC는 1단계의 드라이버IC가 인에이블출력을 변화시킨 클럭과 같은 클럭의 개시에서 그 인에이블출력을 입력하게 된다. 그 결과 2단계의 드라이버IC가 1단계의 드라이버IC의 표시데이타의 일부와 중복하는 데이터를 입력하는 경우가 있다. 이것을 방지하기 위해서는 1단계의 드라이버IC의 인에이블출력을 SYNC신호의 변화에 대해 1∼2클럭 지연시키면 좋다.
이와 같이 해서 데이터레지스터(15)가 표시데이터의 입력을 완료하면 SYNC'신호를10으로 변화시켜서, 초기단계의 드라이버의 데이터의 입력을 정지시키고 다음단계의 드라이버가 데이터의 입력을 개시하는 제어를 실시한다.
즉, SYNC신호로써10이 입력되면 FF(42)는0, FF(41)은1, FF(3)은0이 된다. 따라서 LOAD신호는0이 되고 한쪽 START'신호는1이 된다. 이 경우, 초기단계 X드라이버에는 인에이블 입력1이 계속 입력되지만 FF(43)의 Q출력이1이기 때문에 앤드게이트(203)에 그 반전입력이 이루어지는 결과, 초기단계의 X드라이버의 START신호는0이 된다.
한쪽 2단계의 X드라이버에서는 FF(43)은0, EI'신호는1이기 때문에 START신호가1이 되고 2단계의 X드라이버의 데이터레지스터(15)가 표시데이터의 입력을 개시한다. 또한 3단계 및 4단계의 X드라이버에서는 EI'신호가0이기 때문에 START신호는0이고, 데이터의 입력은 실행되지 않는다.
또한, START'신호가1이 된 시점에서 FF(44)가 EI'신호와 FF(43)의 반전의 앤드를 샘플링한다. 초기단계의 X드라이버에서는 FF(43)의 Q출력이1이기 때문에 FF(44)의 출력은0이 되고 인에이블출력도0이 된다. 한쪽 2단계째의 X드라이버에서는 FF(43)의 Q출력은0, EI'신호는1이 된다. 또한 3단계째 및 4단계째의 X드라이버에서는 EI'신호가0이기 때문에 인에이블출력은0이다.
또한, 입력부(1)의 마스크회로는 각 드라이버의 EO단자출력이1의 사이만 표시데이터를 내부회로에 전송한다. 따라서 제4도의 타이밍챠트에 나타낸 바와 같이, 초기단계의 X드라이버의 EO단자출력은 표시데이터의 1번째에서 80번째의 기간에 일치하고 있다.
이와 같이 해서 초기단계의 X드라이버의 데이터 입력이 종료함과 동시에 2단계의 X드라이버가 데이터의 입력을 개시한다. 이후 마찬가지로 해서 3단계, 4단계의 X드라이버가 데이터를 입력한 후, LOAD신호가1이 되고 액정구동전압이 LCD패널(1)에 출력된다.
이상 설명한 바와 같이 본 실시예의 표시장치에 있어서는 인에이블체인 접속된 드라이버IC의 동작을 제어하는 START신호는 입력부가 표시데이터를 샘플링하는 클럭신호와 동기화되어 있다. 따라서, 양쪽 신호의 지연시간을 조절하기 위한 머신이 경감되고 클럭신호를 고속화하는 것이 가능하게 된다.
또한, 본 실시예에 있어서는 START신호와 LOAD신호는 SYNC신호로서 부호영역에서 다중화되어 있다. 이 부호의 할당은 LOAD신호후에 START신호가 여러회 출현하고, 그 후 다시 LOAD신호가 출현하는 것을 이용한 것이고 디코드의 간단한 신호를 선택함으로써 드라이버IC로의 입력배선의 개수를 줄이는 것이 가능하게 되고 표시장치에서 차지하는 구동회로로의 배선점유면적을 줄일 수 있고 또한 전자파 잡음을 감소시킬 수 있으며, 한층 고속화가 가능하게 된다. 또한 구동장치에 입력되는 신호가 감소하기 때문에 복수의 입력신호간의 타이밍의 조정이 간편하게 된다.
또한, 고속의 신호인 표시데이터와 SYNC신호에 대해서는 각각이 전드라이버IC에 공통인 버스배선으로부터 드라이버IC로 공급된다. 따라서, 표시데이터와 SYNC신호에 대한 부하는 동일 정도가 되기 때문에 이들의 신호간에 크게 지연시간이 다른 것이 없다.
또한, 본 발명은 상기한 실시예에 한정되지 않고 여러 가지로 변형하는 것이 가능하다. 예를들면 드라이버IC의 출력단자수의 합계가 액정패널의 전극갯수보다 많은 경우, 액정패널측에 표시에 기여하지지 않는(패널 내부의 화소와 접속되지 않는다) 더미(dummy)전극을 설치하고, 이 더미전극에 드라이버IC의 남은 출력단자를 접속해 두는 방법이 취해진다.
이 경우, 각 드라이버IC에서 각각 잉여단자가 같은 수가 되도록 설정하고 그 잉여단자를 이에 대응해서 설정된 패널의 더미전극에 접속하는 방법이 바람직하다. 즉, 본 방법에 의하면 입력신호에 대한 부하가 각각의 드라이버IC에서 대략 동등하게 되고 드라이버IC 상호간에서의 타이밍의 불균형이나 출력의 불균형을 줄일 수 있다.
이때, 각각의 드라이버IC마다 잉여단자분의 표시데이터의 입력을 정지할 필요가 있지만 상기의 START신호를 적당히 변경함으로써 표시에 기여하는 단자분의 표시데이터를 입력한 후, 다음 단계의 드라이버IC를 동작시켜, 그 드라이버IC의 표시에 기여하는 단자분의 데이터 입력을 개시하면 좋다.
이상과 같이 본 발명이 구동장치 및 표시장치에 의하면 드라이버IC의 캐스케이드접속의 제어신호인 스타트신호와 클럭신호의 지연시간의 불균형에 의한 타이밍마진의 감소가 줄어들고 클럭신호의 고속화가 가능하게 된다. 따라서 드라이버IC를 고속으로 동작시키는 것이 가능하게 되고 대용량표시에 적합한 성능을 얻을 수 있다.

Claims (12)

  1. 표시장치의 신호 전극이 나뉘어 형성된 제1 및 제2 신호 전극 그룹을 구동하는 적어도 제1 및 제2 구동 유닛; 및 표시 데이터 및 클럭 신호를 상기 제1 및 제2 구동 유닛에 동시에 인가하는 신호 버스를 구비하고, 상기 제1구동 유닛에는 상기 클럭 신호에 따라 입력 외부 인에이블 신호를 샘플링하여 제1 내부 스타트 신호 및 제1 내부 인에이블 신호를 발생하는 제1 제어수단, 및 상기 제1 내부 스타트 신호에 따라 사전설정된 주기에서 상기 신호버스상의 상기 제1 구동 유닛에 해당하는 상기 표시 데이터를 인출하는 제1 데이터 유지 수단이 포함되어 있고, 상기 제2 구동 유닛에는 상기 클럭 신호에 따라 제1 내부 인에이블 신호를 샘플링하여 제2 내부 스타트 신호를 발생하는 제2 제어 수단, 및 상기 제2 내부 스타트 신호에 따라 사전설정된 주기에서 상기 신호 버스상의 상기 제2 구동 유닛에 해당하는 상기 표시 데이터를 인출하는 제2데이터 유지 수단이 포함되어 있으며, 상기 제1 및 제2 구동 유닛에는 상기 제1 및 제2 데이터 유지 수단 각각 내에 인출된 상기 표시 데이터에 따라 상기 제1 및 제2 신호 전극을 구동하는 수단이 포함되어 있는 것을 특징으로 하는 구동 장치.
  2. 제1항에 있어서, 외부 스타트 신호, 상기 외부 인에이블 신호와 클럭 신호 및 상기 표시 데이터가 포함되어 있는 제어 신호를 수신하고 상기 클럭 신호에 동기하여 상기 외부 스타트 신호 및 표시 데이터를 래치하는 리치 수단이 있는 입력부를 더 구비하는 것을 특징으로 하는 구동 장치.
  3. 제2항에 있어서, 상기 입력부에는 상기 제1 및 제2 데이터 유지수단 중 적어도 하나의 종료에 의해 데이터가 인출되는 경우 상기 래치 수단으로부터 상기 표시 데이터의 출력을 중지시키는 마스크 수단이 포함되어 있는 것을 특징으로 하는 구동 장치.
  4. 제3항에 있어서, 상기 제1 및 제2 데이터 유지 수단 각각에는 인출 동작 및 상기 사전설정된 주기의 표시 데이터를 저장이 종료되는 경우 이어지는 구동 유닛에게 다음-단계 인에이블 신호를 출력하는 수단이 포함되어 있고, 상기 마스크 수단에는 상기 다음-단계 인에이블 신호에 응답하여 상기 표시 데이터의 통과를 금지시키는 게이트 수단이 포함되어 있는 것을 특징으로 하는 구동 장치.
  5. 제1항에 있어서, 사전설정된 주기에서 상기 제1 및 제2 데이터 유지 수단의 하나에서 출력된 표시 데이터를 래치하여 상기 구동 수단으로 상기 표시 데이터를 출력하는 래치부를 더 구비하는 것을 특징으로 하는 구동 장치.
  6. 제2항에 있어서, 상기 입력부에는 부호화 영역내의 상기 입력부에 인가된 상기 신호의 적어도 하나와 다중화되는 상기 외부 스타트 신호가 인가되는 하나의 입력 단자가 있는 것을 특징으로 하는 구동 장치.
  7. 제5항에 있어서, 상기 외부 스타트 신호와 다중화된 상기 입력부로의 신호 입력의 적어도 하나는 상기 래치부가 상기 구동 수단으로 표시 데이터를 출력하는 타이밍을 제어하는 로드 신호인 것을 특징으로 하는 구동 장치.
  8. 제7항에 있어서, 상기 로드 신호는 3비트인 11로 부호화 되고, 상기 외부 스타트 신호는 2비트인 10으로 부호화되는 것을 특징으로 하는 구동 장치.
  9. 제8항에 있어서, 상기 제1 및 제2 제어 수단 각 각에는 3 비트 11의 로드 신호를 복호화하는 제1 및 제2 플립-플롭 및 3-입력 AND 게이트를 포함하는 제1 복수화 수단 및 2 비트 10의 스타트 신호를 복호화하는 제3플립-플롭 및 2-입력 AND 게이트를 포함하는 제2복호화 수단이 포함되어 있는 것을 특징으로 하는 구동 장치.
  10. 제1항에 있어서, 상기 제1 및 제2 제어 수단 각각에는 상기 내부 스타트 신호의 외부 스위칭에 응답하여 상기 인에이블 신호를 샘플링하여 내부 스타트 신호를 출력하는 수단이 있고: 상기 구동 수단은 상기 표시 데이터를 구동 전압으로 변환하여 해당 광 신호를 발생하는 수단을 구비하는 것을 특징으로 하는 구동 장치.
  11. 제1항에 있어서, 상기 표시 장치에는 다수의 주사 전극, 제1 및 제2 신호 전극 그룹으로 나뉘어 배열된 액정부가 있는 액정표시판넬이 포함되어 있는 것을 특징으로 하는 구동장치.
  12. 제1항에 있어서, 상기 제1 및 제2 구동 유닛 각 각은 집적회로 형태로 형성되는 것을 특징으로 하는 구동 장치.
KR1019960008422A 1995-03-22 1996-03-22 구동장치 및 표시장치 KR100217759B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-062238 1995-03-22
JP7062238A JPH08263012A (ja) 1995-03-22 1995-03-22 駆動装置及び表示装置

Publications (2)

Publication Number Publication Date
KR960035410A KR960035410A (ko) 1996-10-24
KR100217759B1 true KR100217759B1 (ko) 1999-09-01

Family

ID=13194381

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960008422A KR100217759B1 (ko) 1995-03-22 1996-03-22 구동장치 및 표시장치

Country Status (4)

Country Link
US (1) US5801674A (ko)
JP (1) JPH08263012A (ko)
KR (1) KR100217759B1 (ko)
TW (1) TW302463B (ko)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08263016A (ja) * 1995-03-17 1996-10-11 Semiconductor Energy Lab Co Ltd アクティブマトリクス型液晶表示装置
TW375696B (en) * 1996-06-06 1999-12-01 Toshiba Corp Display device
JP3294114B2 (ja) * 1996-08-29 2002-06-24 シャープ株式会社 データ信号出力回路および画像表示装置
JPH1145076A (ja) * 1997-07-24 1999-02-16 Semiconductor Energy Lab Co Ltd アクティブマトリクス型表示装置
KR100266217B1 (ko) * 1997-11-20 2000-09-15 구본준; 론 위라하디락사 플리커 방지용 액정표시장치
JP3666318B2 (ja) * 1999-09-27 2005-06-29 セイコーエプソン株式会社 電気光学装置及びそれを用いた電子機器並びに表示駆動ic
JP3508837B2 (ja) * 1999-12-10 2004-03-22 インターナショナル・ビジネス・マシーンズ・コーポレーション 液晶表示装置、液晶コントローラ、ビデオ信号伝送方法
US6429858B1 (en) * 2000-03-29 2002-08-06 Koninklijke Philips Electronics N.V. Apparatus having a DAC-controlled ramp generator for applying voltages to individual pixels in a color electro-optic display device
US7088322B2 (en) * 2000-05-12 2006-08-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP4190706B2 (ja) * 2000-07-03 2008-12-03 Necエレクトロニクス株式会社 半導体装置
JP3775188B2 (ja) * 2000-08-30 2006-05-17 株式会社日立製作所 液晶表示装置及びその液晶表示装置を備えた情報機器
JP2003015613A (ja) * 2001-06-29 2003-01-17 Internatl Business Mach Corp <Ibm> 液晶表示装置、液晶ドライバ、lcdコントローラ、および複数のドライバicにおける駆動方法
JP4150549B2 (ja) * 2002-08-19 2008-09-17 船井電機株式会社 マルチ制御システム
JP2004264720A (ja) * 2003-03-04 2004-09-24 Seiko Epson Corp 表示ドライバ及び電気光学装置
JP3846469B2 (ja) * 2003-10-01 2006-11-15 セイコーエプソン株式会社 投写型表示装置および液晶パネル
KR101090248B1 (ko) * 2004-05-06 2011-12-06 삼성전자주식회사 칼럼 드라이버 및 이를 갖는 평판 표시 장치
JP2005331709A (ja) * 2004-05-20 2005-12-02 Renesas Technology Corp 液晶表示駆動装置および液晶表示システム
JP2005338421A (ja) * 2004-05-27 2005-12-08 Renesas Technology Corp 液晶表示駆動装置および液晶表示システム
KR20060019755A (ko) * 2004-08-30 2006-03-06 삼성에스디아이 주식회사 발광 표시장치와 그의 구동방법
CN100446077C (zh) * 2005-11-03 2008-12-24 友达光电股份有限公司 源极驱动电路及减少源极驱动电路信号转换的方法
US7705841B2 (en) * 2006-01-20 2010-04-27 Novatek Microelectronics Corp. Display system and method for embeddedly transmitting data signals, control signals, clock signals and setting signals
TWI365435B (en) * 2006-07-03 2012-06-01 Au Optronics Corp A driving circuit for generating a delay driving signal
US7965271B2 (en) * 2007-05-23 2011-06-21 Himax Technologies Limited Liquid crystal display driving circuit and method thereof
JP2011170376A (ja) * 2011-04-15 2011-09-01 Renesas Electronics Corp 液晶表示駆動装置、液晶表示システムおよび液晶駆動用半導体集積回路装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60142398A (ja) * 1983-12-28 1985-07-27 セイコーエプソン株式会社 ドライバic
US5420600A (en) * 1989-08-31 1995-05-30 Siemens Aktiengesellschaft IC as a timed drive of a display matrix
JPH0740096B2 (ja) * 1990-12-18 1995-05-01 セイコーエプソン株式会社 駆動装置
JP2677280B2 (ja) * 1992-04-23 1997-11-17 関西日本電気株式会社 Lcdドライバーのデータ入力回路

Also Published As

Publication number Publication date
TW302463B (ko) 1997-04-11
US5801674A (en) 1998-09-01
JPH08263012A (ja) 1996-10-11
KR960035410A (ko) 1996-10-24

Similar Documents

Publication Publication Date Title
KR100217759B1 (ko) 구동장치 및 표시장치
KR100193148B1 (ko) 집적회로
EP1056069B1 (en) Shift register and image display apparatus using the same
CN110912549A (zh) 一种串并转换电路及其驱动方法、显示面板
JP4054395B2 (ja) 液晶表示装置のタイミング制御装置
KR20030066362A (ko) 액정 표시 장치
KR0162501B1 (ko) Lcd 구동회로
JPH07248741A (ja) データシフト回路
KR920009052B1 (ko) 직·병렬 변환 회로와 그것을 사용한 표시 구동 장치
KR100582381B1 (ko) 소스 드라이버 및 드라이버 내에서 수행되는 화상 데이터압축 전송 방법
KR100333564B1 (ko) 인터페이스 회로
JP2708026B2 (ja) 駆動装置
KR100556455B1 (ko) 티에프티-엘시디(tft-lcd)의게이트구동회로
KR100431626B1 (ko) 액정표시장치의게이트구동집적회로
KR100497000B1 (ko) 피디피구동장치의칼럼드라이버구동회로
KR100692675B1 (ko) 화소를 분할구동하는 액정표시장치
KR100218534B1 (ko) 액정 표시 장치의 타이밍 제어장치
KR100238208B1 (ko) 동기식 직렬 입출력 회로
JPH0532757B2 (ko)
JP2507630B2 (ja) 多ビッド駆動半導体集積回路
JP2741194B2 (ja) 液晶駆動回路
JP3030707B2 (ja) 表示制御装置
JP3521746B2 (ja) 液晶駆動用コモンドライバ
JPH08297475A (ja) 液晶表示装置およびその駆動方法
JPS628214A (ja) システムクロツク制御装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090527

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee