KR20060019755A - 발광 표시장치와 그의 구동방법 - Google Patents

발광 표시장치와 그의 구동방법 Download PDF

Info

Publication number
KR20060019755A
KR20060019755A KR1020040068403A KR20040068403A KR20060019755A KR 20060019755 A KR20060019755 A KR 20060019755A KR 1020040068403 A KR1020040068403 A KR 1020040068403A KR 20040068403 A KR20040068403 A KR 20040068403A KR 20060019755 A KR20060019755 A KR 20060019755A
Authority
KR
South Korea
Prior art keywords
data
memory
supplied
signal
response
Prior art date
Application number
KR1020040068403A
Other languages
English (en)
Inventor
류도형
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040068403A priority Critical patent/KR20060019755A/ko
Priority to JP2005047617A priority patent/JP4414354B2/ja
Priority to US11/204,757 priority patent/US20060044252A1/en
Priority to CN200510096591A priority patent/CN100593356C/zh
Publication of KR20060019755A publication Critical patent/KR20060019755A/ko
Priority to US12/265,718 priority patent/US8537170B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/399Control of the bit-mapped memory using two or more bit-mapped memories, the operations of which are switched in time, e.g. ping-pong buffers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명은 구동 주파수를 저감함과 동시에 제조비용을 감소시킬 수 있도록 한 발광 표시장치에 관한 것이다.
본 발명의 발광 표시장치는 좌측부와 우측부로 분할되는 화상 표시부와, 상기 좌측부의 데이터선들로 데이터신호를 공급하기 위한 제 1데이터 구동부와, 상기 우측부의 데이터선들로 데이터신호를 공급하기 위한 제 2데이터 구동부와, 상기 좌측부 및 우측부로 공급될 데이터를 저장하거나 저장된 상기 좌측부 및 우측부로 공급될 데이터를 상기 제 1 및 제 2데이터 구동부로 공급하기 위한 제 1메모리그룹 및 제 2메모리그룹을 구비하며, 상기 제 1메모리그룹 및 제 2메모리그룹 중 어느 하나의 메모리그룹으로 읽기신호가 병렬로 공급되고, 그 외의 메모리그룹으로 쓰기신호가 직렬로 공급된다.
이러한 구성에 의하여, 본 발명에서는 라인 메모리로 공급되는 읽기신호 및 쓰기신호에 포함된 클럭의 주파수를 감소시킬 수 있고, 이에 따라 제조비용을 저감할 수 있다.

Description

발광 표시장치와 그의 구동방법{LIGHT EMITTING DISPLAY AND DRIVING METHOD THEREOF}
도 1은 종래의 발광 표시장치를 나타내는 도면이다.
도 2a 및 도 2b는 도 1에 도시된 제어부에 포함된 라인 메모리들을 나타내는 도면이다.
도 3은 종래의 다른 실시예에 의한 발광 표시장치를 나타내는 도면이다.
도 4a 및 도 4b는 도 3에 도시된 제어부에 포함된 라인 메모리들을 나타내는 도면이다.
도 5는 본 발명의 제 1실시예에 의한 발광 표시장치를 나타내는 도면이다.
도 6a 및 도 6b는 도 5에 도시된 제어부에 포함된 라인 메모리들을 나타내는 도면이다.
도 7은 본 발명의 제 2실시예에 의한 발광 표시장치를 나타내는 도면이다.
도 8a 및 도 8b는 도 7에 도시된 제어부에 포함된 라인 메모리들을 나타내는 도면이다.
<도면의 주요 부분에 대한 부호의 설명>
1,140,250 : 화소 10,12,14,100,200,202 : 데이터 구동부
20,110,210 : 주사 구동부 30,120,220 : 화상 표시부
40,50,130,230 : 제어부 42,44 : 라인 메모리
53,56,135,136,240,241 : 라인 메모리 블록
51,52,54,55,131,132,133,134,231,232,233,234,235,236,237,238: 메모리
122,222 : 좌측부 124,224 : 우측부
본 발명은 발광 표시장치와 그의 구동방법에 관한 것으로, 특히 구동 주파수를 저감함과 동시에 제조비용을 감소시킬 수 있도록 한 발광 표시장치와 그의 구동방법에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 평판 표시장치로는 액정 표시장치(Liquid Crystal Display), 전계방출 표시장치(Field Emission Display), 플라즈마 표시패널(Plasma Display Panel) 및 발광 표시장치(Light Emitting Display) 등이 있다.
평판표시장치 중 발광 표시장치는 전자와 정공의 재결합에 의하여 빛을 발생하는 자발광소자이다. 이러한, 발광 표시장치는 빠른 응답속도를 가짐과 동시에 낮은 소비전력으로 구동되는 장점이 있다. 일반적인 발광 표시장치는 매트릭스 형 태로 배치되는 화소마다 형성되는 구동박막 트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)를 이용하여 데이터신호에 대응되는 전류를 유기발광소자로 공급함으로써 유기발광소자에서 빛이 발광되게 한다.
도 1은 종래에 일반적인 발광 표시장치를 나타내는 도면이다.
도 1을 참조하면, 종래의 발광 표시장치는 주사선들(S1 내지 Sn) 및 데이터선들(D1 내지 Dm)의 교차영역에 형성된 화소들(1)을 포함하는 화상 표시부(30)와, 주사선들(S1 내지 Sn)을 구동하기 위한 주사 구동부(20)와, 데이터선들(D1 내지 Dm)을 구동하기 위한 데이터 구동부(10)와, 주사 구동부(20) 및 데이터 구동부(10)를 제어하기 위한 제어부(40)를 구비한다.
주사 구동부(20)는 제어부(40)로부터 공급되는 주사 제어신호들(GCS)에 응답하여 주사선들(S1 내지 Sn)을 구동시키기 위한 주사신호를 생성하고, 생성된 주사신호를 주사선들(S1 내지 Sn)에 순차적으로 공급한다.
데이터 구동부(10)는 제어부(40)로부터 데이터 제어신호들(DCS) 및 데이터(Data)를 공급받는다. 데이터 제어신호들(DCS) 및 데이터(Data)를 공급받은 데이터 구동부(10)는 데이터 제어신호들(DCS)에 의해 제어되면서 데이터(Data)를 전압값(또는 전류값)으로 변환하여 데이터신호를 생성하고, 생성된 데이터신호를 데이터선들(D1 내지 Dm)로 공급한다. 이때, 데이터 구동부(20)는 1수평기간 마다 1수평라인분씩의 데이터 신호를 데이터선들(D1 내지 Dm)로 공급한다.
화소(1)는 주사선(S)으로 주사신호가 공급될 때 선택되어 데이터선(D)으로 공급되는 데이터신호에 대응되는 빛을 생성한다. 이를 위해, 각각의 화소(1)는 적어도 하나 이상의 스위칭소자 및 커패시터를 구비한다.
제어부(40)는 외부로부터 공급되는 동기신호들에 대응하여 데이터 제어신호들(DCS) 및 주사 제어신호들(GCS)을 생성한다. 제어부(40)에서 생성된 데이터 제어신호들(DCS)은 데이터 구동부(10)로 공급되고, 주사 제어신호들(GCS)은 주사 구동부(20)로 공급된다.
그리고, 제어부(40)는 외부로부터 공급되는 데이터들(Data)을 임시 저장하고, 저장된 데이터들(Data)을 데이터 구동부(10)로 공급한다. 이를 위하여, 제어부(40)는 도 2a와 같은 라인 메모리들(42,44)을 구비한다. 한편, 제어부(40)에서 임시 저장된 데이터들(Data)은 도시되지 않은 감마 생성부로 공급될 수 있다. 데이터들(Data)을 공급받은 감마 생성부는 데이터들(Data)의 계조값에 대응하여 데이터신호를 생성하고, 생성된 데이터신호를 데이터 구동부(10)로 공급한다.
도 2a 및 도 2b는 제어부에 포함된 라인 메모리들의 동작과정을 나타내는 도면이다.
도 2a 및 도 2b를 참조하면, 제어부(40)는 제 1라인 메모리(42) 및 제 2라인 메모리(44)를 구비한다. 각각의 라인 메모리(42,44) 용량은 1수평라인 분의 데이터(Data)를 저장할 수 있도록 설정된다. 여기서, 제 1라인 메모리(42) 및 제 2라인 메모리(44)는 서로 교번적으로 읽기(Read) 및 쓰기(Write) 동작을 반복한다.
이를 상세히 설명하면, 먼저 도 2a와 같이 제 1라인 메모리(42)로 쓰기신호 (W Signal)가 공급됨과 동시에 제 2라인 메모리(44)로 읽기신호(R Signal)가 공급된다. 여기서, 쓰기신호(W Signal) 및 읽기신호(R Signal)에는 어드레스 신호, 클럭신호 등 다양한 신호가 포함된다. 쓰기신호(W Signal)를 공급받은 제 1라인 메모리(42)는 외부로부터 공급되는 한 수평라인분의 데이터(Data)를 순차적으로 저장한다. 읽기신호(R Signal)를 공급받은 제 2라인 메모리(44)는 자신에게 저장된 한 수평라인분의 데이터(Data)를 데이터 구동부(10)로 공급한다.
이후, 도 2b와 같이 제 1라인 메모리(42)로 읽기신호(R Signal)가 공급됨과 동시에 제 2라인 메모리(44)로 쓰기신호(W Signal)가 공급된다. 읽기신호(R Signal)를 공급받은 제 1라인 메모리(42)는 자신에게 저장된 데이터들(Data)들을 데이터 구동부(10)로 공급한다. 쓰기신호(W Signal)를 공급받은 제 2라인 메모리(44)는 외부로부터 공급되는 한 수평라인분의 데이터(Data)를 순차적으로 저장한다.
즉, 도 1에 도시된 발광 표시장치는 라인 메모리들(42,44)을 이용하여 데이터(Data)를 임시 저장하고, 저장된 데이터(Data)를 데이터 구동부(10)로 공급함으로써 소정의 화상을 표시한다. 여기서, 라인 메모리들(42,44)은 1수평기간(1H) 마다 다수의 데이터를 저장하거나, 저장된 데이터를 데이터 구동부(10)로 공급하기 때문에 읽기신호(R Signal) 및 쓰기신호(W Signal)에 포함된 클럭이 높은 주파수를 갖게 된다.
이와 같이 읽기신호(R Signal) 및 쓰기신호(W Signal)에 포함된 클럭이 높은 주파수를 갖게되면 EMI(ElectroMagnetic Interference)등이 발생되어 구동에 악영 향을 주게 된다. 또한, 읽기신호(R Signal) 및 쓰기신호(W Signal)에 포함된 클럭이 높은 주파수를 갖게되면 높은 주파수에서도 안정적으로 구동될 수 있는 고성능의 IC(Integrated Circuit)들이 사용되어야 하고, 이에 따라 제조비용이 증가되는 문제점이 발생된다. 이와 같은 문제점을 극복하기 위하여 도 3과 같은 발광 표시장치가 제안되었다.
도 3은 종래의 다른 실시예에 의한 발광 표시장치를 나타내는 도면이다. 도 3을 설명할 때 도 1과 동일한 구성은 동일한 도면부호를 할당함과 동시에 간략히 설명하기로 한다.
도 3을 참조하면, 종래의 다른 실시예에 의한 발광 표시장치는 주사선들(S1 내지 Sn) 및 데이터선들(D1 내지 Dm)의 교차영역에 형성된 화소들(1)을 포함하는 화상 표시부(30)와, 주사선들(S1 내지 Sn)을 구동하기 위한 주사 구동부(20)와, 기수(홀수)번째 데이터선들(D1, D3, ..., Dm-1)을 구동하기 위한 제 1데이터 구동부(12)와, 우수(짝수)번째 데이터선들(D2, D4, ..., Dm)을 구동하기 위한 제 2데이터 구동부(14)와, 주사 구동부(20), 제 1데이터 구동부(12) 및 제 2데이터 구동부(14)를 제어하기 위한 제어부(50)를 구비한다.
주사 구동부(20)는 제어부(50)로부터 공급되는 주사 제어신호들(GCS)에 응답하여 주사선들(S1 내지 Sn)을 구동시키기 위한 주사신호를 생성하고, 생성된 주사신호를 주사선들(S1 내지 Sn)에 순차적으로 공급한다.
제 1데이터 구동부(12)는 제어부(50)로부터 데이터 제어신호들(DCS) 및 기수 번째 데이터들(Data(o))을 공급받는다. 데이터 제어신호들(DCS) 및 기수번째 데이터들(Data(o))을 공급받은 제 1데이터 구동부(12)는 데이터 제어신호들(DCS)에 의해 제어되면서 기수번째 데이터들(Data(o))을 전압값(또는 전류값)으로 변환하여 데이터신호를 생성하고, 생성된 데이터신호를 기수번째 데이터선들(D1, D3, ..., Dm-1)로 공급한다. 이때, 제 1데이터 구동부(12)는 제 1수평기간 마다 1수평라인분씩의 기수번째 데이터신호를 기수번째 데이터선들(D1, D3, ..., Dm-1)로 공급한다.
제 2데이터 구동부(14)는 제어부(50)로부터 데이터 제어신호들(DCS) 및 우수번째 데이터들(Data(e))을 공급받는다. 데이터 제어신호들(DCS) 및 우수번째 데이터들(Data(e))을 공급받은 제 2데이터 구동부(14)는 데이터 제어신호들(DCS)에 의해 제어되면서 우수번째 데이터들(Data(e))을 전압값(또는 전류값)으로 변환하여 데이터신호를 생성하고, 생성된 데이터신호를 우수번째 데이터선들(D2, D4, ..., Dm)로 공급한다. 이때, 제 2데이터 구동부(14)는 제 1수평기간 마다 1수평라인분씩의 우수번째 데이터신호를 우수번째 데이터선들(D2, D4, ..., Dm)로 공급한다.
화소(1)는 주사선(S)으로 주사신호가 공급될 때 선택되어 데이터선(D)으로 공급되는 데이터신호에 대응되는 빛을 생성한다. 이를 위해, 각각의 화소(1)는 적어도 하나 이상의 스위칭소자 및 커패시터를 구비한다.
제어부(50)는 외부로부터 공급되는 동기신호들에 대응하여 데이터 제어신호들(DCS) 및 주사 제어신호들(GCS)을 생성한다. 제어부(50)에서 생성된 데이터 제어신호들(DCS)은 제 1 및 제 2데이터 구동부(12, 14)로 입력되고, 주사 제어신호들 (GCS)은 주사 구동부(20)로 공급된다.
그리고, 제어부(50)는 외부로부터 공급되는 데이터들(Data)을 기수번째 데이터(Data(o)) 및 우수번째 데이터(Data(e))로 나누어 임시 저장하고, 저장된 기수번째 데이터(Data(o)) 및 우수번째 데이터(Data(e))를 제 1 및 제 2데이터 구동부(12,14)로 공급한다. 이를 위하여, 제어부(50)는 도 4a와 같은 라인 메모리블록들(53,56)을 구비한다. 한편, 제어부(50)에서 임시 저장된 데이터들(Data)은 도시되지 않은 감마 생성부로 공급될 수 있다. 데이터들(Data)을 공급받은 감마 생성부는 데이터들(Data)의 계조값에 대응하여 데이터신호를 생성하고, 생성된 데이터신호를 제 1 및 제 2데이터 구동부(12,14)로 공급한다.
도 4a 및 도 4b는 제어부에 포함된 라인 메모리블록들의 동작과정을 나타내는 도면이다.
도 4a 및 도 4b를 참조하면, 제어부(50)는 제 1라인 메모리블록(53) 및 제 2라인 메모리블록(56)을 구비한다. 제 1라인 메모리블록(53)은 제 1메모리(51) 및 제 2메모리(52)를 구비한다. 각각의 메모리들(51,52)의 용량은 1수평라인의 절반에 대응하는 데이터들(Data)을 저장할 수 있도록 설정된다. 여기서, 제 1메모리(51) 및 제 2메모리(52)는 서로 교번적으로 읽기(Read) 및 쓰기(Write) 동작을 반복한다. 제 2라인 메모리블록(56)은 제 3메모리(54) 및 제 4메모리(55)를 구비한다. 각각의 메모리들(54,55)의 용량은 1수평라인의 절반에 대응하는 데이터들(Data)을 저장할 수 있도록 설정된다. 제 3메모리(54) 및 제 4메모리(55)는 서로 교번적으로 읽기(Read) 및 쓰기(Write) 동작을 반복한다.
이를 상세히 설명하면, 먼저 도 4a와 같이 제 1메모리(51) 및 제 3메모리(54)로 쓰기신호(W Signal)가 공급됨과 동시에 제 2메모리(52) 및 제 4메모리(55)로 읽기신호(R Signal)가 공급된다. 쓰기신호(W Signal)를 공급받은 제 1메모리(51)는 외부로부터 공급되는 한 수평라인분의 기수 데이터(Data(o))를 순차적으로 저장한다. 쓰기신호(W Signal)를 공급받은 제 3메모리(54)는 외부로부터 공급되는 한 수평라인분의 우수 데이터(Data(e))를 순차적으로 저장한다.
읽기신호(R Signal)를 공급받은 제 2메모리(52)는 자신에게 저장된 한 수평라인분의 기수 데이터(Data(o))를 제 1데이터 구동부(12)로 공급한다. 여기서, 제 2메모리(52)는 기수 데이터(Data(o))를 동시에 출력하거나 순차적으로 출력한다. 읽기신호(R Signal)를 공급받은 제 4메모리(55)는 자신에게 저장된 한 수평라인분의 우수 데이터(Data(e))를 제 2데이터 구동부(14)로 공급한다.
이후, 도 4b와 같이 제 1메모리(51) 및 제 3메모리(54)로 읽기신호(R Signal)가 공급됨과 동시에 제 2메모리(52) 및 제 4메모리(55)로 쓰기신호(W Signal)가 공급된다. 읽기신호(R Signal)를 공급받은 제 1메모리(51)는 이전 수평기간에 저장되었던 기수 데이터(Data(o))를 제 1데이터 구동부(12)로 공급한다. 읽기신호(R Signal)을 공급받은 제 3메모리(54)는 이전 수평기간에 저장되었던 우수 데이터(Data(e))를 제 2데이터 구동부(14)로 공급한다.
쓰기신호(W Signal)를 공급받은 제 2메모리(52)는 외부로부터 공급되는 한 수평라인분의 기수 데이터(Data(o))를 순차적으로 저장한다. 쓰기신호(W Signal) 을 공급받은 제 4메모리(55)는 외부로부터 공급되는 한 수평라인분의 우수 데이터(Data(e))를 순차적으로 저장한다.
이와 같은 종래의 메모리들(51,52,54,55)은 기수 또는 우수번째 데이터(Data(o)(e))만을 저장하고, 저장된 기수 또는 우수번째 데이터(Data(o)(e))를 제 1데이터 구동부(12) 또는 제 2데이터 구동부(14)로 공급하기 때문에 읽기신호(R Signal) 및 쓰기신호(W Signal)에 포함된 클럭의 주파수를 도 1에 도시된 발광 표시장치의 1/2 수준으로 낮출 수 있는 장점이 있다. 하지만, 도 3과 같은 종래의 다른 실시예에 의한 발광 표시장치는 기수번째 데이터선들(D1, D3, ..., Dm-1) 및 우수번째 데이터선들(D2, D4, ..., Dm)이 서로 다른 데이터 구동부(12,14)에 의하여 구동되기 때문에 화질이 저하될 염려가 있다.
이를 상세히 설명하면, 제 1데이터 구동부(12) 및 제 2데이터 구동부(14)는 서로 동일한 시간에 기수번째 데이터신호 및 우수번째 데이터신호를 공급하여야 한다. 하지만, 라인저항등에 의하여 데이터제어신호(DCS)가 제 1데이터 구동부(12) 및 제 2데이터 구동부(14)로 동시에 공급되지 못하고, 이에 따라 기수번째 데이터신호 및 우수번째 데이터신호의 공급시점이 상이해진다. 여기서, 기수번째 데이터신호 및 우수번째 데이터신호의 공급시점이 상이해지면 수직라인 단위의 화질불량 현상이 발생될 염려가 있다.
그리고, 기수번째 데이터선들(D1, D3, ..., Dm-1) 및 우수번째 데이터선들(D2, D4, ..., Dm)이 서로 다른 데이터 구동부(12,14)에 의하여 구동되기 때문에 인접된 데이터선들(D) 간에 등가적으로 형성된 커패시터에 의한 간섭현상이 크게 발생되고, 이에 따라 화질이 저하될 염려가 있다.
따라서, 본 발명의 목적은 구동 주파수를 저감함과 동시에 제조비용을 감소시킬 수 있도록 한 발광 표시장치와 그의 구동방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명의 제 1측면은 좌측부와 우측부로 분할되는 화상 표시부와, 상기 좌측부의 데이터선들로 데이터신호를 공급하기 위한 제 1데이터 구동부와, 상기 우측부의 데이터선들로 데이터신호를 공급하기 위한 제 2데이터 구동부와, 상기 좌측부 및 우측부로 공급될 데이터를 저장하거나 저장된 상기 좌측부 및 우측부로 공급될 데이터를 상기 제 1 및 제 2데이터 구동부로 공급하기 위한 제 1메모리그룹 및 제 2메모리그룹을 구비하며, 상기 제 1메모리그룹 및 제 2메모리그룹 중 어느 하나의 메모리그룹으로 읽기신호가 병렬로 공급되고, 그 외의 메모리그룹으로 쓰기신호가 직렬로 공급되는 발광 표시장치를 제공한다.
본 발명의 제 2측면은 좌측부와 우측부로 분할되는 화상 표시부와, 상기 좌측부의 데이터선들로 데이터신호를 공급하기 위한 제 1데이터 구동부와, 상기 우측부의 데이터선들로 데이터신호를 공급하기 위한 제 2데이터 구동부와, 상기 좌측부로 공급될 데이터를 저장하거나 저장된 상기 좌측부로 공급될 데이터를 상기 제 1데이터 구동부로 공급하기 위한 제 1메모리 및 제 3메모리와, 상기 우측부로 공급 될 데이터를 저장하거나 저장된 상기 우측부로 공급될 데이터를 상기 제 2데이터 구동부로 공급하기 위한 제 2메모리 및 제 3메모리를 구비하며, 상기 제 1메모리 및 제 3메모리 중 어느 하나와 상기 제 2메모리 및 제 3메모리 중 어느 하나로 읽기신호가 동시에 공급되는 발광 표시장치를 제공한다.
본 발명의 제 3측면은 좌측부와 우측부로 분할되는 화상 표시부와, 상기 좌측부에 포함된 기수번째 데이터선들로 데이터신호를 공급하기 위한 제 1데이터 구동부와, 상기 우측부에 포함된 기수번째 데이터선들로 데이터신호를 공급하기 위한 제 2데이터 구동부와, 상기 좌측부에 포함된 우수번째 데이터선들로 데이터신호를 공급하기 위한 제 3데이터 구동부와, 상기 우측부에 포함된 우수번째 데이터선들로 데이터신호를 공급하기 위한 제 4데이터 구동부와, 쓰기신호에 대응하여 상기 좌측부 및 우측부로 공급될 기수번째 데이터를 순차적으로 저장하고, 읽기신호에 대응하여 상기 좌측부 및 우측부로 공급될 상기 기수번째 데이터를 동시에 출력하기 위한 제 1라인 메모리블록과, 상기 쓰기신호에 대응하여 상기 좌측부 및 우측부로 공급될 우수번째 데이터를 순차적으로 저장하고, 상기 읽기신호에 대응하여 상기 좌측부 및 우측부로 공급될 상기 우수번째 데이터를 동시에 출력하기 위한 제 2라인 메모리블록을 구비하는 발광 표시장치를 제공한다.
본 발명의 제 4측면은 쓰기신호에 대응하여 화상 표시부의 좌측부로 공급될 데이터를 제 1메모리에 저장하는 단계와, 상기 좌측부로 공급될 데이터가 저장된 후 상기 제 1메모리로부터 공급되는 케리신호에 대응하여 상기 화상 표시부의 우측부로 공급될 데이터를 제 2메모리에 저장하는 단계와, 상기 제 1메모리 및 제 2메 모리로 동시에 읽기신호을 공급하여 상기 제 1메모리 및 제 2메모리에 저장된 데이터를 출력하는 단계를 포함하는 발광 표시장치의 구동방법을 제공한다.
본 발명의 제 5측면은 화상표시부가 좌측부 및 우측부로 분할되어 구동되는 발광 표시장치의 구동방법에 있어서, 쓰기신호에 대응하여 상기 좌측부로 공급될 기수번째 데이터를 제 1메모리에 저장하는 단계와, 상기 좌측부로 공급될 상기 기수번째 데이터가 저장된 후 상기 제 1메모리로부터 공급되는 케리신호에 대응하여 상기 우측부로 공급될 기수번째 데이터를 제 2메모리에 저장하는 단계와, 상기 쓰기신호에 대응하여 상기 좌측부로 공급될 우수번째 데이터를 제 3메모리에 저장하는 단계와, 상기 좌측부로 공급될 상기 우수번째 데이터가 저장된 후 상기 제 3메모리로부터 공급되는 케리신호에 대응하여 상기 우측부로 공급될 우수번째 데이터를 제 4메모리에 저장하는 단계와, 상기 제 1메모리 내지 제 4메모리로 읽기신호를 공급하여 상기 제 1메모리 내지 제 4메모리에 저장된 데이터를 출력하는 단계를 포함하는 발광 표시장치의 구동방법을 제공한다.
이하, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명을 용이하게 실시할 수 있는 바람직한 실시 예를 첨부된 도 5 내지 도 8b를 참조하여 상세히 설명하면 다음과 같다.
도 5는 본 발명의 제 1실시예에 의한 발광 표시장치를 나타내는 도면이다.
도 5를 참조하면, 본 발명의 제 1실시예에 의한 발광 표시장치는 주사선들(S1 내지 Sn) 및 데이터선들(D1 내지 Dm)의 교차영역에 형성된 화소들(140)을 포함하는 화상 표시부(120)와, 주사선들(S1 내지 Sn)을 구동하기 위한 주사 구동부(110)와, 데이터선들(D1 내지 Dm)을 구동하기 위한 제 1 및 제 2데이터 구동부(100,101)와, 주사 구동부(110), 제 1 및 제 2데이터 구동부(100,101)를 제어하기 위한 제어부(130)를 구비한다.
주사 구동부(110)는 제어부(130)로부터 공급되는 주사 제어신호들(GCS)에 응답하여 주사선들(S1 내지 Sn)을 구동시키기 위한 주사신호를 생성하고, 생성된 주사신호를 주사선들(S1 내지 Sn)에 순차적으로 공급한다.
화소(140)는 주사선(S)으로 주사신호가 공급될 때 선택되어 데이터선(D)으로 공급되는 데이터신호에 대응되는 빛을 생성한다. 이를 위해, 각각의 화소(140)는 적어도 하나 이상의 스위칭소자 및 커패시터를 구비한다.
화상 표시부(120)에는 다수의 화소(140)들이 형성된다. 이와 같은 화상 표시부(120)는 좌측부(122)와 우측부(124)로 분할되어 구동된다. 좌측부(122)는 제 1데이터선(D1) 내지 제 i(i는 m/2)데이터선(Di)을 포함하고, 우측부(124)는 제 i+1데이터선(Di+1) 내지 제 m데이터선(Dm)을 포함한다.
제 1 및 제 2데이터 구동부(100,101)는 제어부(130)로부터 데이터 제어신호(DCS) 및 데이터들(Data)을 공급받는다. 데이터 제어신호(DCS)를 공급받은 제 1 및 제 2데이터 구동부(100,101)는 데이터 제어신호(DCS)에 의해 제어되면서 데이터들(Data)을 전압값(또는 전류값)으로 변환하여 데이터신호를 생성하고, 생성된 데 이터신호를 데이터선들(D1 내지 Dm)로 공급한다. 이때, 제 1데이터 구동부(100)는 좌측부(122)에 포함된 제 1데이터선(D1) 내지 제 i(i는 m/2)데이터선(Di)으로 데이터신호를 공급하고, 제 2데이터 구동부(101)는 우측부(124)에 포함된 제 i+1데이터선(Di+1) 내지 제 m데이터선(Dm)으로 데이터신호를 공급한다.
제어부(130)는 외부로부터 공급되는 동기신호들에 대응하여 데이터 제어신호들(DCS) 및 주사 제어신호들(GCS)을 생성한다. 제어부(130)에서 생성된 데이터 제어신호들(DCS)은 제 1 및 제 2데이터 구동부(100,101)로 입력되고, 주사 제어신호들(GCS)은 주사 구동부(110)로 공급된다.
그리고, 제어부(130)는 외부로부터 공급되는 데이터들(Data)을 임시 저장하고, 저장된 데이터들(Data)을 제 1 및 제 2데이터 구동부(100,101)로 공급한다. 이를 위하여, 제어부(130)는 도 6a와 같은 라인 메모리블록들(135,136)을 구비한다. 한편, 제어부(130)에서 임시 저장된 데이터들(Data)은 도시되지 않은 감마 생성부로 공급될 수 있다. 데이터들(Data)을 공급받은 감마 생성부는 데이터들(Data)의 계조값에 대응하여 데이터신호를 생성하고, 생성된 데이터신호를 제 1 및 제 2데이터 구동부(100,101)로 공급한다. 여기서, 메모리블록들(135,136)이 제어부(130)의 내부에 설치된 것으로 설명하였지만, 본 발명에서 메모리블록들(135,136)은 제어부(130)의 외부에 설치될 수 있다.
도 6a 및 도 6b는 제어부에 포함된 라인 메모리블록들의 동작과정을 나타내는 도면이다.
도 6a 및 도 6b를 참조하면, 제어부(130)는 제 1라인 메모리블록(135) 및 제 2라인 메모리블록(136)을 구비한다. 제 1라인 메모리블록(135)은 제 1메모리(131) 및 제 2메모리(132)를 구비한다. 제 1메모리(131) 및 제 2메모리(132) 각각은 1수평라인의 절반에 대응하는 데이터들(Data)을 저장할 수 있도록 설정된다. 다시 말하여, 제 1메모리(131)의 용량은 좌측부(122)로 공급될 데이터(Data(L))들이 저장될 수 있도록 설정되고, 제 2메모리(132)의 용량은 우측부(124)로 공급될 데이터(Data(R))들이 저장될 수 있도록 설정된다.
제 2라인 메모리블록(136)은 제 3메모리(133) 및 제 4메모리(134)를 구비한다. 제 3메모리(133) 및 제 4메모리(134) 각각은 1수평라인의 절반에 대응하는 데이터들(Data)을 저장할 수 있도록 설정된다. 다시 말하여, 제 3메모리(133)의 용량은 좌측부(122)로 공급될 데이터(Data(L))들이 저장될 수 있도록 설정되고, 제 4메모리(134)의 용량은 우측부(124)로 공급될 데이터(Data(R))들이 저장될 수 있도록 설정된다. 제 1 및 제 2메모리(131,132)와 제 3 및 제 4메모리(133,134)는 교번적으로 읽기(Read) 및 쓰기(Write) 동작을 행한다.
이를 상세히 설명하면, 먼저 도 6a와 같이 제 1메모리(131)로 쓰기신호(W Signal)가 공급됨과 동시에 제 3메모리(133) 및 제 4메모리(134)로 읽기신호(R Signal)가 공급된다. 여기서, 쓰기신호(W Signal) 및 읽기신호(R Signal)에는 어드레스신호, 클럭신호 등 다양한 신호가 포함될 수 있다. 쓰기신호(W Signal)를 공급받은 제 1메모리(131)는 외부로부터 공급되는 데이터들(Data) 중 좌측부(122)로 공급될 데이터(Data(L))를 순차적으로 저장한다. 제 1메모리(131)는 좌측부 (122)로 공급될 데이터(Data(L))들이 모두 저장되면 케리신호(Carry)를 제 2메모리(132)로 공급한다. 케리신호(Carry)를 공급받은 제 2메모리(132)는 외부로부터 공급되는 데이터들(Data) 중 우측부(124)로 공급될 데이터(Data(R))를 순차적으로 저장한다. 즉, 제 1라인 메모리블록(135)으로 공급되는 쓰기신호(W Signal)는 직렬로 공급된다.
읽기신호(R Signal)를 공급받은 제 3메모리(133)는 자신에게 저장된 좌측부(122) 데이터(Data(L))를 제 1데이터 구동부(100)로 공급한다. 여기서, 제 3메모리(133)는 좌측부(122) 데이터(Data(L))를 동시에 출력하거나 순차적으로 출력한다. 읽기신호(R Signal)을 공급받은 제 4메모리(134)는 자신에게 저장된 우측부(124) 데이터(Data(R))를 제 2데이터 구동부(101)로 공급한다. 여기서, 제 4메모리(134)는 우측부(124) 데이터(Data(R))를 동시에 출력하거나 순차적으로 출력한다. 즉, 제 2라인 메모리블록(136)으로 공급되는 읽기신호(R Signal)는 병렬로 공급된다.
이후, 도 6b와 같이 제 1메모리(131) 및 제 2메모리(132)로 읽기신호(R Signal)가 공급됨과 동시에 제 3메모리(133)로 쓰기신호(W Signal)가 공급된다. 읽기신호(R Signal)를 공급받은 제 1메모리(131)는 이전 수평기간에 저장되었던 좌측부(122) 데이터(Data(L))를 제 1데이터 구동부(100)로 공급한다. 여기서, 제 1메모리(131)는 좌측부(122) 데이터(Data(L))를 동시에 출력하거나 순차적으로 출력한다. 읽기신호(R Signal)를 공급받은 제 2메모리(132)는 자신에게 저장된 우측부(124) 데이터(Data(R))를 제 2데이터 구동부(101)로 공급한다. 여기서, 제 2메모 리(132)는 우측부(124) 데이터(Data(R))를 동시에 출력하거나 순차적으로 출력한다. 제 1라인 메모리블록(135)으로 공급되는 읽기신호(R Signal)는 병렬로 공급된다.
쓰기신호(W Signal)를 공급받은 제 3메모리(133)는 외부로부터 공급되는 데이터들(Data) 중 좌측부(122)로 공급될 데이터(Data(L))를 순차적으로 저장한다. 제 3메모리(133)는 좌측부(122)로 공급될 데이터(Data(L))들이 모두 저장되면 캐리신호(Carry)를 제 4메모리(134)로 공급한다. 케리신호(Carry)를 공급받은 제 4메모리(134)는 외부로부터 공급되는 데이터들(Data) 중 우측부(124)로 공급될 데이터(Data(R))를 순차적으로 저장한다. 즉, 제 2라인 메모리블록(136)으로 공급되는 쓰기신호(W Signal)는 직렬로 공급된다.
이와 같은 본 발명의 제 1실시예에서는 라인 메모리블록(135,136)으로 공급되는 읽기신호(R Colck)는 각각의 라인 메모리블록(135,136)에 포함된 메모리들로 병렬(또는 동시에)로 공급되고, 라인 메모리블록(135,136)으로 공급되는 쓰기신호(W Colck)는 라인 메모리블록(135,136)에 포함된 메모리들로 직렬로 공급된다. 이와 같이 읽기신호(R Colck)가 라인 메모리블록(135,136) 각각에 포함된 메모리들로 동시에 공급되면 종래에 비하여 읽기신호(R Signal)에 포함된 클럭의 주파수의 1/2 수준으로 낮출 수 있는 장점이 있다.
이와 같이 읽기신호(R Signal)에 포함된 클럭의 주파수가 종래의 1/2 수준으로 낮아지게 되면 EMI를 저감할 수 있다. 아울러, 읽기신호(R Signal)에 포함된 클럭의 주파수가 종래의 1/2 수준으로 낮아지면 낮은 주파수에서 동작가능한 IC 등 을 채용할 수 있기 때문에 제조비용을 줄일 수 있다. 그리고, 본 발명의 제 1실시예에서는 하나의 데이터 구동부(100)으로 데이터선(D1 내지 Dm)을 구동하기 때문에 모든 데이터선(D1 내지 Dm)으로 동일시간에 데이터신호를 공급할 수 있고, 이에 따라 수직라인 단위로 화질불량이 발생되는 것을 방지할 수 있다. 또한, 본 발명의 제 1실시예에서는 하나의 데이터 구동부(100)으로 데이터선(D1 내지 Dm)을 구동하기 때문에 인접한 데이터선(D) 간의 간섭현상을 최소화할 수 있다.
도 7은 본 발명의 제 2실시예에 의한 발광 표시장치를 나타내는 도면이다.
도 7을 참조하면, 본 발명의 제 2실시예에 의한 발광 표시장치는 주사선들(S1 내지 Sn) 및 데이터선들(D1 내지 Dm)의 교차영역에 형성된 화소들(250)을 포함하는 화상 표시부(220)와, 주사선들(S1 내지 Sn)을 구동하기 위한 주사 구동부(210)와, 데이터선들(D1 내지 Dm)을 구동하기 제 1 내지 제 4데이터 구동부(200 내지 203)와, 주사 구동부(210), 제 1 내지 제 4데이터 구동부(200 내지203)를 제어하기 위한 제어부(230)를 구비한다.
주사 구동부(210)는 제어부(230)로부터 공급되는 주사 제어신호들(GCS)에 응답하여 주사선들(S1 내지 Sn)을 구동시키기 위한 주사신호를 생성하고, 생성된 주사신호를 주사선들(S1 내지 Sn)에 순차적으로 공급한다.
화소(250)는 주사선(S)으로 주사신호가 공급될 때 선택되어 데이터선(D)으로 공급되는 데이터신호에 대응되는 빛을 생성한다. 이를 위해, 각각의 화소(250)는 적어도 하나 이상의 스위칭소자 및 커패시터를 구비한다.
화상 표시부(220)에는 다수의 화소(250)들이 형성된다. 이와 같은 화상 표시부(220)는 좌측부(222)와 우측부(224)로 분할되어 구동된다. 좌측부(222)는 제 1데이터선(D1) 내지 제 i데이터선(Di)을 포함하고, 우측부(224)는 제 i+1데이터선(Di+1) 내지 제 m데이터선(Dm)을 포함한다.
제 1데이터 구동부(200)는 제어부(230)로부터 데이터 제어신호(DCS) 및 좌측부(222)에 포함된 기수번째 데이터들(Data(L)(o))을 공급받는다. 제 2데이터 구동부(201)는 제어부(230)로부터 데이터 제어신호(DCS) 및 우측부(224)에 포함된 기수번째 데이터들(Data(R)(o))을 공급받는다. 제 3데이터 구동부(202)는 제어부(230)로부터 데이터 제어신호(DCS) 및 좌측부(222)의 우수번째 데이터들(Data(L)(e))을 공급받는다. 제 4데이터 구동부(203)는 제어부(230)로부터 데이터 제어신호(DCS) 및 우측부(224)의 우수번째 데이터들(Data(R)(e))을 공급받는다.
제 1 내지 제 4데이터 구동부(200 내지 203)는 데이터 제어신호(DCS)에 의해 제어되면서 데이터들(Data)을 전압값(또는 전류값)으로 변환하여 데이터신호를 생성하고, 생성된 데이터신호를 데이터선들(D1 내지 Dm)로 공급한다. 이때, 제 1 내지 제 4데이터 구동부(200 내지 203)는 1수평기간마다 데이터신호를 데이터선들(D1 내지 Dm)로 공급한다.
제어부(230)는 외부로부터 공급되는 동기신호들에 대응하여 데이터 제어신호들(DCS) 및 주사 제어신호들(GCS)을 생성한다. 제어부(230)에서 생성된 데이터 제어신호들(DCS)은 제 1데이터 구동부(200) 내지 제 4데이터 구동부(203)로 입력되고, 주사 제어신호들(GCS)은 주사 구동부(210)로 공급된다.
그리고, 제어부(230)는 외부로부터 공급되는 데이터들(Data)을 임시 저장하고, 저장된 데이터들(Data)을 제 1 내지 제 4데이터 구동부(200 내지 203)로 공급한다. 이를 위하여, 제어부(230)는 도 8a와 같은 라인 메모리블록들(240,241)을 구비한다. 한편, 제어부(230)에서 임시 저장된 데이터들(Data)은 도시되지 않은 감마 생성부로 공급될 수 있다. 데이터들(Data)을 공급받은 감마 생성부는 데이터들(Data)의 계조값에 대응하여 데이터신호를 생성하고, 생성된 데이터신호를 제 1 내지 제 4데이터 구동부(200 내지 203)로 공급한다. 그리고, 라인 메모리블록들(240,241)은 제어부(230)의 외부에 설치될 수 있다.
도 8a 및 도 8b는 제어부에 포함된 라인 메모리블록들의 동작과정을 나타내는 도면이다.
도 8a 및 도 8b를 참조하면, 제어부(230)는 제 1라인 메모리블록(240) 및 제 2라인 메모리블록(241)을 구비한다. 제 1라인 메모리블록(240)은 제 1 메모리(231), 제 2메모리(232), 제 3메모리(233) 및 제 4메모리(234)를 구비한다. 제 1메모리(231), 제 2메모리(232), 제 3메모리(233) 및 제 4메모리(234) 각각은 1수평라인의 1/4에 대응하는 데이터들(Data)을 저장할 수 있는 용량을 갖는다. 다시 말하여, 제 1메모리(231) 및 제 3메모리(233) 각각의 용량은 좌측부(222)의 기수 데이터들(Data(L)(o))이 저장될 수 있도록 설정되고, 제 2메모리(232) 및 제 4메모리(234) 각각의 용량은 우측부(224)의 기수 데이터들(Data(R)(o))이 저장될 수 있도록 설정된다.
제 2라인 메모리블록(241)은 제 5메모리(235), 제 6메모리(236), 제 7메모리(237) 및 제 8메모리(238)를 구비한다. 제 5메모리(235), 제 6메모리(236), 제 7메모리(237) 및 제 8메모리(238) 각각은 1수평라인의 1/4에 대응하는 데이터들(Data)을 저장할 수 있는 용량을 갖는다. 다시 말하여, 제 5메모리(235) 및 제 7메모리(237) 각각의 용량은 좌측부(222)의 우수 데이터들(Data(L)(e))이 저장될 수 있도록 설정되고, 제 6메모리(236) 및 제 8메모리(238) 각각의 용량은 우측부(224)의 우수 데이터들(Data(R)(e))이 저장될 수 있도록 설정된다.
동작과정을 상세히 설명하면, 먼저 도 8a와 같이 제 1메모리(231) 및 제 5메모리(235)로 쓰기신호(W Signal)가 공급됨과 동시에 제 3메모리(233), 제 4메모리(234), 제 7메모리(237) 및 제 8메모리(238)로 읽기신호(R Signal)가 공급된다. 쓰기신호(W Signal)를 공급받은 제 1메모리(231)는 외부로부터 공급되는 데이터들(Data) 중 좌측부(222)의 기수 데이터(Data(L)(o))를 순차적으로 저장한다. 제 1메모리(231)는 좌측부(222)의 기수 데이터(Data(L)(o))들이 모두 저장된 후 케리신호(Carry)를 제 2메모리(232)로 공급한다. 케리신호(Carry)를 공급받은 제 2메모리(232)는 외부로부터 공급되는 데이터들(Data) 중 우측부(224)의 기수 데이터(Data(R)(o))를 순차적으로 저장한다.
쓰기신호(W Signal)를 공급받은 제 5메모리(235)는 외부로부터 공급되는 데이터들(Data) 중 좌측부(222)의 우수 데이터(Data(L)(e))를 순차적으로 저장한다. 제 5메모리(235)는 좌측부(222)의 우수 데이터(Data(L)(e))들이 모두 저장된 후 케리신호(Carry)를 제 6메모리(236)로 공급한다. 케리신호(Carry)를 공급받은 제 6 메모리(236)는 외부로부터 공급되는 데이터들(Data) 중 우측부(224)의 우수 데이터(Data(R)(e))를 순차적으로 저장한다.
읽기신호(R Signal)를 공급받은 제 3메모리(233)는 자신에게 저장된 좌측부(222)의 기수 데이터(Data(L)(o))를 제 1데이터 구동부(200)로 공급한다. 여기서, 제 3메모리(233)는 좌측부(222)의 기수 데이터(Data(L)(o))를 동시에 출력하거나 순차적으로 출력한다.
읽기신호(R Signal)를 공급받은 제 4메모리(234)는 자신에게 저장된 우측부(224)의 기수 데이터(Data(R)(o))를 제 2데이터 구동부(201)로 공급한다. 여기서, 제 4메모리(234)는 우측부(224)의 기수 데이터(Data(R)(o))를 동시에 출력하거나 순차적으로 출력한다.
읽기신호(R Signal)를 공급받은 제 7메모리(237)는 자신에게 저장된 좌측부(222)의 우수 데이터(Data(L)(e))를 제 3데이터 구동부(202)로 공급한다. 여기서, 제 7메모리(237)는 좌측부(222)의 우수 데이터(Data(L)(e))를 동시에 출력하거나 순차적으로 출력한다.
읽기신호(R Signal)를 공급받은 제 8메모리(238)는 자신에게 저장된 우측부(224)의 우수 데이터(Data(R)(e))를 제 4데이터 구동부(203)로 공급한다. 여기서, 제 8메모리(238)는 우측부(224)의 우수 데이터(Data(R)(e))를 동시에 출력하거나 순차적으로 출력한다.
이후, 도 8b와 같이 제 1메모리(231), 제 2메모리(232), 제 5메모리(235) 및 제 6메모리(236)로 읽기신호(R Signal)가 공급됨과 동시에 제 3메모리(233) 및 제 7메모리(237)로 쓰기신호(W Signal)가 공급된다.
쓰기신호(W Signal)를 공급받은 제 3메모리(233)는 외부로부터 공급되는 데이터들(Data) 중 좌측부(222)의 기수 데이터(Data(L)(o))를 순차적으로 저장한다. 제 3메모리(233)는 좌측부(222)의 기수 데이터(Data(L)(o))들이 모두 저장된 후 케리신호(Carry)를 제 4메모리(234)로 공급한다. 케리신호(Carry)를 공급받은 제 4메모리(234)는 외부로부터 공급되는 데이터들(Data) 중 우측부(224)의 기수 데이터(Data(R)(o))를 순차적으로 저장한다.
쓰기신호(W Signal)를 공급받은 제 7메모리(237)는 외부로부터 공급되는 데이터들(Data) 중 좌측부(222)의 우수 데이터(Data(L)(e))를 순차적으로 저장한다. 제 7메모리(237)는 좌측부(222)의 우수 데이터(Data(L)(e))들이 모두 저장된 후 케리신호(Carry)를 제 8메모리(238)로 공급한다. 케리신호(Carry)를 공급받은 제 8메모리(238)는 외부로부터 공급되는 데이터들(Data) 중 우측부(224)의 우수 데이터(Data(R)(e))를 순차적으로 저장한다.
읽기신호(R Signal)를 공급받은 제 1메모리(231)는 자신에게 저장된 좌측부(222)의 기수 데이터(Data(L)(o))를 제 1데이터 구동부(200)로 공급한다. 여기서, 제 1메모리(231)는 좌측부(222)의 기수 데이터(Data(L)(o))를 동시에 출력하거나 순차적으로 출력한다.
읽기신호(R Signal)를 공급받은 제 2메모리(232)는 자신에게 저장된 우측부(224)의 기수 데이터(Data(R)(o))를 제 2데이터 구동부(201)로 공급한다. 여기서, 제 2메모리(232)는 우측부(224)의 기수 데이터(Data(R)(o))를 동시에 출력하거나 순차적으로 출력한다.
읽기신호(R Signal)를 공급받은 제 5메모리(235)는 자신에게 저장된 좌측부(222)의 우수 데이터(Data(L)(e))를 제 3데이터 구동부(202)로 공급한다. 여기서, 제 5메모리(235)는 좌측부(222)의 우수 데이터(Data(L)(e))를 동시에 출력하거나 순차적으로 출력한다.
읽기신호(R Signal)를 공급받은 제 6메모리(236)는 자신에게 저장된 우측부(224)의 우수 데이터(Data(R)(e))를 제 4데이터 구동부(203)로 공급한다. 여기서, 제 6메모리(236)는 우측부(224)의 우수 데이터(Data(R)(e))를 동시에 출력하거나 순차적으로 출력한다.
이와 같은 본 발명의 제 2실시예에서는 화상 표시부(220)를 좌측부(222) 및 우측부(224)로 분할하여 구동한다. 그리고, 본 발명의 제 2실시예에서는 데이터선(D)을 기수번째 데이터선(D1, D3, ..., Dm-1) 및 우수번째 데이터선(D2, D4, ...,Dm)으로 나누어 구동한다.
여기서, 제 1메모리(231) 및 제 3메모리(233)는 좌측부(222)로 공급될 기수 데이터(Data(L)(o))를 저장하거나 저장된 데이터(Data(L)(o))를 출력한다. 제 5메모리(235) 및 제 7메모리(237)는 좌측부(122)로 공급될 우수 데이터(Data(L)(e))를 저장하거나 저장된 데이터(Data(L)(e))를 출력한다. 제 2메모리(232) 및 제 4메모리(234)는 우측부(224)로 공급될 기수 데이터(Data(L)(e))를 저장하거나 저장된 데이터(Data(L)(e))를 출력한다. 제 6메모리(236) 및 제 8메모리(236,238)는 우측부(224)로 공급될 우수 데이터(Data(R)(e))를 저장하거나 저장된 데이터(Data(R)(e) 를 출력한다.
여기서, 쓰기신호(W Signal)의 주파수는 기수번째 데이터(Data(o)) 또는 우수번째 데이터(Data(e))를 순차적으로 저장될 수 있도록 설정된다. 즉, 쓰기신호(W Signal)에 포함된 클럭의 주파수는 도 1에 도시된 종래에 비하여 1/2로 설정된다. 그리고, 읽기신호(R Signal)는 각각의 메모리에 저장된 좌측부(222)의 기수번째 데이터, 좌측부(222)의 우수번째 데이터, 우측부(224)의 기수번째 데이터 및 우측부(224)의 우수번째 데이터가 출력될 수 있도록 설정된다. 즉, 읽기신호(R Signal)에 포함된 클럭의 주파수는 종래의 비하여 1/4로 설정된다.
이와 같이 본 발명의 제 2실시예에서는 쓰기신호(W Signal) 및 읽기신호(R Signal)의 주파수가 낮게 설정되어 EMI를 저감할 수 있다. 또한, 본 발명의 제 2실시예에서는 쓰기신호(W Signal) 및 읽기신호(R Signal)의 주파수가 낮게 설정되기 때문에 낮은 주파수에서 동작가능한 IC 등을 채용할 수 있고, 이에 따라 제조비용을 줄일 수 있다.
상기 발명의 상세한 설명과 도면은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 따라서, 이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 보호 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여 져야만 할 것이다.
상술한 바와 같이, 본 발명의 실시 예에 따른 발광 표시장치와 그의 구동방법에 의하면 패널의 좌/우로 분할하여 데이터를 공급하기 때문에 라인 메모리로 공급되는 읽기신호에 포함된 클럭의 주파수를 감소시킬 수 있고, 이에 따라 제조비용을 저감할 수 있다. 그리고, 본 발명의 실시 예에 따른 발광 표시장치에서는 패널의 좌/우로 분할함과 동시에 데이터라인을 기수 및 우수로 분할하여 데이터를 공급하기 때문에 라인 메모리로 공급되는 읽기신호 및 쓰기신호에 포함된 클럭의 주파수를 감소시킬 수 있고, 이에 따라 제조비용을 저감할 수 있다.

Claims (22)

  1. 좌측부와 우측부로 분할되는 화상 표시부와,
    상기 좌측부의 데이터선들로 데이터신호를 공급하기 위한 제 1데이터 구동부와,
    상기 우측부의 데이터선들로 데이터신호를 공급하기 위한 제 2데이터 구동부와,
    상기 좌측부 및 우측부로 공급될 데이터를 저장하거나 저장된 상기 좌측부 및 우측부로 공급될 데이터를 상기 제 1 및 제 2데이터 구동부로 공급하기 위한 제 1메모리그룹 및 제 2메모리그룹을 구비하며,
    상기 제 1메모리그룹 및 제 2메모리그룹 중 어느 하나의 메모리그룹으로 읽기신호가 병렬로 공급되고, 그 외의 메모리그룹으로 쓰기신호가 직렬로 공급되는 발광 표시장치.
  2. 제 1항에 있어서,
    상기 제 1메모리그룹은 제 1메모리 및 제 2메모리를 구비하고, 상기 제 2메모리그룹은 제 3메모리 및 제 4메모리를 구비하는 발광 표시장치.
  3. 제 2항에 있어서,
    상기 제 1메모리 및 제 2메모리가 상기 읽기신호에 대응되어 자신들에게 저 장된 상기 좌측부 및 우측부로 공급될 데이터를 상기 제 1 및 제 2데이터 구동부로 공급할 때, 상기 제 3메모리 및 제 4메모리는 상기 쓰기신호에 대응되어 상기 좌측부 및 우측부로 공급될 데이터를 저장하는 발광 표시장치.
  4. 제 2항에 있어서,
    상기 제 3메모리 및 제 4메모리가 상기 읽기신호에 대응되어 자신들에게 저장된 상기 좌측부 및 우측부로 공급될 데이터를 상기 제 1 및 제 2데이터 구동부로 공급할 때, 상기 제 1메모리 및 제 2메모리는 상기 쓰기신호에 대응되어 상기 좌측부 및 우측부로 공급될 데이터를 저장하는 발광 표시장치.
  5. 좌측부와 우측부로 분할되는 화상 표시부와,
    상기 좌측부의 데이터선들로 데이터신호를 공급하기 위한 제 1데이터 구동부와,
    상기 우측부의 데이터선들로 데이터신호를 공급하기 위한 제 2데이터 구동부와,
    상기 좌측부로 공급될 데이터를 저장하거나 저장된 상기 좌측부로 공급될 데이터를 상기 제 1데이터 구동부로 공급하기 위한 제 1메모리 및 제 3메모리와,
    상기 우측부로 공급될 데이터를 저장하거나 저장된 상기 우측부로 공급될 데이터를 상기 제 2데이터 구동부로 공급하기 위한 제 2메모리 및 제 3메모리를 구비하며,
    상기 제 1메모리 및 제 3메모리 중 어느 하나와 상기 제 2메모리 및 제 3메모리 중 어느 하나로 읽기신호가 동시에 공급되는 발광 표시장치.
  6. 제 5항에 있어서,
    상기 제 1메모리 및 제 2메모리로 상기 읽기신호가 공급될 때 상기 제 3메모리로 쓰기신호가 공급되는 발광 표시장치.
  7. 제 6항에 있어서,
    상기 제 3메모리에 상기 좌측부로 공급될 데이터가 저장된 후 상기 제 3메모리는 케리신호를 상기 제 4메모리로 공급하고, 상기 제 4메모리는 상기 케리신호에 대응하여 상기 우측부로 공급될 데이터를 저장하는 발광 표시장치.
  8. 제 5항에 있어서,
    상기 제 3메모리 및 제 4메모리로 상기 읽기신호가 공급될 때 상기 제 1메모리로 쓰기신호가 공급되는 발광 표시장치.
  9. 제 8항에 있어서,
    상기 제 1메모리로 상기 좌측부로 공급될 데이터가 저장된 후 상기 제 1메모리는 케리신호를 상기 제 2메모리로 공급하고, 상기 제 2메모리는 상기 케리신호에 대응하여 상기 우측부로 공급될 데이터를 저장하는 발광 표시장치.
  10. 제 6항 또는 제 8항에 있어서,
    상기 읽기신호에 포함된 클럭의 주파수는 상기 쓰기신호에 포함된 클럭의 주파수보다 낮게 설정되는 발광 표시장치.
  11. 좌측부와 우측부로 분할되는 화상 표시부와,
    상기 좌측부에 포함된 기수번째 데이터선들로 데이터신호를 공급하기 위한 제 1데이터 구동부와,
    상기 우측부에 포함된 기수번째 데이터선들로 데이터신호를 공급하기 위한 제 2데이터 구동부와,
    상기 좌측부에 포함된 우수번째 데이터선들로 데이터신호를 공급하기 위한 제 3데이터 구동부와,
    상기 우측부에 포함된 우수번째 데이터선들로 데이터신호를 공급하기 위한 제 4데이터 구동부와,
    쓰기신호에 대응하여 상기 좌측부 및 우측부로 공급될 기수번째 데이터를 순차적으로 저장하고, 읽기신호에 대응하여 상기 좌측부 및 우측부로 공급될 상기 기수번째 데이터를 동시에 출력하기 위한 제 1라인 메모리블록과,
    상기 쓰기신호에 대응하여 상기 좌측부 및 우측부로 공급될 우수번째 데이터를 순차적으로 저장하고, 상기 읽기신호에 대응하여 상기 좌측부 및 우측부로 공급될 상기 우수번째 데이터를 동시에 출력하기 위한 제 2라인 메모리블록을 구비하는 발광 표시장치.
  12. 제 11항에 있어서,
    상기 제 1라인 메모리블록은
    상기 쓰기신호에 대응하여 상기 좌측부로 공급될 기수번째 데이터를 저장하거나 상기 읽기신호에 대응하여 상기 좌측부로 공급될 기수번째 데이터를 상기 제 1데이터 구동부로 공급하기 위한 제 1메모리 및 제 3메모리와,
    상기 제 1메모리 또는 제 3메모리로부터 공급되는 케리신호에 대응하여 상기 우측부로 공급될 기수번째 데이터를 저장하거나 상기 읽기신호에 대응하여상기 우측부로 공급될 기수번째 데이터를 상기 제 2데이터 구동부로 공급하기 위한 제 2메모리 및 제 4메모리를 구비하는 발광 표시장치.
  13. 제 11항에 있어서,
    상기 제 2라인 메모리블록은
    상기 쓰기신호에 대응하여 상기 좌측부로 공급될 우수번째 데이터를 저장하거나 상기 읽기신호에 대응하여 상기 좌측부로 공급될 우수번째 데이터를 상기 제 3데이터 구동부로 공급하기 위한 제 5메모리 및 제 7메모리와,
    상기 제 5메모리 또는 제 7메모리로부터 공급되는 케리신호에 대응하여 상기 우측부로 공급될 우수번째 데이터를 저장하거나 상기 읽기신호에 대응하여 상기 우측부로 공급될 우수번째 데이터를 상기 제 4데이터 구동부로 공급하기 위한 제 6메 모리 및 제 8메모리를 구비하는 발광 표시장치.
  14. 제 11항에 있어서,
    상기 읽기신호에 포함된 클럭의 주파수는 상기 쓰기신호에 포함된 클럭의 주파수보다 낮게 설정되는 발광 표시장치.
  15. 쓰기신호에 대응하여 화상 표시부의 좌측부로 공급될 데이터를 제 1메모리에 저장하는 단계와,
    상기 좌측부로 공급될 데이터가 저장된 후 상기 제 1메모리로부터 공급되는 케리신호에 대응하여 상기 화상 표시부의 우측부로 공급될 데이터를 제 2메모리에 저장하는 단계와,
    상기 제 1메모리 및 제 2메모리로 동시에 읽기신호을 공급하여 상기 제 1메모리 및 제 2메모리에 저장된 데이터를 출력하는 단계를 포함하는 발광 표시장치의 구동방법.
  16. 제 15항에 있어서,
    상기 읽기신호를 공급받은 제 1메모리 및 제 2메모리 각각은 자신에게 저장된 데이터를 동시에 출력하는 발광 표시장치의 구동방법.
  17. 제 15항에 있어서,
    상기 읽기신호를 공급받은 제 1메모리 및 제 2메모리 각각은 자신에게 저장된 데이터를 순차적으로 출력하는 발광 표시장치의 구동방법.
  18. 제 15항에 있어서,
    상기 제 1메모리와 교번적으로 상기 좌측부로 공급될 데이터를 제 3메모리에 저장하거나 출력하는 단계와,
    상기 제 2메모리와 교번적으로 상기 우측부로 공급될 데이터를 제 4메모리에 저장하거나 출력하는 단계를 더 포함하는 발광 표시장치의 구동방법.
  19. 화상표시부가 좌측부 및 우측부로 분할되어 구동되는 발광 표시장치의 구동방법에 있어서,
    쓰기신호에 대응하여 상기 좌측부로 공급될 기수번째 데이터를 제 1메모리에 저장하는 단계와,
    상기 좌측부로 공급될 상기 기수번째 데이터가 저장된 후 상기 제 1메모리로부터 공급되는 케리신호에 대응하여 상기 우측부로 공급될 기수번째 데이터를 제 2메모리에 저장하는 단계와,
    상기 쓰기신호에 대응하여 상기 좌측부로 공급될 우수번째 데이터를 제 3메모리에 저장하는 단계와,
    상기 좌측부로 공급될 상기 우수번째 데이터가 저장된 후 상기 제 3메모리로부터 공급되는 케리신호에 대응하여 상기 우측부로 공급될 우수번째 데이터를 제 4 메모리에 저장하는 단계와,
    상기 제 1메모리 내지 제 4메모리로 읽기신호를 공급하여 상기 제 1메모리 내지 제 4메모리에 저장된 데이터를 출력하는 단계를 포함하는 발광 표시장치의 구동방법.
  20. 제 19항에 있어서,
    상기 읽기신호를 공급받은 제 1메모리 내지 제 4메모리 각각은 자신에게 저장된 데이터를 동시에 출력하는 발광 표시장치의 구동방법.
  21. 제 19항에 있어서,
    상기 읽기신호를 공급받은 제 1메모리 내지 제 4메모리 각각은 자신에게 저장된 데이터를 순차적으로 출력하는 발광 표시장치의 구동방법.
  22. 제 19항에 있어서,
    상기 제 1메모리와 교번적으로 상기 좌측부로 공급될 기수번째 데이터를 제 5메모리에 저장하거나 출력하는 단계와,
    상기 제 2메모리와 교번적으로 상기 우측부로 공급될 기수번째 데이터를 제 6메모리에 저장하거나 출력하는 단계와,
    상기 제 3메모리와 교번적으로 상기 좌측부로 공급될 우수번째 데이터를 제 7메모리에 저장하거나 출력하는 단계와,
    상기 제 4메모리와 교번적으로 상기 우측부로 공급될 우수번째 데이터를 제 8메모리에 저장하거나 출력하는 단계를 더 포함하는 발광 표시장치의 구동방법.
KR1020040068403A 2004-08-30 2004-08-30 발광 표시장치와 그의 구동방법 KR20060019755A (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020040068403A KR20060019755A (ko) 2004-08-30 2004-08-30 발광 표시장치와 그의 구동방법
JP2005047617A JP4414354B2 (ja) 2004-08-30 2005-02-23 発光表示装置及びその駆動方法
US11/204,757 US20060044252A1 (en) 2004-08-30 2005-08-15 Organic light emitting display and method of driving the same
CN200510096591A CN100593356C (zh) 2004-08-30 2005-08-25 有机发光显示器及其驱动方法
US12/265,718 US8537170B2 (en) 2004-08-30 2008-11-05 Organic light emitting display with reduced driving frequency and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040068403A KR20060019755A (ko) 2004-08-30 2004-08-30 발광 표시장치와 그의 구동방법

Publications (1)

Publication Number Publication Date
KR20060019755A true KR20060019755A (ko) 2006-03-06

Family

ID=36111793

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040068403A KR20060019755A (ko) 2004-08-30 2004-08-30 발광 표시장치와 그의 구동방법

Country Status (4)

Country Link
US (2) US20060044252A1 (ko)
JP (1) JP4414354B2 (ko)
KR (1) KR20060019755A (ko)
CN (1) CN100593356C (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101263507B1 (ko) 2006-06-05 2013-05-13 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법
CN101114429B (zh) * 2006-07-28 2012-01-18 奇美电子股份有限公司 平面显示器及其影像驱动方法
JP2009168947A (ja) * 2008-01-11 2009-07-30 Oki Semiconductor Co Ltd 表示駆動回路および方法
JP5283933B2 (ja) * 2008-03-12 2013-09-04 株式会社ジャパンディスプレイ 液晶表示装置
KR101510452B1 (ko) * 2008-06-11 2015-04-10 삼성전자주식회사 그래픽 메모리의 데이터 라이트 제어 방법 및 그 장치
KR101589188B1 (ko) 2008-11-20 2016-01-28 삼성디스플레이 주식회사 표시 장치
KR20100083934A (ko) * 2009-01-15 2010-07-23 삼성모바일디스플레이주식회사 데이터구동부 및 그를 이용한 유기전계발광표시장치
JP2011023240A (ja) * 2009-07-16 2011-02-03 Sony Corp 表示装置
CN101996548B (zh) * 2009-08-18 2012-12-19 瑞鼎科技股份有限公司 驱动电路及包含该驱动电路的显示系统
KR101155897B1 (ko) * 2010-05-11 2012-06-20 삼성모바일디스플레이주식회사 표시 장치
CN102074193A (zh) * 2010-12-29 2011-05-25 广东中显科技有限公司 一种硅基oled显示屏和驱动电路
CN103021297B (zh) * 2012-12-28 2016-02-24 深圳市华星光电技术有限公司 液晶显示面板及其液晶显示器
US9396116B2 (en) * 2013-11-26 2016-07-19 Globalfoundries Inc. Write and read collision avoidance in single port memory devices
KR102160814B1 (ko) * 2014-02-24 2020-09-29 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102225324B1 (ko) * 2014-06-09 2021-03-10 삼성디스플레이 주식회사 데이터 구동부
CN108538234A (zh) * 2018-04-20 2018-09-14 京东方科技集团股份有限公司 一种信号控制装置及控制方法、显示设备

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5192945A (en) * 1988-11-05 1993-03-09 Sharp Kabushiki Kaisha Device and method for driving a liquid crystal panel
JP2891730B2 (ja) 1989-12-18 1999-05-17 株式会社日立製作所 液晶表示装置と液晶駆動装置
KR940004135B1 (ko) 1991-12-18 1994-05-13 삼성전관 주식회사 평판형 표시 판넬의 구동회로
JPH05232898A (ja) 1992-02-21 1993-09-10 Nec Corp 画像信号処理回路
JPH06295163A (ja) 1993-04-09 1994-10-21 Matsushita Electric Ind Co Ltd 液晶表示システム
JPH08263012A (ja) * 1995-03-22 1996-10-11 Toshiba Corp 駆動装置及び表示装置
KR100224615B1 (ko) 1997-02-14 1999-10-15 윤종용 클리어런스 조절 장치를 갖는 모터
JPH1145076A (ja) * 1997-07-24 1999-02-16 Semiconductor Energy Lab Co Ltd アクティブマトリクス型表示装置
KR100251550B1 (ko) * 1997-12-17 2000-04-15 구자홍 고해상도 액정표시구동장치
JP2000259124A (ja) 1999-03-05 2000-09-22 Sanyo Electric Co Ltd エレクトロルミネッセンス表示装置
KR100445433B1 (ko) * 2002-03-21 2004-08-21 삼성에스디아이 주식회사 유기 전계발광 표시 장치와 그 구동 방법 및 구동 장치
JP4254199B2 (ja) * 2002-10-29 2009-04-15 株式会社日立製作所 画像表示装置
KR100942834B1 (ko) 2002-12-13 2010-02-18 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 구동방법

Also Published As

Publication number Publication date
CN100593356C (zh) 2010-03-03
US20090066686A1 (en) 2009-03-12
JP4414354B2 (ja) 2010-02-10
US8537170B2 (en) 2013-09-17
CN1744773A (zh) 2006-03-08
US20060044252A1 (en) 2006-03-02
JP2006065279A (ja) 2006-03-09

Similar Documents

Publication Publication Date Title
JP4414354B2 (ja) 発光表示装置及びその駆動方法
US8629889B2 (en) Display device and driving method thereof
JP5160748B2 (ja) 発光表示装置
US9786226B2 (en) Display panel module, organic light-emitting diode (OLED) display and method of driving the same
US7652645B2 (en) Light emitting display
US20060232678A1 (en) Pixel and organic light emitting display using the pixel
KR101155899B1 (ko) 주사 구동 장치 및 그 구동 방법
KR20060053693A (ko) 발광 표시장치 및 그의 구동방법
KR101581401B1 (ko) 주사 구동 장치
KR20080090789A (ko) 유기전계발광 표시장치 및 그 구동방법
KR102573248B1 (ko) 표시 장치 및 그 구동 방법
KR100931468B1 (ko) 유기전계발광표시장치 및 그의 구동방법
KR20150025987A (ko) 유기 발광 디스플레이 장치와 이의 구동 방법
KR100732836B1 (ko) 주사 구동부 및 이를 이용한 발광 표시장치
US7868805B2 (en) Digital-Analog (D/A) converter and data driver and flat panel display using the D/A converter and data driver
CN113096571A (zh) 显示装置
CN112242117A (zh) 显示设备和使用该显示设备驱动显示面板的方法
US20090219233A1 (en) Organic light emitting display and method of driving the same
US20060202632A1 (en) Organic electroluminescent device, driving method thereof and electronic apparatus
KR100836431B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
CN112992033A (zh) 显示装置
KR20070065063A (ko) 데이터 선 구동 방법 및 이를 이용한 평판 표시 장치
KR20070117924A (ko) 쉬프트 레지스터 및 데이터 구동회로와 이를 이용한 유기전계발광 표시장치
KR100595101B1 (ko) 데이터 집적회로 및 이를 이용한 발광 표시장치
KR20120028011A (ko) 유기 전계발광 표시장치 및 그의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application