JPS6192048A - メツセ−ジサ−ビスに適した無線選択呼出用信号伝送方式 - Google Patents
メツセ−ジサ−ビスに適した無線選択呼出用信号伝送方式Info
- Publication number
- JPS6192048A JPS6192048A JP59212597A JP21259784A JPS6192048A JP S6192048 A JPS6192048 A JP S6192048A JP 59212597 A JP59212597 A JP 59212597A JP 21259784 A JP21259784 A JP 21259784A JP S6192048 A JPS6192048 A JP S6192048A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- message
- data
- receiver
- transmission system
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W88/00—Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
- H04W88/02—Terminal devices
- H04W88/022—Selective call receivers
- H04W88/023—Selective call receivers with message or information receiving capability
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はマルチアドレス対応が可能でベージングサービ
スの向上を実現したメツセージ受信が可能な無線選択呼
出用信号伝送方式に係わる。
スの向上を実現したメツセージ受信が可能な無線選択呼
出用信号伝送方式に係わる。
近年の集積技術の発展に伴い無線選択呼出受信機におい
ても従来の呼出だけのものから、数字・文字および記号
などで構成される一連のメツセージまでも受信出来るも
のへと機能向上は目覚しい。
ても従来の呼出だけのものから、数字・文字および記号
などで構成される一連のメツセージまでも受信出来るも
のへと機能向上は目覚しい。
ところで、無線選択呼出受信機はその性格王宮に身近に
携帯されるものである。従って、多量のメツセージメモ
リーを持つ表示付受信機であれば受信機のメモリーをメ
モ帳として使用(所謂電子メモ帳)することが考えられ
る。しかしこのような使い方をする場合、キーデートな
どでデータを装置に入力するのでは9機器の小型化は望
めない。
携帯されるものである。従って、多量のメツセージメモ
リーを持つ表示付受信機であれば受信機のメモリーをメ
モ帳として使用(所謂電子メモ帳)することが考えられ
る。しかしこのような使い方をする場合、キーデートな
どでデータを装置に入力するのでは9機器の小型化は望
めない。
また、ベーシング受信機のような携帯装置においては、
電源の長寿命化は小型化と共に必須の要件である。しか
るに従来の信号伝送方式(例えばPOC8AG方式(特
にアルファ・ニー−メリック機能付))では、自機に無
関係のメツセージ伝送中でも自機の所属するグループの
タイムスロットでは受信モードとなシアドレスの照合を
行っていた(第19図)。従って長文のメツセージが頻
繁に取シ扱われるシステムでは伝送メツセージに無関係
な受信機での電力消費を無視することが出来ない。
電源の長寿命化は小型化と共に必須の要件である。しか
るに従来の信号伝送方式(例えばPOC8AG方式(特
にアルファ・ニー−メリック機能付))では、自機に無
関係のメツセージ伝送中でも自機の所属するグループの
タイムスロットでは受信モードとなシアドレスの照合を
行っていた(第19図)。従って長文のメツセージが頻
繁に取シ扱われるシステムでは伝送メツセージに無関係
な受信機での電力消費を無視することが出来ない。
ところで非同期システムでは、送信信号の先頭には9間
欠的受信状態にある受信機を立ち上げるための前置信号
があるが、地下やビルディング内等から地上に出て来た
とき、或は電源投入時前置信号以降のデータが暫く継続
することが考えられる。このような場合9間欠受信状態
にある受信機は前置信号が存在するまで立ち上がること
が出来ないので前述のデータの中に自機の選択呼出信号
が存在しても受信出来ない欠点がある。そしてこのこと
は一つの前置信号に長いメツセージ信号が継続する場合
極めて大きな問題となる。このことは近年のベージング
サービスにおけるメツセージサービスにおいて前述の欠
点がよシ加速されることになる。すなわち、ページング
サービスの特長はその片方向通信であることを生かして
チャンネルの有効利用を実現した無線サービスにあるが
。
欠的受信状態にある受信機を立ち上げるための前置信号
があるが、地下やビルディング内等から地上に出て来た
とき、或は電源投入時前置信号以降のデータが暫く継続
することが考えられる。このような場合9間欠受信状態
にある受信機は前置信号が存在するまで立ち上がること
が出来ないので前述のデータの中に自機の選択呼出信号
が存在しても受信出来ない欠点がある。そしてこのこと
は一つの前置信号に長いメツセージ信号が継続する場合
極めて大きな問題となる。このことは近年のベージング
サービスにおけるメツセージサービスにおいて前述の欠
点がよシ加速されることになる。すなわち、ページング
サービスの特長はその片方向通信であることを生かして
チャンネルの有効利用を実現した無線サービスにあるが
。
近年のメツセージ付加サービスはその大きな特長を失わ
しめる傾向にある。
しめる傾向にある。
一方、ページングサービス会社においては、メツセージ
伝送機能の付加によって、システムの持つ即時性を有効
に活用するサービスとして1株価情報、各種商品取引情
報のサービスが考えられる。
伝送機能の付加によって、システムの持つ即時性を有効
に活用するサービスとして1株価情報、各種商品取引情
報のサービスが考えられる。
これらのサービスを行なう上で問題となるのは。
各会社或は各種商品毎に割シ当てたアドレス(以後これ
らのアドレスを共通アドレスと呼ぶ)はその性格上者ユ
ーザーへの登録・変更数シ消しは極めて頻繁に発生する
ことが考えられる。
らのアドレスを共通アドレスと呼ぶ)はその性格上者ユ
ーザーへの登録・変更数シ消しは極めて頻繁に発生する
ことが考えられる。
従って、共通アドレスの登録・変更・取シ消しをサービ
ス会社で行なっていたのでは、ニーデーはその都度サー
ビス会社へ出向く必要があシネ便を来たす。一方、サー
ビス会社においても窓口業務の繁雑さに加えて、一度月
極めで登録したユーザーが一方的にサービス料金を滞納
した場合1個別アドレスの取シ消しは基地局側で対応出
来るが。
ス会社で行なっていたのでは、ニーデーはその都度サー
ビス会社へ出向く必要があシネ便を来たす。一方、サー
ビス会社においても窓口業務の繁雑さに加えて、一度月
極めで登録したユーザーが一方的にサービス料金を滞納
した場合1個別アドレスの取シ消しは基地局側で対応出
来るが。
共通アドレスに対しては他の正当なユーザーに迷惑が掛
かるのでサービスの停止は出来ないし、且つ共通アドレ
スの番号の対応付の変更も出来ないので個別に取シ立て
ることが必要になシ問題である。
かるのでサービスの停止は出来ないし、且つ共通アドレ
スの番号の対応付の変更も出来ないので個別に取シ立て
ることが必要になシ問題である。
本発明の目的は前述の欠点を克服しメツセージサービス
に適した無線選択呼出用信号伝送方式を提供することで
ある。
に適した無線選択呼出用信号伝送方式を提供することで
ある。
〔問題点を解決するだめの手段及び作用〕本発明によれ
ば、少なくともフレームの同期をとるための同期信号と
9個々の受信機を選択呼出するための選択呼出信号と、
後続するメッセージの処理コードを指定したり、後続す
るメツセージ信号を予め定められた手順でデコードしデ
ータの処理を指示したり或は後続するメツセージ信号の
内容に応じて受信機の時計を校正したり、バッテリー・
セービング動作を制御する制御信号とメツセージ信号の
順で構成されるメツセージサービスに対応した無線選択
呼出用信号伝送方式が実現出来る。
ば、少なくともフレームの同期をとるための同期信号と
9個々の受信機を選択呼出するための選択呼出信号と、
後続するメッセージの処理コードを指定したり、後続す
るメツセージ信号を予め定められた手順でデコードしデ
ータの処理を指示したり或は後続するメツセージ信号の
内容に応じて受信機の時計を校正したり、バッテリー・
セービング動作を制御する制御信号とメツセージ信号の
順で構成されるメツセージサービスに対応した無線選択
呼出用信号伝送方式が実現出来る。
以下9本発明について詳細に説明する。
第1図及び第3図は本発明に供される受信機のブロック
図である。この受信機の動作の概要を第1図、第4図お
よび第5図を用いて説明する。
図である。この受信機の動作の概要を第1図、第4図お
よび第5図を用いて説明する。
間欠的に印加して電源の効率的運用を図っている状態(
この動作を一般にバッテリー・セービングといい、憂後
「BS」と呼ぶ)で電圧が印加されているとき、所望の
無線周波が到来すると、アンテナ10.無線部20.波
形整形回路30を介して第5図A(1)の(、)に示さ
れるような受信信号が検出される。ここで、受信機の個
別選択呼出番号(以後「ID」と呼ぶ)A1”の受信機
ならば、BS解除のためのノリアンプル信号(以後「P
」と呼ぶ)がデコーダ40で検出される(DTI)と。
この動作を一般にバッテリー・セービングといい、憂後
「BS」と呼ぶ)で電圧が印加されているとき、所望の
無線周波が到来すると、アンテナ10.無線部20.波
形整形回路30を介して第5図A(1)の(、)に示さ
れるような受信信号が検出される。ここで、受信機の個
別選択呼出番号(以後「ID」と呼ぶ)A1”の受信機
ならば、BS解除のためのノリアンプル信号(以後「P
」と呼ぶ)がデコーダ40で検出される(DTI)と。
BSが解除され、電圧が無線部に連続的に印加されるこ
とになる(j)。こうして引き続くフレーム同期信号(
以後「SC」と呼ぶ)が検出される(DT2 )ト自機
のIDが書き込まれているプログラマブル・リード・オ
ンリー・メモリーCP−ROM) s oの内容と受信
信号が比較照合され、一致が確認される(DT3)と、
メツセージデータ(以後「MD」と呼ぶ)処理部60で
ID信号に引き続くメツセージ信号の処理を行なう。そ
して信号(d)でバッファ70を介して伝達手段(例え
ばアラームホーン)を駆動させたり、信号(c)で受信
したメツセージデータの内容を液晶表示装置CLCD)
90上に表示したり。
とになる(j)。こうして引き続くフレーム同期信号(
以後「SC」と呼ぶ)が検出される(DT2 )ト自機
のIDが書き込まれているプログラマブル・リード・オ
ンリー・メモリーCP−ROM) s oの内容と受信
信号が比較照合され、一致が確認される(DT3)と、
メツセージデータ(以後「MD」と呼ぶ)処理部60で
ID信号に引き続くメツセージ信号の処理を行なう。そ
して信号(d)でバッファ70を介して伝達手段(例え
ばアラームホーン)を駆動させたり、信号(c)で受信
したメツセージデータの内容を液晶表示装置CLCD)
90上に表示したり。
或は信号(g)で端子5に出力したりする。ここで。
高速の処理能力を要する中央処理装置〔CPU〕および
ダイナミックドライブ方式のLCD駆動には9通常2V
以上の電圧を必要とするので、電池6の電圧を昇圧する
昇圧回路7が用いられている。
ダイナミックドライブ方式のLCD駆動には9通常2V
以上の電圧を必要とするので、電池6の電圧を昇圧する
昇圧回路7が用いられている。
さて、前述の受信信号(、)の各構成要素p、sc。
IDおよびMDの詳細が第4図に示される。
プリアンプル信号Pは同図(1)に示すように。
論理″1nと0”の繰返し・9ターンでアシ、フレーム
同期信号SCは同図(II)に示される特定のパターン
であシ1個別選択呼出番号IDは同図CIIT)に示さ
れる構成・母ターンでMSB (識別ビット)が論理“
O″の符号間距離5を有するBCH(31,21)符号
であシ、そしてメツセージデータMDは同図[1[1)
に示される構成パターンで、 MSB (識別ビット)
が論理″1″で与えられ、第5図A (1) 、 A
(II)に示されるように、第1の制御信号″T n、
第2の制御信号″I”および情報メツセージMに分割さ
れている。すなわち、第4図の〔■〕に示される第1の
制御信号は。
同期信号SCは同図(II)に示される特定のパターン
であシ1個別選択呼出番号IDは同図CIIT)に示さ
れる構成・母ターンでMSB (識別ビット)が論理“
O″の符号間距離5を有するBCH(31,21)符号
であシ、そしてメツセージデータMDは同図[1[1)
に示される構成パターンで、 MSB (識別ビット)
が論理″1″で与えられ、第5図A (1) 、 A
(II)に示されるように、第1の制御信号″T n、
第2の制御信号″I”および情報メツセージMに分割さ
れている。すなわち、第4図の〔■〕に示される第1の
制御信号は。
(1) 自機宛のメツセージが有るときは1″で。
・ 無いときはl’lol+で示すメツセージ情報とし
てのコードzOと。
てのコードzOと。
(11)後続するメツセージの形式を指定する情報(例
えばメツセージがBCDコードで構成される数字情報な
らば”001”+ ASCIIコード対応メツセージな
らば010”、JISコード対応ならば100’、また
ファクシミリ情報ならば111”など)としてのコード
z1と。
えばメツセージがBCDコードで構成される数字情報な
らば”001”+ ASCIIコード対応メツセージな
らば010”、JISコード対応ならば100’、また
ファクシミリ情報ならば111”など)としてのコード
z1と。
(iii) 第5図A (1)に示すように、第1の
制御信号から次のSC,T、又はI″!での時間を指定
する継続時間情報としての、31ビツトを1ワードとす
るときのワード数を表すBCDコーコード−Z5とから
成っている。又第4図の(V)に示される第2の制御信
号は、受信されたメツセージの処理を指定するだめの信
号″MC8″と9時刻或は月日情報を表わす信号″TS
”で構成される。
制御信号から次のSC,T、又はI″!での時間を指定
する継続時間情報としての、31ビツトを1ワードとす
るときのワード数を表すBCDコーコード−Z5とから
成っている。又第4図の(V)に示される第2の制御信
号は、受信されたメツセージの処理を指定するだめの信
号″MC8″と9時刻或は月日情報を表わす信号″TS
”で構成される。
ここで+ MC8/4’ターンに対応するメツセージ情
報 理を規1榎した表1の意味は次のとおりである。先ず項
目1は受信メツセージに何の処理もしないことを意味す
る。項目2.3は受信メツセージに該当するIDを自機
のIDとして設定したり、或は逆に自機に登録されてい
るIDを変更することを示す。項目4は、受信メツセー
ジに該描する時刻に内蔵時計を設定し呼出警報を鳴らす
。項目5はメツセージメモリーエリアの領域を受信メッ
セーノに該当するIDお−よびバイト情報に応じて、前
記IDのメモリーエリアを確保する。項目6は。
報 理を規1榎した表1の意味は次のとおりである。先ず項
目1は受信メツセージに何の処理もしないことを意味す
る。項目2.3は受信メツセージに該当するIDを自機
のIDとして設定したり、或は逆に自機に登録されてい
るIDを変更することを示す。項目4は、受信メツセー
ジに該描する時刻に内蔵時計を設定し呼出警報を鳴らす
。項目5はメツセージメモリーエリアの領域を受信メッ
セーノに該当するIDお−よびバイト情報に応じて、前
記IDのメモリーエリアを確保する。項目6は。
BS開始からSC検出迄の時間をメツセージ信号として
受信機が受信し、前記時間以内にSCが検出できないと
き何等かの手段(例えばアラームホーンを通常の呼出鳴
音と異なる音で鳴音させる)によって警告する。項目7
,9は予め定めた形式に従って受信メツセージの内容を
配列して(表5゜表6参照)出力する。項目8は第4図
(V)のTSを月・日情報として処理する。尚TSは通
常時刻情報を表わし、各々の場合の符号構成−は表2で
示される。次に第4図〔■〕のパターンは第5図A\(
10’の信号(、)における信号Eに該当し終了信号と
して使用される。
受信機が受信し、前記時間以内にSCが検出できないと
き何等かの手段(例えばアラームホーンを通常の呼出鳴
音と異なる音で鳴音させる)によって警告する。項目7
,9は予め定めた形式に従って受信メツセージの内容を
配列して(表5゜表6参照)出力する。項目8は第4図
(V)のTSを月・日情報として処理する。尚TSは通
常時刻情報を表わし、各々の場合の符号構成−は表2で
示される。次に第4図〔■〕のパターンは第5図A\(
10’の信号(、)における信号Eに該当し終了信号と
して使用される。
さて、第1図、第3図におけるデコーダ40は。
SC検出回路として第6図に示すように、クロックでシ
リーズにシフトレジスタ500内に受信信号を取シ込む
ことによって、読み込んだ31ビツトについて予め定め
られた所望の・母ターンかどうかを判定する。即ち所望
のパターンならばアンドゲート540から一致信号が出
力される。またID検出回路として第7図に示されるよ
うに、受信信され、1ビツト毎に照合され、その一致出
力がカウンタ600に入力される。その結果、一致入力
の数が予め設定された値に達したとき出力される検出パ
ルスにより自機が呼出されたことになる。
リーズにシフトレジスタ500内に受信信号を取シ込む
ことによって、読み込んだ31ビツトについて予め定め
られた所望の・母ターンかどうかを判定する。即ち所望
のパターンならばアンドゲート540から一致信号が出
力される。またID検出回路として第7図に示されるよ
うに、受信信され、1ビツト毎に照合され、その一致出
力がカウンタ600に入力される。その結果、一致入力
の数が予め設定された値に達したとき出力される検出パ
ルスにより自機が呼出されたことになる。
次にバッファ70は例えば第8図のようにトランジスタ
を用いた回路構成で与えられる。第2図におけるメツセ
ージ処理部6oは、1チツゾCPU(メツセージデコー
ダ)100.ランダム・アクセス・メモリー(RAM)
300 、およびLCDドライバー200から構成さ
れる。RAM 300は、ダイオード61と大容量コン
デンサ63とから構成されるバックアップ回路によシ、
電池を交換するときもデータ保護が可能である。そして
第1図、第3図におけるメツセージ処理部60内の1チ
ツプCPU 100の構成が夫々第9図、第11図で示
される。また、第3図におけるデコーダ8は第10図に
示す1チツf CPUで与えられ、各ブロックの機能は
次のとおシである。
を用いた回路構成で与えられる。第2図におけるメツセ
ージ処理部6oは、1チツゾCPU(メツセージデコー
ダ)100.ランダム・アクセス・メモリー(RAM)
300 、およびLCDドライバー200から構成さ
れる。RAM 300は、ダイオード61と大容量コン
デンサ63とから構成されるバックアップ回路によシ、
電池を交換するときもデータ保護が可能である。そして
第1図、第3図におけるメツセージ処理部60内の1チ
ツプCPU 100の構成が夫々第9図、第11図で示
される。また、第3図におけるデコーダ8は第10図に
示す1チツf CPUで与えられ、各ブロックの機能は
次のとおシである。
102〜106,119〜121は入力ポート。
101.110〜118,122は出力?−ト。
107は割シ込みポート、108はシリアルインターフ
ェース、120はデータバス、130は番地の内容を示
すプログラムカウンタ、14oは実行すべき命令のシー
ケンスがストアされ、プログラムカウンター30で指定
された番地の内容を読み出すプログラムメモリー、16
0は、プログラムメモリ140からの情報をデコードし
、各部へその命令に対応する制御信号を供給するインス
トラクションデコーダ、150は、算術演算、論理演算
など各種の演算を行なうALU (Arcthmeti
c andLogic Unit)180は各種データ
の記憶、サブルー! チン、割り込みにおけるプログラムカウントおよびプロ
グラムステータスの退避に用いられるRAM。
ェース、120はデータバス、130は番地の内容を示
すプログラムカウンタ、14oは実行すべき命令のシー
ケンスがストアされ、プログラムカウンター30で指定
された番地の内容を読み出すプログラムメモリー、16
0は、プログラムメモリ140からの情報をデコードし
、各部へその命令に対応する制御信号を供給するインス
トラクションデコーダ、150は、算術演算、論理演算
など各種の演算を行なうALU (Arcthmeti
c andLogic Unit)180は各種データ
の記憶、サブルー! チン、割り込みにおけるプログラムカウントおよびプロ
グラムステータスの退避に用いられるRAM。
ALU 150の演算結果をストアしたり、 RAM
180ル時間を決定するシステムクロック発生回路であ
る。
180ル時間を決定するシステムクロック発生回路であ
る。
次にLCD )’ライパ200は第12図のブロック構
成で与えられ、295は1チツプCPU 100との間
のデータをシリアルに接続するシリアルインターフェー
ス、270はシリアルインターフェース295を介して
入力された命令を取り込んでデコードし、命令の内容に
対応して各部を制御するコマンドデコーダ、290は入
力されたデータに対応して5×7のドツトマトリクスに
よるノRターンを発生するキャラクタ発生回路、280
はシリアルインターフェース295からのデータの書き
込み、またはシリアルインターフェース295へのデー
タの読み出しアドレスを指定するデータポインタ、25
0はキャラクタ発生回路290の出力或はシリアルイン
ターフェース295からの表示データを記憶するデータ
メモリ、220はLCDの行制御を行なう行ドライバ、
210はLCDの列制御を行なう列ドライバ、230は
LCDへの電圧制御を行なうLCD電圧コントローラ、
240はLCDの駆動タイミングを制御するLCDタイ
ミングコントローラ、そして260はシステムクロック
コントローラである。
成で与えられ、295は1チツプCPU 100との間
のデータをシリアルに接続するシリアルインターフェー
ス、270はシリアルインターフェース295を介して
入力された命令を取り込んでデコードし、命令の内容に
対応して各部を制御するコマンドデコーダ、290は入
力されたデータに対応して5×7のドツトマトリクスに
よるノRターンを発生するキャラクタ発生回路、280
はシリアルインターフェース295からのデータの書き
込み、またはシリアルインターフェース295へのデー
タの読み出しアドレスを指定するデータポインタ、25
0はキャラクタ発生回路290の出力或はシリアルイン
ターフェース295からの表示データを記憶するデータ
メモリ、220はLCDの行制御を行なう行ドライバ、
210はLCDの列制御を行なう列ドライバ、230は
LCDへの電圧制御を行なうLCD電圧コントローラ、
240はLCDの駆動タイミングを制御するLCDタイ
ミングコントローラ、そして260はシステムクロック
コントローラである。
更にRAM 300は第13図のブロック構成で与′え
られ、310は1チツプCPU 100との間のデータ
をシリアルに受は渡しするシリアルインターフェース、
320はアドレスカウンタ、330はアドレスカウンタ
320のデータを解析してメモリーアレイ340の番地
を指定し、メモリー内にデータを書き込んだり或は読み
出すだめのX−Yデコーダ、340はメモリーアレイ、
そして350は制御回路である。
られ、310は1チツプCPU 100との間のデータ
をシリアルに受は渡しするシリアルインターフェース、
320はアドレスカウンタ、330はアドレスカウンタ
320のデータを解析してメモリーアレイ340の番地
を指定し、メモリー内にデータを書き込んだり或は読み
出すだめのX−Yデコーダ、340はメモリーアレイ、
そして350は制御回路である。
第14図はスイッチング回路1の構成例である。
第15図は外部端子5への出力信号(g)のデータ構成
で、1文字当り11ビツトである。第16図は。
で、1文字当り11ビツトである。第16図は。
レベルシフト3の回路例である。第17図はデータ入力
部のキー配列の一例である。
部のキー配列の一例である。
以下各場合における受信機の動作を説明する。
a)電源投入後所望の信号が受信されたとき第5図A(
1)に示すようにBS状態にある受信機のうち、IDが
A1に該当するものはPの受信に続いてSCを検出する
と、引き続く信号T1を復号する。このとき、メツセー
ジデータM1が後続するので20は論理″1n、そして
、Z2〜z5のBCDコードで表わされる期間(少なく
とも次のSC迄通常は更にA2.I2迄)BSが解除(
OFF)される。さらにI1を復号するときMC8”パ
ターンとして111000111”を受信すると、Ml
のメツセージデータをzlに対応するコードでデコード
し、RAM300に格納すると共にLCDドライバー2
00を介してLCD 90に表示し、かつデコーダ40
.バッファ70を介して伝達手段80を駆動させ1機器
所持者に呼出されたことを知らせる。
1)に示すようにBS状態にある受信機のうち、IDが
A1に該当するものはPの受信に続いてSCを検出する
と、引き続く信号T1を復号する。このとき、メツセー
ジデータM1が後続するので20は論理″1n、そして
、Z2〜z5のBCDコードで表わされる期間(少なく
とも次のSC迄通常は更にA2.I2迄)BSが解除(
OFF)される。さらにI1を復号するときMC8”パ
ターンとして111000111”を受信すると、Ml
のメツセージデータをzlに対応するコードでデコード
し、RAM300に格納すると共にLCDドライバー2
00を介してLCD 90に表示し、かつデコーダ40
.バッファ70を介して伝達手段80を駆動させ1機器
所持者に呼出されたことを知らせる。
また工1のTS”ツヤターンの月・日情報で内蔵カレン
ダーを校正する。
ダーを校正する。
そして次のSC,ID、I2.I2の検出・復号を行な
う。このときSCは検出されるが、ID信号はA2なの
で検出されないから検出パル7DT3は出ない。従って
I2のz2〜z5およびI 2 O”MC8”、 ”
TS’ )9ターフだけを見テ、I2の信号検出後22
〜2.5で示される期間、BSをON(通常次のSCの
前まで)すると共に、 ”MC3”が1000111
以外のとき”TS”ノ4ターンに該当する時刻に内蔵
時計を校正し、前記受信記憶されているメツセージに受
信時刻を付加する。
う。このときSCは検出されるが、ID信号はA2なの
で検出されないから検出パル7DT3は出ない。従って
I2のz2〜z5およびI 2 O”MC8”、 ”
TS’ )9ターフだけを見テ、I2の信号検出後22
〜2.5で示される期間、BSをON(通常次のSCの
前まで)すると共に、 ”MC3”が1000111
以外のとき”TS”ノ4ターンに該当する時刻に内蔵
時計を校正し、前記受信記憶されているメツセージに受
信時刻を付加する。
こうして9次のSCの時間になると再びBSはOFFと
なる。この期間はIDもA3で異なりかつ一度内蔵時計
の校正済なのでI3までの期間とする。以後このような
動作を繰り返し、データの終9であることを示す終了信
号Eを検出すると1通常のBS動作に復帰する。
なる。この期間はIDもA3で異なりかつ一度内蔵時計
の校正済なのでI3までの期間とする。以後このような
動作を繰り返し、データの終9であることを示す終了信
号Eを検出すると1通常のBS動作に復帰する。
またIDがA3に該当する受信機では、Pの受信に引き
続いてSCを検出するが、IDがA1のところでは一致
しないので、TIのz2〜Z5および11の”TS”/
?ターンだけを見る。そして11の信号検出後22〜Z
5で示される期間BSをONさせると共に uTsn、
9ターンに該当する月・日に内蔵カレンダーを校正する
。こうして次のSCの時間になると、再びBSが工2迄
の期間OFFとな、1.scは検出されるがIDは検出
されないので、I2のz2〜Z5およびI2の″MC8
n、 ”TS”パターンだけを見る。そしてI2の検出
後22〜z5の期間BSをONさせると共に、 ”M
C8”が1000111 以外のとき”TS”ノEタ
ーンに該当する時刻に内蔵時計を校正する。勿論”MC
8”・ぞターンが1000111 のときは″TS’
パターンに該当する月・日情報で内蔵カレンダーを校正
する。こうして9次のSCの時間になると再びBSがO
FFとなり、SC検出動作となる。そして、SC,ID
が検出されると、I3におけるZ2〜z5の期間B50
FF状態が継続すると共に、 1MC8”パターンが
1000011 ならばzlに対応するコードでデコ
ードされたM3に対応する時刻が記憶される。
続いてSCを検出するが、IDがA1のところでは一致
しないので、TIのz2〜Z5および11の”TS”/
?ターンだけを見る。そして11の信号検出後22〜Z
5で示される期間BSをONさせると共に uTsn、
9ターンに該当する月・日に内蔵カレンダーを校正する
。こうして次のSCの時間になると、再びBSが工2迄
の期間OFFとな、1.scは検出されるがIDは検出
されないので、I2のz2〜Z5およびI2の″MC8
n、 ”TS”パターンだけを見る。そしてI2の検出
後22〜z5の期間BSをONさせると共に、 ”M
C8”が1000111 以外のとき”TS”ノEタ
ーンに該当する時刻に内蔵時計を校正する。勿論”MC
8”・ぞターンが1000111 のときは″TS’
パターンに該当する月・日情報で内蔵カレンダーを校正
する。こうして9次のSCの時間になると再びBSがO
FFとなり、SC検出動作となる。そして、SC,ID
が検出されると、I3におけるZ2〜z5の期間B50
FF状態が継続すると共に、 1MC8”パターンが
1000011 ならばzlに対応するコードでデコ
ードされたM3に対応する時刻が記憶される。
内蔵時計が前記所定の時刻になるとデコーダ40゜バッ
ファ70を介して伝達手段80を駆動すると共に、 L
CD 90上に設定警報である旨を表示(第18図はそ
の例である)する。また、I3のTS”に対応する時刻
情報で再び内蔵時計を校正する。
ファ70を介して伝達手段80を駆動すると共に、 L
CD 90上に設定警報である旨を表示(第18図はそ
の例である)する。また、I3のTS”に対応する時刻
情報で再び内蔵時計を校正する。
以降IDとしてA3に該当するものがなく、終了信号E
を受信すると通常のBS動作へ復帰する。
を受信すると通常のBS動作へ復帰する。
ところで本実施例では終了信号Eを受信しない限り、S
Cの受信・未受信に拘らず信号Tを見に行くと共に、も
しこの信号が正しく受信出来ない場合は予め定められた
一定期間(本実施例では約1分)強制的にBSをOFF
とし、SC信号の受信に移行し、検出出来なければ通常
のBS動作に復帰させ、更にSCが連続2回以上検出さ
れなければ電界不良と判断して1通常のBS動作へ復帰
させることで電池の有効利用を計ると共に受信の信頼性
を高めている。
Cの受信・未受信に拘らず信号Tを見に行くと共に、も
しこの信号が正しく受信出来ない場合は予め定められた
一定期間(本実施例では約1分)強制的にBSをOFF
とし、SC信号の受信に移行し、検出出来なければ通常
のBS動作に復帰させ、更にSCが連続2回以上検出さ
れなければ電界不良と判断して1通常のBS動作へ復帰
させることで電池の有効利用を計ると共に受信の信頼性
を高めている。
b)所望の信号が到来の電源投入の場合第5図Bにおい
てIDがANの受信機は電源ONで予め定められた一定
期間(本実施例では約1分間)連続的にBS OFF
とし、所望のSC信号の検出を行なう。こうしてSC
信号が検出されると、IDの検出を行なうが受信されな
いので、I2の検出後″MC8”・やターンに応じて、
内蔵のカレンダー或は時計をTS”情報で校正すると共
に、T2の22〜z5の期間BSをONとする。そして
。
てIDがANの受信機は電源ONで予め定められた一定
期間(本実施例では約1分間)連続的にBS OFF
とし、所望のSC信号の検出を行なう。こうしてSC
信号が検出されると、IDの検出を行なうが受信されな
いので、I2の検出後″MC8”・やターンに応じて、
内蔵のカレンダー或は時計をTS”情報で校正すると共
に、T2の22〜z5の期間BSをONとする。そして
。
次のSCのとき再びBS OFFとなる動作を繰り返す
。こうして、ANに該当するIDが受信されると、TN
の22〜Z5の期間BSがOFFとなシ。
。こうして、ANに該当するIDが受信されると、TN
の22〜Z5の期間BSがOFFとなシ。
INの”MC8”ノぐターンが1000101 なら
ばTNの21に対応するコードでメツセージデータMN
がデコードされ記憶される。この結果、もしBS動作に
復帰して前記受信データに対応する時間の経過が内蔵時
計で確認されるまでにSCが検出されないとき、良好な
サービスエリアにいない旨を知らせるため警告警報を発
して注意を換起する(検出されるとタイマーは停止し、
BSへの復帰で再スタートとなる)、予め定められた一
定期間 □(本実施例では約1分間)強制的にBS O
FFとして、SC検出を行ない、前記一定期間にSCが
検出されないとBS動作に復帰する動作を繰シ返すこと
になる。
ばTNの21に対応するコードでメツセージデータMN
がデコードされ記憶される。この結果、もしBS動作に
復帰して前記受信データに対応する時間の経過が内蔵時
計で確認されるまでにSCが検出されないとき、良好な
サービスエリアにいない旨を知らせるため警告警報を発
して注意を換起する(検出されるとタイマーは停止し、
BSへの復帰で再スタートとなる)、予め定められた一
定期間 □(本実施例では約1分間)強制的にBS O
FFとして、SC検出を行ない、前記一定期間にSCが
検出されないとBS動作に復帰する動作を繰シ返すこと
になる。
C)定形情報の手動入力による登録・読み出しデータ入
力部2のモードSWのうち所望のキーを選択する(但し
、 ”CAL’或は”TIME”キーを選択するとL
CD 90はCPUと連動して計算機機能或は時計機能
として動作する)。ここでもし、 ”置”キーを押すと
、第9図の割込み、i? −) 107のに端子から割
込みが掛かると共に、入力ポート102から’置”キー
に該当するパターンが入力される。
力部2のモードSWのうち所望のキーを選択する(但し
、 ”CAL’或は”TIME”キーを選択するとL
CD 90はCPUと連動して計算機機能或は時計機能
として動作する)。ここでもし、 ”置”キーを押すと
、第9図の割込み、i? −) 107のに端子から割
込みが掛かると共に、入力ポート102から’置”キー
に該当するパターンが入力される。
この結果CPUは装置がIl置”モードに設定されたこ
とを認識し、以降入力ポート103からデータ。
とを認識し、以降入力ポート103からデータ。
例えば” DATAIN”、 ”AOKI’、”DAT
AIN”、”NEC’。
AIN”、”NEC’。
” DATAIN’ 、 ” 03−262−5174
’ 、 ” DATA IN’ 、”KUDO’。
’ 、 ” DATA IN’ 、”KUDO’。
”DATA IN”、 ”5ONY”、・・・ が入力
される。このようにキー人力された結果を確認すると、
予め定められた形式に従って読み出され(表5参照)、
先ず”DATA OUT’ *−を押すと” AOK
I ”がLCD上に表示され9次に“→”キーを押すと
、 ”NEC”が更に瞑→”キーを押すとt′03−
262−5174”、更に収→”キーを押すと” KU
DO”9次に6↓”キーを押すと” ENDO”、→”
キiで”KDD’ 、 ”↓”キーで” 5ONY
’のように確認出来る。
される。このようにキー人力された結果を確認すると、
予め定められた形式に従って読み出され(表5参照)、
先ず”DATA OUT’ *−を押すと” AOK
I ”がLCD上に表示され9次に“→”キーを押すと
、 ”NEC”が更に瞑→”キーを押すとt′03−
262−5174”、更に収→”キーを押すと” KU
DO”9次に6↓”キーを押すと” ENDO”、→”
キiで”KDD’ 、 ”↓”キーで” 5ONY
’のように確認出来る。
同様に” MEMO″キーを押すと第9図の割込みポー
)107のに端子から割込みが掛かると共に。
)107のに端子から割込みが掛かると共に。
入力ポート102から” MEMO”キーに該当するノ
やターン”0010011”が入力される。この結果C
PUは装置が” MEMO”モードに設定されたと判断
し、以後入力ポート103から入力される次のようなチ
ー タ(”DATA IN’ 、 ”FEB、 10.
1984SCHEDULE’ 、 ”DATA IN”
、 ”9:00”、 ”DATA IN”。
やターン”0010011”が入力される。この結果C
PUは装置が” MEMO”モードに設定されたと判断
し、以後入力ポート103から入力される次のようなチ
ー タ(”DATA IN’ 、 ”FEB、 10.
1984SCHEDULE’ 、 ”DATA IN”
、 ”9:00”、 ”DATA IN”。
“MEETING(NEW PRODUCT) AT
S−1”、 ”DATA IN”。
S−1”、 ”DATA IN”。
alo:30n、・・・・・・〕を読み出す*a15
”DATA OUT’ キーを押すと表6のようにLC
D 90上に“FEB、 10゜19845CHEDU
LE” が表示され、 ”−+”キーを押すとLCD
の表示は”9:00”に変シ、更に“→”キーを押すと
表示は”MEETING(NEW PRODUCT)A
T 5−1nに、更に“↓”キーを押すと”置(NTT
MRKUDO)”へと変わり、必要な情報をメモ根伐
わシに何時でも簡単な操作で確認出来る。
”DATA OUT’ キーを押すと表6のようにLC
D 90上に“FEB、 10゜19845CHEDU
LE” が表示され、 ”−+”キーを押すとLCD
の表示は”9:00”に変シ、更に“→”キーを押すと
表示は”MEETING(NEW PRODUCT)A
T 5−1nに、更に“↓”キーを押すと”置(NTT
MRKUDO)”へと変わり、必要な情報をメモ根伐
わシに何時でも簡単な操作で確認出来る。
そして、更に本受信機は内蔵カレンダー及び内蔵時計を
持っているので、 ”FEB、 10”の”9:00
″。
持っているので、 ”FEB、 10”の”9:00
″。
”10:30’、・・・の日時には、受信機の伝達装置
(例えばアラームホーン)を駆動させ、注意を換起させ
ると共にLCD 90上には鳴音時刻に該当する表示を
行なう。例えば18:00時ならばGINZA(MOR
E)”をLCD上に表示することになる。
(例えばアラームホーン)を駆動させ、注意を換起させ
ると共にLCD 90上には鳴音時刻に該当する表示を
行なう。例えば18:00時ならばGINZA(MOR
E)”をLCD上に表示することになる。
d)無線による定形情報の登録
第1図、第9図、第12図、第13図を用いて受信機の
動作を説明する。
動作を説明する。
スイッチング回路1でBS動作している受信機の無線部
20.波形整形回路30に電圧が印加されているとき、
プリアンプル信号Pを受信すると。
20.波形整形回路30に電圧が印加されているとき、
プリアンプル信号Pを受信すると。
引き続く予め定められた同期信号SCを検出するのに十
分な期間BS OFF とする。そして、この間にS
Cを検出するとその検出パルスDT2で割込み4−)1
07を介して1チツプCPU 100が起動されると共
にデコーダ40はIDの検出動作に移行する。すなわち
、SCの検出を起点として。
分な期間BS OFF とする。そして、この間にS
Cを検出するとその検出パルスDT2で割込み4−)1
07を介して1チツプCPU 100が起動されると共
にデコーダ40はIDの検出動作に移行する。すなわち
、SCの検出を起点として。
自機のID番号が書き込まれているP−ROM 50の
データと受信データとを1ビット毎比較照合しく第7図
)、その一致が確認されると、その検出パルスDT3で
入力ポート12Lを介して1チツプCPU 100に入
力されると共に伝送速度に対応するクロックCLが入力
ポート105がら供給される。このとき、DT2による
割込み起動から予め定められた一定期間(DT3が検出
される迄の時間)後にDT3が入力されるとIDの検出
がなされたと判断し、そうでない場合はID不一致と判
断し後続の信号の受信に備える。その結果1チツf C
PU 100では、前記クロックCLでメッセーノ信号
りを入力ポート106から読み込み、予め定められたプ
ログラムメモIJ 140の内容をインストラクション
デコーダ160で翻訳し、各命令に対応して処理する。
データと受信データとを1ビット毎比較照合しく第7図
)、その一致が確認されると、その検出パルスDT3で
入力ポート12Lを介して1チツプCPU 100に入
力されると共に伝送速度に対応するクロックCLが入力
ポート105がら供給される。このとき、DT2による
割込み起動から予め定められた一定期間(DT3が検出
される迄の時間)後にDT3が入力されるとIDの検出
がなされたと判断し、そうでない場合はID不一致と判
断し後続の信号の受信に備える。その結果1チツf C
PU 100では、前記クロックCLでメッセーノ信号
りを入力ポート106から読み込み、予め定められたプ
ログラムメモIJ 140の内容をインストラクション
デコーダ160で翻訳し、各命令に対応して処理する。
即ち、前記読み込まれた信号はデータバス120.AC
C170を介してRAM 180に書き込まれる。
C170を介してRAM 180に書き込まれる。
こうしてBCH(31,21)符号を形成する31ビツ
トが入力される毎にALU 150にて演算を行ない、
受信信号の復号を行なう。
トが入力される毎にALU 150にて演算を行ない、
受信信号の復号を行なう。
1チツゾCPU 100は、復号された最初のBCH(
31,21)符号のうち情報ビット20ビツトを第4図
(IV)に従ってデコードすると共に、以降出力ポート
112を介して受信機のBS動作を制御する。このとき
、20ビツトの情報ビットが茨のようなノぐターンなら
ば「110100000000000100000J呼
出がメツセージ付であシ、そのメツセージデータが7ビ
ツト構成であシ、以降少なくとも20ワード(ここで1
ワードは31ビツト)間BSを解除する必要があること
を示す。
31,21)符号のうち情報ビット20ビツトを第4図
(IV)に従ってデコードすると共に、以降出力ポート
112を介して受信機のBS動作を制御する。このとき
、20ビツトの情報ビットが茨のようなノぐターンなら
ば「110100000000000100000J呼
出がメツセージ付であシ、そのメツセージデータが7ビ
ツト構成であシ、以降少なくとも20ワード(ここで1
ワードは31ビツト)間BSを解除する必要があること
を示す。
そして次の31ビツトの入力を待って信号工のデコード
を行なう。こうして20ビツトの情報エリアを第4図〔
■〕表1および表2に従って解析する。即ちその情報ビ
ットが次のようなパターンならば「l 1000110
0101000100000J後続するメツセージデー
タが電話帳モードで処理されることを示すと共にデータ
送出時間が、AMIO:20分であることを示す。
を行なう。こうして20ビツトの情報エリアを第4図〔
■〕表1および表2に従って解析する。即ちその情報ビ
ットが次のようなパターンならば「l 1000110
0101000100000J後続するメツセージデー
タが電話帳モードで処理されることを示すと共にデータ
送出時間が、AMIO:20分であることを示す。
このようにしてデコードされた制御内容に従って、後続
するメツセージの処理を行なうことになる。従って、3
1ビツト毎にデコード処理された情報エリア(20ビツ
トのデータ)は7ビツト単位に解読され順次外部RAM
300に記憶される。
するメツセージの処理を行なうことになる。従って、3
1ビツト毎にデコード処理された情報エリア(20ビツ
トのデータ)は7ビツト単位に解読され順次外部RAM
300に記憶される。
即ちチップセレクトC81を論理レベルc′o”レベル
とすることによp RAM 300を動作モードにし。
とすることによp RAM 300を動作モードにし。
RAM300の何番地に書き込むかをシリアルインター
フェース108を介して、対応するアドレス情報を信号
線SOで転送する。このとき、lチップCPU 100
はシステムクロックをRAM 300にSCKで送ると
同時にアドレスであることを表わすため信号線A/Dを
論理″1#レベルとする。そしてこのとき第13図にお
いて、RAM300は入力された各制御信号(π、 A
/D 、 R/W)に応じて、信号線SOから入力され
た信号をアドレス信号と判断し、アドレノカウンタ32
0.X−Yデコーダ330を介してメモリーアレイ34
0の書き込むべき番地が指定される。
フェース108を介して、対応するアドレス情報を信号
線SOで転送する。このとき、lチップCPU 100
はシステムクロックをRAM 300にSCKで送ると
同時にアドレスであることを表わすため信号線A/Dを
論理″1#レベルとする。そしてこのとき第13図にお
いて、RAM300は入力された各制御信号(π、 A
/D 、 R/W)に応じて、信号線SOから入力され
た信号をアドレス信号と判断し、アドレノカウンタ32
0.X−Yデコーダ330を介してメモリーアレイ34
0の書き込むべき番地が指定される。
次に1チツプCPU 10.0では書き込むべきメツセ
ージデータをシリアルインタフェーヌ1o8の信号線S
Oで送出すると共に送出データがメツセージデータであ
ることを表わすため信号線A/Dを論理″0″レベル、
また書込みを指示するため信号線R/Wを論理aO”レ
ベルとする。
ージデータをシリアルインタフェーヌ1o8の信号線S
Oで送出すると共に送出データがメツセージデータであ
ることを表わすため信号線A/Dを論理″0″レベル、
また書込みを指示するため信号線R/Wを論理aO”レ
ベルとする。
この結果、第13図のRAM 300は、入力された各
制御信号に対応して、信号線SOを介して入力されたデ
ータをメツセージデータとしてX−Yデコーダ330を
介して、メモリーアレイ340の先程指定された番地に
書き込む。
制御信号に対応して、信号線SOを介して入力されたデ
ータをメツセージデータとしてX−Yデコーダ330を
介して、メモリーアレイ340の先程指定された番地に
書き込む。
以上のような過程で順次メツセージデータが復号されて
いるとき、BCH(31,21)単位において。
いるとき、BCH(31,21)単位において。
SC或は終了コード検出か或は27−ド連続して受信不
可のとき、■チップCPU 100はメツセージデータ
が終了したものと判断し、出力ポート110から信号線
MEを介してデコーダ40にメツセージが終了したこと
を知らせると共に出カポ−)111を介して信号線AC
でデコーダ40の鳴音発生回路を駆動する。その結果信
号(d)、バッファ70を介してアラームホーン80が
鳴音スる。
可のとき、■チップCPU 100はメツセージデータ
が終了したものと判断し、出力ポート110から信号線
MEを介してデコーダ40にメツセージが終了したこと
を知らせると共に出カポ−)111を介して信号線AC
でデコーダ40の鳴音発生回路を駆動する。その結果信
号(d)、バッファ70を介してアラームホーン80が
鳴音スる。
ここで、SC検出の場合は1チツプCPU100は再び
前述と同じ動作を繰シ返すが、終了コード受信時或は2
ワード連続未受信の場合受信機はBS動作に復帰する。
前述と同じ動作を繰シ返すが、終了コード受信時或は2
ワード連続未受信の場合受信機はBS動作に復帰する。
以上のように通常のメツセージとして所望の内容に該当
するコードが受信機に入力されることになる。
するコードが受信機に入力されることになる。
次にこのようにして受信記憶されたデータを読み出すに
は、読み出しスイッチS1を押すことによって、1チツ
ゾCPU 100は該当するメツセージデータの最初の
番地情報を信号線SOからRAM300へ供給すると共
に、チッグイネーブル信号線C81を論理″′0”レベ
ル、チップセレクト信号線C82(これはLCD ト”
ライバ200を選択するための信号線である)及び信号
線A/Dを論理“1″ルベルとする。次に信号線A/D
を論理“0”レベルとすると共に信号線R/Wを論理“
1”レベルとする。
は、読み出しスイッチS1を押すことによって、1チツ
ゾCPU 100は該当するメツセージデータの最初の
番地情報を信号線SOからRAM300へ供給すると共
に、チッグイネーブル信号線C81を論理″′0”レベ
ル、チップセレクト信号線C82(これはLCD ト”
ライバ200を選択するための信号線である)及び信号
線A/Dを論理“1″ルベルとする。次に信号線A/D
を論理“0”レベルとすると共に信号線R/Wを論理“
1”レベルとする。
これにより、前述の最初の番地から順次対応するデータ
が1バイト単位にX−Yデコーダ330を介して、メモ
リーア、レイ340から読み出され。
が1バイト単位にX−Yデコーダ330を介して、メモ
リーア、レイ340から読み出され。
そのデータがシリアル・インタ7エー7310を介して
信号線SIで1チツプCPU 100へ供給される。こ
うしてRAM 300からデータが読み出されて1チツ
ゾCPU 100へ供給されると、信号線C8I及び信
号線C/Dを論理11”レベルとすると共に、 LCD
ドライバ200を選択するためにチップセレクト信号線
C82を論理″Onレベルにすることによって、信号線
SOからキャラクタ−変換指示と格納アドレス情報をL
CDドライバ200へ供給する。続いて1チツプCPU
100は、信号線C/Dを論理60”レベルにするこ
とによってRAM300から読み出されたデータを信号
線SOによってLCDドライバ200へ供給する。
信号線SIで1チツプCPU 100へ供給される。こ
うしてRAM 300からデータが読み出されて1チツ
ゾCPU 100へ供給されると、信号線C8I及び信
号線C/Dを論理11”レベルとすると共に、 LCD
ドライバ200を選択するためにチップセレクト信号線
C82を論理″Onレベルにすることによって、信号線
SOからキャラクタ−変換指示と格納アドレス情報をL
CDドライバ200へ供給する。続いて1チツプCPU
100は、信号線C/Dを論理60”レベルにするこ
とによってRAM300から読み出されたデータを信号
線SOによってLCDドライバ200へ供給する。
その結果第12図のLCDドライバ200においては、
シリアルインタフェース回路295でシリアルパラレル
変換された情報が、信号線C/″5が論理″1”レベル
のトキハ、コマンドデコーダ270でデコードされ、コ
マンドデコーダ270は内部制御信号を発生する。ここ
で、コマンドが書き込みコマンド及びキャラクタ変換コ
マンドであれば。
シリアルインタフェース回路295でシリアルパラレル
変換された情報が、信号線C/″5が論理″1”レベル
のトキハ、コマンドデコーダ270でデコードされ、コ
マンドデコーダ270は内部制御信号を発生する。ここ
で、コマンドが書き込みコマンド及びキャラクタ変換コ
マンドであれば。
書き込みアドレスを設定するためデータポインタ280
がアクセスされ、信号線C/Dが論理60”レベルニナ
っタラ、シリアルインタフェース295を介して入力さ
れるデータがキャラクタ発生回路290で5×7のドツ
トマトリックスによるパターンに変換されて、データメ
モリ250に書き込まれると共に、 LCDタイミング
コントローラ240の制御で列ドライバ−210及び行
ドライバ−220を介して信号CでLCD 90上に表
示される。
がアクセスされ、信号線C/Dが論理60”レベルニナ
っタラ、シリアルインタフェース295を介して入力さ
れるデータがキャラクタ発生回路290で5×7のドツ
トマトリックスによるパターンに変換されて、データメ
モリ250に書き込まれると共に、 LCDタイミング
コントローラ240の制御で列ドライバ−210及び行
ドライバ−220を介して信号CでLCD 90上に表
示される。
e)共通IDの登録・変更
第3図、第10図、第11図を用いて受信機の動作を説
明する。
明する。
第3図は第2図において、デコーダ40.メツセージ処
理部60(1チツプCPU 100の構成例は第11図
)間の構成を一部変更したもので、特に共通ID用のR
AM兼デコーダとしてデコーダ8(本例では1チツプC
PUを用い、その構成を第10に示す)を設けたもので
ある。
理部60(1チツプCPU 100の構成例は第11図
)間の構成を一部変更したもので、特に共通ID用のR
AM兼デコーダとしてデコーダ8(本例では1チツプC
PUを用い、その構成を第10に示す)を設けたもので
ある。
さて、スイッチング回路lでBS動作している受信機の
無線部20.波形整形回路30に電圧が印加されている
とき、プリアングル信号Pを受信すると、引き続く、予
め定められた同期信号SCを検出するのに十分な期間B
S動作を停止する。
無線部20.波形整形回路30に電圧が印加されている
とき、プリアングル信号Pを受信すると、引き続く、予
め定められた同期信号SCを検出するのに十分な期間B
S動作を停止する。
そしてこの間にSCを検出すると、その検出d’ルスD
T2で割込みポート107を介して1チツプCPU 1
00およびデコーダ8を起動すると共にデコーグ40は
SCの検出を起点として自機の個別選択呼出番号が書き
込まれているP−ROM 50のデータと受信データと
を1ビット毎比較照合する。
T2で割込みポート107を介して1チツプCPU 1
00およびデコーダ8を起動すると共にデコーグ40は
SCの検出を起点として自機の個別選択呼出番号が書き
込まれているP−ROM 50のデータと受信データと
を1ビット毎比較照合する。
こうして受信データがP−ROM 50内の自機の個別
呼出番号と一致すれば、第11図において、その検出信
号DT3が入カポ−)121から入力さ119ではなく
121からの入力と判断し、検出されたIDが個別選択
呼出番号であったと認識し。
呼出番号と一致すれば、第11図において、その検出信
号DT3が入カポ−)121から入力さ119ではなく
121からの入力と判断し、検出されたIDが個別選択
呼出番号であったと認識し。
続いて送られてくるメツセージ信号の受信に備える。
すなわち、1チツプCPU 100では、クロックCL
でIDに引き続く信号を入力ポート106から読み込み
データバス120.アキュームレータACC170を介
してRAM 180に書き込む。こうしてBCH(31
,21)符号を形成する31ビツトのデータが入力され
る毎にALU 150で演算を行ない、受信信号の復号
を行なう。復号された31ビツトのうち情報ビット20
ビツトを第4図IJt/)に従ってデコードすると共に
以降出力ポート112を介して受信機のBS動作を制御
する。そして。
でIDに引き続く信号を入力ポート106から読み込み
データバス120.アキュームレータACC170を介
してRAM 180に書き込む。こうしてBCH(31
,21)符号を形成する31ビツトのデータが入力され
る毎にALU 150で演算を行ない、受信信号の復号
を行なう。復号された31ビツトのうち情報ビット20
ビツトを第4図IJt/)に従ってデコードすると共に
以降出力ポート112を介して受信機のBS動作を制御
する。そして。
このときもし20ビ、トの情報ビットが次のようなパタ
ーンならば「l 10100000000000110
010」、呼出が7ビツト単位のコードで構成されるメ
ツセージ信号を後に持っていることを示すと共に32ワ
一ド間BS動作を解除する必要があることを示す。すな
わち、1チツプCPU 100は32ワードタイマーを
設定し起動する。
ーンならば「l 10100000000000110
010」、呼出が7ビツト単位のコードで構成されるメ
ツセージ信号を後に持っていることを示すと共に32ワ
一ド間BS動作を解除する必要があることを示す。すな
わち、1チツプCPU 100は32ワードタイマーを
設定し起動する。
そして9次の31ビツトの入力を待って信号Iのデコー
ドを行なう。こうして得られた20ビツトの情報エリア
を第4図〔■〕1表1および表2に従って解析する。即
ちその情報ビットが次のようなパターンならば「110
000011001000110110」、後続するメ
ツセージデータに共通IDとして登録するものがあり、
現在の時間がPM2:36分であることを意味する。
ドを行なう。こうして得られた20ビツトの情報エリア
を第4図〔■〕1表1および表2に従って解析する。即
ちその情報ビットが次のようなパターンならば「110
000011001000110110」、後続するメ
ツセージデータに共通IDとして登録するものがあり、
現在の時間がPM2:36分であることを意味する。
従って、1チツプCPU 100の内蔵時計が校正され
ると共に後続するメツセージデータは31ビツト毎にデ
コードされ、その中の20ビツトを7ビ、ト単位に解読
する。ここで、受信メツセージの20ビツトの情報エリ
アのパターンが下記ならば9表6によって。
ると共に後続するメツセージデータは31ビツト毎にデ
コードされ、その中の20ビツトを7ビ、ト単位に解読
する。ここで、受信メツセージの20ビツトの情報エリ
アのパターンが下記ならば9表6によって。
1 5 10 15、 20SONY銘柄
、 ID「01101・・・・・・0IIOIIJを登
録するが1チツプCPU 100はRAM 300の共
通IDエリアの空番に5ONYのラベルを貼9.前記I
Dエリアの対応する番号とIDIRターンをデコーダ8
へ転送する。
、 ID「01101・・・・・・0IIOIIJを登
録するが1チツプCPU 100はRAM 300の共
通IDエリアの空番に5ONYのラベルを貼9.前記I
Dエリアの対応する番号とIDIRターンをデコーダ8
へ転送する。
すなわち、チップセレクトC34を論理″0”レベルと
し、システムクロックSCKと共にシリアル出力SOか
ら共通IDエリア番号(例えば0110=6)とI D
パター:/ 「01101・・−・・−011011J
を出力する。このとき、デコーダ8はチップイネーブル
蔓が論理60”となったので、受信の準備をし、後続す
るシステムクロックと共に入力されるデータをシリアル
入力SIからシリアルインタフェース108.データバ
ス120を介してRAM180内に6個目のI Dとし
て登録する。
し、システムクロックSCKと共にシリアル出力SOか
ら共通IDエリア番号(例えば0110=6)とI D
パター:/ 「01101・・−・・−011011J
を出力する。このとき、デコーダ8はチップイネーブル
蔓が論理60”となったので、受信の準備をし、後続す
るシステムクロックと共に入力されるデータをシリアル
入力SIからシリアルインタフェース108.データバ
ス120を介してRAM180内に6個目のI Dとし
て登録する。
また、受信された信号Iの情報ビットの・ぐターンが次
のようなノぐターンならば[110000100101
000110000J 、後続するメツセージデータに
変更される共通IDがあり、送出時の時刻がAMl 1
: 30であることを意味する。そして、受信メツセ
ージの20ビツトの情報エリアの)?ターンが下記なら
ば、第11図の1チツゾCPU 100は以下余日 RAM 300の共通IDエリアのラベルのTDKに該
当するエリアを捜し、 TDKからNECに変更し、チ
、fセレクトC84を論理″0”レベルとし、システム
クロックSCKと共にシリアル出力SOから共通IDエ
リア番号とIDパターンl’−011010・・・・・
・0111」 を出力する。この結果デコーダ8のR
AM内の前記ID番号に該当するエリアに入力データを
書き込む。
のようなノぐターンならば[110000100101
000110000J 、後続するメツセージデータに
変更される共通IDがあり、送出時の時刻がAMl 1
: 30であることを意味する。そして、受信メツセ
ージの20ビツトの情報エリアの)?ターンが下記なら
ば、第11図の1チツゾCPU 100は以下余日 RAM 300の共通IDエリアのラベルのTDKに該
当するエリアを捜し、 TDKからNECに変更し、チ
、fセレクトC84を論理″0”レベルとし、システム
クロックSCKと共にシリアル出力SOから共通IDエ
リア番号とIDパターンl’−011010・・・・・
・0111」 を出力する。この結果デコーダ8のR
AM内の前記ID番号に該当するエリアに入力データを
書き込む。
こうして、共通IDがデコーダ8に登録されている状態
で、SCの検出が確認されると、第10図において、デ
コーダ8は伝送速度に対応するクロックCLが入力、<
−) 105から供給されるので、SCに後続するデ
ータDを入力ポート106から読み込み、予め定められ
たプログラムメモリ140の内容をインストラクション
デコーダ160で翻訳し、各命令に対応して処理する。
で、SCの検出が確認されると、第10図において、デ
コーダ8は伝送速度に対応するクロックCLが入力、<
−) 105から供給されるので、SCに後続するデ
ータDを入力ポート106から読み込み、予め定められ
たプログラムメモリ140の内容をインストラクション
デコーダ160で翻訳し、各命令に対応して処理する。
即ち、前述の読み込まれたデータはデータバス120を
介してALU 150で予めRAM 180内に登録さ
れている共通ID(複数個あれば複数)と1ビット毎比
較照合される。そして、もし共通IDとの一致が確認さ
れるとデータ検品情報DIを出力ポート113からメツ
セージ処理部60内の1チツr CPU 100 (第
11図〕へ伝えると共に、検出されたIDが共通IDエ
リアの何番目であるかの情報DEが出力ポート114か
ら1チツゾCPU 100へ出力される。
介してALU 150で予めRAM 180内に登録さ
れている共通ID(複数個あれば複数)と1ビット毎比
較照合される。そして、もし共通IDとの一致が確認さ
れるとデータ検品情報DIを出力ポート113からメツ
セージ処理部60内の1チツr CPU 100 (第
11図〕へ伝えると共に、検出されたIDが共通IDエ
リアの何番目であるかの情報DEが出力ポート114か
ら1チツゾCPU 100へ出力される。
に入力ポート119からの信号により、共通IDが受信
されたことを認識し、引き続く共通IDエリア情報を入
力ポート120から読み込む。
されたことを認識し、引き続く共通IDエリア情報を入
力ポート120から読み込む。
この結果受信されたメツセージデータをRAM300に
記憶するため、チッゾセレク)C8Iを論理N″0″0
″レベルシリアルインタフェース、 108を介し
て、入力ポート120からのデータに該当するアドレス
情報を信号線SOから転送する。このとき1チツプCP
U 100はシステムクロック西で送ると同時にアドレ
スであることを指定するため信号線A/Dを論理“1”
レベルとする。
記憶するため、チッゾセレク)C8Iを論理N″0″0
″レベルシリアルインタフェース、 108を介し
て、入力ポート120からのデータに該当するアドレス
情報を信号線SOから転送する。このとき1チツプCP
U 100はシステムクロック西で送ると同時にアドレ
スであることを指定するため信号線A/Dを論理“1”
レベルとする。
こうして、RAM300のアドレス設定が終わると、A
/r5を論理“0”レベルとして受信されたメツセージ
データを信号線SOからRAM 300の指定されたア
ドレス領域に書き込む。
/r5を論理“0”レベルとして受信されたメツセージ
データを信号線SOからRAM 300の指定されたア
ドレス領域に書き込む。
また、受信されたメツセージデータを外部出力するとき
はチップセレクトC83を論理″0#とじて、1キヤ2
クタの構成を第15図に示す形式で出カポ=)122か
らレベルシフト回路3へ出力する。ここで、受信機の外
部端子5と接続可能な信号処理ユニットを用いると、無
線を経由して受信されたデータに所望の処理を加えるこ
とが可能である。
はチップセレクトC83を論理″0#とじて、1キヤ2
クタの構成を第15図に示す形式で出カポ=)122か
らレベルシフト回路3へ出力する。ここで、受信機の外
部端子5と接続可能な信号処理ユニットを用いると、無
線を経由して受信されたデータに所望の処理を加えるこ
とが可能である。
ここで受信機はIDとして9個別選択呼出番号と共通I
Dを持つのでRAM 300のメツセージ記憶エリアは
それぞれ個別に持つことが考え・られる。
Dを持つのでRAM 300のメツセージ記憶エリアは
それぞれ個別に持つことが考え・られる。
そして、もしそのエリアの配分を変えたいときは。
信号IのMCSパターンとメツセージデータを用いて任
意に設定することが出来る。
意に設定することが出来る。
表1
表 4
表 5
表 6
〔発明の効果〕
以上説明したように本発明によれば少なくともフレーム
の同期をとるための同期信号と2個々の受信機を選択呼
出するための選択呼出信号と、後続するメツセージの処
理コードを指定したり、後続するメツセージ信号を予め
定められた手順でデコードし、データの処理を指示した
り或は後続するメツセージ信号の内容に応じて受信機の
時計を校正したり、・クツテリーセービング動作を制御
する制御信号とメツセージ信号の順で構成されるメツセ
ージサービスに適した無線選択呼出用信号伝送方式が提
供される。
の同期をとるための同期信号と2個々の受信機を選択呼
出するための選択呼出信号と、後続するメツセージの処
理コードを指定したり、後続するメツセージ信号を予め
定められた手順でデコードし、データの処理を指示した
り或は後続するメツセージ信号の内容に応じて受信機の
時計を校正したり、・クツテリーセービング動作を制御
する制御信号とメツセージ信号の順で構成されるメツセ
ージサービスに適した無線選択呼出用信号伝送方式が提
供される。
第1図は表示付無線選択呼出受信機のブロック構成図、
第2図はメツセージデータ処理部60のブロック構成図
、第3図は表示付無線選択呼出受信機の第2のブロック
構成図、第4図は信号構成図であって、〔1〕は前置信
号パターン、〔■〕は同期信号パターン、〔■〕はアド
レス信号およびメツセージ信号の構成ノ’?ターン、〔
■〕は第1の制御信号の構成パターン、〔■〕は第2の
制御信号の構成ノ臂ターン、 CM)はエンド信号ノ
ぞター2ンをそれぞれあられしておシ、第5図A(1)
と同A (I[)は合わせて通常動作におけるタイムチ
ャートをあられした図。 第5図Bはプリアンプル信号以降に電源を投入した場合
の動作におけるタイムチャートをあられした図、第6図
は同期信号、エンド信号の検出回路を示すブロック図、
第7図はアドレス検出回路を示すブロック図、第8図は
バッファ70の回路構成図、第9図は1チツゾCPU
100のブロック構成図、第10図はlチッf CPU
8のブロック構成図、第11図は第3図のメツセージ
処理部60内の1チツゾCPU 100のブロック構成
図、第12図はLCDドライバー200のブロック構成
図、第13図は外部RAM 300のブロック構成図、
第14図はスイッチング回路1のブロック構成図、第1
5図はデータ入力部2からの出力データ形式を示す図、
第16図はレベルシフト回路3の構成図、第17図はデ
ータ入力部2のキー配列を示した図。 第18図は設定警報である旨の表示の一例を示す図、第
19図はバッテリーセービングの一例として、自機の所
属するグループのタイムスロット(G7)でバッテリー
ONとなることを示した図である。 圧回路、8はデコーダ、10はアンテナ、20は無線部
、30は波形整形回路、40はデコーダ。 50はP−ROM 、 60はメツセージ処理部、61
および62はダイオード、63および64はコンデンサ
、70はバッファ、80はアラームホーン(伝達手段)
、90はLCD、100は1チツプCPU (メツセー
ジデコーダ)、101・11〇−118は出力ポート、
102−106・119は入力ポート、107は割込ポ
ート、108はシリアルインターフェース、120ii
f’−17ぐス。 130はプログラムカウンタ、140はプログ2ムメモ
リー、150はALU、160はインストラクションデ
コーダ、170はACC,180はRAM 。 190はシステムクロック発生回路、200はLCDド
ライバー、210は列ドライバ−,220は行ドライバ
−,230はLCD電圧制御コントローラ、240はL
CDタイミングコントローラ。 250はデータメモリー、260はシステムクロックコ
ントローラ、270はコマンドデコーダ。 280はデータポインタ、290はキャラクタ発生回路
、295はシリアルインターフェース。 300は外部RAM、310はシリアルインターフェー
ス、320はアドレスカウンタ、330はx−yデコー
ダ、340はメモリーアレイ、350は制御回路、50
0はシフトレジスタ、510−530はインバータ、5
40はアンドゲート。 600はカウンタ、610はEXNORf−ト、710
−720は抵抗、730はNPN )ランジスタ、74
01d PNP )ランジスタ、800はアラームホー
ン。 1aはPNP )ランノヌタ、lbおよび3cはNPN
トランジスタをそれぞれあられしている。 第2図 第3図 第4医 第5図A(I) 第12図 第13図 痔 第14図
第2図はメツセージデータ処理部60のブロック構成図
、第3図は表示付無線選択呼出受信機の第2のブロック
構成図、第4図は信号構成図であって、〔1〕は前置信
号パターン、〔■〕は同期信号パターン、〔■〕はアド
レス信号およびメツセージ信号の構成ノ’?ターン、〔
■〕は第1の制御信号の構成パターン、〔■〕は第2の
制御信号の構成ノ臂ターン、 CM)はエンド信号ノ
ぞター2ンをそれぞれあられしておシ、第5図A(1)
と同A (I[)は合わせて通常動作におけるタイムチ
ャートをあられした図。 第5図Bはプリアンプル信号以降に電源を投入した場合
の動作におけるタイムチャートをあられした図、第6図
は同期信号、エンド信号の検出回路を示すブロック図、
第7図はアドレス検出回路を示すブロック図、第8図は
バッファ70の回路構成図、第9図は1チツゾCPU
100のブロック構成図、第10図はlチッf CPU
8のブロック構成図、第11図は第3図のメツセージ
処理部60内の1チツゾCPU 100のブロック構成
図、第12図はLCDドライバー200のブロック構成
図、第13図は外部RAM 300のブロック構成図、
第14図はスイッチング回路1のブロック構成図、第1
5図はデータ入力部2からの出力データ形式を示す図、
第16図はレベルシフト回路3の構成図、第17図はデ
ータ入力部2のキー配列を示した図。 第18図は設定警報である旨の表示の一例を示す図、第
19図はバッテリーセービングの一例として、自機の所
属するグループのタイムスロット(G7)でバッテリー
ONとなることを示した図である。 圧回路、8はデコーダ、10はアンテナ、20は無線部
、30は波形整形回路、40はデコーダ。 50はP−ROM 、 60はメツセージ処理部、61
および62はダイオード、63および64はコンデンサ
、70はバッファ、80はアラームホーン(伝達手段)
、90はLCD、100は1チツプCPU (メツセー
ジデコーダ)、101・11〇−118は出力ポート、
102−106・119は入力ポート、107は割込ポ
ート、108はシリアルインターフェース、120ii
f’−17ぐス。 130はプログラムカウンタ、140はプログ2ムメモ
リー、150はALU、160はインストラクションデ
コーダ、170はACC,180はRAM 。 190はシステムクロック発生回路、200はLCDド
ライバー、210は列ドライバ−,220は行ドライバ
−,230はLCD電圧制御コントローラ、240はL
CDタイミングコントローラ。 250はデータメモリー、260はシステムクロックコ
ントローラ、270はコマンドデコーダ。 280はデータポインタ、290はキャラクタ発生回路
、295はシリアルインターフェース。 300は外部RAM、310はシリアルインターフェー
ス、320はアドレスカウンタ、330はx−yデコー
ダ、340はメモリーアレイ、350は制御回路、50
0はシフトレジスタ、510−530はインバータ、5
40はアンドゲート。 600はカウンタ、610はEXNORf−ト、710
−720は抵抗、730はNPN )ランジスタ、74
01d PNP )ランジスタ、800はアラームホー
ン。 1aはPNP )ランノヌタ、lbおよび3cはNPN
トランジスタをそれぞれあられしている。 第2図 第3図 第4医 第5図A(I) 第12図 第13図 痔 第14図
Claims (1)
- 【特許請求の範囲】 1、少なくともフレームの同期信号と、個々の受信機を
選択呼出するための選択呼出信号と、メッセージ情報の
ためのメッセージ信号から構成される呼出信号の伝送方
式において、前記選択呼出信号と前記メッセージ信号と
の間に、前記受信機の内部状態を制御する状態制御信号
を設けたことを特徴とするメッセージサービスに適した
無線選択呼出用信号伝送方式。 2、前記状態制御信号が、前記メッセージ情報を形成す
るコードの指定信号である特許請求の範囲第1項記載の
メッセージサービスに適した無線選択呼出用信号伝送方
式。 3、前記状態制御信号が、前記メッセージ信号のデコー
ド形式およびその内容の処理の指示を行なう指示信号で
ある特許請求の範囲第1項記載のメッセージサービスに
適した無線選択呼出用信号伝送方式。 4、前記状態制御信号が、前記メッセージ信号の内容に
応じてバッテリー・セービング動作を制御したり或は前
記受信機に搭載されている時計又はカレンダーを校正す
る制御信号である特許請求の範囲第1項記載のメッセー
ジサービスに適した無線選択呼出用信号伝送方式。 5、前記状態制御信号が、逐次システムの規模に合わせ
て、前記メッセージ情報を形成するコードの指定信号、
前記メッセージ信号のデコード形式およびその内容の処
理の指示を行なう指示信号、および前記メッセージ信号
の内容に応じてバッテー・セービング動作を制御したり
或は前記受信機に搭載されている時計又はカレンダーを
校正する制御信号を組み合わせた信号である特許請求の
範囲第1項記載のメッセージサービスに適した無線選択
呼出用信号伝送方式。 6、前記状態制御信号が、後続する前記メッセージ信号
の送出時間を決定する送出時間信号を含む特許請求の範
囲第1項記載のメッセージサービスに適した無線選択呼
出用信号伝送方式。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59212597A JPS6192048A (ja) | 1984-10-12 | 1984-10-12 | メツセ−ジサ−ビスに適した無線選択呼出用信号伝送方式 |
CA000492860A CA1253214A (en) | 1984-10-12 | 1985-10-11 | Pager receiver capable of controlling an internal state by a call signal |
EP85112933A EP0177971B1 (en) | 1984-10-12 | 1985-10-11 | Pager receiver capable of controlling an internal state by a call signal |
DE8585112933T DE3586976T2 (de) | 1984-10-12 | 1985-10-11 | Rufempfaenger mit der faehigkeit zur internen zustandssteuerung mittels eines rufsignals. |
AU48557/85A AU592537B2 (en) | 1984-10-12 | 1985-10-14 | Pager receiver capable of controlling an internal state by a call signal |
US07/205,018 US4839641A (en) | 1984-10-12 | 1988-06-09 | Pager receiver capable of controlling an internal state by a call signal |
HK1033/93A HK103393A (en) | 1984-10-12 | 1993-09-30 | Pager receiver capable of controlling an internal state by a call signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59212597A JPS6192048A (ja) | 1984-10-12 | 1984-10-12 | メツセ−ジサ−ビスに適した無線選択呼出用信号伝送方式 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6192048A true JPS6192048A (ja) | 1986-05-10 |
JPH0535611B2 JPH0535611B2 (ja) | 1993-05-27 |
Family
ID=16625327
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59212597A Granted JPS6192048A (ja) | 1984-10-12 | 1984-10-12 | メツセ−ジサ−ビスに適した無線選択呼出用信号伝送方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6192048A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02501878A (ja) * | 1987-01-02 | 1990-06-21 | モトローラ・インコーポレーテッド | 無線呼出受信機の再プログラミングシステム |
JPH03270517A (ja) * | 1990-03-20 | 1991-12-02 | Seiko Instr Inc | 選択無線呼出しシステム |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5631253A (en) * | 1979-08-23 | 1981-03-30 | Hitachi Ltd | Transmission control system |
JPS5660336U (ja) * | 1979-10-16 | 1981-05-22 | ||
JPS58209238A (ja) * | 1982-05-31 | 1983-12-06 | Nec Corp | メツセ−ジ情報の受信機能を備えた無線個別選択呼出受信機 |
EP0117595A2 (en) * | 1983-02-25 | 1984-09-05 | Philips Electronics Uk Limited | Digital data transmission system |
-
1984
- 1984-10-12 JP JP59212597A patent/JPS6192048A/ja active Granted
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5631253A (en) * | 1979-08-23 | 1981-03-30 | Hitachi Ltd | Transmission control system |
JPS5660336U (ja) * | 1979-10-16 | 1981-05-22 | ||
JPS58209238A (ja) * | 1982-05-31 | 1983-12-06 | Nec Corp | メツセ−ジ情報の受信機能を備えた無線個別選択呼出受信機 |
EP0117595A2 (en) * | 1983-02-25 | 1984-09-05 | Philips Electronics Uk Limited | Digital data transmission system |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02501878A (ja) * | 1987-01-02 | 1990-06-21 | モトローラ・インコーポレーテッド | 無線呼出受信機の再プログラミングシステム |
JPH03270517A (ja) * | 1990-03-20 | 1991-12-02 | Seiko Instr Inc | 選択無線呼出しシステム |
Also Published As
Publication number | Publication date |
---|---|
JPH0535611B2 (ja) | 1993-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4682148A (en) | Display pager having memory overflow indication and concurrent message display functions | |
JPS6339172B2 (ja) | ||
US4768031A (en) | Radio paging receiver having a message protection capability | |
CA1248184A (en) | Multifunctional pager receiver capable of reducing the number of manual switches | |
JPH08275221A (ja) | 無線情報伝送方法 | |
JPS6192048A (ja) | メツセ−ジサ−ビスに適した無線選択呼出用信号伝送方式 | |
JPH08275220A (ja) | 無線情報処理方法 | |
JPS6192045A (ja) | メツセ−ジ付無線選択呼出受信機 | |
JPS6192050A (ja) | 効率的なバツテリ−セ−ビング方式を実現した無線選択呼出受信機 | |
JPH0115246Y2 (ja) | ||
JPS6192046A (ja) | マルチアドレス対応のメツセ−ジ受信が可能な無線選択呼出受信機 | |
JPS6192051A (ja) | 未受信の割合の低減を実現した無線選択呼出受信機 | |
JP2551308B2 (ja) | メッセージ付無線選択呼出受信機 | |
JPS6192049A (ja) | チヤンネルの有効利用を実現したメツセ−ジ受信が可能な無線選択呼出受信機 | |
JPS6192047A (ja) | メツセ−ジ受信機能付無線選択呼出受信機 | |
JPS6116636A (ja) | 表示機能付選択呼出受信機 | |
JP2762876B2 (ja) | メッセージ付無線選択呼出受信機 | |
AU637799B2 (en) | Control apparatus for a call reminder in a paging system | |
JPH09219878A (ja) | メッセージ付無線選択呼出受信機 | |
JPS6042948A (ja) | 表示付き個別選択呼出受信機 | |
JP2697349B2 (ja) | 表示付き無線選択呼出受信機 | |
JPH0693646B2 (ja) | 無線選択呼出受信機 | |
JPH0445316Y2 (ja) | ||
JPH0646111Y2 (ja) | 表示機能付きページング受信機 | |
JPH0474901B2 (ja) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
EXPY | Cancellation because of completion of term |