JPS6192045A - メツセ−ジ付無線選択呼出受信機 - Google Patents

メツセ−ジ付無線選択呼出受信機

Info

Publication number
JPS6192045A
JPS6192045A JP59212594A JP21259484A JPS6192045A JP S6192045 A JPS6192045 A JP S6192045A JP 59212594 A JP59212594 A JP 59212594A JP 21259484 A JP21259484 A JP 21259484A JP S6192045 A JPS6192045 A JP S6192045A
Authority
JP
Japan
Prior art keywords
signal
message
data
receiver
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59212594A
Other languages
English (en)
Other versions
JPH0374860B2 (ja
Inventor
Yasuhiro Mori
森 泰啓
Koji Oyagi
大八木 孝司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP59212594A priority Critical patent/JPS6192045A/ja
Priority to CA000492860A priority patent/CA1253214A/en
Priority to EP85112933A priority patent/EP0177971B1/en
Priority to DE8585112933T priority patent/DE3586976T2/de
Priority to AU48557/85A priority patent/AU592537B2/en
Publication of JPS6192045A publication Critical patent/JPS6192045A/ja
Priority to US07/205,018 priority patent/US4839641A/en
Publication of JPH0374860B2 publication Critical patent/JPH0374860B2/ja
Priority to HK1033/93A priority patent/HK103393A/xx
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/02Terminal devices
    • H04W88/022Selective call receivers
    • H04W88/023Selective call receivers with message or information receiving capability

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は無線選択呼出受信機に関し、特に時計機能を有
する無線選択呼出受信機にふかわる。
〔従来の技術〕
近年、デバイス技術の進歩は目覚しく、無線選択呼出受
信機においても従来の呼出だけの機能のものから、数字
および文字などで構成される一連のメツセージまでも受
信できるものへと、その受信機能の向上、装置の小型化
を図ったものの開発は目覚しい。
〔発明が解決しようとする問題点〕
このような高機能化の一環として時計機能全有するもの
が考えられるが([実願昭54−142160号]表示
付個人選択呼出受信機)、警報時刻設定機能を具えだ装
置の発表は未だなされていない。
本発明の目的は2個別選択呼出番号に無関係に送出され
た時刻情報(月日情報)を受信し、内・蔵時計(内蔵カ
レンダー)を逐次校正する時計機能付(カレンダー機能
付)無線選択呼出受信機を提供することである。
また2本発明の他の目的は時計機能を有するメツセージ
受信が可能な無線選択呼出受信機において、前記メツセ
ージ信号によシ任意に警報時刻設定が可能な無線選択呼
出受信機を提供することである。
〔問題点を解決するだめの手段〕
本発明によれば、少なくともフレーム同期信号・選択呼
出信号・制御信号およびメツセージ信号の順で構成され
る呼出信号において、前記制御信号の予め定められたコ
ードに応じて後続するメツセージ信号の内容で受信機に
搭載されている内蔵時計(内蔵カレンダー)を校正する
手段およびメツセージ信号で指定される時刻に警報を発
生する手段を搭載したメツセージ情報を受信出来る無線
選択呼出受信機が提供できる。
〔実施例〕
以下9図を用いて本発明の詳細な説明する。
第1図及び第3図は本発明に供される受信機のブロック
図である。この受信機の動作の概要を第1図、第4図お
よび第5図を用いて説明する。
に間欠的に印加して電源の効率的運用を図っている状態
(この動作を一般にバッテリー・セービングといい、以
後「BS」と呼ぶ)で電圧が印加されているとき、所望
の無線周波が到来するとアンテナ10.無線部20.波
形整形回路30を介して第5図A(I)の(、)に示さ
れるような受信信号が検出される。ここで、受信機の個
別選択呼出番号(以後t−IDJと呼ぶ)”Al”の受
信機ならば。
BS解除のためのプリアンプル信号(以後rPJと呼ぶ
)がデコーダ40で検出される( D、T 1 )と。
BSが解除され、電圧が無線部に連続的に印加されるこ
とになる(j)。こうして引き続くフレーム同期信号(
以後「SC」と呼ぶ)が検出される(DT2)と自機の
IDが書き込まれているプログラマブル・リード・オン
リー・メモリ(P−ROM) 50の内容と受信信号が
比較照合され一致が確認される(DT3)と、メツセー
ジデータ(以後「MD」と呼ぶ〕処理部60でID信号
に引き続くメツセージ信号の処理を行なう。そして信号
(d)でバッファ70を介して伝達手段(例えばアラー
ムホーン)を駆動させたり、信号(C)で受信したメツ
セージデータの内容を液晶表示装置(LCD)90上に
表示したシ、或は信号(g)で端子5に出力したシする
ここで、高速の処理能力を要する中央処理装置〔CPU
〕およびダイナミックドライブ方式のLCD駆動には通
常2v以上の電圧を必要とするので電池6の電圧を昇圧
する昇圧回路7が用いられている。
さて、前述の受信信号(、)の各構成要素p 、sc。
IDおよびMDの詳細が第4図に示される。
フ1 ゾリアンメル信号Pは同図〔l〕に、示すように。
論理″1”と0”の繰返しパターンであり、フレーム同
期信号SCは同図〔■〕に示される特定のパターンであ
シ99個別択呼出番号IDは同図(I[[)に示される
構成t4’ターンでMSB (識別ビット)が論理′0
″の符号間距離5を有するBCH(31゜21)符号で
あり、そしてメツセージデータMDは同図〔■〕に示さ
れる構成ツヤターンで、 MSB (識別ピット)が論
理″1”で与えられ、第5図A(1)。
A (n)に示されるように、第1の制御信号+tT”
第2の制御信号1tI#および情報メツセージMに分割
されている。すなわち、第4図の(IVIに示される第
1の制御信号は。
(1)  自機宛のメツセージが有るときは“1”で。
無いときは′0”で示すメツセージ情報としてのコード
20と。
(11)後続するメツセージの形式を指定する情報(例
えばメツセージがBCDコードで構成される数字情報な
らば”001”、 ASCIIコード対応メツセージな
らば010 ” 、 JISコード対応ならば“100
”、またファクシミリ情報ならば111”など)として
のコードz1と。
(11)第5図A(I)に示すように、第1の制御信号
!>、ら次のSC,T、又はIまでの時間を指定する継
続時間情報としての、31ビツトを1ワードと°すると
きのワード数を表すBCDコーコード−Z5と力)ら成
りている。
又第4図の(V)に示される第2の制御信号は、受信さ
れたメツセージの処理を指定するための信号” MC8
”と2時刻或は月日情報を表わす信号″I′s″で構成
される。
理を規程した表1の意味は次のとおりである。先ず項目
1は受信メツセージに何の処理もしないことを意味する
0項目2,3は受信メツセージに該当するIDi自機の
IDとして設定したり、或は逆に自機に登録されている
IDを変更することを示す。項目4は受信メツセージ、
に該当する時刻に内蔵時計を設定し呼出警報を鳴らす。
項目5はメツセージメモリーエリアの領域を受信メツセ
ージに該当するIDおよびバイト情報に応じて、前記I
Dのメモリーエリアを確保する。項目6uBS開始から
SC検出迄の時間をメツセージ信号として受信機が受信
し、前記時間以内にSCが検出できないとき、何等かの
手段(例えばアラームホーンを通常の呼出鳴音と異なる
音で鳴音させる)によって警告する。項目7,9は予め
定めた形式に従って受信メツセージの内容を配列して(
表5゜表6参照)出力する。項目8は第4図〔■〕のT
Sを月・日情報として処理する。尚、TSFi通常時刻
情報を表わし、各々の場合の符号構成は表2で示される
。次に、第4図[VI)のノやターンは、第5図A(I
)の信号(、)における信号Eに該当し終了信号として
使用される。
さて、第1図、第3図におけるデコーダ4oは。
SC検出回路として第6図に示すようにクロックでシリ
ーズにシフトレジスタ500内に受信信号を取り込むこ
とによって、読み込んだ31ビツトについて予め定めら
れた所望のパターンかどうかを判定する。即ち所望のパ
ターンならばアンビデート540力為ら一致信号が出力
される。またID検出回路として第7図に示されるよう
に、受信信号(、)と予め自機の呼出番号が書き込まれ
ているP−ROM 50からの信号(e)とがEXNO
R610に入力され1ビツト毎に照合され、その−散出
力がカウンタ600に入力される。その結果一致入力の
数が予め設定された値に達したとき出力される検出パル
スにより自機が呼出されたことになる。
次に、バッファ70は例えば第8図のようにトランジス
タを用いた回路構成で与えられる。第2図におけるメツ
セージ処理部60は1チツゾCPU(メツセージデコー
ダ) 1’OO、ランダム・アクセス・メモリ(RAM
 ) 300 、およびLCDドライバー200から構
成され、 RAM 300はダイオード61と大容量コ
ンデンサ63とから構成される。
バックアップ回路によシ、電池を交換するときもデータ
保護が可能である。
そして、第1図、第3図におけるメツセージ処理部60
内の1チツプCPU 100の構成がそれぞれり第9図
、第11図で示される。また、第3図におけるデコーダ
8は第10図に示す1チツプCPUで与えられ、各ブロ
ックの機能は次のとおシである。102〜106,11
9〜121は入力ポート、101,110へ118,1
22は出力、f−ト、107は割シ込みポート、1o8
はシリアルインターフェース、120Ifif−タパス
130は番地の内容を示すプログラムカウンタ。
140は実行すべき命令のシーケンスがストアされ、プ
ログラムカウンタ130で指定された番地の内容を読み
出すプログラムメモリー、16oはプログラムメモリー
140からの情報をデコードし、各部へその命令に対応
する制御信号を供給するインストラクションデコーダ、
15oけ算術演算、論理演算など各種の演算を行なうA
LU(Arithmetic and Logic U
nit ) 180は各種データの記憶、サブルーチン
、割り込みにおけるプログラムカウントおよびプログラ
ムろテータスの退避に用いられるRAM 、 ALU 
150の演算結果をストアしたり、 RAM 180各
ポ一ト間のデータの送受に用いられるACC(Accu
mlator ) 、そして190は実行命令サイクル
時間を決定するシステムクロック発生回路である。
次に、 LCDドライバ200は第12図のブロック構
成で与えられ、295は1チツプCPU 100との間
のデータをシリアルに接続するシリアルインターフェー
ス、270はシリアルインターフェース295を介して
入力された命令を取り込んでデコードし、命令の内容に
対応して各部を制御するコマンドデコーダ、290は入
力されたデータに対応して5×7のドツトマトリックス
によるパターンを発生するキャラクタ発生回路、280
はシリアルインターフェース295からのデータの書き
込み、またはシリアルインターフェース295へのデー
タの読み出しアドレスを指定するデータポインタ、25
0はキャラクタ発生回路290の出力或はシリアルイン
ターフェース295からの表示データを記憶するデータ
メモ!J 、220はLCDの行制御を行なう行ドライ
バ、210はLCDの列制御を行なう列ドライバ、23
0はLCDへの電圧制御を行なうLCD電圧コントロー
ラ、240はLCDの駆動タイミングを制御するLCD
タイミンクコントローラ、そして2601/jシステム
クロ。
クコントローラである。
更に、 RAM 300は第13図のブロック構成で与
えられ、310は1チツプCPU 100との間のデー
タをシリアルに受は渡しするシリアルインターフェース
、320はアドレスカウンタ、330はアドレスカウン
タ320のデータを解析してメモリーアレイ340の番
地を指定し、メモリー内にデータを書き込んだり或は読
み出すためのX−Yデコーダ、340けメモリーアレイ
、そして350は制御回路である。
第14図はスイッチング回路1の構成例である。
第15図は外部端子5への出力信号伝)のデータ構成で
、1文字当り11ビツトである。第16図は。
レベルシフト30回路例である。第17図はデータ入力
部のキー配列の一例である。
以下、各場合における受信機の動作を説明する。
第5図A (1)に示すように、BS状態にある受信機
のうち、IDがA1に該当するものはPの受信に続いて
SCを検出すると引き続く信号T1を復号する。このと
き、メツセージデータM1が後続するのでzOは論理“
1″、そしてz2〜z5のBCDコードで表わされる期
間(少なくとも次のSC迄通常は更にA2.T2迄)B
Sが解除(OFF )される。さらに11を復号すると
きMC8”パターンとして1000111”を受信する
と、Mlのメツセージデータを21に対応するコードで
デコードし、 RAM 300に格納すると共にLCD
ドライバー200を介してLCD 90に表示し、かつ
デコーダ40.バッファ70を介して伝達手段80を駆
動させ9機器所持者に呼出されたことを知らせる。また
工1の”TS’パターンの月・日情報で内蔵カレンダー
を校正する。
そして次のSC,IDtT2.I2の検出・復号を行な
う。このときSCは検出されるがID信号はA2なので
検出されないから検出/NOルスDT3は出ない。従り
てI2のz2〜z5およびI2のMC8’ 、 ” T
 S”パターンだけを見て、I2の信号検出後22〜z
5で示される期1間BSをON(通常次のSCの前まで
)すると共に、 ” MC8”が1000111以外の
とき” T S”パターンに該当する時刻に内蔵時計を
校正し、前記受信記憶されているメツセージに受信時刻
を付加する。
こうして9次のSCの時間になると再びBSはOFFと
なる。この期間はIDもA3で異なりかつ一度内蔵時計
の校正源なのでI3までの期間とする。以後このような
動作を繰り返し、データの終りであることを示す終了信
号Ei検出すると9通常のBS動作に復帰する。
またIDがA3に該当する受信機では、Pの受信に引き
続いてSCを検出するが、IDがA1のところでは一致
しないので、TIのZ2〜z5およびT1の% rr 
s 71 、pターンだけを見る。そして工1の信号検
出後22〜Z5で示される期間BSをONさせると共に
、’ T S ’ ノ+ターンに該当する月・日に内蔵
カレンダーを校正する。こうして次のSCの時間になる
と、再びBSがI2迄の期間OFFとなり、SCは検出
されるがIDは検出されないのでI2のZ2〜z5およ
びI2の1MC8”。
“’p 3 ’ aJ?ターンだけを見る。そしてI2
の検出後z2〜z5の期間B5l0Nさせると共に。
”MC8”が1000111以外のときTS”ノぐター
ンに該当する時刻に内蔵時計を校正する。勿論″’ M
C8”ノぐターンが1000111のときは″TS’/
4’ターンに該当する月・日情報で内蔵カレンダーを校
正する。こうして2次のSCの時間になると再びBSが
OFFとなり、SC検出動作となる。そして、SC,I
Dが検出されると、I3におけるz2〜z5の期間B5
0FF状態が継続すると共に。
” MC8”パターンが1000011ならばZlに対
応するコiドでデコードされたM3に対応する時刻が記
憶される。内蔵時計が前記所定の時刻になるとデコーダ
40.バッファ70ft介して伝達手段80を駆動する
と共に、 LCD 90上に設定警報である旨を表示(
第18図はその例である)する。
また、I3の” T S ”に対応する時刻情報で再び
内蔵時計を校正する。以降IDとしてA3に該当するも
のがなく終了信号Eを受信すると通常のBS動作へ復帰
する。
ところで本実施例では終了信号Eを受信しない未 限り、SCの受信・莱受信に拘らず信号Ti見に行くと
共に、もしこの信号が正しく受信出来ない場合は予め定
められた一定期間(本実施例では約1分)強制的にB 
S 1&:OFFとし、SC信号の受信に移行し、検出
出来なければ通常のBS動作に復帰させ、更にSCが連
続2回以上検出されなければ電界不良と判断して通常の
BS動作へ復帰させることで電池の有効利用を計ると共
に受信の信頼性を高めている。
b)所望の信号が到来の電源投入の場合第5図Bにおい
てIDがANの受信機は電源ONで予め定めらすれた一
定期間(本実施例では約1分間)連続的にB S 1k
OFFとし、所望のsc倍信号検出を行なう。こうして
SC信号が検知されると、IDの検出を行なうが受信さ
れないので。
X2の検出後″MC8”パターンに応じて、内蔵のカレ
ンダー或は時計を″’TS′情報で校正すると共に、I
2の22〜z5の期間BSをONとする。
そして2次のSCのとき再びB50FFとなる動作を繰
9返す。こうして、ANに該当するI6が受信されると
、TNの22〜z5の期間B S 75E OFFとな
p、INの’ MC8’パターンが1000101なら
ばTNのZIK対応するコードでメツセージデータMN
がデコードされ記憶される。この結果。
もしBS動作に復帰して前記受信データに対応する時間
の経過が内蔵時計で確認されるまでESCが検出されな
いとき、良好なサービスエリアにいない旨を知らせるた
め警告警報を発して注意を換起しく検出されるとタイマ
ーは停止しtBsへの復帰で再スタートとなる。)、予
め定められた一定期間(本実施例では約1分間)強制的
にBS OFFとしてSC検出を行ない、前記一定期間
にSC′が検出されないとBS動作に復帰する動作を繰
り返すことになる。
データ入力部2のモードSWのうち所望のキーを選択す
る(但し、“CAL”或は″TlMg″キーを選択する
とLCD 90はCPUと連動して計算機機能或は時計
機能として動作する)。ここでもし。
’ 置”キーを押すと、第9図の割込み一−ト107の
に端子から割込みが掛かると共に、入力ポート102か
ら” 置 ”キーに該当するツクターンが入力される。
この結果CPUは装置が” 置 ’モードに設定された
ことを認識し、以降入力ポート103ふらデータ、例え
ば’ DATA IN ’ t″′AOK■”。
’DATAIN”、’ NEC’ 、 ” DATA 
IN”、’03−262−5174”、 ” DATA
 IN”p ” KUDO”、 ” DATA IN”
’ 5ONY ” y・・・が入力される。このように
キー人力された結果を確認すると予め定められた形式に
従って読み出され(表5参照)、先ずDATA OUT
 ’キーを押すと’ AOKI”がLCD上に表示され
9次に°′→”キーを押すと、 ” NEC”が更に“
→”キーを押すと°”03.−262−5174”更に
“→”キーを押すとKUDO”9次に”↓”キーを押す
とENDO” 、 ”→”キーで’ KDD ’ 、 
”↑”キーで5ONY ”のように確認出来る。
同様に、“” MEMO”キーを押すと、第9図の割込
デート1070に端子から割込みが掛かると共に、入力
ポート102から” MEMO”キーに該当するi4タ
ーン” OO10011”が入力される。この結果CP
Uは装置が” MEMO”モードに設定されたと判断し
、以後入力ポート103から入力される次のようなデー
タ(” DATA IN”、”FEB、 to、 19
845CHEDUIJ”、’DATA IN”。
”9:00”、 ”DATA IN”、 ”MEFJT
ING(NEW PRODUCT) ATS−1”。
DATA IN”、”1o:3o”、・・・〕を読み出
すため”DATA OUT”キーを押すと表6のように
LCD 90上にFEB、 10 。
19845CHEDUIJ”が表示され、→”キーを押
すとLCDの表示は“”9:00’に変り、更に“→”
キーを押すと表示は’ MEETING(NEW PR
ODUCT) AT S −1”に、更に↓”キーを押
すと°’ 置(NTT MRKUDO)”へと変わり、
必要な情報をメモ根伐わりに何時でも簡単な操作で確認
出来る。
そして、更に本受信機は内蔵カレンダー及び内蔵時計を
持っているので、 ”FEB、 10’の’9:00”
”10:30”、・・・の日時には、受信機の伝達装置
(例えばアラーム・ホーン)を駆動させ、注意を換起さ
せると共にLCD 90上には鳴音時刻に該当する表示
を行なう。例えば18:00時ならげ’GINZA(M
ORE) ”−1LcD 上に表示スルと、!: Kナ
ル。
d)無線による定形情報の登録 第1図、第9図、第12図、第13図を用いて受信機の
動作を説明する。
スイッチング回路1でBS動作している受信機の無線部
20.波形整形回路30に電圧が印加されているとき、
プリアンプル信号Pf:受信すると。
引き続く予め定められた同期信号SCを検出するのに十
分な期間BSだけOFFとする。そして、この間にSC
を検出するとその検出ノクルスDT2で割込みポート1
07t−介して1チツグCPU 100が起動されると
共にデコーダ40はIDの検出動作に移行する。すなわ
ち、SCの検出を起点として、自機のID番号が書き込
まれているP−ROM50のデータと受信データとを1
ビット毎比較照合しく第7図)、その一致が確認される
と、その検出パルスDT3で入カポ−)121e介して
1チツプCPU 100に入力されると共に、伝送速度
に対応するクロックCLが入力ポート105から供給さ
れる。このとき、DT2による割込み起動から予め定め
られた一定期間(DT3が検出される迄の時間)後にD
T3が入力されるとIDの検出がなされたと判断し、そ
うでない場合はID不一致と判断し後続の信号の受信に
備える。その結果1チツプcpu t o’oでは、前
記クロックCLでメツセージ信号りを入力ポート106
から読み込み。
予め定められたプログラムメモリ140の内容をインス
トラクションデコーダ160で翻訳し、各命令に対応し
て処理する。即ち、前記読み込まれた信号はデータバス
120 、 ACC170を介してRAM 180に書
き込まれる。
こうしてBCH(31、21,)符号を形成する31ビ
ツトが入力される毎にALU、 150にて演算を行な
い、受信信号の復号を行なう。
1チツグCPU 100は、復号された最初のBCH(
31,21)符号のうち情報ビット20ビツトを第4図
〔■〕に従ってデコードすると共に、以降出力ポート1
12を介して受信機のBS動作全制御する。このとき、
20ビツトの情報ビットが次のようなノでターンならば rl10100000000000100000J呼出
がメツセージ付であシ、そのメツセージデータが7ビツ
ト構成であり、以降少なくとも2−07−ド(ここで1
ワードは31ビツト)間BSを解除する必要があること
を示す。
そして2次の31ビツトの入力を待って信号Iのデコー
ドを行なう。こうして20ビツトの情報エリアを第4図
〔■〕2表1および表2に従って解析する。即ちその情
報ビットが次のような・母ターンならばrl10001
100101000100000j後続スるメツセージ
データが電話帳モードで処理されることを示すと共にデ
ータ送出時間がAMlo:20分であることを示す。
このようにしてデコードされた制御内容に従って、後続
するメツセージの処理を行なうことになる。従って、3
1ビツト毎にデコード処理された情報エリア(20−ビ
ットのデータ)は7ビ、ト単位に解読され、順次外部R
AM 300に記憶される。
即ちチップセレクトC81e論理″O#レベルとするこ
とによりRAM 300 を動作モードにし。
RAM 300の何番地に書き込むかをシリアルインタ
ーフェース108’i介して、対応するアドレス情報を
信号線SOで転送する。このとき、1チツプCPU 1
. OOはシステムクロックをRAM 300 Kiで
送ると同時にアドレスであることを表わすため信号線A
/Dで送ると同時にアドレスであることを表わすため信
号線A/D ’ii論理°′1”レベルとする。そして
、このとき第13図において、 RAM300は入力さ
れた各制御信号(CS 、 A/D 、 R/W)に応
じて、信号線SOから入力された信号をアドレス信号と
判断し、アドレスカウンタ320゜X−Yデコーダ33
0を介してメモリーアレイ340の書き込むべき番地が
指定される。
次に、1チ、グCPU 100では書き込むべきメツセ
ージデータをシリアルインターフェース108の信号線
SOで送出すると共に送出データがメツセージデータで
あることを表わすため信号線A/Dを論理”0″レベル
、また書き込みを指示するため信号線R/W =5論理
“0”レベルとする0゛この結果、第13図のRAM 
300は、入力された各制御信号に対応して、信号線s
ob介して入力されたデータをメツセージデータとして
X−Yデコーダ330を介して、メモリーアレイ340
の先程指定された番地に書き込む。
以上のような過程で順次メツセージデータが復号されて
いるとき、 BCH(31、21)単位において、SC
或は終了コード検出か或は2ワード連続して受信不可の
とき、1チツプCPU 100はメツセージデータが終
了したものと判断し、出力デ−)110から信号線ME
を介してデコーダ40にメツセージが終了したことを知
らせると共に出力yj?−)111を介して信号線AC
でデコーダ40の鳴音発生回路を駆動する。その結果信
号(d)。
バッファ70全介してアラームホーン80が鳴音する。
ここで、SC検出の場合は1チツプCPU 100は再
び前述と同じ動作を繰り返すが、終了コード受信時或い
は2ワード連続未受信の場合、受信機はBS動作に復帰
する。
以上のように9通常のメツセージとして所望の内容に該
当するコードが受信機に入力されることになる。
次にこのようにして受信記憶されたデータを読み出すに
は、読み出しスイッチSli押すことによって、lチ、
プCPU 100は該当するメツセージデータの最初の
番地情報を信号線SOからRAM300へ供給すると共
に、チッゾイネーブル信号線cstl論理″0″レベル
、チップセレクト信号線C82(これはLCDドライバ
200を選択するための信号線である。)及び信号線A
/D i論理゛′1#レベルとする。次に信号線A/D
 fe論理nosレベルとすると共に、信号線R/Wf
:論理″″1″レベルとする。これにより、前述の最初
の番地から順次対応するデータが1バイト単位にX−Y
デコーダ330を介して、メモリーアレイ340から読
み出され、そのデータがシリアルインターフェース31
0を介して信号線SIで1チツゾCPU 100へ供給
される。こうしてRAM 300からデータが読み出さ
れて1チツプCPU 100へ供給されると。
信号線cs1及び信号線C/Dを論理”1″レベルとす
ると共に、 LCDドライバ200を選択するためにチ
ップセレクト信号線C82’i論理″0”レベルにする
ことによって、信号線SOからキャラクタ−変換指示と
格納アドレス情報をLCDドライバ200へ供給する◎
続いて1チツゾCPU 100は、信号線C/Dを論理
“′0”レベルにすることによってRAM 300 必
ら読み出されたデータを信号線SOによってLCDドラ
イバ200へ供給する。
その結果、第12図のLCDドライバ200においては
、シリアルインターフェース回路295でシリアルパラ
レル変換された情報が、信号線C/Dが論理″1#レベ
ルのときはコマンドデコーダ270でデコードされ、コ
マンドデコーダ270は内部制御信号を発生する。ここ
で、コマンドが書き込みコマンド及びキャラクタ変換コ
マンドであれば、書き込み“アドレスを設定するためデ
ータポインタ280がアクセスされ、信号線C/Dが論
理″0#レベルになったら、シリアルインターフェース
295を介して入力されるデータがキャラフタ発生回路
290で5×7のドツトマトリックスによるパターンに
変換されて、データメモリ250に書き込まれると共に
、 LCDタイミングコントローラ240の制御で列ド
ライバ−210及び行ドライバ−220を介して信号C
でLCD 90上に表示される。
e)共通IDの登録・変更 第3図、第10図、第11図を用いて受信機の動作を説
明する。
第3図は第2図において、デコーダ40.メツセージ処
理部60(lチ、7’C1’U100の構成例は第11
図)間の構成を一部変更したもので、特に共通ID用の
RAM兼デコーダとしてデコーダ8(本例では1チツプ
CPUを用い、その構成を第10図に示す)を設けたも
のである。
さて、スイッチング回路1でBS動作している受信機の
無線部20.波形整形回路30に電圧が印加されている
とき、fリアンプル信号Pを受信すると、引き続く、予
め定められた同期信号SCを検出するのに十分な期間B
S動作を停止する。
そしてこの間にSCを検出すると、その検出パルスDT
2で割込みポート107を介して1チツゾCPU 10
0およびデコーダ8を起動すると共に。
デコーダ40はSCの検出を起点として自機−の個別選
択呼出番号が書き込まれているP −ROM 50のデ
ータと受信データとを1ビット毎比較照合する。
こうして受信データがP−ROM50内の自機の個別呼
出番号と一致すれば、第11図において、その検出信号
DT3が人力ポート121から入力される。この結果S
C検出t’?ルスDT2で起動されたCPUはIDが検
出されるべき時間に入力ポート119ではなく121か
らの入力と判断し、検出されたIDが個別選択呼出番号
であったと認識し。
続いて送られてくるメツセージ信号の受信に備える。
すなわち1チツf CPU 100では、クロツクCL
でIDに引き続く信号を入カポ−1−106,から読み
込みデータバス120.アキュームレータACC170
″ft:介してRAM 180に書き込む。こうしてB
CH(31# 21 )符号を形成する31ビツトのデ
ータが入力される毎にALU 150で演算を行ない、
受信信号の復号を行なう。復号された31ビツトのうち
情報ビット20ビ、トラ第4図(IV’3に従ってデコ
ードすると共に、以降臼カポ−) 112e介して受信
機のBS動作を制御する。
そして、このときもし20ビツトの情報ビットが次のよ
うなノ’?ターンならば rllolooooooooooollooloJ 、
呼出が7ビツト単位のコードで構成されるメツセージ情
報を後に持っていることを示すと共に、32ワ一ド間B
S動作を解除する必要があることを示す。
すなわち、1チ、プCPU 100は32ワードタイマ
ーを設定し起動する。
そして1次の31ビツトの入力を待つて信号工のデコー
ドを行なう。こうして得られた20ビツトの情報エリア
を第4図〔■〕2表1および表2に従って解析する。即
ちその情報ビットが次のようなパターンならば rllooooolloolooollolloJ 、
後続するメツセージデータに共通IDとして登録するも
のかあり、現在の時間がPM2 : 36分であること
を意味する。
従って、1チツゾCPU 100の内蔵時計が校正され
ると共に、後続するメツセージデータは31ビ、ト毎に
デコードされ、その中の20ビツトを7ビ、ト単位に解
読する。ここで、受信メツセージの20ビツトの情報エ
リアのパターンが下記ならば9表3によって。
」(−−Y−−ノーーー(−一! □)−□NUL」 5ONY銘柄、ID「01101・・・・・・0110
11」 を登録するが、1チツプCPU 100はRA
M 300の共通IDエリアの空番に5ONYのラベル
を貼シ、前記IDエリアの対応する番号とよりt4ター
ンをデコーダ8へ転送する。
すなわち、チップセレクトC84’i論理It O#レ
ベルとし、システムクロックSCKと共にシリアル出力
SOから共通IDエリア番号(例えば0110=6)と
IDノ9ターン「01101・・・0IIOIIJを出
力する。このとき、デコーダ8はチップイネーブルCE
が論理″′0”となったので、受信の準備をし、後続す
るシステムクロックと共に入力されるデータをシリアル
入力SIからシリアルインターフェース108.データ
バス120を介してRAM 180内に6個目のIDと
して登録する。
また、受信された信号Iの情報ビットのノリーンが次の
ようなパターンならば rllOoooloololooollooooJ 、
後続するメツセージデータに変更される共通IDがあり
送出時の時刻がAMII:30であることを意味する。
そして、受信メツセージの20ビ、トの情報エリアのパ
ターンが下記ならば、第11図の1チツ7’ CPU 
100は 以下余日 1     5、    10      15   
   20−一−T−−−f−−−D−−−ノ(−一に
−−”−DEL−一)−一−N−−ノM−−E−RAM
 300の共通IDエリアのラベルのTDKに該当する
エリアを捜し、 TDKからNECに変更し、チップセ
レクトC84’i論理″0”レベルとし、システムクロ
ックSCKと共にシリアル出力SOから共通IDエリア
番号とID/fターン 1’−0f1010・・・・・・0111Jt−出力す
る。この結果デコーダ8のRAM内の前記ID番号に該
当するエリアに入力データを書き込む。
こうして、共通IDがデコーダ8に登録されている状態
で、SCの検出が確認されると、第10図において、デ
コーダ8は伝送速度に対応するクロックCLが入力ポー
ト105から供給されるので、SCに後続するデータD
を入力ポート106から読み込み、予め定められたプロ
グラムメモリ140の内容をインストラクションデコー
ダ160で翻訳し、各命令に対応して処理する。
即ち、前述の読み込まれたデータはデータバス120を
介してACU 150で予めRAM 180内に登録さ
れている共通ID(複数個あれば複数)と1ビット毎比
較照合される。
そして、もし共通IDとの一致が確認されるとデータ検
出情報DIi出力−−ト113からメツセージ処理部6
0内の1チツプCPU 100 (第11図)へ伝える
と共に、検出されたIDが共通IDエリアの何番目であ
るかの情報DEが出力ポート114から1チツグCPU
 100へ出力される。
に入カポ−)119からの信号により共通IDが受信さ
れたことを認識し、引き続く共通IDエリア情報を入力
ポート120から読み込む。
この結果、受信されたメツセージデータi RAM30
0に記憶するため、チップセレクトCTゴを論理″′0
″レベルとし、シリアルインターフェース108を介し
て入力ポート120かものデータに該当するアドレス情
報を信号線SO力1ら転送する。このとき、1チツプC
PU 100はシステムクロックをSCKで送ると同時
にアドレスであルコトを指定するため信号線A/Dを論
理″′1”レベルとする。
こうして、 RAM 300のアドレス設定が終わると
、A/Di論理“0#レベルとして受信されたメツセー
ジデータを信号線SoからRAM 300の指定された
アドレス領域に書き込む。
また、受信されたメツセージデータを外部出力するとき
はチップセレクトC83を論理″′0”として、1キヤ
ラクタの構成を第15図に示す形式で出力ポート122
からレベルシフト回路3へ出力する。
ここで、受信機の外部端子5と接続可能な信号処理ユニ
ッ)1用いると、無線を経由して受信されたデータに所
望の処理を加えることが可能である。
ここで、受信機はIDとしての個別選択呼出番号と共通
IDを持つので、 RAM 300のメツセージ記憶エ
リアはそれぞれ個別に持つことが考えられる。そして、
もしそのエリアの配分を変えたいときけ、信号■のMC
Sノぐターンとメツセージデータを用いて任意に設定す
ることが出来る。
以下余白 (表1) (表4) 以下余日 〔発明の効果〕 以上説明したように9本発明によれば少なくともフレー
ム同期信号2選択呼出信号、制御信号およびメツセージ
信号の順で構成される呼出信号において、前記制御信号
の予め定められたコー、ドに応じて後続するメツセージ
信号の内容で受信機に搭載されている内蔵時計(内蔵カ
レンダー)′t−校正する手段およびメツセージ信号で
指定された時刻に警報を発生する手段を搭載し□たメツ
セージ情報を受信出来る無線選択呼出受信機が提供出来
る。
【図面の簡単な説明】
第1図は表示付無線選択呼出受信機のブロック構成図、
第2図はメツセージデータ処理部60のブロック構成図
、第3図は表示付無線選択呼出受信機の第2のブロック
構成図、第4図は信号構成図であって、〔(〕は前置信
号・母ターン、〔■〕は同期信号パターン、〔■〕はア
ドレス信号およびメツセージ信号の構成パターン、〔■
〕は第1の制御信号の構成パターン、〔V〕は第2の制
御信号の構成パターン、〔■〕はエンド信号ツクターン
をそれぞれあられしておシ、第5図A (1)と同人(
■)は合わせて通常動作におけるタイムチャートラあら
れした図、第5図Bはプリアンプル信号以降に電源を投
入した場合の動作におけるタイムチャートtSられした
図、第6図は同期信号、エンド信号の検出回路を示すブ
ロック図、第7図はアドレス検出回路を示すブロック図
、第8図はパ、ファ70の回路構成図、第9図は1チツ
7’CPU100のブロック構成図、第10図は1チツ
fCPU8のブロック構成図、第11図は第3図のメツ
セージ処理部60内の1チツゾCPU 100のブロッ
ク構成図。 第12図はLCDドライバー200のブロック構成図、
第13図は外部RAM 300のブロック構成図。 第14図はスイッチング回路1のブロック構成図。 第15図゛はデータ入力部2からの2出力デ一タ形式を
示す図、第16図はレベルシフト回路3の構成図、第1
7図はデータ入力部2のキー配列を示した図、第18図
は設定警報である旨の表示の一例を示す図、第19図は
パワテリーセービングの−例として、自機の所属するグ
ループのタイムスロット(G7)でバッテリーONとな
ることを示した図である。 圧回路、8はデコーダ、10はアンテナ、20は無線部
、30は波形整形回路、40はデコーダ。 50はP−ROM 、 60はメツセージデータ処理部
。 61および62はダイオード、63および64はコンデ
ンサ、70はパ、ファ、80はアラームホーン(伝達手
段)、90はL■、100は1チツゾCPU (メツセ
ージデコーダ)、101・11〇−118は出力ポート
p 102−106・119は入カポ−)、107は割
込ポート、108はシリアルインターフェース、120
はデータバス。 130けプログラムカウンタ、140はプログラムメモ
リ、150はALU 、 160はインストラクション
デコーダ、170はACC、180はRAM 。 190はシステムクロック発生回路、200はLCDド
ライバー、210は列ドライバ−,220は行ドライバ
−,230はLCD電圧制御コントローラ、240はL
CDタイミングコントローラ。 250はデータメモリー、260はシステムクロックコ
ントローフ m 270はコマンドデコータ。 280はデータポインタ、290はキャラクタ発生回路
、295はシリアルインターフェース。 300は外部RAM 、 310はシリアルインターフ
ェース、320はアドレスカウンタ、330はX−Yデ
コーダ、340はメモリーアレイ、350は制御回路、
500はシフトレノスタ、510−530はインバータ
、540はアンピケ9−ト。 600はカウンタ、610はBXNORダート。 710・720u抵抗、730はNPN トランジスタ
、740はPNP )ランジスタ、800はアラームホ
ーン、laはPNP )ランノスタ、lbおよび3cは
NPN )ランノスタをそれぞれあられしている。 代理人σ127)弁理士後TflA 洋介第2図 第3図 第4図 第5図A(1) 第12図 第13図 徨 第14図

Claims (1)

  1. 【特許請求の範囲】 1)少なくともフレーム同期信号、選択呼出信号、指定
    信号およびメッセージ信号から構成される呼出信号を受
    信するカレンダー機能或は時計機能を有する無線選択呼
    出受信機において、フレーム同期信号の検出に応答して
    前記指定信号の復号を行なう第一の手段と、前記第一の
    手段の内容に対応して前記カレンダー或は時刻を校正す
    る手段を持つことを特徴とするメッセージ付無線選択呼
    出受信機。 2)特許請求の範囲第1項記載のものにおいて、前記メ
    ッセージ信号の受信記憶に際して、その受信時間として
    受信機に搭載した時計の時刻を前記受信メッセージに付
    加して記憶する手段を設けたことを特徴とするメッセー
    ジ付無線選択呼出受信機。 3)特許請求の範囲第1項又は第2項記載のものにおい
    て、前記指定信号の予め定められたパターンの検出に応
    答して、受信機に搭載された時計が前記メッセージ信号
    で与えられる時間になったとき警告を発する手段を持つ
    ことを特徴とするメッセージ受信が可能なメッセージ付
    無線選択呼出受信機。
JP59212594A 1984-10-12 1984-10-12 メツセ−ジ付無線選択呼出受信機 Granted JPS6192045A (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP59212594A JPS6192045A (ja) 1984-10-12 1984-10-12 メツセ−ジ付無線選択呼出受信機
CA000492860A CA1253214A (en) 1984-10-12 1985-10-11 Pager receiver capable of controlling an internal state by a call signal
EP85112933A EP0177971B1 (en) 1984-10-12 1985-10-11 Pager receiver capable of controlling an internal state by a call signal
DE8585112933T DE3586976T2 (de) 1984-10-12 1985-10-11 Rufempfaenger mit der faehigkeit zur internen zustandssteuerung mittels eines rufsignals.
AU48557/85A AU592537B2 (en) 1984-10-12 1985-10-14 Pager receiver capable of controlling an internal state by a call signal
US07/205,018 US4839641A (en) 1984-10-12 1988-06-09 Pager receiver capable of controlling an internal state by a call signal
HK1033/93A HK103393A (en) 1984-10-12 1993-09-30 Pager receiver capable of controlling an internal state by a call signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59212594A JPS6192045A (ja) 1984-10-12 1984-10-12 メツセ−ジ付無線選択呼出受信機

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP31075092A Division JP2730433B2 (ja) 1992-09-28 1992-09-28 メッセージ付無線選択呼出受信機

Publications (2)

Publication Number Publication Date
JPS6192045A true JPS6192045A (ja) 1986-05-10
JPH0374860B2 JPH0374860B2 (ja) 1991-11-28

Family

ID=16625277

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59212594A Granted JPS6192045A (ja) 1984-10-12 1984-10-12 メツセ−ジ付無線選択呼出受信機

Country Status (1)

Country Link
JP (1) JPS6192045A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01135235A (ja) * 1987-11-20 1989-05-26 Matsushita Electric Ind Co Ltd 選択呼出受信装置
JPH0226131A (ja) * 1988-07-15 1990-01-29 Nec Corp 小型デジタル無線受信機
JPH0318137A (ja) * 1989-06-15 1991-01-25 Toa Corp タイマ機能付きポケット・ページャ
JPH03126331A (ja) * 1989-10-12 1991-05-29 Seiko Epson Corp 無線選択呼出受信機
JPH03126332A (ja) * 1989-10-12 1991-05-29 Seiko Epson Corp 無線選択呼出受信機
US5444672A (en) * 1993-03-29 1995-08-22 Nec Corporation Time-keeping radio display pager precisely calibrated to local standard time
US5461663A (en) * 1990-11-16 1995-10-24 Matsushita Electric Industrial Co., Ltd. Selective call receiving apparatus having switch for clock time setting

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5660336U (ja) * 1979-10-16 1981-05-22

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5660336U (ja) * 1979-10-16 1981-05-22

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01135235A (ja) * 1987-11-20 1989-05-26 Matsushita Electric Ind Co Ltd 選択呼出受信装置
JPH0226131A (ja) * 1988-07-15 1990-01-29 Nec Corp 小型デジタル無線受信機
JPH0744477B2 (ja) * 1988-07-15 1995-05-15 日本電気株式会社 小型デジタル無線受信機
JPH0318137A (ja) * 1989-06-15 1991-01-25 Toa Corp タイマ機能付きポケット・ページャ
JPH03126331A (ja) * 1989-10-12 1991-05-29 Seiko Epson Corp 無線選択呼出受信機
JPH03126332A (ja) * 1989-10-12 1991-05-29 Seiko Epson Corp 無線選択呼出受信機
US5461663A (en) * 1990-11-16 1995-10-24 Matsushita Electric Industrial Co., Ltd. Selective call receiving apparatus having switch for clock time setting
US5444672A (en) * 1993-03-29 1995-08-22 Nec Corporation Time-keeping radio display pager precisely calibrated to local standard time

Also Published As

Publication number Publication date
JPH0374860B2 (ja) 1991-11-28

Similar Documents

Publication Publication Date Title
US4839641A (en) Pager receiver capable of controlling an internal state by a call signal
US4766434A (en) Selective paging receiver with message display
US4768031A (en) Radio paging receiver having a message protection capability
JPS6192045A (ja) メツセ−ジ付無線選択呼出受信機
EP0136677B1 (en) Multifunctional pager receiver capable of reducing the number of manual switches
JPS6192050A (ja) 効率的なバツテリ−セ−ビング方式を実現した無線選択呼出受信機
JP2551308B2 (ja) メッセージ付無線選択呼出受信機
JPH0115246Y2 (ja)
JP2730433B2 (ja) メッセージ付無線選択呼出受信機
JPS6192049A (ja) チヤンネルの有効利用を実現したメツセ−ジ受信が可能な無線選択呼出受信機
JPS6192048A (ja) メツセ−ジサ−ビスに適した無線選択呼出用信号伝送方式
JPS6192047A (ja) メツセ−ジ受信機能付無線選択呼出受信機
JP2762876B2 (ja) メッセージ付無線選択呼出受信機
JPH0336455B2 (ja)
JPS6192051A (ja) 未受信の割合の低減を実現した無線選択呼出受信機
JP2853225B2 (ja) 表示機能付無線選択呼出受信機
JPS6116636A (ja) 表示機能付選択呼出受信機
JPH03766Y2 (ja)
JPS62189826A (ja) 表示付無線選択呼出受信機
JP2757841B2 (ja) 無線選択呼出受信機
JPS6074735A (ja) 無線選択呼出受信機
JPH0646111Y2 (ja) 表示機能付きページング受信機
JPH05173944A (ja) コンピューターの入出力装置に対するアドレス割当て方法
JPH10134026A (ja) 認識番号登録装置
JPS62125039U (ja)

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term