JPS61183763A - バス制御装置 - Google Patents
バス制御装置Info
- Publication number
- JPS61183763A JPS61183763A JP2291085A JP2291085A JPS61183763A JP S61183763 A JPS61183763 A JP S61183763A JP 2291085 A JP2291085 A JP 2291085A JP 2291085 A JP2291085 A JP 2291085A JP S61183763 A JPS61183763 A JP S61183763A
- Authority
- JP
- Japan
- Prior art keywords
- bus
- cpu
- circuit
- signal
- priority
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
- G06F13/368—Handling requests for interconnection or transfer for access to common bus or bus system with decentralised access control
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Multi Processors (AREA)
- Bus Control (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2291085A JPS61183763A (ja) | 1985-02-08 | 1985-02-08 | バス制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2291085A JPS61183763A (ja) | 1985-02-08 | 1985-02-08 | バス制御装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS61183763A true JPS61183763A (ja) | 1986-08-16 |
JPH0525135B2 JPH0525135B2 (enrdf_load_stackoverflow) | 1993-04-12 |
Family
ID=12095791
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2291085A Granted JPS61183763A (ja) | 1985-02-08 | 1985-02-08 | バス制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61183763A (enrdf_load_stackoverflow) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06110829A (ja) * | 1992-09-29 | 1994-04-22 | Mitsubishi Electric Corp | バス使用要求調停装置 |
JP2002278607A (ja) * | 2001-03-21 | 2002-09-27 | Toyo Commun Equip Co Ltd | 異周期シーケンサの排他制御回路 |
WO2010070727A1 (ja) * | 2008-12-16 | 2010-06-24 | 富士通株式会社 | 仮想テープ装置、仮想テープデータ複写プログラム及び方法 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0735327A (ja) * | 1993-07-22 | 1995-02-07 | Chubu Electric Power Co Inc | 煙突の白煙防止装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50137636A (enrdf_load_stackoverflow) * | 1974-04-22 | 1975-10-31 |
-
1985
- 1985-02-08 JP JP2291085A patent/JPS61183763A/ja active Granted
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50137636A (enrdf_load_stackoverflow) * | 1974-04-22 | 1975-10-31 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06110829A (ja) * | 1992-09-29 | 1994-04-22 | Mitsubishi Electric Corp | バス使用要求調停装置 |
JP2002278607A (ja) * | 2001-03-21 | 2002-09-27 | Toyo Commun Equip Co Ltd | 異周期シーケンサの排他制御回路 |
WO2010070727A1 (ja) * | 2008-12-16 | 2010-06-24 | 富士通株式会社 | 仮想テープ装置、仮想テープデータ複写プログラム及び方法 |
Also Published As
Publication number | Publication date |
---|---|
JPH0525135B2 (enrdf_load_stackoverflow) | 1993-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5119480A (en) | Bus master interface circuit with transparent preemption of a data transfer operation | |
JPS5837585B2 (ja) | ケイサンキソウチ | |
JPH06231074A (ja) | システムバスの多重アクセス方式 | |
JPS61183763A (ja) | バス制御装置 | |
KR100243868B1 (ko) | 주 전산기에서의 중재로직 방법 | |
JP2535718B2 (ja) | マルチプロセッサシステム | |
JPH07219887A (ja) | Dma転送制御装置 | |
JPS58169660A (ja) | マルチプロセツサシステムの構成方法 | |
JPH10207826A (ja) | データ処理装置 | |
JP3365419B2 (ja) | バス調停方法 | |
JPS5847468Y2 (ja) | マイクロプロセツサ相互排除回路 | |
US6505276B1 (en) | Processing-function-provided packet-type memory system and method for controlling the same | |
JPS6280753A (ja) | バス制御方式 | |
JPH02280261A (ja) | Dma制御装置 | |
JP2002207714A (ja) | マルチプロセッサ装置 | |
JP4432268B2 (ja) | バス調停システム及びこのシステムにおけるバスマスタとなる装置の中断処理方法 | |
JPH1115792A (ja) | マルチマイクロプロセッサシステム | |
JPS5856057A (ja) | 割込信号発生装置 | |
JPH04545A (ja) | 通信制御回路 | |
JPS6143369A (ja) | マルチプロセツサシステム | |
JPH06250969A (ja) | マルチプロセッサシステムにおけるバス制御方法 | |
JPH08314870A (ja) | データ処理装置 | |
JPS61208160A (ja) | コモン・バスによるデユアル・プロセツサ・システム | |
JPH06208542A (ja) | バス争奪方式 | |
JPH08123742A (ja) | リトライ制御装置 |