JPS58189728A - キ−入力装置 - Google Patents

キ−入力装置

Info

Publication number
JPS58189728A
JPS58189728A JP57070370A JP7037082A JPS58189728A JP S58189728 A JPS58189728 A JP S58189728A JP 57070370 A JP57070370 A JP 57070370A JP 7037082 A JP7037082 A JP 7037082A JP S58189728 A JPS58189728 A JP S58189728A
Authority
JP
Japan
Prior art keywords
reset
key
resetting
key input
self
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57070370A
Other languages
English (en)
Inventor
Naoya Ikeda
尚哉 池田
Tsuguji Tateuchi
舘内 嗣治
Shigeru Hirahata
茂 平畠
Nobuhiko Hara
信彦 原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP57070370A priority Critical patent/JPS58189728A/ja
Publication of JPS58189728A publication Critical patent/JPS58189728A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/02Input arrangements using manually operated switches, e.g. using keyboards or dials
    • G06F3/0227Cooperation and interconnection of the input arrangement with other functional units of a computer

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Input From Keyboards Or The Like (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、情報処理装置と構造上分離接続したキー人力
装置ts係り、時に該キー人力装置のdljtリセット
可能なキー人力装置に関する。
従来のキー人力装置のリセットに関する動作の具体例1
41図、第2図を用いて説明する。
第1図は、情報処理装置と分離形キー人力装置の構造的
接続を示した図である。第1図において、情報処理装置
11と分離形キー人力装置12は接続ケーブル5によっ
て接続さnている。第1図に示した状態で情報処理装置
111が正常に動作しているとき、砿絖ケーブル6が何
らかの理由で離脱し1ことすると、分llI型キー人力
装fi2は正常な内部状態を保つことができないことが
ある。
第2図は情報処理装置111と分離形キー人力装[2の
リセット動作に関する部分を示した構成図で、情報処理
装置1は主に演Xを行なう装置4及びシステムリセット
装置1it5から構成さnており、分離形キー人力装置
2はキー人力用走査及びキーコード処理を行なうキー人
力装置用マイクロコンピュータ(以下、キー人力装置用
マイコンと称す)7及び、4数のキーコードを入力する
ための配列(以下、キー配列と称す)871)ら構成さ
れている。
また、システムリセット装[5から分離形キー人力装置
2をリセットするためのリセット線6は第1図の接続ケ
ーブル3中に含まnているとする。
本例で、キー人力装置用マイコン7はキー配列8に対す
る走査の管理や現在押下さnているキーの符号化処理を
その内部記憶状態により行なうため、情報処理装置1と
の情報交換を行なう接続ケーブル3が離脱した場合、前
記内部記憶状態の内容が変化するため、キー人力装置用
マイコン7は正常な動作をしない。
このような状態で、再び接続ケーブル3を装置状態にし
ても、分離形キー人力装置2は不正常な動作をするため
、接続ケーブル3t−装涜秋態にした後、分離形キー人
力装置21に初期状綿[IJ上セツトなけnばならない
しかしながら、従来技術では本例のように、システムリ
セット装置15によりシステム全体をリセットする以外
に分離形キー人力装置2をリセットする手段は無かった
。そして、システムリセット装置5を用いた場合、正常
に動作している情報処理装置1もまた初期化さn1実行
中の演算は継続不能となる。
以上のように、従来技術による分離形キー人力装@2は
、情報処理装置1に影響を与んずにキー人力装置用マイ
コン7を初期化するリセット手段を有していないため、
接続ケーブル3の事故等で情報処理システムのシステム
リセットを必要とし、システムの動作を継続不能とする
欠点がある。
本発明の目的は、前記の従来方式の欠点に%決するため
に、情報処理システムの他の装置の動作に影響を与える
ことなく、分離形キー人力装置のみをリセット可能とす
ることにある。
前述の従来分離形キー人力装置では、前記分離形キー人
力装置のみをリセットする手段がないため、システム全
体のリセットヲしなけnばならなかった。よって、本発
明では、分離形キー人力装置のみ’k IJ上セツト能
なリセット装置を前記分離形キー人力装置自体に設け、
前述の目的を達成しようとした。
以下本発明を第3図、第4図及び第5図を用いて説明す
る。
第6図は本発明の一実施例を示す構成図である。第3図
では分離形キー人力装置2に対し、セルフリセット装置
12及びオアゲートが新たに設けられている。また、1
4は電源線で、リセット線6と同じく接続ケーブル中に
含まnており、セルフリセット付キー人力装置9は情報
処理装置1から電源線14を介して電源を供給さnてい
るものとする。セルフリセット装置12は、電源線14
全開閉するスイッチ10と、このスイッチの動作と電源
によりキー人力装置用マイコン7をリセットする信号を
発生するセルフリセット信号発生回路11から構成され
ている。なお、スイッチ10の開閉は電源#14を含む
ケーブル3の着脱によりなされる。
第4図は前記セルフリセット信号発生回路11の具体的
−を示す回路図で、第4図において、15は時定数を持
つ回路、16はシュミット°トリガ回路、17はオープ
ンコレクタのインバータ回路であり、18.19.20
.21に示す各信号路にはそnぞn第5図の(萄〜のに
示す信号が発生する。
今、スイッチ10が切断されている状態7111)ら、
接続される状態に移行したとすると、セルフリセット信
号発生回路120入力は、時間的には第5図141に示
した信号となる。
この入力信号に対し、セルフリセットa号発生回路11
の内部において、時定数を持つ回路15の出力が第5図
(ロ)に示す信号となり、こnlr入力として、シュミ
ット・トリガ回路16は第5図1CIに示す信号を出力
し、さらに、信号20ヲ入力として、オーブンコレクタ
のインバータ回路17は、第5図向に示す信号を出力す
る。
以上のような内部の遷移状態を経て、セルフリセット信
号発生回路11は、第5図向に示す信号を出力とするの
で、toの期間、第5図のオア’7’−)13は開き、
キー人力装置用マイコン7はリセットされる。
スイッチ10の開閉製作を接続ケーブル6の着脱により
行なっているので、接続ケーブル5が情報処理装置1ま
たはセルフリセット付キー人力装d5カ)ら離脱した場
合、再び接続ケーブル5を袋層状態にすることのみで、
情報処理装置1の勢作に影響を与えることなしに、セル
フリセット付キー人力装置5をリセットするこ゛とがで
きるという効果がある。
本発明によnば、何らかの理由でキー人力装置の内部が
異常な状態になったとしても、システムを構成している
他の装置の動作に影*t−与えることなくキー人力装置
を初期化することができるので、前記システムを構成し
ている他の装置を初期状態から再び動作させるというこ
となしに、システム全体の動作を継続させることを可能
とする効果がある。
【図面の簡単な説明】
第1図は従来の情報処理装置と分離型キー人力装置とを
示す斜視図、第2図は第1図の、リセットに関する部分
を示したブロック図、第5図は本発明の一実施例を示す
ブロック図、第4図はセルフリセット発生回路の具体的
−例を示すブロック図、第5図(イ)〜向はセルフリセ
ット発生回路内部での信号の遷移状態を示した波形図で
ある。 1・・・情報処理装置、2・・・分離形キー人力装置。 5・・・接続ケーブル、4・・・主に演算を行なう装置
5・・・システムリセット装置、6・・・リセット線。 7・・・キー人力Mll用マイコン、8・・・キー配列
。 9・・・セルフリセット付キー人力装置、1)・・スイ
ッチ、11・・・セルフリセット信号発生回路、12・
・・セルフリセット装置、15・・・OR’f−1−,
14・・・電源線。 代理人弁理士 薄 1)利、・串゛1、輩2 図 第3図 第4図 「−−’ I

Claims (1)

    【特許請求の範囲】
  1. 情報処理装置と構造上分離接続さn、前記情報処理装置
    と共通のリセット手段を前記情報処理装置とのシステム
    中に持つキー人力装置に於いて、前記キー人力装置に前
    記共通リセット手段と異なるリセット手段を新たに設け
    、前記情報処理装置の動作をリセットすることなくキー
    人力装置のみをリセット可能にしたこと1*徴とするキ
    ー人力装置。
JP57070370A 1982-04-28 1982-04-28 キ−入力装置 Pending JPS58189728A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57070370A JPS58189728A (ja) 1982-04-28 1982-04-28 キ−入力装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57070370A JPS58189728A (ja) 1982-04-28 1982-04-28 キ−入力装置

Publications (1)

Publication Number Publication Date
JPS58189728A true JPS58189728A (ja) 1983-11-05

Family

ID=13429478

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57070370A Pending JPS58189728A (ja) 1982-04-28 1982-04-28 キ−入力装置

Country Status (1)

Country Link
JP (1) JPS58189728A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60258627A (ja) * 1984-06-04 1985-12-20 Omron Tateisi Electronics Co マイクロコンピユ−タ装置
JPS61131020A (ja) * 1984-11-29 1986-06-18 Yokogawa Electric Corp キ−ボ−ド装置
JPS63195419U (ja) * 1987-05-29 1988-12-15

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55164917A (en) * 1979-06-07 1980-12-23 Toshiba Corp Initializing system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55164917A (en) * 1979-06-07 1980-12-23 Toshiba Corp Initializing system

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60258627A (ja) * 1984-06-04 1985-12-20 Omron Tateisi Electronics Co マイクロコンピユ−タ装置
JPS61131020A (ja) * 1984-11-29 1986-06-18 Yokogawa Electric Corp キ−ボ−ド装置
JPS63195419U (ja) * 1987-05-29 1988-12-15

Similar Documents

Publication Publication Date Title
JPH0157378B2 (ja)
JPS58189728A (ja) キ−入力装置
JPH0944467A (ja) マイクロコンピュータ
JPH054033Y2 (ja)
JPS5884330A (ja) マイクロプロセツサの入力回路
US4847616A (en) Mode selection circuit
JPS5827219A (ja) 給電装置
JPH027528B2 (ja)
JPH045217B2 (ja)
JPS6313551Y2 (ja)
JP2613913B2 (ja) 半導体集積回路
JP2919841B2 (ja) データ処理装置のテスト方法
JPH063461Y2 (ja) キー入力装置
KR100239428B1 (ko) 파워 세이빙 회로
JPS6370365A (ja) マイクロコンピユ−タ
JPS6218950B2 (ja)
JPH02113715A (ja) D形フリップフロップ回路
JP2760027B2 (ja) I/o装置
JPS5449039A (en) Logic circuit
JPH06259170A (ja) 電源制御装置
JPS54105668A (en) Display system for electronic computor for control
JPH0681047B2 (ja) A/dコンバータ内臓マイクロコンピュータ
JPH05303448A (ja) 信号出力処理回路
JPH0496188A (ja) シングルチップ・マイクロコンピュータ
JPS63108413A (ja) プラントプロセス制御装置