JPH11233790A - 薄膜トランジスタの製造方法 - Google Patents

薄膜トランジスタの製造方法

Info

Publication number
JPH11233790A
JPH11233790A JP10054404A JP5440498A JPH11233790A JP H11233790 A JPH11233790 A JP H11233790A JP 10054404 A JP10054404 A JP 10054404A JP 5440498 A JP5440498 A JP 5440498A JP H11233790 A JPH11233790 A JP H11233790A
Authority
JP
Japan
Prior art keywords
thin film
film transistor
semiconductor thin
rapid heating
vth
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP10054404A
Other languages
English (en)
Other versions
JP3968484B2 (ja
Inventor
Masabumi Kunii
正文 国井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP05440498A priority Critical patent/JP3968484B2/ja
Priority to US09/238,899 priority patent/US6569720B2/en
Publication of JPH11233790A publication Critical patent/JPH11233790A/ja
Application granted granted Critical
Publication of JP3968484B2 publication Critical patent/JP3968484B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)

Abstract

(57)【要約】 【課題】 薄膜トランジスタの閾電圧制御を容易化す
る。 【解決手段】 薄膜トランジスタは多結晶半導体薄膜5
と、その一面側に接して形成されたゲート酸化膜3と、
このゲート酸化膜3を介して多結晶半導体薄膜5に重ね
られたゲート電極1とを含む積層構造を有する。この薄
膜トランジスタを製造する際、半導体薄膜5に不純物を
選択的に注入して薄膜トランジスタのソース領域S及び
ドレイン領域Dを形成する注入工程を行なう。次に急速
加熱工程を行ない、注入された不純物を急速加熱法によ
り活性化するとともに急速化熱法の処理条件を調整して
薄膜トランジスタの閾電圧を制御する。この急速加熱工
程は、絶縁基盤0を徐熱した後紫外線を照射して半導体
薄膜5を吸熱し次いで徐冷する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は絶縁基板上に形成さ
れた多結晶シリコン等の半導体薄膜を活性層とする薄膜
トランジスタの製造方法に関する。例えば、アクティブ
マトリクス型の表示装置のスイッチング素子として用い
られる薄膜トランジスタの製造方法に関する。より詳し
くは、低温プロセス(例えばプロセス最高温度が600
℃以下)で作成される薄膜トランジスタの製造方法に関
する。更に詳しくは、薄膜トランジスタの閾電圧制御技
術に関する。
【0002】
【従来の技術】アクティブマトリクス型液晶表示装置の
スイッチング素子として薄膜トランジスタが広く用いら
れている。特に、薄膜トランジスタの活性層となる半導
体薄膜には従来から多結晶シリコンが採用されている。
多結晶シリコン薄膜トランジスタは、スイッチング素子
に用いられるばかりでなく、回路素子としても利用で
き、同一基板上にスイッチング素子と合わせて周辺駆動
回路を内蔵できる。又、多結晶シリコン薄膜トランジス
タは微細化が可能なため、画素構造におけるスイッチン
グ素子の占有面積を縮小でき画素の高開口率化が達成で
きる。ところで、従来多結晶シリコン薄膜トランジスタ
は製造工程上プロセス最高温度が1000℃程度に達
し、耐熱性に優れた石英ガラス等が絶縁基板として用い
られていた。製造プロセス上比較的低融点のガラス基板
を使用することは困難であった。しかしながら、液晶表
示装置の低コスト化のためには低融点ガラス材料の使用
が必要不可欠である。そこで、近年プロセス最高温度が
600℃以下になる所謂低温プロセスの開発が進められ
ている。特に、低温プロセスは大型の液晶表示装置を製
造するとき、コスト面から極めて有利になる。
【0003】低温プロセスの一貫として、比較的低温で
不純物の注入が行えるイオンシャワー技術が従来から開
発されている。イオンシャワーでは、質量分離を行うこ
となく電離イオンを大面積の半導体薄膜に一括してイオ
ン注入することができる。しかし、質量非分離型のイオ
ンシャワー装置では、目的とする不純物(ドーパント)
以外のイオン(水素イオン等)も同時に打ち込まれるた
め、1×1014/cm2 未満の低ドーズ量を正確に制御
することが困難であった。1×1014/cm2以下の低
ドーズ量で不純物を注入することは、薄膜トランジスタ
の閾電圧制御のために必要である。大面積液晶ディスプ
レイの製造、特にアクティブマトリクス型の液晶ディス
プレイに用いられる薄膜トランジスタをプロセス温度6
00℃以下で製造する場合、閾電圧(Vth)を制御す
ることは所望の電気特性を保証する上で必要不可欠であ
る。しかしながら、従来のイオンシャワー方式では低ド
ーズ量を正確に制御することができない。このため、最
近では大面積の絶縁基板上に形成された半導体薄膜に対
して、質量分離を行った不純物イオンを注入できるイオ
ンインプランテーション装置が開発されている。例え
ば、不純物イオンを300乃至600nmのライン状の
ビームに成形しながら質量分離を行なう方法により、6
00×720nm角程度の大型ガラス基板上にも比較的
低ドーズ量でイオン注入を可能にした装置が開発されて
いる。本明細書では、このようなイオンインプランテー
ション装置を用いた低ドーズ量での薄膜トランジスタ閾
電圧制御を目的としたイオンインプランテーションをV
thイオンインプランテーションと呼ぶことにする。な
お、この技術は例えば特開平3−6865号公報に開示
されている。
【0004】
【発明が解決しようとする課題】一般に、Vthイオン
インプランテーションでは、予め薄膜トランジスタの活
性層(チャネル領域)となる半導体薄膜の部分に選択的
に例えばB+イオンを低濃度で注入する。しかしなが
ら、薄膜トランジスタのVthは半導体薄膜活性層中の
B+イオンの濃度ばかりでなく、多結晶シリコンからな
る半導体薄膜の結晶粒径や、多結晶シリコン/二酸化シ
リコン界面の欠陥準位密度等にも大きく影響を受ける。
このため、薄膜トランジスタのVthのばらつきを抑制
しながら所望の範囲に制御するためには、上述したVt
hイオンインプランテーションだけでは不十分であると
いう課題があった。
【0005】
【課題を解決するための手段】本発明は上述した従来の
技術の課題を解決するためのものであり、その目的はよ
り正確な閾電圧の制御が可能な薄膜トランジスタの製造
方法を提供することにある。係る目的を達成するために
以下の手段を講じた。即ち、本発明によれば、半導体薄
膜と、その一面側に接して形成されたゲート絶縁膜と、
該ゲート絶縁膜を介して該半導体薄膜に重ねられたゲー
ト電極とを含む積層構成を有し絶縁基板上に形成される
薄膜トランジスタの製造方法において、該半導体薄膜に
不純物を選択的に注入して薄膜トランジスタのソース領
域及びドレイン領域を形成する注入工程と、該注入され
た不純物を急速加熱法により活性化するとともに該急速
加熱法の処理条件を調整して薄膜トランジスタの閾電圧
を制御する急速加熱工程とを行うことを特徴とする。好
ましくは、該注入工程の前にあらかじめ少くとも薄膜ト
ランジスタのチャネル領域になる部分の半導体薄膜に不
純物を選択的に注入して薄膜トランジスタの閾電圧を制
御する工程を含んでおり、該急速加熱工程による薄膜ト
ランジスタの閾電圧の制御と組み合わせて製造工程の最
適化を図っている。好ましくは、前記急速加熱工程は、
該絶縁基板を徐熱した後紫外線を照射して該半導体薄膜
を急熱し次いで徐冷する工程である。
【0006】従来、半導体薄膜に注入された不純物の活
性化にはエキシマレーザを用いたレーザ活性化アニール
が行われいたが、本発明では急速加熱法(Rapid
Thermal Annealing;RTA)を用い
ている。RTAは紫外線領域の波長を持つ光を半導体薄
膜に短時間照射することにより不純物の活性化を行うも
のである。RTAは本来不純物の活性化を目的とする
が、この急速加熱法の処理条件に依存して、薄膜トラン
ジスタの閾電圧Vthが大きく変化することが見いださ
れた。RTAはゲート絶縁膜等を構成するSiO2 の緻
密化、多結晶シリコン等からなる半導体薄膜とSiO2
界面や、多結晶シリコンに含まれる結晶粒界、加えて結
晶粒内の欠陥準位密度を低減させる働きがある。この
際、Vthイオンインプランテーション等で予め半導体
薄膜に注入されたB+の活性化率も上述した欠陥準位密
度に大きく依存している。従って、多結晶シリコン/S
iO2界面、多結晶シリコン結晶粒界、結晶粒内等の欠
陥準位密度を低減させることで、結果的に薄膜トランジ
スタの閾電圧を調整できる。以上のように、薄膜トラン
ジスタのVthは主としてVthイオンインプランテー
ションのドーズ量とRTAの条件に大きく依存する。本
発明では、VthイオンインプランテーションとRTA
を適宜組み合わせることで、Vth制御のための最適条
件を規定している。
【0007】
【発明の実施の形態】以下図面を参照して本発明の実施
の形態を詳細に説明する。図1は、本発明に係る薄膜ト
ランジスタの製造方法の第1実施形態を示す工程図であ
る。尚、本実施形態では便宜上nチャネル型の薄膜トラ
ンジスタの製造方法を示すが、pチャネル型でも不純物
種(ドーパント種)を変えるだけで全く同様である。こ
こでは、ボトムゲート構造の薄膜トランジスタの製造方
法を示す。まず(a)に示すように、ガラス等からなる
絶縁基板0の上にAl,Ta,Mo,W,Cr,Cu又
はこれらの合金を100乃至200nmの厚みで形成
し、パタニングしてゲート電極1に加工する。
【0008】次いで(b)に示すように、ゲート電極1
の上にゲート絶縁膜を形成する。本実施形態では、ゲー
ト絶縁膜はゲート窒化膜2(SiNX )/ゲート酸化膜
3(SiO2 )の二層構造を用いた。ゲート窒化膜2は
SiH4 ガスとNH3 ガスの混合物を原料気体として用
い、プラズマCVD法(PCVD法)で成膜した。尚、
プラズマCVDに変えて常圧CVDあるいは減圧CVD
を用いてもよい。本実施形態では、ゲート窒化膜2を5
0nmの厚みで堆積した。ゲート窒化膜2の成膜に連続
して、ゲート酸化膜3を約200nmの厚みで成膜す
る。更にゲート酸化膜3の上に連続的に非晶質シリコン
からなる半導体薄膜4を約30乃至80nmの厚みで成
膜した。二層構造のゲート絶縁膜と非晶質半導体薄膜4
は成膜チャンバの真空系を破らず連続成膜した。以上の
成膜でプラズマCVD法を用いた場合には、400乃至
450℃の温度で窒素雰囲気中1時間程度加熱処理を行
ない、非晶質半導体薄膜4に含有されていた水素を放出
する。所謂脱水素アニールを行なう。
【0009】ここで、薄膜トランジスタのVthを制御
する目的で、Vthイオンインプランテーションを行な
う。本例では、B+をドーズ量が1×1012乃至6×1
12/cm2 程度でイオン注入した。このVthイオン
インプランテーションでは620nm幅に成形されたイ
オンのラインビームを用いた。次いで、レーザ光50を
照射し、非晶質半導体薄膜4を結晶化する。レーザ光5
0としてはエキシマレーザビームを用いることができ
る。所謂レーザアニールは600℃以下のプロセス温度
で半導体薄膜を結晶化するための有力な手段である。本
実施例では、パルス状に励起され且つ矩形状又は帯状に
成形されたレーザ光50を非晶質半導体薄膜4に照射し
て結晶化を行なう。この後、半導体薄膜を各薄膜トラン
ジスタの素子領域に合わせてパタニングする。
【0010】(c)に示すように、前工程で結晶化され
た多結晶半導体薄膜5の上に例えばプラズマCVD法で
SiO2 を約100nm乃至300nmの厚みで形成す
る。このSiO2 を所定の形状にパタニングしてエッチ
ングストッパー膜6に加工する。この場合、裏面露光技
術を用いてゲート電極1と整合するようにエッチングス
トッパー膜6をパタニングしている。エッチングストッ
パー膜6の直下に位置する多結晶半導体薄膜5の部分は
チャネル領域Chとして保護される。前述したように、
チャネル領域Chには予めVthイオンインプランテー
ションによりB+イオンが比較的低ドーズ量で注入され
ている。続いて、エッチングストッパー膜6をマスクと
してイオンドーピングにより不純物(例えばP+イオ
ン)を半導体薄膜5に注入し、LDD領域を形成する。
この時のドーズ量は、例えば6×1012乃至5×1013
/cm2 である。更にストッパー膜6及びその両側のL
DD領域を被覆するようにフォトレジストをパタニング
形成したあと、これをマスクとして不純物(例えばP+
イオン)を高濃度で注入し、ソース領域S及びドレイン
領域Dを形成する。不純物注入には、例えばイオンドー
ピング(イオンシャワー)を用いることができる。これ
は質量分離をかけることなく電界加速で不純物を注入す
るものであり、本実施例では1×1015/cm2 程度の
ドーズ量で不純物を注入し、ソース領域S及びドレイン
領域Dを形成した。尚、図示しないが、pチャネルの薄
膜トランジスタを形成する場合には、nチャネル型薄膜
トランジスタの領域をフォトレジストで被覆したあと、
不純物をP+イオンからB+イオンに切り換えドーズ量
1×1015/cm2 程度でイオンドーピングすればよ
い。尚、ここでは質量分離型のイオンインプランテーシ
ョン装置を用いて不純物を注入してもよい。
【0011】このあとRTA60により、多結晶半導体
薄膜5に注入された不純物を活性化する。従来、活性化
処理にはエキシマレーザを用いたレーザ活性化アニール
が行われていた。本発明ではこれに代えて急速加熱法
(RTA)を用いて不純物の活性化を行っている。RT
A60は紫外線領域の波長を持つ光を多結晶半導体薄膜
5に短時間照射することにより不純物の活性化を行うも
のである。RTAは加熱温度の均一性に優れるため、L
DD領域の電気抵抗ばらつきが抑えられ、スループット
もエキシマレーザを用いたレーザ活性化アニールより早
いという利点がある。レーザ活性化アニールではエキシ
マレーザのパルスを走査しながらガラス基板に照射する
のに対し、RTAではアークランプから放射した紫外線
をごく短時間(例えば1秒程度)瞬間的にガラス基板に
照射して、多結晶半導体薄膜5を急速加熱する。このR
TAは不純物を活性化するばかりでなく、その条件に依
存して薄膜トランジスタのVthが大きく変化すること
が見いだされた。RTAはゲート酸化膜3やエッチング
ストッパー膜6を構成するSiO2 の緻密化に効果があ
る。加えて、多結晶半導体薄膜5とゲート酸化膜3の界
面や多結晶半導体薄膜5とエッチングストッパー膜6の
界面における欠陥準位密度を低減させる働きがある。更
には、多結晶半導体薄膜5の結晶粒界や結晶粒内に存在
する欠陥準位密度の低減にも効果がある。一方、予めチ
ャネル領域ChにVth制御用として注入されたB+の
活性化率も、上述した欠陥準位密度に大きく依存してい
る。結果的に、RTAによってソース領域Sやドレイン
領域Dに注入された不純物の活性化を行なうとともに、
同時に薄膜トランジスタのVthの制御が可能になる。
以上のように、薄膜トランジスタのVthは主としてV
thイオンインプランテーションで注入されたB+のド
ーズ量とRTAの条件に大きく依存する。従って、薄膜
トランジスタのVth制御のためには、Vthイオンイ
ンプランテーションとRTAとの両者の相関で最適条件
を決定する必要がある。
【0012】最後に(d)に示すように、SiO2 を約
200nmの厚みで成膜し、層間絶縁膜7とする。層間
絶縁膜7の形成後、SiNX をプラズマCVD法で約2
00乃至400nm成膜し、パシーベーション膜(キャ
ップ膜)8とする。この段階で窒素ガス又はフォーミン
グガス中又は真空中雰囲気下で350℃程度の加熱処理
を1時間行ない、層間絶縁膜7に含まれる水素原子を半
導体薄膜5中に拡散させる。このあと、コンタクトホー
ルを開口し、Mo,Al等を200乃至400nmの厚
みでスパッタしたあと、所定の形状にパタニングして配
線電極9に加工する。更に、アクリル樹脂等からなる平
坦化層10を1μm程度の厚みで塗布したあとコンタク
トホールを開口する。平坦化層10の上にITOやIX
O等からなる透明導電膜をスパッタしたあと、所定の形
状にパタニングして画素電極11に加工する。
【0013】図2は、上述した急速加熱法に用いるRT
A装置を示している。RTAは波長が240乃至400
nmの紫外光を瞬間的(約1秒)にガラス等からなる絶
縁基板0に照射することにより、基板自体にダメージを
与えることなく高温熱処理(500乃至700℃)を可
能にする技術である。図示するように、絶縁基板0は赤
外線ランプ等からなる赤外線加熱器71乃至73が配さ
れたゾーン1乃至ゾーン3で段階的に予備加熱(徐熱)
される。この予備加熱では絶縁基板0は例えば400℃
程度まで熱せられる。この絶縁基板0を10乃至25m
m/sec程度の速度で搬送し、上下をXeアークラン
プ81で挟まれたRTAユニットに送り込む。各アーク
ランプ81は反射板82でカバーされているとともに、
その近傍には放射温度計83が配されている。ガラス等
からなる絶縁基板0に形成された半導体薄膜はアークラ
ンプ81から発した紫外光を吸収し、1秒間程の間に5
00乃至700℃まで加熱される。RTAユニット通過
後、絶縁基板0はやはり赤外線加熱器74が配された冷
却用のゾーン4に搬送され、ここで徐冷される。プロセ
ス温度はRTAユニットの直前及び直後に配された放射
温度計83で測定する。RTAのプロセス温度は、RT
Aユニット内のXeアークランプ81の出力(パワ
ー)、余熱処理ゾーンに配された赤外線加熱器71乃至
73のパワー、絶縁基板0の搬送速度の3つのパラメー
タで決まる。RTAの条件は、使用するガラス材料の材
質、ガラスの板厚、基板サイズ等により最適パラメータ
が異なる。最適条件から外れると、絶縁基板0内での温
度勾配が大きくなり、絶縁基板0の熱収縮を招いたりす
る。本例では、実験のためRTAを用いた活性化処理
は、温度を530,590,620,680℃の4条件
に設定して行った。これらの温度は、RTAユニットの
近傍に配された放射温度計83で測定したものである。
【0014】図3は、図2に示したRTA装置の温度プ
ロファイルを示す模式的なグラフである。図示するよう
に、ゾーン1では基板が300℃程度まで徐熱され、ゾ
ーン2では350℃程度まで徐熱され、RTAユニット
の直前に位置するゾーン3では400℃乃至450℃ま
で加熱される。場合によっては、ゾーン1とゾーン2を
一つのステージで構成することもある。ゾーン3を通過
後、絶縁基板0はRTAユニットで瞬間的に550℃乃
至600℃まで加熱される。その後、ゾーン4に移行し
徐冷が行われる。
【0015】図4は薄膜トランジスタのVthとチャネ
ル領域に注入された不純物イオンのドーズ量との関係を
示すグラフである。ここでいうドーズ量とは、所謂Vt
hイオンインプランテーションでのドーズ量を意味す
る。尚、本図のデータは活性化工程でRTAを用いた場
合ではなく、従来のレーザニールを用いた場合を示して
いる。白四角印がnチャネル薄膜トランジスタのVth
を示し、黒丸印がpチャネル薄膜トランジスタのVth
を示している。nチャネル薄膜トランジスタの場合、ド
ーズ量が0のときに比べて、B+のドーズ量を3×10
12/cm2 としたとき、Vthが約0.8Vエンハンス
メント方向にシフトしている。但し、B+のドーズ量が
1×1013/cm2 程度になると、薄膜トランジスタの
電気特性に異常が現れる。従って、Vthイオンインプ
ランテーションのためのB+ドーズ量は1×1013/c
2 未満に設定する必要があり、望ましくは3×1012
/cm2 以下がよい。又、pチャネル薄膜トランジスタ
はnチャネル程にはドーズ量に対するVthの依存性は
大きくない。ドーズ量が0の場合に比べ、B+のドーズ
量を3×1012/cm2 とした場合Vthを約0.4V
デプレッション側にシフトさせることができる。
【0016】図4に示したように、薄膜トランジスタの
閾電圧はVthイオンインプランテーションのドーズ量
に依存するが、RTAを用いた不純物の活性化工程にお
ける処理温度でも薄膜トランジスタの閾電圧がシフトす
ることが見いだされた。図5はnチャネル薄膜トランジ
スタにおけるVthのRTA処理温度依存性を示してい
る。グラフ中の直線群はVthイオンインプランテーシ
ョンのドーズ量をパラメータとしたものであり、(0)
はドーズ量が0、(1)はドーズ量が1×1012/cm
2 、(2)はドーズ量が2×1012/cm2 、(3)は
ドーズ量が3×1012/cm2 を表している。一方、R
TAプロセス温度としては黒丸印で示したように、53
0℃、590℃、620℃及び680℃の4点が選ばれ
た。グラフから明らかなように、nチャネル薄膜トラン
ジスタのVthはRTAプロセス温度が高くなる程0V
側にシフトするとともに、Vthイオンインプランテー
ションのドーズ量が少ない程、0V側にシフトする。一
般に、理想的なnチャネル薄膜トランジスタのVthは
1.2乃至1.7V程度にあり、この領域を斜線で表し
ている。RTAプロセス温度の適切範囲とVthイオン
インプランテーションのドーズ量の適切範囲は、図5に
おいて斜線領域と曲線群が交差する箇所で与えられる。
即ち、RTAプロセス温度が530℃では、Vthイオ
ンインプランテーションは必要ない。RTAプロセス温
度が590℃になると、Vthイオンインプランテーシ
ョンのドーズ量は1×1012/cm2 から3×1012
cm2の範囲なら良い。RTAプロセス温度が620℃
に上がると、Vthイオンインプランテーションのドー
ズ量は3×1012/cm2 のみが適合する。この事実か
ら、530℃のRTAプロセス温度を採用するとVth
イオンインプランテーションが必要なくなり、工程簡略
化が可能となり最も望ましいように一見思われる。しか
しながら、RTAプロセス温度が高い程、LDD領域の
抵抗ばらつきが低減し、且つ各絶縁層に用いられるSi
2 等も緻密化するという大きな利点がある。従って、
必ずしもVthイオンインプランテーションを省略でき
るRTAプロセス温度が最適とは限らない。一方、Vt
hイオンインプランテーションのドーズ量が大きくなる
と、薄膜トランジスタの特性特にVthの特性がばらつ
きやすくなる傾向があり、好ましくないこともある。こ
のように、Vthイオンインプランテーションのドーズ
量とRTAプロセス温度との組合せは唯一絶対の値があ
るわけではなく、ガラス基板の特性や薄膜トランジスタ
デバイスの要求特性に応じて個々に最適化すべきもので
ある。
【0017】図6は、本発明に係る薄膜トランジスタの
製造方法の第2実施形態を示す工程図である。第1実施
形態と異なり、本実施形態はトップゲート構造の薄膜ト
ランジスタを作成している。まず(a)に示すように、
絶縁基板0の上にバッファ層となる二層の下地膜6a,
6bをプラズマCVD法により連続成膜する。一層目の
下地膜6aはSiNX からなり、その膜厚は100乃至
200nmである。又、二層目の下地膜6bはSiO2
からなり、その膜厚は同じく100nm乃至200nm
である。このSiO2 からなる下地膜6bの上に非晶質
シリコンからなる半導体薄膜4を約30乃至80nmの
厚みでプラズマCVD法もしくはLPCVD法により成
膜する。ここで、ガラス等からなる絶縁基板0の大きさ
は600×720nm2 である。非晶質シリコンからな
る半導体薄膜4の成膜にプラズマCVD法を用いた場合
には、膜中の水素を脱離させるために、窒素雰囲気中で
400℃乃至450℃1時間程度のアニールを行なう。
次いでレーザ光50を照射して非晶質シリコンを結晶化
させ多結晶シリコンに転換する。
【0018】続いて(b)に示すように、多結晶シリコ
ンに転換された半導体薄膜5をアイランド状にパタニン
グする。この上に、プラズマCVD法、常圧CVD法、
減圧CVD法、ECR−CVD法、スパッタ法等でSi
2 を50乃至400nm成長させ、ゲート絶縁膜3と
する。ここで必要ならば、前述したようにVthイオン
インプランテーションを行ない、B+イオンを例えばド
ーズ量0.5×1012乃至4×1012/cm2 程度で半
導体薄膜5に注入する。この場合の加速電圧は80Ke
V程度である。尚、このVthイオンインプランテーシ
ョンはゲート絶縁膜3の成膜前に行ってもよい。Vth
イオンインプランテーションでは620mm幅に成形さ
れたラインビームを用いた。次いでゲート絶縁膜3の上
にAl,Ti,Mo,W,Ta,ドープト多結晶シリコ
ン等、あるいはこれらの合金を200乃至800nmの
厚みで成膜し、所定の形状にパタニングしてゲート電極
1に加工する。次いでP+イオンを質量分離を用いたイ
オン注入法で半導体薄膜5に注入し、LDD領域を設け
る。このイオン注入はゲート電極1をマスクとして絶縁
基板0の全面に対して行なう。ドーズ量は6×1012
至5×1013/cm2 である。尚、ゲート電極1の直下
に位置するチャネル領域Chは保護されており、Vth
イオンインプランテーションで予め注入されたB+イオ
ンがそのまま保持されている。LDD領域に対するイオ
ン注入後、ゲート電極1とその周囲を被覆するようにレ
ジストパタンを形成し、P+イオンを質量非分離型のイ
オンシャワードーピング法で高濃度に注入し、ソース領
域S及びドレイン領域Dを形成する。この場合のドーズ
量は例えば1×1015/cm2 程度である。ドーピング
ガスには水素希釈の20%PH3 ガスを用いた。CMO
S回路を形成する場合には、pチャネル薄膜トランジス
タ用のレジストパタンを形成後、ドーピングガスを5%
乃至20%のB2 6 /H2 ガス系に切り換え、ドーズ
量1×1015乃至3×1015/cm2 程度でイオン注入
すればよい。尚、ソース領域S及びドレイン領域Dの形
成は質量分離型のイオン注入装置を用いてもよい。この
後、半導体薄膜5に注入されたドーパントの活性化工程
となる。この活性化処理は第1実施形態と同様に、RT
A60を用いることで、薄膜トランジスタのVthを同
時に制御している。
【0019】最後に(c)に示すように、ゲート電極1
を被覆するようにSiO2 からなる層間絶縁膜7を約6
00nmの厚みで成膜する。この層間絶縁膜7の成膜
後、SiNX をプラズマCVD法で約100乃至400
nm堆積しパシベーション膜(キャップ膜)8とする。
この段階で窒素ガス中350℃の温度下1時間程度アニ
ールし、層間絶縁膜7に含有された水素を半導体薄膜5
中に拡散させる。この後コンタクトホールを開口する。
更にパシベーション膜8の上にMo,Al等をスパッタ
リングで成膜した後所定の形状にパタニングして配線電
極9に加工する。更にアクリル樹脂等からなる平坦化層
10を約1μmの厚みで塗工後、これにコンタクトホー
ルを開口する。平坦化層10の上にITOやIXO等か
らなる透明導電膜をスパッタリングし、所定の形状にパ
タニングして画素電極11に加工する。
【0020】最後に、図7を参照して第1実施形態又は
第2実施形態で製造した薄膜トランジスタを用いたアク
ティブマトリクス型表示装置の一例を説明する。図示す
るように、本表示装置は一対の絶縁基板101,102
と両者の間に保持された電気光学物質103とを備えた
パネル構造を有する。電気光学物質103としては、例
えば液晶材料を用いる。下側の絶縁基板101には画素
アレイ部104と駆動回路部とが集積形成されている。
駆動回路部は垂直駆動回路105と水平駆動回路106
とに分かれている。又、絶縁基板101の周辺部上端に
は外部接続用の端子部107が形成されている。端子部
107は配線108を介して垂直駆動回路105及び水
平駆動回路106に接続している。画素アレイ部104
には行状のゲート配線109と列状の信号配線110が
形成されている。両配線の交差部には画素電極111と
これを駆動する薄膜トランジスタ112が形成されてい
る。薄膜トランジスタ112のゲート電極は対応するゲ
ート配線109に接続され、ドレイン領域は対応する画
素電極111に接続され、ソース領域は対応する信号配
線110に接続している。ゲート配線109は垂直駆動
回路105に接続する一方、信号配線110は水平駆動
回路106に接続している。画素電極111をスイッチ
ング駆動する薄膜トランジスタ112及び垂直駆動回路
105と水平駆動回路106に含まれる薄膜トランジス
タは、本発明に従って作成されたものである。
【0021】
【発明の効果】従来、薄膜トランジスタのVthを制御
する手段としてはイオンインプランテーションによるチ
ャネルドーピングしか方法はなかった。しかし、本発明
から明らかなように、薄膜トランジスタの閾電圧制御に
は必ずしもVthイオンインプランテーションが必要で
はなく、不純物の活性化工程に用いる急速加熱法(RT
A)のプロセス温度を調整することによってもVth制
御は可能であることが明らかになった。以上により、本
発明は以下の効果を奏することができる。第1に、Vt
hイオンインプランテーションを行わなくても薄膜トラ
ンジスタの閾電圧制御が可能となるため、プロセスを簡
略化できる。第2に、Vthイオンインプランテーショ
ンが必要な場合でも、RTAのプロセス条件により薄膜
トランジスタの閾電圧を調整できるため、プロセスマー
ジンが広がる。第3に、RTAを用いた活性化は基板面
上における加熱温度の均一性に優れているので、不純物
の活性化率が均一化し、且つ半導体薄膜と絶縁膜の界面
準位の低減化も図れるので、Vthのばらつきが小さく
なる。以上のように、本発明に係る薄膜トランジスタの
製造方法は、新規なVthの制御方法を提供することに
より、プロセスの簡略化、プロセスマージンの拡大化、
Vthのばらつきの低減化が可能となり、Vth制御に
対する要求が厳しい周辺駆動回路内蔵の大規模集積回路
の実現に大きく貢献できる。
【図面の簡単な説明】
【図1】本発明に係る薄膜トランジスタの製造方法の第
1実施形態を示す工程図である。
【図2】本発明の実施に用いられる急速加熱装置を示す
概念図である。
【図3】図2に示した急速加熱装置の温度プロファイル
を示すグラフである。
【図4】薄膜トランジスタの閾電圧Vthとチャネルド
ーズ量との関係を示すグラフである。
【図5】薄膜トランジスタのVthと急速加熱プロセス
温度との関係を示すグラフである。
【図6】本発明に係る薄膜トランジスタの製造方法の第
2実施形態を示す工程図である。
【図7】本発明の応用例であるアクティブマトリクス型
表示装置の一例を示す斜視図である。
【符号の説明】
0・・・絶縁基板、1・・・ゲート電極、2・・・ゲー
ト窒化膜、3・・・ゲート酸化膜、4・・・非晶質半導
体薄膜、5・・・多結晶半導体薄膜、7・・・層間絶縁
膜、11・・・画素電極、50・・・レーザ光、60・
・・RTA

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 半導体薄膜と、その一面側に接して形成
    されたゲート絶縁膜と、該ゲート絶縁膜を介して該半導
    体薄膜に重ねられたゲート電極とを含む積層構成を有し
    絶縁基板上に形成される薄膜トランジスタの製造方法で
    あって、 該半導体薄膜に不純物を選択的に注入して薄膜トランジ
    スタのソース領域及びドレイン領域を形成する注入工程
    と、 該注入された不純物を急速加熱法により活性化するとと
    もに該急速加熱法の処理条件を調整して薄膜トランジス
    タの閾電圧を制御する急速加熱工程とを行うことを特徴
    とする薄膜トランジスタの製造方法。
  2. 【請求項2】 該注入工程の前にあらかじめ少くとも薄
    膜トランジスタのチャネル領域になる部分の半導体薄膜
    に不純物を選択的に注入して薄膜トランジスタの閾電圧
    を制御する工程を含んでおり、該急速加熱工程による薄
    膜トランジスタの閾電圧の制御と組み合わせて最適化を
    図ることを特徴とする請求項1記載の薄膜トランジスタ
    の製造方法。
  3. 【請求項3】 前記急速加熱工程は、該絶縁基板を徐熱
    した後紫外線を照射して該半導体薄膜を急熱し次いで徐
    冷することを特徴とする請求項1記載の薄膜トランジス
    タの製造方法。
  4. 【請求項4】 所定の間隙を介して互いに接合した一対
    の基板と、該間隙に保持された電気光学物質とを有し、
    一方の基板には対向電極を形成し、他方の基板には画素
    電極及びこれを駆動する薄膜トランジスタを形成し、該
    薄膜トランジスタを、半導体薄膜とその一面側にゲート
    絶縁膜を介して重ねられたゲート電極とで形成した表示
    装置の製造方法であって、該半導体薄膜に不純物を選択
    的に注入して薄膜トランジスタのソース領域及びドレイ
    ン領域を形成する注入工程と、 該注入された不純物を急速加熱法により活性化するとと
    もに該急速加熱法の処理条件を調整して薄膜トランジス
    タの閾電圧を制御する急速加熱工程とを有することを特
    徴とする表示装置の製造方法。
JP05440498A 1998-02-18 1998-02-18 薄膜トランジスタの製造方法 Expired - Fee Related JP3968484B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP05440498A JP3968484B2 (ja) 1998-02-18 1998-02-18 薄膜トランジスタの製造方法
US09/238,899 US6569720B2 (en) 1998-02-18 1999-01-28 Method for fabricating thin-film transistor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP05440498A JP3968484B2 (ja) 1998-02-18 1998-02-18 薄膜トランジスタの製造方法

Publications (2)

Publication Number Publication Date
JPH11233790A true JPH11233790A (ja) 1999-08-27
JP3968484B2 JP3968484B2 (ja) 2007-08-29

Family

ID=12969770

Family Applications (1)

Application Number Title Priority Date Filing Date
JP05440498A Expired - Fee Related JP3968484B2 (ja) 1998-02-18 1998-02-18 薄膜トランジスタの製造方法

Country Status (2)

Country Link
US (1) US6569720B2 (ja)
JP (1) JP3968484B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001156295A (ja) * 1999-11-30 2001-06-08 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2002158358A (ja) * 2000-11-20 2002-05-31 Sony Corp 薄膜半導体装置の製造方法
JP2002196700A (ja) * 2000-12-22 2002-07-12 Matsushita Electric Ind Co Ltd 半導体装置とその製造方法、及びそれを用いた液晶表示装置、エレクトロルミネッセンス表示装置

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7245018B1 (en) * 1999-06-22 2007-07-17 Semiconductor Energy Laboratory Co., Ltd. Wiring material, semiconductor device provided with a wiring using the wiring material and method of manufacturing thereof
KR100660813B1 (ko) * 1999-12-31 2006-12-26 엘지.필립스 엘시디 주식회사 엑스레이 디텍터용 어레이기판 제조방법
JP2002141514A (ja) * 2000-11-07 2002-05-17 Sanyo Electric Co Ltd ボトムゲート型薄膜トランジスタ及びその製造方法
US20020117718A1 (en) * 2001-02-28 2002-08-29 Apostolos Voutsas Method of forming predominantly <100> polycrystalline silicon thin film transistors
US20030178682A1 (en) * 2001-12-28 2003-09-25 Takeshi Noda Semiconductor device and method of manufacturing the semiconductor device
KR20040021758A (ko) * 2002-09-04 2004-03-11 엘지.필립스 엘시디 주식회사 다결정 실리콘 박막트랜지스터 제조방법
KR100487256B1 (ko) * 2002-10-31 2005-05-03 엘지.필립스 엘시디 주식회사 폴리 실리콘 박막 트랜지스터 제조방법
US7100131B2 (en) * 2002-11-07 2006-08-29 Semiconductor Energy/Laboratory Co., Ltd. Evaluation method of semiconductor device, manufacturing method of the semiconductor device, design management system of device comprising the semiconductor device, dose amount control program for the semiconductor device, computer-readable recording medium recording the program, and dose amount control apparatus
TW586238B (en) * 2003-06-05 2004-05-01 Hannstar Display Corp Circular thin film transistor structure
US20050017244A1 (en) * 2003-07-25 2005-01-27 Randy Hoffman Semiconductor device
KR100683671B1 (ko) * 2004-03-25 2007-02-15 삼성에스디아이 주식회사 전자기파 차폐층을 구비한 플라즈마 디스플레이 패널
JP4556520B2 (ja) * 2004-07-12 2010-10-06 ソニー株式会社 半導体装置の製造方法
US7759773B2 (en) * 2007-02-26 2010-07-20 International Business Machines Corporation Semiconductor wafer structure with balanced reflectance and absorption characteristics for rapid thermal anneal uniformity
US7692275B2 (en) 2007-02-26 2010-04-06 International Business Machines Corporation Structure and method for device-specific fill for improved anneal uniformity
US7679166B2 (en) * 2007-02-26 2010-03-16 International Business Machines Corporation Localized temperature control during rapid thermal anneal
US7745909B2 (en) * 2007-02-26 2010-06-29 International Business Machines Corporation Localized temperature control during rapid thermal anneal
US20090096066A1 (en) * 2007-10-10 2009-04-16 Anderson Brent A Structure and Method for Device-Specific Fill for Improved Anneal Uniformity
KR101343570B1 (ko) * 2008-12-18 2013-12-20 한국전자통신연구원 보론이 도핑된 산화물 반도체 박막을 적용한 박막 트랜지스터 및 그의 제조방법
DE102011081905A1 (de) * 2011-08-31 2013-02-28 Von Ardenne Anlagentechnik Gmbh Verfahren und Vorrichtung zur Herstellung von Schichten
CN102646676B (zh) * 2011-11-03 2015-06-10 京东方科技集团股份有限公司 一种tft阵列基板
TWI730053B (zh) * 2016-02-16 2021-06-11 瑞士商G射線瑞士公司 用於電荷傳輸通過接合界面的結構、系統及方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0566838A3 (en) * 1992-02-21 1996-07-31 Matsushita Electric Ind Co Ltd Manufacturing method of thin film transistor
US5581092A (en) * 1993-09-07 1996-12-03 Semiconductor Energy Laboratory Co., Ltd. Gate insulated semiconductor device
JPH07321328A (ja) * 1994-05-27 1995-12-08 Hitachi Ltd 薄膜トランジスタ駆動液晶表示装置およびその製法
US5771110A (en) * 1995-07-03 1998-06-23 Sanyo Electric Co., Ltd. Thin film transistor device, display device and method of fabricating the same
TW548686B (en) * 1996-07-11 2003-08-21 Semiconductor Energy Lab CMOS semiconductor device and apparatus using the same
JP3503427B2 (ja) * 1997-06-19 2004-03-08 ソニー株式会社 薄膜トランジスタの製造方法
US6121660A (en) * 1997-09-23 2000-09-19 Semiconductor Energy Laboratory Co., Ltd. Channel etch type bottom gate semiconductor device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001156295A (ja) * 1999-11-30 2001-06-08 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2002158358A (ja) * 2000-11-20 2002-05-31 Sony Corp 薄膜半導体装置の製造方法
JP2002196700A (ja) * 2000-12-22 2002-07-12 Matsushita Electric Ind Co Ltd 半導体装置とその製造方法、及びそれを用いた液晶表示装置、エレクトロルミネッセンス表示装置

Also Published As

Publication number Publication date
US6569720B2 (en) 2003-05-27
JP3968484B2 (ja) 2007-08-29
US20020055207A1 (en) 2002-05-09

Similar Documents

Publication Publication Date Title
JP3968484B2 (ja) 薄膜トランジスタの製造方法
US6066516A (en) Method for forming crystalline semiconductor layers, a method for fabricating thin film transistors, and method for fabricating solar cells and active matrix liquid crystal devices
KR100561991B1 (ko) 박막트랜지스터를형성하기위한방법
JPH10104659A (ja) 多結晶シリコン薄膜トランジスタの製造方法
JP2001127302A (ja) 半導体薄膜基板、半導体装置、半導体装置の製造方法および電子装置
JP2004214615A (ja) 非晶質シリコン膜の結晶化方法及び非晶質シリコンの結晶化用マスク、並びにアレイ基板の製造方法
JPH0794756A (ja) 半導体装置の作製方法
JPH06124890A (ja) 薄膜状半導体装置の作製方法。
JP4312741B2 (ja) 液晶表示装置用薄膜トランジスタ基板およびその製造方法
JP2000182956A (ja) 半導体薄膜の結晶化方法及びレーザ結晶化装置
JPH06252398A (ja) 薄膜集積回路およびその製造方法
JP2000133810A (ja) 薄膜トランジスタの製造方法及びアニール装置
JP2000216087A (ja) 半導体薄膜製造方法及びレ―ザ照射装置
JP2001332734A (ja) 薄膜トランジスタの製造方法
JPH10189450A (ja) 半導体装置の製造方法
JP2001320056A (ja) 薄膜トランジスタの製造方法及び薄膜半導体装置
JP2000068515A (ja) 薄膜半導体装置の製造方法
JP2001168344A (ja) 薄膜トランジスタ及びその製造方法と加熱装置並びに表示装置
JPH11103070A (ja) 薄膜トランジスタ
JP2000208776A (ja) 薄膜トランジスタの製造方法
JP2002033483A (ja) 薄膜半導体装置の製造方法
JP2500484B2 (ja) 薄膜トランジスタの製法
JP2000036464A (ja) 薄膜半導体装置の製造方法
JPH1197713A (ja) 半導体装置の作製方法
JP3393863B2 (ja) 半導体装置の作成方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050111

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070205

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070213

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070406

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070508

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070521

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100615

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100615

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110615

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120615

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130615

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130615

Year of fee payment: 6

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130615

Year of fee payment: 6

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees